DE3033565A1 - Restoring square pulse from degraded pulse - using cross-over points of degraded pulse and slightly delayed and reduced pulse trigger comparator - Google Patents
Restoring square pulse from degraded pulse - using cross-over points of degraded pulse and slightly delayed and reduced pulse trigger comparatorInfo
- Publication number
- DE3033565A1 DE3033565A1 DE19803033565 DE3033565A DE3033565A1 DE 3033565 A1 DE3033565 A1 DE 3033565A1 DE 19803033565 DE19803033565 DE 19803033565 DE 3033565 A DE3033565 A DE 3033565A DE 3033565 A1 DE3033565 A1 DE 3033565A1
- Authority
- DE
- Germany
- Prior art keywords
- pulse
- comparator
- degraded
- input
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/023—Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
- H03K3/0233—Bistable circuits
- H03K3/02337—Bistables with hysteresis, e.g. Schmitt trigger
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R29/00—Arrangements for measuring or indicating electric quantities not covered by groups G01R19/00 - G01R27/00
- G01R29/02—Measuring characteristics of individual pulses, e.g. deviation from pulse flatness, rise time or duration
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/12—Shaping pulses by steepening leading or trailing edges
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Manipulation Of Pulses (AREA)
Abstract
Description
Schaltungsanordnung zur schnellen ErfassungCircuit arrangement for quick detection
von verschliffenen Rechtecksignalen Die Erfindung betrifft eine Schaltungsanordnung zur schnellen Erfassung von verschliffenen Rechtecksignalen mittels eines Komparators Rechtecksignale werden bei ihrer Übertragung oft verschliffen.of smoothed square-wave signals The invention relates to a circuit arrangement for the rapid acquisition of smoothed square-wave signals Using a comparator, square-wave signals are often smoothed during their transmission.
Kürzere Leitungen verschleifen die Anstiegs- und Abfallsflanken durch ihre Kapazität. Ähnliche Verzerrungen treten bei Übertragungsstrecken mit Lichtleitern oder Optokopplern auf, wobei oft noch zusätzlich die Ausräumzeit der Transistoren hinzukommt.Shorter lines loop through the rising and falling edges their capacity. Similar distortions occur in transmission links with optical fibers or optocouplers, with often also the clearing time of the transistors come in addition.
Zur exakten Erfassung von langsamen Signaländerungen sind Triggerschaltungen bekannt. Sie können so eingestellt werden, daß sie bereits bei sehr kleinen Schwellwerten ansprechen3 wodurch aber nur eine exakte Erfassung der ansteigenden Flanke von Signalen mit nahezu Null Volt als Low-Pegel des Steuersignales möglich ist.Trigger circuits are used for the exact detection of slow signal changes known. They can be set in such a way that they are even at very low threshold values respond3 but only an exact detection of the rising edge of signals with almost zero volts as the low level of the control signal is possible.
Oft sind jedoch beide Pegel des Rechtecksignales durch Bauteil toleranzen und Änderungen der Übertragungskenwerte nicht konstant.Often, however, both levels of the square wave signal are due to component tolerances and changes in transfer code values are not constant.
Erfolgt die Erkennung der abfallenden Flanke durch Unterschreiten eines niedrigen unteren Grenzwertes, kann der Abfall der Flanke bereits länger andauern und eine genaue Regeneration des zu übertragenden Rechtecksignales ist unmöglich.If the falling edge is detected by falling below it a low lower limit value, the fall of the edge can last longer and an exact regeneration of the square wave signal to be transmitted is impossible.
Aufgabe der Erfindung ist es, diese Nachteile zu vermeiden und eine zuverlässige und sofortige Erkennung des Anstieges und des Abfalls des verschliffenen Signals zu ermöglichen.The object of the invention is to avoid these disadvantages and a reliable and immediate detection of the rise and fall of the ground Enable signal.
Die Erfindung ist dadurch gekennzeichnet, daß das Steuersignal einerseits direkt an den einen Eingang des Komparators und andererseits das Steuersignal mittels eines RC-Tiefpaßfilters verzögert und mittels eines Spannungsteilers leicht abschwächbar ist und an den anderen Eingang des Komparators anlegbar ist.The invention is characterized in that the control signal on the one hand directly to one input of the comparator and on the other hand the control signal by means of of an RC low-pass filter and can be easily attenuated by means of a voltage divider and can be applied to the other input of the comparator.
Durch den Vergleich des Steuersignales mit dem verzögerten und leicht abgeschwächten Signal ist vorteilhaft eine zuverlässige.By comparing the control signal with the delayed and easy attenuated signal is advantageously a reliable one.
und genaue Erfassung der Anstiegs- und Abfallsflanke des Steuersignal es, unabhängig von den Pegeln des Rechtecksignales, möglich.and accurately detecting the rising and falling edges of the control signal it is possible regardless of the levels of the square wave signal.
Gemäß eines weiteren Merkmales der Erfindung wird das Steuersignal einerseits über einen RC-Tiefpaß verzögert und durch einen nicht .According to a further feature of the invention, the control signal on the one hand delayed by an RC low-pass filter and not by one.
invertierenden Operationsverstärker verstärkt und dessen Ausgangsspannung über einen Serienwiderstand an einen zwischen den Betriebsspannungen liegenden Spannungsteiler zur Vorspannungseinprägung anlegbar ist, und daß die Gleichstromverstärkung insgesamt kleiner als eins ist, und daß das am Spannungsteiler liegende verzögerte und abgeschwächte Signal an den einen Eingang des Komparators anlegbar ist.inverting operational amplifier and its output voltage Via a series resistor to a voltage divider between the operating voltages for prestressing can be applied, and that the direct current gain total is less than one, and that the delayed voltage divider is applied and attenuated signal can be applied to one input of the comparator.
Durch die Verwendung eines zusätzlichen Operationsverstärkes läßt sich vorteilhaft die Belastung des Steuersignales verringern und es ist ferner eine einfache Anpassung an die Gleichstromruhewerte des verwendeten Komparators möglich.By using an additional operational amplifier reduce the load on the control signal and it is also advantageous simple adaptation to the DC quiescent values of the comparator used is possible.
Ein weiterer Vorschlag der Erfindung ist, daß das Steuersignal über einen Vorwiderstand an den positiven Eingang des Komparators anlegbar ist und andererseits das Ausgangssignal des Komparators über einen wesentlich höheren Widerstand als den Vorwiderstand an den positiven Eingang des Komparators anlegbar ist Durch die sehr geringe Mitkopplung des Komparators wird eine leichte Hysterese erzielt, wodurch vorteilhaft Schwingungen bei sich langsam ändernden Eingangssignalen zuverlässig vermieden werden.Another proposal of the invention is that the control signal over a series resistor can be applied to the positive input of the comparator and on the other hand the output of the comparator has a much higher resistance than the series resistor can be applied to the positive input of the comparator very little positive feedback from the comparator results in a slight hysteresis, as a result of which advantageous vibrations with slowly changing input signals reliable be avoided.
In Fig. 1 zeigt den zeitlichen Ablauf, wobei Kurve a das ursprüngliche Rechtecksignal Ur und Kurve b das verschliffene Signal Ust Diagramm zeigt das verzögerte und leicht abgeschwächte Signal Uv.In Fig. 1 shows the timing, with curve a the original Square wave signal Ur and curve b the smoothed signal Ust Diagram shows the delayed and slightly weakened signal Uv.
Kurve des zeigt beide Eingangsspannungen, welche an beiden Eingängen des Komparators anliegen. Der Komparator schaltet, sobal Steuerspannung Ust die verzögerte Spannung U um den Wert U v über Kurve erzeigt das regenerierte Rechtecksignal UA am Ausgang des Komparators.The curve of the shows both input voltages, which at both inputs of the comparator are present. The comparator switches as soon as the control voltage Ust die delayed voltage U by the value U v over the curve shows the regenerated square-wave signal UA at the output of the comparator.
Fig. 2 zeigt das Prinzipschaltbild, wobei die verschliffene Steuerspannung Ust an das RC Tiefpaß- und Verzögerungsglied Rl-C angelegt wird. Der nachgeschaltete Spannungsteiler R2, R3 schwächt den Gleichspannungswert leicht ab und der Komparator K vergleicht das Steuersignal Ust und das leicht verzögerte und abgeschwächte Signal U v Fig 3 zeigt ein Ausführungsbeispiel. Ein nicht invertierender Operationsverstärker OV verstärkt zunächst das mit RI-C verzögerte Steuersignal Ust Durch den Spannungsteiler R7, R8 erfolgt eine Einstellung des Nullpunktes gemäß den Eigenschaften des Komparators und den Spannungspegeln des Eingangssignales Ust. Der Vorwiderstand R6 dient zur Abschwächung der Ausgangsspannung des Operationsverstärkers und der Stromeinprägung in den Spannungsteiler R7, R8.Fig. 2 shows the basic circuit diagram, the smoothed control voltage Ust is applied to the RC low-pass and delay element Rl-C. The downstream Voltage divider R2, R3 attenuates the DC voltage value slightly and the comparator K compares the control signal Ust and the slightly delayed and weakened signal U v Fig 3 shows an embodiment. A non-inverting operational amplifier OV first amplifies the control signal Ust delayed with RI-C through the voltage divider R7, R8 the zero point is set according to the properties of the comparator and the voltage levels of the input signal Ust. The series resistor R6 serves to attenuate the output voltage of the operational amplifier and the current impression into the voltage divider R7, R8.
Der Komparator erhält durch die Mitkopplung von R 10 eine leichte Hysterese, wodurch Schwingungen des Komparators sicher vermieden werden.The comparator receives a slight signal from the positive feedback from R 10 Hysteresis, which reliably prevents oscillations in the comparator.
Claims (3)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
AT588479A AT376334B (en) | 1979-09-06 | 1979-09-06 | CIRCUIT ARRANGEMENT FOR THE QUICK DETECTION OF SLAPED RECTANGULAR SIGNALS |
Publications (1)
Publication Number | Publication Date |
---|---|
DE3033565A1 true DE3033565A1 (en) | 1981-04-09 |
Family
ID=3580595
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19803033565 Withdrawn DE3033565A1 (en) | 1979-09-06 | 1980-09-05 | Restoring square pulse from degraded pulse - using cross-over points of degraded pulse and slightly delayed and reduced pulse trigger comparator |
Country Status (2)
Country | Link |
---|---|
AT (1) | AT376334B (en) |
DE (1) | DE3033565A1 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2609852A1 (en) * | 1987-01-20 | 1988-07-22 | Telecommunications Sa | BINARY-BIPOLAR CONVERTER |
US5804997A (en) * | 1995-09-19 | 1998-09-08 | Fujitsu Limited | Current-to-voltage converting device and light receiver |
US8552356B2 (en) | 2010-03-01 | 2013-10-08 | Pratt & Whitney Rocketdyne, Inc. | Optical power converter |
-
1979
- 1979-09-06 AT AT588479A patent/AT376334B/en not_active IP Right Cessation
-
1980
- 1980-09-05 DE DE19803033565 patent/DE3033565A1/en not_active Withdrawn
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2609852A1 (en) * | 1987-01-20 | 1988-07-22 | Telecommunications Sa | BINARY-BIPOLAR CONVERTER |
EP0277855A1 (en) * | 1987-01-20 | 1988-08-10 | SAT Société Anonyme de Télécommunications | Binary-to-bipolar converter |
US5804997A (en) * | 1995-09-19 | 1998-09-08 | Fujitsu Limited | Current-to-voltage converting device and light receiver |
US5880610A (en) * | 1995-09-19 | 1999-03-09 | Fujitsu Limited | Current-to-voltage converting device and light receiver |
US8552356B2 (en) | 2010-03-01 | 2013-10-08 | Pratt & Whitney Rocketdyne, Inc. | Optical power converter |
Also Published As
Publication number | Publication date |
---|---|
ATA588479A (en) | 1984-03-15 |
AT376334B (en) | 1984-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE4007385C2 (en) | Circuit for automatic zero point adjustment and associated circuitry, analog-digital signal encoder and DC voltage compensation circuit | |
DE2712293A1 (en) | LASER CONTROL CIRCUIT | |
DE3641194A1 (en) | GATEWAY | |
DE3033565A1 (en) | Restoring square pulse from degraded pulse - using cross-over points of degraded pulse and slightly delayed and reduced pulse trigger comparator | |
DE2059862C3 (en) | Analog to digital converter and use of an integrator | |
DE3408101C2 (en) | Noise suppression circuit | |
DE69926932T2 (en) | Infrared signal receiver with damping circuit | |
DE1903698A1 (en) | Circuitry responsive to the rise of a signal | |
DE2856479C3 (en) | Circuit arrangement for limiting the control range of a control amplifier | |
DE1934306C3 (en) | Automatically regulated AC voltage amplifier with a noticeable time constant of the actuator | |
DE3721494C2 (en) | ||
DE2839694A1 (en) | MEASURING AMPLIFIER WITH DIGITAL OUTPUT | |
DE2650583B2 (en) | Damping circuit | |
CH679717A5 (en) | ||
CH462935A (en) | Circuit arrangement for generating a current which increases to a predetermined constant value | |
DE1807027A1 (en) | Method and device for the detection of peaks and / or dips of a variable voltage signal | |
DE2659667C3 (en) | Circuit arrangement for the amplification of alternating voltages which are superimposed on a direct voltage, as well as application of the circuit arrangement | |
DE3206192A1 (en) | Method and device for automatic null correction in measuring devices | |
EP0586895B1 (en) | Limiter amplifier circuit for an audio signal | |
DE2402091A1 (en) | Signal delay line for overload protection ccts. - has input switch as comparator feeding trigger via integrator | |
DE3814842A1 (en) | Self-adapting filter for measuring devices | |
DD282787A5 (en) | CIRCUIT ARRANGEMENT FOR CONTROLLING POWER CIRCUIT TRANSMITORS | |
DE1144757B (en) | Limiter circuit | |
DE2924132A1 (en) | SIGNAL PROCESSING CIRCUIT FOR THE EVOLUTION OF SIGNALS | |
DE3129431A1 (en) | Device for simultaneously measuring alpha - and beta -rays by means of a proportional counting tube |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8139 | Disposal/non-payment of the annual fee |