DE2621994C3 - Circuit arrangement for switching through PCM signals - Google Patents

Circuit arrangement for switching through PCM signals

Info

Publication number
DE2621994C3
DE2621994C3 DE2621994A DE2621994A DE2621994C3 DE 2621994 C3 DE2621994 C3 DE 2621994C3 DE 2621994 A DE2621994 A DE 2621994A DE 2621994 A DE2621994 A DE 2621994A DE 2621994 C3 DE2621994 C3 DE 2621994C3
Authority
DE
Germany
Prior art keywords
section
circuit arrangement
memory
line
individual
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE2621994A
Other languages
German (de)
Other versions
DE2621994A1 (en
DE2621994B2 (en
Inventor
Barend Leendert De Leidschendam Goede (Niederlande)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nederlanden Volksgezondheid Welzijn en Sport VWS
Original Assignee
Nederlanden Volksgezondheid Welzijn en Sport VWS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nederlanden Volksgezondheid Welzijn en Sport VWS filed Critical Nederlanden Volksgezondheid Welzijn en Sport VWS
Publication of DE2621994A1 publication Critical patent/DE2621994A1/en
Publication of DE2621994B2 publication Critical patent/DE2621994B2/en
Application granted granted Critical
Publication of DE2621994C3 publication Critical patent/DE2621994C3/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0407Selecting arrangements for multiplex systems for time-division multiplexing using a stored programme control

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

Die Erfindung betrifft eine Schaltungsanordnung zur Durchschaltung von PGM-Signalen auf Leitungen in einer Vier-Draht^Vermittlungsanlage entsprechend dem Gattungsbegriff des Anspruchs 1.The invention relates to a circuit arrangement for switching PGM signals through to lines in a four-wire ^ switching system accordingly the generic term of claim 1.

Schaltungsanordnungen dieser Art sind aus der Zeitschrift HetPTT-bedrijf.Teil XVlII, Nr. I, April 1972, Seite 73 bis 79. und aus der DE-AS 12 58 478 bekannt.Circuit arrangements of this type are from the journal HetPTT-bedrijf.Teil XVlII, No. I, April 1972, Pages 73 to 79. and from DE-AS 12 58 478 known.

Hieraus ist es bekannt, für den Leitwegspeicher einen Reservespeicher vorzusehen, der bei Störungen des Leitwegspeichers an dessen Stelle tritt. Das erfordert aber einen beachtlichen Schaltungsaufwand, und bei der ä Übertragung der Daten des Reservespeichers zum Leitwegspeicher ist ein zusätzlicher Verkehr zwischen Prozessor und Leitwegspeicher notwendig, was einen größeren Prozessor und eine höhere Verkehrskapazität auf den Sammelleitungen erfordertFrom this it is known to provide a reserve memory for the routing memory, which in the event of faults in the Routing memory takes its place. But this requires a considerable amount of circuitry, and in the ä Transferring the data from the reserve memory to the routed memory is additional traffic between Processor and routing memory required, resulting in a larger processor and higher traffic capacity requires on the manifolds

ίο Aufgabe der Erfindung ist demgegenüber eine Schaltungsanordnung der genannten Art mit verbesserter Betriebssicherheit unter Vermeidung eines Reservespeichers. Die hierzu vorgeschlagene Lösung ist im kennzeichnenden Teil des Anspruchs 1 definiert Vorteilhafte Ausgestaltungen sind den Unteransprüchen entnehmbar.ίο The object of the invention, on the other hand, is a Circuit arrangement of the type mentioned with improved operational reliability while avoiding a reserve memory. The solution proposed for this purpose is defined in the characterizing part of claim 1 as advantageous Refinements can be found in the subclaims.

Die Erfindung geht von der Erkenntnis aus, daß bei einem über separate Kanäle geschalteten Hin- bzw. Rückverkehr, insbesondere bei der Vier-Draht-Technik.The invention is based on the knowledge that when there is an outward or backward connection via separate channels. Return traffic, especially with the four-wire technology.

die Daten zur Einstellung der gegensinnigen Schaltwege eine gewisse Redundanz enthalten, die zur Beseitigung von Fehlern herangezogen werden kann.the data for setting the opposing switching paths contain a certain redundancy that is necessary for elimination errors can be used.

Die Schaltungsanordnung nach der Erfindung ermöglicht eine merkliche Ersparnis an Aufwand sowohl hinsichtlich der Speicherkapazität als auch der Verkehrskapazität des Prozessors. Weitere Einzelheiten mögen nun anhand '.-iner bevorzugten Ausgestaltung und mit Bezug auf die Zeichnungen erläutert sein. Es zeigtThe circuit arrangement according to the invention enables both a considerable saving in effort in terms of the storage capacity as well as the traffic capacity of the processor. more details may now based on a preferred embodiment and be explained with reference to the drawings. It shows

Fig. 1 einen Prinzipschaltplan für eine solche Schaltungsanordnung und1 shows a basic circuit diagram for such a circuit arrangement and

Fig. 2 einen Übersichtsschaltplan für eine Steuereinrichtung nach der Erfindung.2 shows an overview circuit diagram for a control device according to the invention.

Fernmeldeverkehr über größere Entfernungen wird üblicherweise vierdrähtig geschaltet, so daß jeder Übertragungsweg zwei Fernmeldekanäle hat, nämlich für jede Richtung einen.Telecommunications over long distances is usually switched four-wire, so that everyone Transmission path has two communication channels, namely one for each direction.

In F i g. 1 stellen 1 und 2 die Eingänge in die Zentrale zweier solcher Fernmeldekanäle Har. 3 und 4 die entsprechenden Ausgänge.In Fig. 1, 1 and 2 represent the inputs to the control center of two such communication channels Har. 3 and 4 the corresponding outputs.

Weil die eintreffenden Signale die Schalteinrichtung für gewöhnlich in einem anderen Zeitschlitz als dem des Eintritts verlassen, werden sie erst in einem Eingangspuffer 5 gespeichert. In dem vorliegenden Beispiel gibt es sechs Eingangspuffer, von denen aber nur zwei, nämlich 5.1 und 5.2, eingezeichnet sind.Because the incoming signals usually enter the switching device in a different time slot than that of the When leaving the entrance, they are first stored in an input buffer 5. In the present example there there are six input buffers, of which only two, namely 5.1 and 5.2, are shown.

Im Augenblick des Durchschaltens wird ein in dem Eingangspuffer 5 gespeichertes Signal über die Spalten und Zeilen einer Schaltmatrix 6 einem Gruppenschalter 7 zugeführt, der dann geschlossen ist. Der so gebildete Schaltweg zwischen z. B. dem Eingang 1 und dem Ausgang 3 wird von der Hauptsleuereinrichtung 8 hergestellt, die nachstehend »Leitwegspeicher« genannt wird.At the moment of switching through, a signal stored in the input buffer 5 is transmitted across the columns and lines of a switching matrix 6 are fed to a group switch 7, which is then closed. The so educated Switching path between z. B. the input 1 and the output 3 is controlled by the main control device 8 established, hereinafter referred to as the "routing memory".

Der Leitwegspeicher 8 hat sechs als Steuereinrichtungen wirkende Spalten 8.1—8.6 und wird von einer Steuerschaltung 9 gesteuert, die mit einer zentralen Verarbeitungseinheit 10 verbunden sein kann.The routing memory 8 has six columns 8.1-8.6 acting as control devices and is one of the columns Control circuit 9 controlled, which can be connected to a central processing unit 10.

Die Steuerschaltung 9 sorgt für das Einschreiben und Löschen der Daten im Leitwegspeicher 8.The control circuit 9 ensures that the data in the routing memory 8 are written to and erased.

Jede der Spalten 8.1—8.6 des LeltwegspeieherS 8 hat mehrere Zeilen, wobei jede Zeile die für das Zustandebringen eines Schaltwegs benötigten Daten enthält; eine Zeile im Eingangspuffer 5, einen Koppelpünkt in der Schaltmatrix 6 Und einen Schalter der Gruppenschalter 7.Each of the columns 8.1-8.6 of the LeltwegspeieherS 8 has several lines, with each line containing the data required to bring about a switching path contains; a line in the input buffer 5, a coupling point in the switching matrix 6 and one switch of the group switches 7.

Im zu einem bestimmten Ausgangskanal gehörigen Durchschaltmoment wird somit das Signal des entspre-At the switching moment associated with a certain output channel, the signal of the corresponding

chenden Eingangskanals vom Eingangspuffer 5 zum ausgehenden Kanal weilergeleitetThe corresponding input channel from the input buffer 5 to the outgoing channel is passed

Die Eingangssignale werden mit ihrer Sammelgruppennummer V, Gruppennummer G und Eingangszeitschlitznummer T bezeichnetThe input signals are identified by their collective group number V, group number G and input time slot number T.

Im vorliegenden Beispiel gibt es sechs Sammelgruppen V mit je sechs Gruppen G, die ihrerseits die Information aus je 32 Zeilschlitzen T enthalten. Total kann die Zentrale im Prinzip also 1152 Schaltwege zeitmultiplex zustande bringen.In the present example there are six collective groups V , each with six groups G, which in turn contain the information from 32 line slots T each. In principle, the control center can achieve a total of 1152 switching paths time-multiplexed.

Eine Verbindung zwischen einem Teilnehmer a und einem Teilnehmer b hat zwei Kanaäle, deren Eingangssignale mit A connection between a subscriber a and a subscriber b has two channels whose input signals with

V'G'T' hTw V1GiTLV'G'T 'hTw V 1 GiTL

v α υα 1 α UZ.W. Y 5 ub I f, v α υ α 1 α UZ.W. Y 5 u b I f,

bezeichnet werden.are designated.

Die füi b und a bestimmten Ausgangssignale werden dannThe output signals determined for füi b and a are then

VlGlV1, bzw. VlO'Tl VlGlV 1 , or VlO'Tl

genanntcalled

Die Regel ist daß bei einer zweiseitigen Verbindung mit einem Eingangssignal im ZeitschlitzT'a die Zentrale die Rückverbindung auch auf der Zeile T3 im Leitwegspeicher einschreibtThe rule is that in the case of a bilateral connection with an input signal in time slot T'a, the control center also writes the return connection on line T 3 in the routing memory

Der Leitwegspeicher 8 besteht aus sechs Spalten 8.1—8.6, die je eine Sammelgruppe Vx eingehender Signale steuern.The routing memory 8 consists of six columns 8.1-8.6, each of which controls a collective group V x of incoming signals.

Die sechs Spalten, die nach dem erwähnten Artikel in der bekannten Weise gekoppelt sind, haben Stück für Stück eine Reihe von Zeilen, die die weiter oben erwähnten Daten enthalten, und wobei jede Spalte zu einem Eingangspuffer und zu einer Matrixspalte gehört. Tabelle 1 zeigt die Formate dieser Daten:The six columns, which are coupled in the known manner according to the article mentioned, have piece for Piece a series of rows that contain the data mentioned earlier, and with each column attached to it an input buffer and belongs to a matrix column. Table 1 shows the formats of this data:

Zu bezeichnenTo call

Adressierungsbereich Addressing area

Formatformat

Zeile in IB*) 256Line in IB *) 256

Matrixkoppelpunkt 6Matrix crosspoint 6

Gruppenschalter 6
*) EingangspufTer.
Group switch 6
*) Input buffer.

8 Bits
3 Bits
3 Bits
8 bits
3 bits
3 bits

Der Leitwegspeicher 8 hat 512 Zeilen mit einer Breite von je 14 Bits pro Spalte.The routing memory 8 has 512 rows each 14 bits wide per column.

Eine derartige Späh«" kann mit 14 zyklischen Schieberegistern mit je 512 Stellen ausgeführt sein, so daß der Leitwegspeicher totalSuch a spy «" can be cyclical with 14 Shift registers with 512 positions each, so that the routing memory is total

6 · 512 · 14 = 43 008 Bits6 x 512 x 14 = 43,008 bits

Speicherkapazität hatHas storage capacity

Für jeden Schaltweg steht ein 14-Bitwort mit dein folgenden Inhalt im Leitwegspeicher:For each switching path there is a 14-bit word with your the following content in the route memory:

Fürdiea-ZvVerbindungdasWortGi Tl a Vb Gu b inSpalte Kjund für die b-a-Verbindung das Wort Gl1Tj, V"„G"a in Spalte Vj1. For the a-Zv connection the word Gi T l a V b G u b in column Kj and for the ba- connection the word Gl 1 Tj, V "" G " a in column Vj 1 .

Die eingehenden Sammelgruppen Kj und Vj, stehen nicht explizit im Leitwegspeicher, sondern ergeben sich aus der Spaltennummer; die ausgehenden Zeitschlitznummern Τ"ά und T% werden durch den Stand des Leitwegspeichers bestimmtThe incoming hunt groups Kj and Vj are not explicitly in the routing memory, but result from the column number; the outgoing time slot numbers Τ " ά and T% are determined by the status of the routing memory

Es liegt auf der Kärid, daß beim Verlorengehen der Information aus einer Z.eile im Leitwegspeicher der betr. Schaltweg nicht mehr hergestellt werden kann.It is up to the Kärid that if the Information from a line in the routing memory of the relevant switching route can no longer be established.

Nach der Erfindung werden daher die Zeilen einer Spalte des Leitwegspeichers in eine so große Zahl von Abschnitten zerlegt, daß der Inhalt eines Zeilenteils aus den Zeilen in anderen Abschnitten abgeleitet werden kann. Für die Ableitung des Inhalts eines Zeilenteils wird die in dieser Art von Leitwegspeicher vorhandene Redundanz benutztAccording to the invention, therefore, the rows of a column of the routing memory are divided into such a large number of Sections so that the contents of a part of a line are derived from the lines in other sections can. For the derivation of the content of a line part, the existing in this type of routing memory is used Used redundancy

In der hier beschriebenen Vorzugsausführung handelt es sich um die Teilung jeder einzelnen Spalte in zwei Abschnitte. Für den a—b-Schaltweg wird ein Einstellwort in die WörterG'aTj1 und FgGg und für einen 6-a-SchaltwegindieWörterG," T1J undF^G^zerlegt Die Daten des Eingangspuffers (Gj Tj) sind in einem Abschnitt vorhanden, die IB-Abteilung genannt wird. Der zweite Abschnitt der die Daten betr. der Matrix- und Gruppenschalter(VxGx) enthält, wird MGPS-Abschnitt genanntIn the preferred version described here, each individual column is divided into two sections. For the a-b switching path, a setting word is broken down into the words G ' a Tj 1 and FgGg and for a 6-a switching path into the words G, "T 1 J and F ^ G ^. The data of the input buffer (Gj Tj) are in one section The second section, which contains the data relating to the matrix and group switches (V x G x ) , is called the MGPS section

Nach der Erfindung werden die Wörter in dem IB- und in dem MGPS-Abschnitt gesondert geprüft Dazu wird den b Bits des IB-Abschnitts (s. Tabelle 1) ein neuntes Bit mit der Funktion eines Paritätsbits hinzugefügt Den sechs Bits des MG PS-Abschnitts werden 2 Bits, nämlich ein Besetzt- und ein Paritätsbit, hinzugefügtAccording to the invention, the words in the IB and MGPS sections are checked separately. For this purpose, a ninth bit with the function of a parity bit is added to the b bits of the IB section (see Table 1). The six bits of the MG PS section 2 bits, namely a busy bit and a parity bit, are added

Dadurch, daß ein Besetztbit vorgesehen ist, kann die Kontrolle, ob eine Zeile zur Verfügung steht mittels eines einzigen Bits und mit größerer Sicherheit stattfinden. Eine Zeile besteht nun also aus 17 Bits, wie nachstehend angegeben:The fact that a busy bit is provided can be used to check whether a line is available by means of of a single bit and with greater certainty. A line now consists of 17 bits, like given below:

IB-Abschnitt MGPS-AbschnittIB section MGPS section

12345678 P 12345678 P

123456 BP 123456 BP

wobei Pein Paritätsbit und Sein Besetztbit ist.where Pein is the parity bit and its busy bit.

Dem Basisleitwegspeicher sind damit etwa 18% Redundanz hinzugefügt; die totale Kapazität beträgt 52 224 Bits.This adds about 18% redundancy to the basic routing memory; the total capacity is 52 224 bits.

Der umlaufende Leitwegspeicher muß synchron mit einer in der Zentrale angebrachten Taktvorrichtung funktionieren. Die Zeitregelung durch diese »zentrale Zeitregelungsvorrichtung« wird von der Steuerung als Maiistab akzeptiert. Um den Synchronismus kontrollieren zu können, wird eine Kennzeichnungszeile aufgenommen. Dazu wird auf i=0 in den Abschnitten des Leitwegspeichers eine einmalige Kombination, das Testwort, eingefügt, das bei jedem Umlauf erkannt werden muß, um konstatieren zu können, ob die Schaltung funktioniert hat. Auf der Stelle f = 1 ist eine andere Kombination gegeben, um ermitteln zu können, ob der Abschnitt mit zufällig dem Testwort beim Kontrollglied stillsteht.The circulating routing memory must be synchronized with a clock device installed in the control center function. The time control by this "central time control device" is used by the control as Maiistab accepted. To control the synchronism to be able to, an identification line is added. For this purpose i = 0 in the sections of the Routing memory a unique combination, the test word, is inserted, which is recognized with each round trip must be in order to be able to determine whether the circuit has worked. At the point f = 1 there is one given another combination in order to be able to determine whether the section with the test word happens to be Control member stands still.

Ermittlung und Berichtigung von FehlernIdentifying and correcting errors

In uer Arbeit des Leitwegspeichers können folgende Störungen auftreten:In the work of the routing memory, the following Malfunctions occur:

1. ein oder mehrere Schieberegister sind defekt,1. one or more shift registers are defective,

2. ein Abschnitt ist als Ganzes defekt,2. a section is defective as a whole,

3. fallweiser Fühler in den Informationsbits,3. case-by-case sensor in the information bits,

4. fallweiser Fehler in den Prüfbits,4. occasional error in the check bits,

5. fallweiser Defekt im Umlaufmechanismus — dadurch falsche Phase im Vergleich zu der zentralen Zeitregelung,5. Occasional defect in the circulation mechanism - therefore wrong phase compared to the central time control,

6. Kombinationen der obengenannten Defekte,6. combinations of the above defects,

Anhand der Fig. 2 wird die Ermittlung und Berichtigung von Fehlern erläutert. In diesem Übersichtsschaltplan ist eine Spalte des LeitwegspeichersThe determination and correction of errors is explained with reference to FIG. In this general circuit diagram is a column of the routing memory

dargestellt, die aus einem 1 B-Abschnitt mit dazugehöriger Apparatur 11 und einem MG PS-Abschnitt mit dazugehöriger Apparatur 12 besteht.shown, consisting of a 1 B section with associated apparatus 11 and a MG PS section with associated apparatus 12 is made.

Beide Abschnitte haben einen Teil 13 des Leitwegspcichcrs, eine Paritätskontrollapparatur 14, einen -, Fehlerzähler 15, einen Federspeicher 16, in dem die Nummer der falschen Zeile oder Teilperiode aufbewahrt wird, eine Alarmschaltung 17, um ein Alarmzeichen zu geben, wenn die zugelassene Zahl von Fehlern überschritten wird, eine Schreibschaltung 18 für das Einschreiben in den Leitwegspeicher, eine Leseschaltung 19, eine Testwortprüfschaltung 20 und einen Taktgeber 21 sowie eine Stoppbefehlsschaltung 22 und eine Wiederanlaufbefehlsschaltung 23.Both sections have a part 13 of the Leitwegspcichcrs, a parity control apparatus 14, a -, error counter 15, a spring 16, in which the number of the wrong row or partial period is stored, an alarm circuit 17 to give an alarm signal when the permitted number of Errors is exceeded, a write circuit 18 for writing into the routing memory, a read circuit 19, a test word checking circuit 20 and a clock generator 21 as well as a stop command circuit 22 and a restart command circuit 23.

Die Testwortprüfschaltung 20 kontrolliert, ob in einer oder mehreren bestimmten Teilperioden in dem Leitwegspeicher aufgenommene Testwörlcr vorhanden sind.The test word checking circuit 20 checks whether in one or more specific sub-periods in the Routing memory recorded test words are available.

Überdies ist in dem MOPS-Abschnitt für die PHlfur»17 von Blockierungen der Schalteinrichtung eine Horizontalprüfschaltung 24, eine Vertikalprüfschaltung 25 und eine Testschaltung für eine freie Teilperiode 26 für die Prüfung einer Zeile auf das Vorhandensein eines Besetztbits hin angebracht.Moreover, in the MOPS-section for the PHlfur "17 of blockages of the switching device a Horizontalprüfschaltung 24, a Vertikalprüfschaltung 25 and a test circuit for a free part of the period 26 is fitted for the test of a line for the presence of a busy bit out.

In dem IB-Abschnitt ist ein BerichtigungsvergleicherIn the IB section is a correction comparator

27 vorhanden, der ebenso wie die Prüfschaltungen 24 und 25 nach einem bestimmten Bitmuster suchen kann. Diese Funktion wird vor allem bei Berichtigungsverfahren benutzt. Um eine bestimmte Stelle im Leitwegspeicher wiederfinden zu können, ist ein Stellenvergleicher jo27 is present, which, like the test circuits 24 and 25, can search for a specific bit pattern. This function is mainly used in correction procedures. To a specific location in the routing memory being able to find it again is a job comparator jo

28 angebracht. Dieser vergleicht den Stand des Leitwegspeichers mit der Nummer der gewünschten .Teilperiode. Die zentrale Zeitregelungsvorrichtung 29 gibt überdies den Stand des Leitwegspeichers an. Der Adresenpuffer 30 kann während langer dauernder Handlungen Zwischenresultate speichern. Die Bearbeitung der Daten aus dem Leitwegspeicher erfolgt in dem Löschübersetzer 31 und dem Berichtigungsübersetzer 32. Alle Geräte sind mittels eines Sammelkanals 33 gekoppelt Der Löschübersetzer 31 kann die folgende Bearbeitung ausführen:28 attached. This compares the status of the routing memory with the number of the desired one . Sub-period. The central time control device 29 also indicates the status of the route memory. Of the Address buffer 30 can store intermediate results during long-lasting activities. The editing the data from the routing memory takes place in the delete translator 31 and the rectification translator 32. All devices are coupled by means of a common channel 33. The delete translator 31 can be as follows Execute processing:

Vx + GxTx - * VxCx.V x + G x T x - * V x C x .

Der Berichtigungsübersetzer kann die folgende Berichtigung vornehmen:The correction translator can make the following corrections:

Tx+ VxGx —■ GxTx. T x + V x G x - ■ G x T x .

Nach der Erfindung können dem Leitwegspeicher ein oder mehrere Reserveabteilungen hinzugefügt sein, die die Funktion defekt gewordener Abteilungen übernehmen können, nachdem die darin vor Eintreten des Defekts vorhandenen Daten wiederhergestellt sind und in die Reserveabteilungen eingeschrieben wurden.According to the invention, one or more reserve departments can be added to the routing memory can take over the function of defective departments after the in them before the occurrence of the The defective data has been restored and registered in the reserve departments.

Überdies kann mit dem Sammelkanal 33 über eine zentrale Steuereinheit 34 ein Prozessor 35 verbunden sein.In addition, a processor 35 can be connected to the collecting duct 33 via a central control unit 34 be.

Die zentrale Steuereinheit 34 kann in Zusammenarbeit mit übrigen Geräten eine Reihe bestimmter Funktionen verrichten, u. a. die nachstehend im Verhältnis zu den obenerwähnten Fehlern erläuterten Fehlerberichtigungsfunktionen.The central control unit 34 can, in cooperation with other devices, a number of specific Perform functions, including those discussed below in relation to the errors mentioned above Error correction functions.

Die Ermittlung der verschiedenen Fehler kann wie folgt geschehen: b5The various errors can be identified as follows: b 5

Zu 1: Wenn ein Schieberegister nicht mehr normal funktioniert während die übrigen Register des gleichen Abschnitts noch normal arbeiten, wird das Paritätsmuster stets Fehler enthalten. Das braucht nicht zu jedem DurchschäUaugenblick oder in jeder Teilperiode der Fall zu sein; je nach der eingegebenen Information und dem Defekt tritt der Paritätsfehler pro Umlauf öfter oder weniger oft auf. Um entscheiden zu können, ob diese Art von Fehler in der Tat aufgetreten ist, muß bei der Kontrolle der Parität eine Mindestzahl von Fehlern konstatiert sein. Es ist ein Zähler 15 erforderlich, der bei mehr als 3 Fehlern pro Umlauf die Alarmschallung 17 steuert. Es ist möglich, daß der hier behandelte Fehler das Erkennen des Test worts auf f = 0 unmöglich macht. In diesem Fall verlaufen die Ermittlungsvorgänge im Zusammenhang mit den Fehlern 1,2 und 5 parallel.
Zu 2: Funktioniert ein ganzer Abschnitt nicht mehr, so kann das Tcs*wnrl, do.'· 5Mf ' = *lpinffpfnhrt wijrHpp den Prüfpunkt nicht im richtigen Augenblick passieren. Um einen fallweisen Defekt im Umlaufen des Leilwegspeichers 13 von einem folgeschweren Defekt, wie er hier behandelt wird, unterschieden zu können, muß eine spezielle Vorkehrung getroffen werden. Die Folgen eines solchen schweren Defekts sind derart, daß genügend Sicherheit in bezug auf die Art des Df fekts gegeben sein muß.
Vgl. zu 5.
Re 1: If a shift register no longer functions normally while the other registers in the same section are still working normally, the parity pattern will always contain errors. This need not be the case at every point in time or in every partial period; Depending on the information entered and the defect, the parity error occurs more or less often per cycle. In order to be able to decide whether this type of error has actually occurred, a minimum number of errors must be ascertained when checking the parity. A counter 15 is required which controls the alarm sound 17 if there are more than 3 errors per cycle. It is possible that the error dealt with here makes it impossible to recognize the test word at f = 0. In this case, the determination processes in connection with errors 1, 2 and 5 run in parallel.
To 2: If a whole section no longer works, the Tcs * wnr l, do. '· 5Mf' = * lpinffpfnhrt wijrHp p cannot pass the test point at the right moment. In order to be able to differentiate an occasional defect in the circulation of the Leilweg memory 13 from a serious defect, as it is treated here, a special precaution must be taken. The consequences of such a severe defect are such that there must be sufficient certainty as to the nature of the defect.
Compare to 5.

Zu 3: Handelt es sich um einen Fehler in einem Wort, so kann er mit der Paritätskontrolle ermittelt werden. Da es nicht möglich ist, bei Vorliegen eines Paritätsfehlers zu bestimmen, welches Bit falsch ist, muß die ganze Information als Untauglich betrachtet werden. Wird diese Information in der fraglichen Spalte gelöscht, so geht dadurch die damit geschaltete Verbindung verloren. Re 3: If there is an error in a word, it can be determined with the parity check will. Since it is not possible to determine which bit is present in the presence of a parity error is wrong, all of the information must be considered unsuitable. Will this information deleted in the column in question, the connected connection is lost.

Zu 4: Die Paritätskontrolle macht keinen Unterschied zwischen einem fallweisen Fehler bei den Prüfbits und einem Fehler bei den Informationsbits. Eine mögliche Maßnahme ist — genau wie zu 3 — das Löschen beider Wörter in dem betr. AbschnittRe 4: The parity check makes no difference between an occasional error in the check bits and an error in the information bits. One possible measure is - just like in 3 - that Delete both words in the relevant section

Zu 5: Eine im Vergleich zu der Zeitregelung falsche Phase infolge z. B. eines fallweisen Defekts in den Taktimpulsen eines bestimmten Abschnitts wird dadurch entdeckt daß auf i=0 das Testwort fehlt. Das unterscheidet sich also an sich nicht von den zu 2 genannten Fehlern. Der Unterschied liegt nur darin, daß im vorliegenden Fall der Abschnitt doch erhalten bleiben kann, während d.·.=; bei fatalen Defekten nicht der Fall ist Eine Methode, um zu entdecken, ob es sich um Defekte des Typs 2 oder des Typs 5 handelt, ist folgendes: Stellen Sie die Eingabe in die verdächtige Spalte ein, lassen Sie umlaufen, bis das Testwort gesehen ist und stoppen Sie dann den Umlauf. Warten Sie, bis die zentrale Zeitvorrichtung f=0 angibt Lassen Sie dann den Umlauf aufs neue starten und kontrollieren Sie, ob das Testwort nach einem Zyklus von 125 \is wieder vorhanden ist Verneinendenfalls ist zu folgern, daß es sich um Defekt 2 handelt Dann muß Alarm gegeben werden.To 5: A phase that is incorrect compared to the timing control as a result of z. B. an occasional defect in the clock pulses of a certain section is discovered by the fact that the test word is missing on i = 0. So this does not differ from the errors mentioned under 2. The only difference is that in the present case the section can be retained, while d. ·. =; is not the case with fatal defects One method of discovering whether it is a type 2 or type 5 defect is as follows: Put the entry in the suspect column, scroll around until the test word is seen and then stop the circulation. Wait until the central timer indicates f = 0. Then start the cycle again and check whether the test word is available again after a cycle of 125 \ is . If not, it can be concluded that it is defect 2 Alarm will be given.

Treten in der Arbeit des Leitwegspeichers derartige Defekte auf, daß essentielle Funktionen der Schalteinrichtung in Gefahr kommen, dann muß Alarm gegeben werden. Das ist bei Defekten des Typs 1 und 2 der Fall.If such defects occur in the work of the routing memory that essential functions of the switching device are in danger, then the alarm must be given. This is the case with type 1 and 2 defects.

Ein Alarm ist nicht erforderlich, wenn fallweise Defekte des Typs 3,4 oder 5 nach Ermittlung berichtigt sind.An alarm is not required if defects of type 3, 4 or 5 have been corrected after detection.

Alarm kann ein automalisches Berichlungsverfahren einleiten, mit Hilfe dessen defekte Bestandteile ersetzt werden. Tritt ein Defekt des Typs 3 oder 4 in dem 17-Bit-Wort einer Spalte auf, so kann die restliche, unbrauchbare Information gelöscht werden. Das andere Wort, das zu dem Gespräch gehörte, bleibt dann allein zurück. Ohne weitere Maßnahmen würde die Teilperiode für dieses Wort für folgende, noch aufzubauende Gespräche verloren sein. Bei Auftreten eines Defekts, der den Ersatz einer Schaltplatte erforderlich macht, werden verschiedene derartige Duplikate übrigbleiben. Auf diese Weise könnte die Zentrale durch Verstopfung des Leitwegspeichers blockiert werden. Das darf nicht geschehen, und es müssen also Maßnahmen getroffen werden. Abgesehen von dem Löschen der beiden Wörter für die Steuerung des Schaltweges ist es auch möglich, die schadhafte Verbindung wiederherzustellen.Alarm can initiate an automatic reporting process, with the help of which defective components are replaced will. If a defect of type 3 or 4 occurs in the 17-bit word of a column, the remaining, unusable information is deleted. The other word that belonged to the conversation then remains alone return. Without further measures, the sub-period for this word for the following would still have to be established Conversations are lost. If a defect occurs that requires the replacement of a circuit board, several such duplicates will remain. That way the head office could get through clogging of the routing memory are blocked. That must not happen, and so action must be taken will. Apart from deleting the two words for the control of the switching path, it is possible to restore the damaged connection.

Dank der Teilung der Spalten in zwei Teile, die jeder für sich durch Paritätskontrolle geschützt sind, ist es nämlich möglich, die Teilperioden, auf die das Gespräch geschaltet wurde, wiederzufinden.Thanks to the division of the columns into two parts, each of which is protected by parity control, it is namely possible to find the partial periods to which the conversation was switched.

Das Verfahren zur Wiederherstellung verlorengegangener Information ohne Hilfe des Prozessors kann bei Defekten des Typs 1, 2, 3 und 4 angewandt werden. Voraussetzung dafür ist aber, daß nur in einem Abschnitt ein Defekt auftritt. Das Berichtigungsverfahren bedient sich nämlich der Information, die unbeschädigt im Leitwegspeicher zurückbleibt und die aus zwei Teilen besteht:The procedure for recovering lost information without the aid of the processor can be performed at Defects of type 1, 2, 3 and 4 can be applied. The prerequisite for this is that only in one Section a defect occurs. The rectification procedure makes use of information that is undamaged remains in the route memory and consists of two parts:

a) der Information, die in der gleichen Spalte in der Teilperiode des Defekts in dem anderen Abschnitt steht, unda) the information contained in the same column in the sub-period of the defect in the other section stands, and

b) der Information, die den Schaltweg des anderen Teils der Vierdrahtverbindung einstellt.b) the information that sets the switching path of the other part of the four-wire connection.

Wiederherstellung von SchaltinformationRestoration of switching information

Vorstehend ist dargelegt, daß die meisten Fehler in der Information eines bestimmten Abschnitts des Leitwegspeichers automatisch berichtigt werden können. Für die Durchführung des Berichtigungsverfahrens ist eine in der Apparatur untergebrachte Logikschaltung vorgesehen, die soweit wie möglich unabhängig vom Prozessor funktioniert. Nach Konstatierung eines Fehlers in der Information einer Zeile eines bestimmten Abschnitts wird der Inhalt dieser Zeile aus dem dazugehörigen Abschnitt der gleichen Spalte einem Gerät (31,32) zugeführt, das daraus Suchbegriffe macht. Damit kann die Stelle aufgespürt werden, wo sich die für die Wiederherstellung der defekten Zeile benötigte Information befindet Dieses Wiederherstellungsverfahren ist also nur möglich, wenn die defekte Information Teil einer Zweirichtungsverbindung durch das Koppelnetz ist, deren beide Schaltwörter in verschiedenen Spalten des Leitwegspeichers stehen.It has been shown above that most errors in the information of a particular section of the Routing memory can be corrected automatically. For the implementation of the correction procedure a logic circuit housed in the apparatus is provided, which is as independent as possible from the processor works. After ascertaining an error in the information of a line of a particular Section, the content of this row is taken from the corresponding section of the same column Device (31,32) supplied, which turns it into search terms. This can be used to track down the point where the for The information needed to restore the defective row is located in this recovery procedure is therefore only possible if the defective information is part of a bidirectional connection through the coupling network whose two switch words are in different columns of the routing memory.

Als Beispiel wird nachstehend die Berichtigung eines fallweisen Fehlers im Leitwegspeicher in dem IB-Abschnitt 11 beschrieben: In diesem Fall entdeckt das Paritälsprüfgerät 14 einen Paritätsfehler im Leitwegspeicher 13 und läßt den Felllerzähler 15 um 1 steigen. Die Teilperiodennummer der defekten Zeile wird in den Fehlerspeicher 16 eingeführt. Gibt der FehlerzählerAs an example, the following is the correction of an occasional error in the routing memory in the IB section 11: In this case, the parity checker 14 discovers a parity error in the route memory 13 and lets the Felller counter 15 increase by 1. The partial period number of the defective line is stored in the Fault memory 16 introduced. Returns the error counter

■; innerhalb eines Umlaufzyklus des Leitwegspeichers einen Stand von 3 oder höher an, dann wird die Alarmvorrichtung 17 betätigt, und nach Ersatz des Abschnitts 11 ersetzt die zentrale Steuereinheit 34 den Inhalt der ganzen Spalte in beinahe der gleichen Weise wie der, die nachstehend für eine einzelne Fehlerberichtigung beschrieben wird, ist der Stand des Fehlcrzählers 15 niedriger als 3. dann geschieht im Auftrag der zentralen Steuereinheit 34 folgendes: Der Inhalt des Fehlerspeichers 16 wird dem Stellenvergleicher 28 zugeführt, der wartet, bis die gesuchte Teilperiode wieder gegeben ist. Wird mittels der vertikalen Prüfschaltung 25 in dem MGPS-Abschnitt 12 das Vorhandensein der gesuchten Teilperiode gemeldet, so wird der inhaii dieser Zeile von der Lesevorrichtung i9 gelesen und dem Berichtungsübersetzer 32 zugeführt. Dieser Berichtigungsübersetzer 32 übersetztI'"G"und Th in C^ T'h , wonach diese neuen Daten in den Berichtigungsvergleicher 27 des IB-Abschnitts 11 der Spalte ^eingeführt werden. Das Such^ebiet besteht nun aus allen Stellen des IB-Abschnitts 11 der Spalte I ^. Ist die gesuchte Zeile gefunden, dann wird der Inhalt des MGPS-Abschnitts 12 der Spaltel^gelesen. Die in dieser Zeile enthaltene Information \ '"„ G"„ und T3 wird zum Berichtigungsübersetzer 32 gebracht und inGÖ Trübersetzt. Dieses Wort wird zur Schreibschaltung 18 des IB-Abschnitts 11 mit der defekten Zeile gebracht. Mit dem Inhalt des Stellenvergleichers 28 wird die defekte Zeile wieder aufgesucht. Sobald sie gefunden ist, wird die berichtigte Information durch die Schreibschaltung 18 eingeschrieben.■; reaches a level of 3 or higher within one cycle of the routing memory, then the alarm device 17 is actuated, and after replacing the section 11, the central control unit 34 replaces the contents of the entire column in much the same way as that below for a single error correction is described, the status of the error counter 15 is lower than 3. Then the following happens on behalf of the central control unit 34: The content of the error memory 16 is fed to the position comparator 28, which waits until the searched partial period is given again. If the presence of the searched partial period is reported by means of the vertical test circuit 25 in the MGPS section 12, the inhaii of this line is read by the reading device i9 and sent to the reporting translator 32. This correction translator 32 translates I '"G" and Th to C ^ T' h , after which this new data is introduced into the correction comparator 27 of IB section 11 of column ^. The search area now consists of all positions in IB section 11 of column I. If the searched line is found, then the content of the MGPS section 12 of the column ^ is read. The information contained in this line "G"" and T 3 is brought to the correction translator 32 and translated into GÖ Tr. This word is brought to the write circuit 18 of the IB section 11 with the defective line. The defective line is searched for again with the content of the position comparator 28. As soon as it is found, the corrected information is written by the writing circuit 18.

Ein derartiges Verfahren, dann aber für eine größere Zahl von Zeilen, kann auch Anwendung finden, wenn ein großer Teil des Inhalts eines Abschnitts verlorengegangen ist. Läuft ein Abschnitt des Leitwegspeichers nicht synchron, so wird die Eingabe neuer Daten in den Leitwegspeicher durch die Stoppbefehlsschaltung 22 unterbrochen, und die Testwortprüfschaltung 20 sucht das auf i=0 eingegebene Testwort des betr. Abschnitts. Ist dieses Testwort gefunden, so wird der Abschnitt durch die Stoppbefehlsschaltung 22 gestoppt und dann wieder dadurch gestartet, daß die Wiederanlaufschaltung 23 die Stoppschaltung 22 freigibt, wenn die zentrale Zeitregelungsvorrichtung 29 die Zeit i=0 anzeigt. Der schrittweise Umlauf wird nun wiederSuch a method, but then for a larger number of lines, can also be used if a Much of the content of a section has been lost. A section of the route memory is not running synchronous, the input of new data into the route memory by the stop command circuit 22 becomes interrupted, and the test word checking circuit 20 searches for the test word entered on i = 0 of the relevant section. If this test word is found, the section is stopped by the stop command circuit 22 and then started again in that the restart circuit 23 enables the stop circuit 22 when the central time control device 29 indicates the time i = 0. The gradual circulation is now back

so gestartet, wobei zuerst noch eine Testwortkontrolle durch die Teswortprüfschaltung 20 erfolgt. Wird das "Testwort nicht gefunden, dann ist zu folgern, daß der betr. Abschnitt defekt iststarted in this way, with a test word check first being carried out by the test word checking circuit 20. It will "Test word not found, then it must be concluded that the section is defective

Nach der Erfindung können an die normalen Abschnitte eine oder mehrere Reserveabschnitte gekoppelt sein, die die Funktion des Abschnitts, dessen Information verlorengegangen ist, übernehmen können, und in die der Inhalt der Zeilen wieder eingeschrieben werden kann, nachdem er aus den noch intakt befindlichen Abschnitten abgeleitet wurde.According to the invention, one or more reserve sections can be added to the normal sections be coupled, which can take over the function of the section whose information has been lost, and in which the content of the lines can be rewritten after it has been removed from the still intact located sections was derived.

Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings

809 681/437809 681/437

Claims (5)

Patentansprüche:Patent claims: 1. Schaltungsanordnung zur Durchschaltung von in den jeweiligen Zeitkaraälen eine? Impulsrahmens auf Eingangsleitungen ankommenden PCM-Wörtern auf Ausgangsieitungen in dem gleichen oder einem anderen Zeitkanal mit separater Durchschaltung eines Gegenkanals auf einer anderen Leitung in einer 4-Draht-VermittIungsanlage mit einer eingangssdtigen Zeitstufe, einer anschließenden Raumstufe und einem an jeder Ausgar.gsleitung der Raumsitufe angeschlossenen Gruppenschalter für eine Gruppe abgehender Leitungen und mit einer einen mehrspaltigen Leitwegspeicher umfassenden Hauptsteuereinrichtung, weiche durch paarweises Zusammenwirken von Speicherzellen aus den genannten Spalten die zeitzyklischen Leitungsyerbindungen herstellt, dadurch gekennzeichnet, daß in den einzelnen Spalten des Leitwegspeichers jeweilb nur die Adressen für den Vermittlungsaufbau einer der beiden Verkehrsrichtungen aufgenommen sind und diese Spalten bzw. ihre einzelnen Zeilen in jeweils zwei Abschnitte aufgeteilt sind, deren einer die um ein oder mehrere Kontrollbits ergänzte Adresse der eingangsseitigen Zeitstufe und deren anderer die um ein oder mehrere Kontrollbits ergänzten Adressen der nachgeschalteten Raumstufe und des Gruppenschalters aufnimmt, und daß Mittel vorgesehen sind, um eine eventuell aus einem solchen Zeilenabschnitt verlorengegangene Adresse mittels der in einer Zeile einer anderen Spalte aufgenommenen Adressen des'jegenkanals wiederzugewinnen. 1. Circuit arrangement for switching through a? Impulse frame PCM words arriving on input lines on output lines in the same or another time channel with separate connection of an opposite channel on another line in a 4-wire switching system with an input-sensitive Time stage, a subsequent room stage and one at each output line of the Room level connected group switch for a group of outgoing lines and with one a main control device comprising a multi-column routing memory, soft by pairwise Interaction of memory cells from the mentioned columns, the time-cyclic line connections produces, characterized in that in the individual columns of the routing memory in each case only the addresses for the exchange setup of one of the two traffic directions are recorded and these columns or their individual rows are each divided into two sections, one of which is the address of the time stage on the input side and supplemented by one or more control bits the others the addresses of the downstream room level supplemented by one or more control bits and the group switch receives, and that means are provided to a possibly from a such line segment lost address to retrieve by means of the addresses of the each channel recorded in a row of another column. 2. Schaltungsanordnung nach P lspruch !,gekennzeichnet durch Mittel, um den Inhalt der einzelnen Abschnitte sowohl in bezug auf den Zeileninhalt als auch in bezug auf den Umlauf zu kontrollieren.2. Circuit arrangement according to P lspruch!, Characterized by means to control the content of the individual sections both with respect to the line content and with respect to the circulation. 3. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß mit jedem Abschnitt Mittel verbunden sind, um den Umlauf jedes einzelnen Abschnittes gesondert zu starten und zu stoppen.3. Circuit arrangement according to claim 1, characterized in that with each section means are connected to start and stop the circulation of each individual section separately. 4. Schaltungsanordnung nach Anspruch 2, dadurch gekennzeichnet, daß jeder einzelne Abschnitt eine Paritätsprüfvorrichtung (14), einen Fehlerzähler (15) für das Zählen der Fehler pro Umlauf, einen Fehlerspeicher (16) für das Registrieren der Nummern defekter Zeilen und eine Alarmvorrichtung (17) besitzt, um ein Signal zu geben, wenn der Inhalt des Fehlerzählers (15) einen vorher eingestellten Wert überschreitet4. Circuit arrangement according to claim 2, characterized in that each individual section has a Parity check device (14), an error counter (15) for counting the errors per cycle, a Error memory (16) for registering the numbers of defective lines and an alarm device (17) has to give a signal when the content of the error counter (15) is a previously set Value exceeds 5. Schaltungsanordnung nach Anspruch 3, dadurch gekennzeichnet, daß jeder einzelne Abschnitt eine Testwortprüfvorrichtung (20) zur Ermittlung eines oder mehrerer Testwörter feststehender Zusammsnsetiung an einer festen Stelle innerhalb des Abschnittes hat.5. Circuit arrangement according to claim 3, characterized in that each individual section is one Test word checking device (20) for determining one or more test words with a fixed composition at a fixed point within the section.
DE2621994A 1975-05-22 1976-05-18 Circuit arrangement for switching through PCM signals Expired DE2621994C3 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
NLAANVRAGE7506031,A NL176900C (en) 1975-05-22 1975-05-22 TELECOMMUNICATIONS CENTER FOR THE TIME-DISTRIBUTION FORMS OF DIGITAL TELECOMMUNICATIONS ROADS, FOR THE RECOVERY OF LOST ROUTE INFORMATION.

Publications (3)

Publication Number Publication Date
DE2621994A1 DE2621994A1 (en) 1976-11-25
DE2621994B2 DE2621994B2 (en) 1978-05-03
DE2621994C3 true DE2621994C3 (en) 1979-01-04

Family

ID=19823793

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2621994A Expired DE2621994C3 (en) 1975-05-22 1976-05-18 Circuit arrangement for switching through PCM signals

Country Status (5)

Country Link
DE (1) DE2621994C3 (en)
FR (1) FR2312163A1 (en)
GB (1) GB1527635A (en)
NL (1) NL176900C (en)
SE (1) SE420557B (en)

Also Published As

Publication number Publication date
NL7506031A (en) 1976-11-24
NL176900B (en) 1985-01-16
FR2312163A1 (en) 1976-12-17
NL176900C (en) 1985-06-17
DE2621994A1 (en) 1976-11-25
DE2621994B2 (en) 1978-05-03
SE420557B (en) 1981-10-12
FR2312163B1 (en) 1978-11-17
GB1527635A (en) 1978-10-04
SE7605638L (en) 1976-11-23

Similar Documents

Publication Publication Date Title
DE1279980C2 (en) Data processing system consisting of several data processing units coupled to one another
DE2048670A1 (en) Storage maintenance arrangement for data processing systems
DE2644733C3 (en) Method and device for directly checking the error-free operation of memories in sequential data processing
DE1474094B (en) Program-controlled data processing system
DE1524788C3 (en) Circuit arrangement for the detection and automatic replacement of defective memory locations in data memories
DE2455235C2 (en) Method and device for error detection in time division switching systems
DE2115971C3 (en) Data processing system
DE2325137C3 (en) Storage device with standby storage elements
DE1965314C3 (en) Method for operating a data processing arrangement with two data processing systems
DE2621994C3 (en) Circuit arrangement for switching through PCM signals
DE2442673C2 (en) Device for inserting control data into the voice memory of a time division switch
DE2628105A1 (en) DIGITAL DATA SWITCH WITH RESERVE CIRCUIT ARRANGEMENT
DE2036954B2 (en)
DE2629800A1 (en) CIRCUIT ARRANGEMENT FOR RECOVERY AFTER A MALFUNCTION OF THE PROCESSOR MEMORY IN A TIME MULTIPLEX MESSAGE BROADCING SYSTEM
EP0036148A1 (en) Hybrid associative memory
DE2939412C2 (en) Circuit arrangement for addressing data for read and write access in a data processing system
DE2446101C2 (en) Circuit arrangement for securing connections in telephone switching systems
DE3875599T2 (en) ERROR CORRECTION METHOD FOR A COUPLING NETWORK AND COUPLING NETWORK WITH ERROR CORRECTION.
DE1474094C (en) Program-controlled data processing system
DE2048670C (en) Method and arrangement for checking a data processing system
DE2141018C3 (en) Method for testing line termination units in a program-controlled data switching system
DE2019795A1 (en) Data processing system with input / output devices
DE3315269C2 (en) Circuit arrangement for increasing operational safety when exchanging information between control devices of telecommunications, in particular telephone switching systems
DE2449658B2 (en) Method and device for data transmission
DE1512443C3 (en) Procedure for forwarding incoming information on several input channels to specific output channels

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
8339 Ceased/non-payment of the annual fee