DE1247394B - Circuit arrangement for clocked control of a bistable multivibrator - Google Patents

Circuit arrangement for clocked control of a bistable multivibrator

Info

Publication number
DE1247394B
DE1247394B DE1965T0029077 DET0029077A DE1247394B DE 1247394 B DE1247394 B DE 1247394B DE 1965T0029077 DE1965T0029077 DE 1965T0029077 DE T0029077 A DET0029077 A DE T0029077A DE 1247394 B DE1247394 B DE 1247394B
Authority
DE
Germany
Prior art keywords
capacitor
flip
flop
diodes
delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE1965T0029077
Other languages
German (de)
Inventor
Erich Neidhart
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefunken Patentverwertungs GmbH
Original Assignee
Telefunken Patentverwertungs GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefunken Patentverwertungs GmbH filed Critical Telefunken Patentverwertungs GmbH
Priority to DE1965T0029077 priority Critical patent/DE1247394B/en
Priority to GB3254966A priority patent/GB1157795A/en
Priority to NL6610374A priority patent/NL6610374A/xx
Priority to BE684683D priority patent/BE684683A/xx
Priority claimed from FR71029A external-priority patent/FR1487847A/en
Publication of DE1247394B publication Critical patent/DE1247394B/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • H03K3/288Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable using additional transistors in the input circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Pulse Circuits (AREA)

Description

BUNDESREPUBLIK DEUTSCHLANDFEDERAL REPUBLIC OF GERMANY

DEUTSCHESGERMAN

PATENTAMTPATENT OFFICE

AUSLEGE SCHRI FTINTERPRETING STEP FT

Int. Cl.:Int. Cl .:

H 03 kH 03 k

Deutsche Kl.: 21 al - 36/18German class: 21 al - 36/18

Nummer: 1247 394Number: 1247 394

Aktenzeichen: T 29077 VIII a/21 alFile number: T 29077 VIII a / 21 al

Anmeldetag: 27. Juli 1965 Filing date: July 27, 1965

Auslegetag: 17. August 1967Opened on: August 17, 1967

Die Erfindung betrifft eine Schaltungsanordnung zur getakteten Ansteuerung einer bistabilen Kippstufe durch ein vorgeschaltetes Schaltelement, wie beispielsweise ebenfalls eine bistabile Kippstufe, wobei die Kippstufe und das Schaltelement zu gleieher Zeit je einen Taktimpuls erhalten, diese Taktimpulse jedoch geringe LaufzeitdifIerenzen aufweisen können, wobei ein SpeichergHed in der Ansteuerleitung vorgesehen ist und die Ansteuerimpulse verzögert auf den Eingang gegeben werden.The invention relates to a circuit arrangement for the clocked control of a bistable multivibrator by an upstream switching element, such as also a bistable multivibrator, wherein the flip-flop and the switching element each receive a clock pulse at the same time, these clock pulses However, they can have slight runtime differences, with a memory in the Control line is provided and the control pulses are given to the input with a delay.

Eine derartige Schaltungsanordnung ist bereits durch die deutsche Auslegeschrift, 1152143 bekanntgeworden. Bei dieser, welche ebenfalls als bistabile Kippstufe ausgebildet ist, werden die Eingänge der Kippstufe ..durch ein vorgeschaltetes Schaltelement, bestehend aus zwei Transistoren, umgeschaltet. Zwischen jeden Eingang der bistabilen Kippstufe und das Schaltelement ist jeweils die Anordnung einer Drossel und einer Diode emgeführt, welche zur kurzzeitigen Speicherung der Umschaltenergie für die bistabile Kippstufe dient. Auf Grund dieser energiespeichernden Anordnung wird die bistabile Kippstufe gegenüber den Impulsen des Schaltelementes verzögert umgeschaltet. Diese verzögerte Umschaltung stellt jedoch einen erhebüchen Nachteil der bekannten Schaltungsanordnung dar, welcher durch die Erfindung vermieden werden soll. Außerdem dient die erfindungsgemäße Anordnung zur Lösung eines Problems, welches- nachstehend noch näher erläutert wird, welches aber bei der bekannten Anordnung nicht von Bedeutung ist. Daher können von dort keine Anregungen zur Lösung dieses Problems gegeben werden.Such a circuit arrangement has already become known from the German Auslegeschrift, 1152143. In this, which is also designed as a bistable multivibrator, the inputs the flip-flop ... switched by an upstream switching element consisting of two transistors. The arrangement is in each case between each input of the bistable multivibrator and the switching element a choke and a diode, which are used for short-term storage of the switching energy serves for the bistable multivibrator. Due to this energy-storing arrangement, the bistable Flip-flop switched with a delay compared to the pulses of the switching element. This delayed However, switching is a major disadvantage of the known circuit arrangement, which is to be avoided by the invention. The arrangement according to the invention is also used to solve a problem which will be explained in more detail below, but which in the known Arrangement does not matter. Therefore, no suggestions for a solution can be made from there given this problem.

Es . ist bereits ein " Set-Reset-Flip-Flop (bistabile Kippstufe) bekannt, bei welchem die Ansteuerung auf beiden Seiten über je einen Speicherkondensator erfolgt. Solche Flip-Flops werden häufig -von vorgeschalteten anderen Schaltelementen, z. B. Flip-Flops, über passive Logikelemente, wie beispielsweise Disjunktionen, angesteuert. Solche. Anordnungen werden häufig so getaktet, daß das Schaltelement und das Flip-Flop gleichzeitig je einen Taktimpuls bekommen, wobei der eine Taktimpuls das vorgeschaltete Schaltelement in seinen anderen Schaltzustand überführt, während der andere Taktimpuls an dem Flip-Flop wirkungslos bleibt. Bei den nächsten eintreffenden Taktimpulsen bleibt das Schaltelement in seinem bestehenden Schaltzustand, während das Flip-Flop, dessen Eingang bereits vorbereitet war, von diesem Taktimpuls in seinen anderen Schaltzustand umgesteuert wird.It. is already a "set-reset flip-flop (bistable multivibrator) known, in which the Activation takes place on both sides via a storage capacitor each. Such flip-flops are often -of upstream other switching elements such. B. flip-flops, via passive Logic elements, such as disjunctions, controlled. Such. Orders become frequent clocked so that the switching element and the flip-flop each receive a clock pulse at the same time, wherein the one clock pulse transfers the upstream switching element to its other switching state, while the other clock pulse on the flip-flop has no effect. With the next ones arriving Clock pulses, the switching element remains in its existing switching state, while the flip-flop, whose input was already prepared, switched to its other switching state by this clock pulse will.

Schaltungsanordnung zur getakteten Ansteuerung einer bistabilen KippstufeCircuit arrangement for clocked control of a bistable multivibrator

Anmelder:Applicant:

Telefunken ·' .Telefunken · '.

Patentverwertungsgesellschaft m. b. H.,
Ulm/Donau, Elisabethenstr, 3
Patentverwertungsgesellschaft mb H.,
Ulm / Danube, Elisabethenstrasse, 3

Als Erfinder benannt:
Erich Neidhart, Konstanz
Named as inventor:
Erich Neidhart, Constance

Bei solchen bekannten Sehaltungsanordnungen tritt jedoch folgende Schwierigkeit auf. Die an dem Schaltelement rind dem Flip-Flbp anliegenden Taktimpulse sind in ihren Laufzeiten nicht immer genau gleich. Dies ist bedingt durch die jeweiligen Taktverstärker für die beiden Schaltelemente, bei welchen schon geringe Unterschiede in den Toleranzen in beiden Verstärkerzügen solche geringen Laufzeitunterschiede, hervorrufen können.However, the following problem arises with such known viewing arrangements. The one on that The switching element and the clock pulses applied to the flip-flbp are not always accurate in terms of their transit times same. This is due to the respective clock amplifier for the two switching elements in which even small differences in the tolerances in both amplifier trains such small running time differences, can evoke.

Die Schaliungsanordnungen der beschriebenen Art werden im allgemeinen durch eine Reihe von Logikelementen, wie beispielsweise Disjunktionen, angesteuert. Da die Widerstände aller Disjunktionen zum Ansteuereingang des Fhp-Flops parallel liegen, wird die Aufladezeitkonstante des Speicherkondensators des Flip-Flops kleiner,, je mehr Disjunktionsbedingungen gleichzeitig erfüllt, d. h. je mehr Disjunktionswiderstände dem Kondensator parallel geschaltet werden. Dies führt dazu, daß der Kondensator in kürzerer Zeit bereits voll aufgeladen ist und damit auch das Flip-Flop in kürzerer Zeit zum Umschalten bereit ist,The formwork assemblies of the type described are generally by a series of Logic elements, such as disjunctions, controlled. Because the resistances of all disjunctions are parallel to the control input of the Fhp-Flop, the charging time constant of the storage capacitor of the flip-flop the smaller, the more disjunction conditions are met at the same time, d. H. the more disjunction resistances connected in parallel to the capacitor. This leads to the capacitor is already fully charged in less time and thus the flip-flop to switch over in less time ready,

Bei den bekannten Schaltungsanordnungen kann nun der Fall auftreten, daß auf Grund von Laufzeitunterschieden der Taktimpuls für das Flip-Flop um eine ganz geringe Zeitdifferenz, beispielsweise in der Größenordnung von einigen Mndert Nanosekunden oder noch, kürzer, nach dem Taktimpuls für das dem Flip-Flop vorgeschaltete Schaltelement eintrifft. Verwendet man sehr schnell schaltende Flip-Flops und ist außerdem noch der Fall, gegeben, daß mehrere Disjunktionswiderstände dem Speicherkondensatpr des Flip-Flops parallel geschaltet sind, so lädt sich der Speicherkondensator in dieser Zeitdifferenz zwi-In the known circuit arrangements, the case can now occur that, due to differences in the running time, the clock pulse for the flip-flop changes by a very small time difference, for example in the order of magnitude of a few tens of nanoseconds or even shorter, after the clock pulse for the flip-flop upstream switching element arrives. If you use very fast switching flip-flops and it is also the case that several disjunction resistors are connected in parallel to the storage capacitor of the flip-flop, the storage capacitor charges in this time difference between

709 637/594709 637/594

sehen dem Umschalten des Schaltelementes und dem ganz kurze Zeit später eintreffenden Taktimpuls für das Flip-Flop so weit auf, daß er bei Eintreffen der Vorderflanke dieses Taktimpulses bereits umgeladen wird und einen Impuls erzeugt, welcher das Flip-Flop in seinen anderen Schaltzustand überführt. Dies bedeutet aber, daß das Flip-Flop bereits bei Eintreffen des ersten Taktimpulses umgeschaltet wird, anstatt wie gewünscht, erst nach Eintreffen des zweiten.see the switching of the switching element and the clock pulse arriving a very short time later for the flip-flop so far that it is already reloaded when the leading edge of this clock pulse arrives and a pulse is generated which converts the flip-flop to its other switching state. this but means that the flip-flop is switched over when the first clock pulse arrives instead of as requested, only after the second one arrives.

Um nun solchen Schwierigkeiten aus dem Wege zu gehen, ist es bisher bekannt, in solchen Fällen entweder mehrere spezielle Disjunktionsverstärker zu verwenden, durch welche die Belastung des Kondensators durch die vorgeschalteten Logikelemente in etwa konstant gehalten wird, oder aber es muß ein ziemlich großer Aufwand für eine sehr genau synchron arbeitende Taktvereorgung für das Flip-Flop und das Schaltelement getrieben werden.In order to avoid such difficulties, it has been known so far, in such cases either to use several special disjunction amplifiers, which reduce the load on the capacitor is kept approximately constant by the upstream logic elements, or it must a fairly large effort for a very precisely synchronous clock supply for the flip-flop and the switching element are driven.

Hier setzt nun die Erfindung ein und ermöglicht es, mit ganz geringem Aufwand die vorbeschriebenen Schwierigkeiten zu Vermeiden. Der erfindungsgemäße Vorschlag sieht vor, daß zum unverzögerten Umschalten der Kippstufe jeweils einen Takt nach dem Umschalten des vorgeschalteten Schaltelementes als Speicherglied in an sich bekannter Weise ein Kondensator verwendet wird, daß weiterhin an eine der Kondensatorplatten als Verzögerungselement ein Laufzeitglied angeschlossen ist, welches bewirkt, daß die Spannungsdifferenz der Kondensatorplatten für eine vorbestimmte Zeit (Verzögerungszeit) in etwa gleich Null gehalten wird, und daß schließlich ein Entladungsweg vorgesehen ist, über den sich der Kondensator ohne Verzögerung entladen kann, wenn kein Umschalten der Kippstufe erfolgen soll.This is where the invention comes in and makes it possible to do the above with very little effort Difficulties to Avoid. The proposal according to the invention provides that for instantaneous switching of the flip-flop in each case one cycle after switching over the upstream switching element as Storage element in a known manner, a capacitor is used that continues to one of the A delay element is connected to capacitor plates as a delay element, which causes the voltage difference of the capacitor plates for a predetermined time (delay time) approximately is kept equal to zero, and that finally a discharge path is provided over which the Capacitor can discharge without delay if the flip-flop is not to be switched over.

Durch die erfindungsgemäße Anordnung wird eine Aufladung des Kondensators für jene Zeit vermieden, welche der Taktimpuls für das Flip-Flop nach dem Taktimpuls für das vorgeschaltete Schaltelement eintrifft.The arrangement according to the invention avoids charging of the capacitor for the time which is the clock pulse for the flip-flop after the clock pulse for the upstream switching element arrives.

Als Laufzeitglied kann beim derzeitigen Stand der Technik vorzugsweise eine Drossel Verwendung finden, es ist aber auch möglich, Halbleiterelemente mit Laufzeiteffekten, z.B. Dioden, zu verwenden, welche erst nach einer vorbestimmten Verzögerungszeit durchschalten. Im Sinne der Erfindung ist es selbstverständlich aber auch möglich, andere Laufzeitglieder zu verwenden, welche eine Verzögerung der erforderlichen Größenordnung bewirken.In the current state of the art, a throttle can preferably be used as the delay element find, but it is also possible to use semiconductor elements with runtime effects, e.g. diodes, which only switch through after a predetermined delay time. In the sense of the invention it is of course, it is also possible to use other delay elements which have a delay of the required order of magnitude.

Zur schnellen Entladung des Kondensators dient eine entsprechend gepolte Diode, welche dem Laufzeitglied parallel geschaltet ist.A correspondingly polarized diode, which is connected to the delay element, is used to quickly discharge the capacitor is connected in parallel.

Gemäß einer Weiterbildung der Erfindung kann das Laufzeitglied dem Kondensator vorgeschaltet werden, d. h. an die dem Flip-Flop abgewandte Kondensatorplatte angeschlossen werden. Es ist jedoch auch ebenso möglich, das Laufzeitglied dem Kondensator nachzuschalten, oder aber das Laufzeitglied parallel zu dem Kondensator in jenen Leitungszweig, einzufügen, welcher zur Herstellung einer Vorspannung an der Ansteuerseite des Flip-Flops dient.According to a further development of the invention, the delay element can be connected upstream of the capacitor be, d. H. be connected to the capacitor plate facing away from the flip-flop. However, it is also possible to connect the delay element after the capacitor, or the delay element parallel to the capacitor in that branch of the line, insert, which is used to produce a bias voltage on the drive side of the flip-flop serves.

Diese und noch weitere Ausgestaltungen der Erfindung sollen im folgenden an Hand der Zeichnung näher erläutert werden.These and other embodiments of the invention will be described below with reference to the drawing are explained in more detail.

Fig. 1 zeigt ein Flip-Flop der bekannten Art, Fig. 2 das dazugehörige Impulsdiagramm,
Fig. 3 eine erste Ausfuririingsmöglichkeit der Erfindung,
Fig. 1 shows a flip-flop of the known type, Fig. 2 the associated pulse diagram,
3 shows a first embodiment of the invention,

F i g. 4 das entsprechende Impulsdiagramm,
Fig. 5 schließlich eine weitere Ausführungsmöglichkeit der Erfindung und
F i g. 4 the corresponding pulse diagram,
Fig. 5, finally, a further embodiment of the invention and

F i g. 6 das hierzu gehörende Impulsdiagramm.
In Fig. 1 sind die beiden Transistoren des Flip-Flops mit 1 und 2 bezeichnet. Der Kollektor des Transistors 1 ist über den Widerstand 3 und den Kondensator 4 auf die Basis des Transistors 2 zurückgekoppelt, der Kollektor des Transistors 2 ist über die Widerstände 5 und den Kondensator 6 auf die Basis des Transistors 1 zurückgekoppelt. Die Ausgänge des Flip-Flops sind mit 7 und 8 bezeichnet. Die Basen der Transistoren 1 und 2 liegen über die Spannungsteilerwiderstände 9 und 10 an einem negativen Spannungspotential — V und über die Spannungsteilerwiderstände 11 und 12 an einem Spannungspotential +17. Zwischen den Eingängen El und E2 des Flip-Flops liegen in den Ansteuerleitungen je ein Kondensator 13 und 14 und eine Diode 15 und 16. Die Dioden 15 und 16 dienen dazu, daß nur negative Flanken auf die Basen der Transistoren gelangen können. Mit 17 und 18 sind zwei Dioden bezeichnet, welche gemeinsam an einer Spannungsquelle + Uv von etwa einem Volt liegen. Diese Dioden dienen zusammen mit den Dioden 15 und 16 dazu, an der Basis der Transistoren 1 und 2 eine geringe Vorspannung zu erzeugen. Mit 19 ist schließlich der Ausgangstransistor der Taktversorgung für das Flip-Flop gezeichnet, welcher mit seinem Kollektor über einen Widerstand 20 an dem Potential + U liegt und über Dioden 21 und 22 mit den Ansteuerleitungen des Flip-Flops verbunden ist.
F i g. 6 the associated pulse diagram.
In Fig. 1, the two transistors of the flip-flop are labeled 1 and 2. The collector of transistor 1 is fed back to the base of transistor 2 via resistor 3 and capacitor 4 , and the collector of transistor 2 is fed back to the base of transistor 1 via resistors 5 and capacitor 6 . The outputs of the flip-flop are labeled 7 and 8. The bases of the transistors 1 and 2 are connected to a negative voltage potential - V via the voltage divider resistors 9 and 10 and to a voltage potential +17 via the voltage divider resistors 11 and 12. Between the inputs E1 and E2 of the flip-flop, a capacitor 13 and 14 and a diode 15 and 16 are located in the drive lines. The diodes 15 and 16 are used to ensure that only negative edges can reach the bases of the transistors. 17 and 18 designate two diodes which are connected to a voltage source + U v of approximately one volt. These diodes, together with diodes 15 and 16, serve to generate a low bias voltage at the base of transistors 1 and 2. Finally, the output transistor of the clock supply for the flip-flop is drawn with 19 , which has its collector connected to the + U potential via a resistor 20 and is connected to the control lines of the flip-flop via diodes 21 and 22.

Das Schaltelement und die Logikelemente zur Ansteuerung des Flip-Flops sind in F i g. I nur für den Unken EingangEl dargestellt, für den Eingang E 2 ist eine ebensolche oder eine ähnliche Ansteuerung vorgesehen. Mit 23 ist der Ausgangstransistor eines weiteren Schaltelementes, beispielsweise eines Flip-Flops bezeichnet, dessen Kollektor über einen Widerstand 24 an dem Potential + U liegt. Der Kollektor dieses Transistors ist ferner über eine Konjunktionsdiode 25 und eine Disjunktionediode 26 mit dem EingangEl des Flip-Flops verbunden. Mit 27 ist der zu den Dioden 25 und 26 gehörende Widerstand bezeichnet. Es sind schließlich noch weitere Dioden 25' und 25" vorgesehen, welche zusammen mit der Diode 25 eine konjunktive Verknüpfung ermöglichen. Die Dioden 26' und 26" ermöglichen zusammen mit der Diode 26 eine disjunktive Verknüpfung weiterer Informationen mit dem Ausgangssignal des Transistors 23. In der Praxis ist es nun häufig so, daß mehrere solcher aus einem Flip-Flop und nachgeschalteten Logikelementen bestehenden Ansteuerschaltkreise mit dem Eingang des Flip-Flops El disjunktiv verbunden sind. Der Übersichtlichkeit halber sind jedoch diese weiteren Ansteueranordnungen, da sie den gleichen Aufbau aufweisen wie die soeben beschriebene Anordnung, in der Figur nicht dargestellt.The switching element and the logic elements for controlling the flip-flop are shown in FIG. I only shown for the Unken input El, for input E 2 , such or a similar control is provided. The output transistor of a further switching element, for example a flip-flop, is denoted by 23 , the collector of which is connected to the + U potential via a resistor 24 . The collector of this transistor is also connected via a conjunction diode 25 and a disjunction diode 26 to the input El of the flip-flop. The resistor belonging to the diodes 25 and 26 is designated by 27. Finally, further diodes 25 ' and 25 "are provided which, together with the diode 25, enable a conjunctive linkage. The diodes 26' and 26" , together with the diode 26, enable a disjunctive linkage of further information with the output signal of the transistor 23. In in practice, it is often the case that several such control circuits consisting of a flip-flop and downstream logic elements are disjunctively connected to the input of the flip-flop El. For the sake of clarity, however, these further control arrangements are not shown in the figure, since they have the same structure as the arrangement just described.

Die Wirkungsweise der beschriebenen Schaltung sei an Hand des Impulsdiagrammes von Fig. 2 näher erläutert, wobei zuerst der Fall angenommen sei, daß die Taktimpulse für das Fhp-Hop A (Γ2) und den Transistor 23 (Tl) keine Laufzeitunterschiede aufweisen (ausgezogene Kurvenzüge). Es sei angenommen, daß gleichzeitig das Ausgangspotential Tl und T2 der Taktverstärker von +17 auf Null absinkt. In diesem Fall wird der Transistor 23 ausThe mode of operation of the circuit described will be explained in more detail with reference to the pulse diagram of FIG. 2, whereby first the case is assumed that the clock pulses for the Fhp-Hop A (Γ2) and the transistor 23 (Tl) do not have any runtime differences (solid curves) . It is assumed that at the same time, the output potential Tl and T2 of the clock amplifier drops from +17 to zero. In this case, the transistor 23 turns off

dem leitenden in den gesperrten Zustand umgesteuert und an seinem Ausgang steigt das Potential von Null auf + U. An den beiden Anschlüssen der Dioden 25 liegt jetzt das Potential + U, die Diode 26 wird durchgeschaltet, da am Kollektor' des Transistors 19 jetzt Nullpotential vorhanden ist. Am Kondensator 14 tritt an den beiden PunktenPl und P 2 keine Änderung des Potentials ein. Das Flip-Flop A wird nicht umgeschaltet. Nach einer Zeit ti ist der erste ■ Takt beendet, und das Taktpotential steigt wieder von 0 Volt auf + U an. Jetzt kann sich 'der Kondensator 14 entsprechend der Zeitkonstante, welche sich zusammen mit dem Widerstand 27 ergibt, aufladen. Je mehr Ansteueranordnungen, wie beispielsweise Disjunktionen, mit dem Eingang El des Flip-Flops A verknüpft, also parallel geschaltet sind, um so mehr Disjunktionswiderstände 27 können gegebenenfalls diese Zeitkonstante beeinflussen. Der Kondensator 14 lädt sich entsprechend dem Spannungsverlauf an dem PunktPl auf. Es ist hierbei vorausgesetzt, daß der Transistor 23 durch die Änderung des Taktimpulses zur Zeit ti und auch zu späteren Zeitpunkten nicht mehr umgesteuert werden kann. Das Ausgangspotential dieses Transistors 23 ändert sich nur, wenn das Flip-Hop, dessen einen Teil er bildet, über seinen zweiten Eingang umgesteuert wird.The conducting is reversed to the blocked state and at its output the potential rises from zero to + U. The potential + U is now applied to the two connections of the diodes 25, the diode 26 is switched through, since zero potential is now present at the collector 'of the transistor 19 is. There is no change in the potential of the capacitor 14 at the two points P1 and P 2. The flip-flop A is not switched. After a time ti , the first cycle is finished, and the cycle potential rises again from 0 volts to + U. The capacitor 14 can now be charged according to the time constant which results together with the resistor 27. The more control arrangements, such as, for example, disjunctions, linked to the input E1 of the flip-flop A , that is to say connected in parallel, the more disjunction resistors 27 can possibly influence this time constant. The capacitor 14 charges up according to the voltage profile at the point P1. It is assumed here that the transistor 23 can no longer be reversed due to the change in the clock pulse at time ti and also at later times. The output potential of this transistor 23 changes only when the flip-hop, of which it forms a part, is reversed via its second input.

Zum Zeitpunkt t3 sinkt das Taktpotential Tl und Γ2 erneut von +U auf OVolt ab. Jetzt entlädt sich der Kondensator 14, wobei gleichzeitig an Punkt P 2 eine negative Spannungsspitze auftritt, welche den ursprünglich leitenden Transistor 1 des Flip-Flops A in den gesperrten Zustand überführt und das Flip-Flop umsteuert. Am Ausgang 7 dieses Flip-Flops ändert sich das Potential von OVolt auf +U. At time t3 , the clock potential Tl and Γ2 drops again from + U to OVolt. The capacitor 14 now discharges, with a negative voltage peak occurring at the same time at point P 2, which converts the originally conductive transistor 1 of the flip-flop A into the blocked state and reverses the flip-flop. At the output 7 of this flip-flop, the potential changes from OVolt to + U.

Wie eingangs bereits angedeutet, ist dieser Betriebsfall jedoch nur von theoretischer Bedeutung, da die Taktimpulse Tl und T2 nicht mit hinreichender Genauigkeit gleichzeitig eintreffen. An Hand der gestrichelten Linien in Fig. 2 ist dieser Betriebsfall dargestellt. Es sei angenommen, der Taktimpuls Γ 2 treffe kurze Zeit später ein als der Taktimpuls Tl; der umgekehrte Fall ist in der vorhegenden Betrachtung ohne Bedeutung. Nach Eintreffen des Impulses Tl schaltet der Transistor 23 um, und am Eingang El liegt über den Widerstand 27 das Potential + U, da andererseits aber zum Zeitpunkt Tl das Taktpotential T 2 noch auf positivem Potential +£/ liegt, hat der Kondensator 14 die Möglichkeit, sich aufzuladen. Je nach der Größe des Widerstandes 27, also abhängig von der Anzahl der zu diesem Zeitpunkt erfüllten Disjunktionen, wird dieser Aufladevorgang mehr oder weniger schnell vor sich gehen. Trifft jetzt der Taktimpuls Γ2 am EingangEl ein, so lädt sich der Kondensator 14 um und seine Ladung erzeugt eine negative Spannungsspitze, welche abhängig ist von der zuvor erfolgten Aufladung, aber in der Regel bereits ausreicht, um den Transistor 1 des Flip-Flops A vom leitenden in den gesperrten Zustand überzuführen und dadurch das Flip-Flop A zu kippen. Das Flip-Flop A wird somit bereits durch die Vorderflanke des ersten eintreffenden Taktimpulses umgesteuert, anstatt erst durch die Vorderflanke des zweiten Taktimpulses.As already indicated at the beginning, this operating case is only of theoretical importance, since the clock pulses T1 and T2 do not arrive at the same time with sufficient accuracy. This operating case is shown on the basis of the dashed lines in FIG. It is assumed that the clock pulse Γ 2 arrives a short time later than the clock pulse Tl; the reverse case is irrelevant in the present consideration. After the arrival of the pulse Tl, the transistor 23 switches over, and the Gateway El via the resistor 27, the voltage + U, since otherwise but at the time Tl, the mode potential T 2 is still at a positive potential + £ / is, the capacitor 14 has the possibility to recharge. Depending on the size of the resistor 27, that is to say depending on the number of disjunctions fulfilled at this point in time, this charging process will proceed more or less quickly. If now the clock pulse Γ2 arrives at the input El, the capacitor 14 is recharged and its charge generates a negative voltage peak, which is dependent on the previous charge, but is usually sufficient to remove the transistor 1 of the flip-flop A from transfer conductive to the blocked state and thereby to flip-flop A. The flip-flop A is thus already reversed by the leading edge of the first clock pulse arriving, instead of only by the leading edge of the second clock pulse.

Hier setzt nun die Erfindung ein, wie sie in einem ersten Ausführungsbeispiel.in Fig. 3 dargestellt ist. In dieser Figur sind alle Elemente, welche jenen entsprechen, die in F i g. 1 dargestellt sind, mit dem dortigen Bezugszeichen versehen. Als Laufzeitglieder entsprechend der Erfindung werden Drosseln 30 und 31 in die Ansteuerleitungen des Flip-Flops A eingeschaltet und durch Dioden 32. und 33 überbrückt. Die Drosseln 30 und 31 sind in ihrem Wert . so bemessen, daß ihre Verzögerungszeit größer ist als der maximalen Zeitdifferenz entspricht, um welche der Takt T2 dem Talct Tl nacheilen kann.This is where the invention comes into play, as it is shown in a first exemplary embodiment in FIG. In this figure, all elements corresponding to those shown in FIG. 1 are shown, provided with the reference number there. As delay elements according to the invention, chokes 30 and 31 are switched on in the control lines of flip-flop A and bridged by diodes 32 and 33. The chokes 30 and 31 are worthwhile. dimensioned in such a way that their delay time is greater than the maximum time difference by which the clock T2 can lag behind the talct T1.

Nach Eintreffen des Taktimpulses Tl zum Zeitpunkt ti wird der Ausgang des Transistors 23 im Potential von 0 Volt auf + U angehoben. Da zu diesem Zeitpunkt das TaktpotentialT2 noch auf + U liegt, steigt am PunktEl am Eingang des Flip-Flops A ebenfalls das Potential von Null auf + U an. Durch die Drossel 30 wird jedoch verhindert, daß dieses Potential an PunktPl des Kondensators 14 wirksam wird. Zum Zeitpunkt ti trifft der Taktimpuls Γ 2 ein, dessen Potential sich dabei von +U auf OVolt erniedrigt. Jetzt sinkt die Spannung am PunktEl wieder auf OVolt ab, und die Drossel entlädt sich über die Diode 22. Zu dem Zeitpunkt t2 ändert sich das Taktpotential Π wieder von OVolt auf +U. Die Spannungverhältnisse am EingangEl ändern sich jedoch erst beim Zeitpunkt t'-2, nachdem das TaktpotentialT2 ebenfalls von OVolt auf + U zurückgekehrt ist. Jetzt steigt das Potential an Punkt El von OVolt auf +U. Die Drossel 30 bewirkt jedoch, daß sich dieses Potential nicht sofort am PunktPl am Kondensator 14 auswirken kann, sondern die Spannung an diesem Kondensator erst entsprechend der Kurve Pl in F i g. 4 nach einer Zeit A tv auf den Wert + U ansteigt. Nachdem sich der' Kondensator 14 auf das Potential + ü aufgeladen hat, bleibt dieses Potential bis zum Zeitpunkt i'3, also bis zur erneuten Änderung des Taktpotentials T 2 von + U nach 0 Volt, erhalten. Dann wird jedoch der Kondensator 14 umgeladen und erzeugt eine negative Spannungsspitze, welche den Transistor 1 von seinem leitenden in den gesperrten Zustand umsteuert und das Potential am Ausgang? des Flip-Flops A von 0 Volt auf . -+- U anhebt. Durch die Diode 32 wird ein Abfließen der Ladung des Kondensators an der der Drossel 30 zugewandten Platte ermöglicht. Sobald das Flip-Flop B aber umgeschaltet und somit das Potential am Ausgang des ■ Transistors 23 verändert wird, ergeben sich für den nächstfolgenden Taktzyklus die gleichen Verhältnisse wie zum Zeitpunkt ti. After the arrival of the clock pulse Tl at the time ti , the output of the transistor 23 is raised from 0 volts to + U in potential. Since the clock potential T 2 is still at + U at this point in time, the potential also rises from zero to + U at point El at the input of flip-flop A. However, the choke 30 prevents this potential from becoming effective at point P1 of the capacitor 14. At time ti the clock pulse Γ 2 arrives, the potential of which decreases from + U to OVolt. Now the voltage at point El drops back to OVolt, and the choke discharges through the diode 22. At time t2 , the clock potential Π changes again from OVolt to + U. However, the voltage ratios at the input El do not change until the instant t'-2, after the clock potential T2 has also returned from OVolt to + U. Now the potential at point El increases from OVolt to + U. The choke 30, however, has the effect that this potential cannot have an immediate effect at point P1 on capacitor 14, but rather the voltage across this capacitor only in accordance with curve P1 in FIG. 4 rises to the value + U after a time A t v. After the 'capacitor has charged up to the potential 14 + u, this potential of the potential timing T 2 of + U remains until the time I'3, that is until the next change to 0 volts was obtained. Then, however, the capacitor 14 is reloaded and generates a negative voltage spike, which switches the transistor 1 from its conductive to the blocked state and the potential at the output? of the flip-flop A from 0 volts. - + - U raises. The diode 32 enables the charge of the capacitor to flow off on the plate facing the choke 30. As soon as the flip-flop B is switched over and thus the potential at the output of the transistor 23 is changed, the same conditions arise for the next clock cycle as at time ti.

In F i g. 5 ist schließlich eine weitere Ausführungsmöglichkeit der Erfindung dargestellt, bei welcher die Drossel zur Verzögerung der Aufladung des Kondensators in den Zweig der Dioden 17 und 18 eingeschaltet ist. Im Sinn der Erfindung ist es entweder möglich, zwei Drosseln zwischen jeder Diode 17 bzw. 18 und ihrem Verbindungspunkt anzuordnen oder aber eine Drossel zwischen dem Verbindungspunkt der Dioden und der Spannungsquelle + Uv. Parallel geschaltet zu άρτ Drossel 35 ist wieder eine Diode 36. Bei dieser AusführungsmögUchkeit der Erfindung wird die Aufladung des Kondensators 14 von der SeitePl her dadurch verhindert, daß die Zuführung einer Ladung zum Punkt P 2 durch die Drossel 35 verhindert wird. Wenn zum Zeitpunkt ti das Potential am Ausgang des Transistors 23 auf + U ansteigt, liegt dieses Potential in voller Höhe an dem Kondensator 14 an, der sich aber auf Grund der Drossel 35 noch nicht aufladen kann. Dieses Potential am Kondensator 14 sinkt entsprechend der zunehmenden Durchlässigkeit der Drossel 35 langsamIn Fig. Finally, FIG. 5 shows a further possible embodiment of the invention, in which the choke is switched on to delay the charging of the capacitor in the branch of the diodes 17 and 18. In the sense of the invention, it is either possible to arrange two chokes between each diode 17 or 18 and their connection point or a choke between the connection point of the diodes and the voltage source + U v . Connected in parallel with άρτ throttle 35 is again a diode 36. In this AusführungsmögUchkeit the invention, the charging of the capacitor 14 thereby preventing the SeitePl forth that the supply of a charge to the point P 2 is prevented by the throttle 35th When the potential at the output of transistor 23 rises to + U at time ti , this potential is applied in full to capacitor 14, which, however, cannot yet be charged due to choke 35. This potential at the capacitor 14 decreases slowly in accordance with the increasing permeability of the choke 35

Claims (8)

1 "7 ab. Siehe hierzu die KurvenPl und P2 in Fig. 6. Zum Zeitpunkt fl ändert sich das Taktpotential T 2 von +U auf OVolt, und das Potential am Kondensator 14 verschwindet, ohne daß der Kondensator sich auf die Basis des Transistors 1 ausgewirkt hat. . Wenn sich zum Zeitpunkt f2 das Taktpotential T2 von OVolt wieder auf +U ändert und am Ausgang· des Transistors 23 noch immer das Potential + U anliegt, so liegt am Kondensator 14 erneut an beiden Platten das Potential +U an. Entsprechend der zunehmenden Durchlässigkeit der Drossel 35 sinkt das Potential am Kondensator langsam ab, gleichzeitig lädt sich jedoch der Kondensator von der Seite P1 her immer mehr auf, so daß ein Spannungsverlauf entsteht, wie er in dem KurvenzugFl von Fig. 6 dargestellt ist. Am PunktP2 hingegen ändert sich das Potential entsprechend der Durchlässigkeit der Drossel von + U auf 0 Volt, so daß am Kondensator 14 die im Kurvenzug 14, Fig. 6, dargestellte wirksame Spannung auftritt. Diese Spannung, die sich aus der Differenz der beiden -Kurvenzüge von Pl und P 2 ergibt, ist maßgebend für die Wirksamkeit des Kondensators 14. Bei den zuvor beschriebenen Ausführungsbeispielen war die wirksame Spannung immer auch zugleich die Spannung des Kondensators am Punkt PI, da sich an Punkt P2 kein eigenes Spannungspotential" aufbauen konnte. Zum Zeitpunkt /'3 'wird der Kondensator in der schon beschriebenen Weise umgeladen, und an der Basis des Transistors 1 tritt eine negative Spannungsspitze .auf. Die dem Punkt Pl zugewandte Kondensatorplatte entlädt sich über die Diode 22. Die Diode 36 schließlich dient dazu, den aus Kondensator 14 und Drossel 35 bestehenden Schwingkreis zu bedämpfen und dadurch die Ausbildung einer Schwingung zu verhindern. An Hand der Ausführungsbeispiele gemäß Fig. 3 und 5 wurden zwei mögliche Ausführungsformen der Erfindung beschrieben. Im Sinn de^Erfindung ist es jedoch auch möglich, das Laufzeitglied (Drossel, Halbleiterelement mit Laufzeiteffekt) auch an anderen Stellen auf der Ansteuerseite des Flip-Flops anzuordnen. Beispielsweise ist es möglich, ein Laufzeitglied zwischen dem Eingang El bzw. E2 und den Abzweigungen zu den Dioden 22 bzw. 21 vorzusehen. In einem solchen Fall können die Dioden 32 . und 33 entfallen, da sich der Kondensator über die Dioden 22 und 21 entladen kann. Im Sinn der Erfindung ist es weiterhin möglich, das Laufzeitglied dem Kondensator nachzuordnen, d. h. zwischen dem Kondensator 14 bzw. 13 und den Abzweigungen zu den Dioden 18 bzw. 17 anzuordnen. In einem solchen Fall müssen die Laufzeitglieder und die entsprechenden Diodenl8 bzw. 17 jeweils durch eine Diode entsprechend den Dioden 32 bzw. 33 überbrückt werden. Schließlich ist es auch noch möglich, das Laufzeitglied zwischen dem Punkt P 2 und den Dioden 18 bzw. 17 anzuordnen. Auch in diesem Fall müssen die Laufzeitglieder und die Dioden 18 bzw. 17 durch entsprechende Dioden 32 bzw. 33 überbrückt werden. Patentansprüche:1 "7. See curves P1 and P2 in FIG If at time f2 the clock potential T2 changes from 0 volt to + U again and the potential + U is still present at the output of transistor 23, then the potential + U is again present on both plates at capacitor 14 With the increasing permeability of the choke 35, the potential at the capacitor slowly decreases, but at the same time the capacitor charges more and more from the P1 side, so that a voltage profile is created as shown in the curve Fl in FIG the potential changes according to the permeability of the choke from + U to 0 volts, so that the effective voltage shown in curve 14, Fig. 6, occurs on capacitor 14. This voltage, which is derived from Di The reference of the two curves of Pl and P 2 is decisive for the effectiveness of the capacitor 14. In the exemplary embodiments described above, the effective voltage was always also the voltage of the capacitor at point PI, since there is no voltage potential of its own at point P2 " could build. At time / '3', the capacitor is recharged in the manner already described, and a negative voltage spike occurs at the base of transistor 1. The capacitor plate facing the point P1 discharges via the diode 22. Finally, the diode 36 serves to dampen the resonant circuit consisting of the capacitor 14 and the choke 35 and thereby prevent the formation of an oscillation. Using the exemplary embodiments according to FIGS. 3 and 5, two possible embodiments of the invention have been described. In the sense of the invention, however, it is also possible to arrange the delay element (choke, semiconductor element with delay effect) at other points on the control side of the flip-flop. For example, it is possible to provide a delay element between the input E1 or E2 and the branches to the diodes 22 and 21, respectively. In such a case, the diodes 32. and 33 are omitted because the capacitor can discharge via diodes 22 and 21. In the sense of the invention, it is also possible to arrange the delay element after the capacitor, d. H. to be arranged between the capacitor 14 and 13 and the branches to the diodes 18 and 17, respectively. In such a case, the delay elements and the corresponding diodes 18 and 17 must each be bridged by a diode corresponding to the diodes 32 and 33, respectively. Finally, it is also possible to arrange the delay element between the point P 2 and the diodes 18 and 17, respectively. In this case too, the delay elements and the diodes 18 and 17 must be bridged by corresponding diodes 32 and 33, respectively. Patent claims: 1. Schaltungsanordnung zur getakteten Ansteuerung einer bistabilen Kippstufe durch ein vorgeschaltetes Schaltelement, wie beispielsweise ebenfalls eine bistabile Kippstufe, wobei die Kippstufe und das Schaltelement zu gleicher Zeit1. Circuit arrangement for clocked control of a bistable multivibrator by a upstream switching element, such as also a bistable multivibrator, the Flip-flop and the switching element at the same time je einen Taktimpuls erhalten, diese Taktimpulse jedoch geringere LaufzeitdifEerenzen aufweisen können, wobei ein Speichergüed in der Ansteuerleitung vorgesehen ist und die Ansteuerimpulse verzögert auf den Eingang gegeben werden, dadurch gekennzeichnet, daß zum unverzögerten Umschalten der Kippstufe jeweils •einen Takt nach dem Umschalten des vorgeschalteten .Schaltelementes als Speichergüed in an sich, bekannter Weise ein Kondensator verwendet wird, daß weiterhin an eine der Kondensatorplatten als Verzögerungselement ein Laufzeitglied angeschlossen ist, welches bewirkt, daß die Spannungsdifferenz der Kondensatorplatten für eine vorbestimmte Zeit (Verzögerungszeit) in etwa gleich Null gehalten wird und daß schließlich ein Entladungsweg vorgesehen ist, über den sich der Kondensator ohne Verzögerung entladen kann, wenn kein Umschalten der Kippstufe erfolgen soll.each receive a clock pulse, but these clock pulses have smaller transit time differences can, wherein a memory device is provided in the control line and the control pulses delayed to be given to the input, characterized in that the undelayed Switching the flip-flop in each case • one cycle after switching over the upstream switching element as a storage device per se, As is known, a capacitor is used that continues to be a delay element on one of the capacitor plates as a delay element is connected, which causes the voltage difference between the capacitor plates for a predetermined time (delay time) is kept approximately equal to zero and that finally a discharge path is provided through which the capacitor discharges without delay can if no switching of the flip-flop is to take place. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß als Laufzeitglied (30, 31, 35) eine Drossel verwendet wird.2. Circuit arrangement according to claim 1, characterized in that the delay element (30, 31, 35) a throttle is used. 3. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß zur schnellen Entladung des Kondensators (13,14) im Entladungsweg eine entsprechend gepolte Diode (32, 33, 36) angeordnet ist, welche dem Laufzeitglied parallel geschaltet ist.3. Circuit arrangement according to claim 1, characterized in that for rapid discharge of the capacitor (13,14) in the discharge path a correspondingly polarized diode (32, 33, 36) is arranged, which is connected in parallel to the delay element. 4. Schaltungsanordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß das Laufzeitglied (30, 31) dem Kondensator vorgeschaltet (13, 14), d. h. an die dem Schaltelement (A) abgewandte Kondensatorplatte angeschlosssen ist.4. Circuit arrangement according to claim 1 or 2, characterized in that the delay element (30, 31) is connected upstream of the capacitor (13, 14), that is to say is connected to the capacitor plate facing away from the switching element (A). 5. Schaltungsanordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß das Laufzeitglied dem Kondensator nachgeschaltet ist.5. Circuit arrangement according to claim 1 or 2, characterized in that the delay element downstream of the capacitor. 6. Schaltungsanordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß das (die) Laufzeitglied(er) (35) parallel zu dem Kondensator (13) in jene(n) Leitungszweig(e) eingefügt ist (sind), welche(r) zur Herstellung einer Vorspannung an der (den) Ansteuerseite(n) des Schaltelementes (A) dient (dienen).6. Circuit arrangement according to claim 1 or 2, characterized in that the delay element (s) (35) parallel to the capacitor (13) is inserted into those branch (s) of the line (s) which (r) to produce a preload on the control side (s) of the switching element (A) is (are) used. 7. Schaltungsanordnung nach Anspruch 1, bei welcher das Schaltelement (A) aus einem bistabilen Flip-Flop besteht, mit Ansteuerung von zwei Seiten über je einen Kondensator, wobei jedem Kondensator eine Disjunktion und dieser eine Konjunktion vorgeschaltet sind und der Eingang der letzteren mit dem Ausgang je eines weiteren Schaltelementes (B). in Verbindung steht, wobei zwischen Kondensator und Disjunktion die Taktzuleitung(en) für das Schaltelement (A) angeordnet ist (sind), dadurch gekennzeichnet, daß die Laufzeitglieder (30, 31) und parallelgeschalteten Dioden (32, 33) zwischen die Taktzuleitungen und die Kondensatoren '(13, 14) eingeschaltet ist.7. Circuit arrangement according to claim 1, in which the switching element (A) consists of a bistable flip-flop, with control from two sides via a capacitor, each capacitor being preceded by a disjunction and this a conjunction and the input of the latter with the Output of a further switching element (B). is connected, the clock lead (s) for the switching element (A) is (are) arranged between the capacitor and the disjunction, characterized in that the delay elements (30, 31) and parallel-connected diodes (32, 33) between the clock leads and the Capacitors' (13, 14) is switched on. 8. Schaltungsanordnung nach den Ansprüchen 1 und 6, bei welcher das Schaltelement (A) aus einem bistabilen Flip-Flop besteht, mit Ansteuerung von zwei Seiten über je einen Kondensator, wobei jedem Kondensator eine Disjunktion und dieser eine Konjunktion vorgeschaltet sind und der Eingang der letzteren mit dem Ausgang , je eines weiteren Schaltelementes (B) in Verbindung steht, wobei zwischen Konden-8. Circuit arrangement according to claims 1 and 6, in which the switching element (A) consists of a bistable flip-flop, with control from two sides via a capacitor, each capacitor being preceded by a disjunction and this a conjunction and the input of the latter is connected to the output, each of a further switching element (B) , whereby between condensate
DE1965T0029077 1965-07-27 1965-07-27 Circuit arrangement for clocked control of a bistable multivibrator Pending DE1247394B (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
DE1965T0029077 DE1247394B (en) 1965-07-27 1965-07-27 Circuit arrangement for clocked control of a bistable multivibrator
GB3254966A GB1157795A (en) 1965-07-27 1966-07-20 Circuit Arrangement for the Clock-Pulse Control of a Circuit Element such as a Bistable Trigger Circuit
NL6610374A NL6610374A (en) 1965-07-27 1966-07-22
BE684683D BE684683A (en) 1965-07-27 1966-07-27

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE1965T0029077 DE1247394B (en) 1965-07-27 1965-07-27 Circuit arrangement for clocked control of a bistable multivibrator
FR71029A FR1487847A (en) 1966-07-27 1966-07-27 Circuit for synchronized control of a circuit element, for example a rocker

Publications (1)

Publication Number Publication Date
DE1247394B true DE1247394B (en) 1967-08-17

Family

ID=26000067

Family Applications (1)

Application Number Title Priority Date Filing Date
DE1965T0029077 Pending DE1247394B (en) 1965-07-27 1965-07-27 Circuit arrangement for clocked control of a bistable multivibrator

Country Status (1)

Country Link
DE (1) DE1247394B (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1152143B (en) * 1961-07-14 1963-08-01 Ncr Co Bistable multivibrator

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1152143B (en) * 1961-07-14 1963-08-01 Ncr Co Bistable multivibrator

Similar Documents

Publication Publication Date Title
DE19709766C1 (en) Controlling several coupled end stages esp. with gradient amplifier of nuclear resonance tomography e.g. Project 039
DE2426394A1 (en) SAW TOOTH GENERATOR
DE2719462C2 (en) Transistor driver circuit
DE1807219C3 (en) J-K master-slave flip-flop
DE1247394B (en) Circuit arrangement for clocked control of a bistable multivibrator
DE1953478B2 (en) Dynamic delay circuit
DE2363616A1 (en) SIGNAL DELAY CIRCUIT
DE1182296B (en) Circuit arrangement for implementing logical functions
DE2226485A1 (en) Pulse distribution circuit
DE2845379C2 (en) Digital semiconductor integrated circuit
DE1904787B2 (en) ELECTRICAL STORAGE ELEMENT AND OPERATION OF THE SAME
DE1943977C3 (en) Electronic clock with a time base delivering electrical impulses of high frequency and an electronic frequency divider
DE2039606A1 (en) Electric, dynamically operated storage element
DE1915700C3 (en) Shift register
DE2008147B2 (en) BISTABLE MULTIVIBRATOR IN PARTICULAR FOR INTEGRATED CIRCUITS
DE1083074B (en) Combined AND gate circuit
DE1933184A1 (en) Pulse generator
AT220855B (en) Transistor device for a logical system
DE3119450C1 (en) Output stage for emitting binary signals to a load which is connected to an output terminal
DE3047222A1 (en) CONNECTING CIRCUIT IN 2-PHASE MOS TECHNOLOGY
DE1299705C2 (en) T-flip-flop made up of logic circuits
DE2706270C3 (en) Fast field effect transistor circuitry that responds to pulse edges
DE1071386B (en) Bistable circuits, especially for data processing machines
DE1949630A1 (en) Information storage stage for a shift register
DE1947276B2 (en) Monostable multivibrator with a large real time constant and short recovery time