DE102006009394A1 - Mehrlagenschichtsystem mit einer Schicht als Trennschicht zum Trägern von dünnen Wafern bei der Halbleiterherstellung - Google Patents

Mehrlagenschichtsystem mit einer Schicht als Trennschicht zum Trägern von dünnen Wafern bei der Halbleiterherstellung Download PDF

Info

Publication number
DE102006009394A1
DE102006009394A1 DE200610009394 DE102006009394A DE102006009394A1 DE 102006009394 A1 DE102006009394 A1 DE 102006009394A1 DE 200610009394 DE200610009394 DE 200610009394 DE 102006009394 A DE102006009394 A DE 102006009394A DE 102006009394 A1 DE102006009394 A1 DE 102006009394A1
Authority
DE
Germany
Prior art keywords
layer
wafer
carrier
components
coated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE200610009394
Other languages
English (en)
Inventor
Andreas Jakob
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nissan Chemical Corp
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to DE200610009394 priority Critical patent/DE102006009394A1/de
Priority to CN2007800071946A priority patent/CN101395703B/zh
Priority to KR1020087024061A priority patent/KR101458143B1/ko
Priority to PCT/EP2007/051952 priority patent/WO2007099146A1/de
Priority to JP2008556786A priority patent/JP5335443B2/ja
Priority to EP07712404.8A priority patent/EP1994554B1/de
Priority to US12/280,758 priority patent/US8911583B2/en
Publication of DE102006009394A1 publication Critical patent/DE102006009394A1/de
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68318Auxiliary support including means facilitating the separation of a device or wafer from the auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6834Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to protect an active side of a device or wafer

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Abstract

Die Erfindung betrifft ein Verfahren zum Behandeln von Wafern mit Bauelementen beim Abdünnen des Wafers, wobei eine Trennschicht und ein Trägerschichtsystem zum Einsatz kommen, wobei die Trennschicht auf das Trägerschichtsystem aufgebracht wird.

Description

  • Bezeichnung der Erfindung:
  • Anwendungsgebiet
  • Die Erfindung soll es erleichtern, dünnere Wafer zu fertigen und/oder sicherer zu bearbeiten und/oder den Fertigungsaufwand beim Herstellen von elektrischen Bauelementen und/oder Schaltungen, und/oder Sensoren u.s.w. zu reduzieren und/oder kostengünstiger zu gestalten und/oder – aber insbesondere – die Beschichtung der Rückseite des gedünnten Wafers ermöglichen und/oder erleichtern.
  • Stand der Technik
  • Die Verfahrensweise im Stand der Technik kann von Anwender zu Anwender abweichen. Generell wird jedoch wie folgt verfahren. Bei der Herstellung von elektronischen Bauelementen und Schaltungen (Dioden, Transistoren, IC's, Sensoren etc.) werden auf Wafer (Scheiben aus Silizium, GaAs etc.) mittels verschiedener Technologien Strukturen, Schichten u.a. aufgebracht. Gegenwärtig werden diese Wafer nach Abschluss der hierzu notwendigen Fertigungsschritte auf der Vorderseite (aktive Seite bzw. Seite auf der sich die aufgebrachten Strukturen befinden) mit einer Schutzfolie oder einer sonstigen Schutzschicht versehen. Diese Folie bzw. Schicht hat die Aufgabe, die Waferoberseite und somit die aufgebrachten elektrischen und mechanischen Strukturen während des anschließend folgenden Dünnens des Wafers (durch Grinden, Läppen, Schleifen, Ätzen usw. der Rückseite) zu schützen. Nach Aufbringen der Folie oder Schicht wird der Wafer auf der rückwärtigen Seite abgedünnt. Dadurch wird die ursprüngliche Dicke des Wafers reduziert. Die verbleibende Restdicke wird nachhaltig, von den zu erwartenden mechanischen Belastungen und/oder der nachfolgenden Prozessschritte bestimmt, die ohne signifikante Erhöhung einer Bruchgefahr überstanden werden müssen. Nach dem Abdünnen kann sich zur Verbesserung der Brucheigenschaften des Wafers eine chemische Behandlung der Waferrückseite anschließen. Nach eventuellen Reinigungsschritten wird die Schutzfolie von der Waferoberseite abgezogen bzw. entfernt. Es können sich nun eventuelle weitere Fertigungsschritte und/oder Maßnahmen der Verbesserung von Eigenschaften und/oder Untersuchungen anschließen. Vielfach wird die Rückseite des gedünnten Wafers mit einer metallischen Schicht überzogen. Dieses Beschichtungsverfahren erfolgt meist mittels Sputtern oder ähnlichen Abscheideverfahren im Vakuum und bedingt vielfach thermische Belastung und/oder thermische Unterstützung. Danach wird der Wafer mit der Rückseite nach unten (aktive Seite nach oben) auf eine Sägefolie {Expansionsfolie bzw. Rahmen) aufgelegt. Abschließend erfolgt das Sägen des Wafers (Vereinzeln der Bauteile) mittels Rotationstrennscheiben oder anderer mechanischer Sägevorrichtungen. Vereinzelt kommen hierbei auch bereits Lasertrennverfahren zur Anwendung. Vereinzelt werden Wafer hierbei auch gebrochen, wobei vereinzelt unterstützende Verfahren des Ritzens zur Anwendung gelangen. Mit den herkömmlichen Verfahren ist es sehr schwierig, dünne Wafer zu behandeln bzw. herzustellen. Diese Schwierigkeiten ergeben sich u.a. aus dem umstand, dass der Wafer nach dem Abdünnen mechanischen Belastungen ausgesetzt werden muss. Diese Belastungen treten u.a. auf
    • a) während dem Abziehen der Schutzfolie bzw. Schutzschicht, die während des Abdünnens die Wafervorderseite schützt,
    • b) während des Auflegens des Wafers auf die Sägefolie, und
    • c) während des Transportes zwischen dem Abdünnen und dem Vereinzeln des Wafers und aller eventuell dazwischen geschalteten Fertigungsschritte. Insbesondere aber bei der Beschichtung der Rückseite. Wobei es unerheblich ist, ob dieser Beschichtungsprozess vor oder nach dem Vereinzeln des Wafers stattfindet.
  • Alternativ zu den aufgezeigten Verfahren werden heute schon Verfahren zur Anwendung gebracht und/oder entwickelt, bei denen der Wafer auf der Oberfläche (der strukturierten Seite) bereits vor dem Dünnungprozess mittels Schleifen von Ritzstrukturen und/oder Ritzen und/oder chemischen Ätzen und oder Plasmaätzen von Gräben und/oder Strukturen so strukturiert wird, dass diese Strukturen während des sich anschließenden Dünnungsprozesses mittels mechanischer und oder chemischer Verfahren freigelegt werden und somit dabei eine Vereinzelung des Wafers stattfindet.
  • In der Erfinderanmeldung mit internationaler Patentanmeldung PCT/EP03/13434 wird nunmehr ein Verfahren beschrieben, bei der eine Trennschicht zur Anwendung kommt. Diese Trennschicht wird hierbei vorzugsweise direkt auf die aktive Seite des Wafers aufgebracht und mittels geeigneter Materialien verstärkt. Hierbei übernimmt dieses Material die Funktion eines Trägers, der mittels der Trennschicht wieder vom Wafer abgelöst werden kann.
  • Nachteile des Standes der Technik
  • In der als Stand der Technik aufgeführten internationalen Patentanmeldung PCT/EP03/13434 wird eine Trägerschicht erwähnt, die hinsichtlich ihrer technologischen Gestaltung nicht weiterführend beschrieben ist. In der Anmeldung 10 2006 004 834.2 beim Deutschen Patent- und Markenamt wird ein Mehrlagenschichtsystem beschrieben, das zumindest aus einer harten Schicht besteht, welche den Träger vorrangig stabilisieren soll und einer weichen Schicht, welche sich der Topografie der Waferoberfläche – der aktiven Seite des Wafer – anpassen soll und diese vorrangig schützen soll. Die Trennung dieses Mehrlagensichtsystems erfolg hierbei, durch eine auf der Waferoberfläche vorab aufgebrachten Trennschicht.
  • Aufgabe der Erfindung
  • Der Erfindung liegt die Aufgabe zugrunde, die in der internationalen Patentanmeldung PCT/EP03/13434 aufgeführte Trägerschicht – die in der Anmeldung 10 2006 004 834.2 beim Deutschen Patent- und Markenamt weiterführend beschrieben wird – so zu beschreiben, dass diese wirtschaftlich, effizient und technologisch einfach aufgebracht werden kann. Insbesondere soll hierbei auf die, in der internationalen Patentanmeldung PCT/EP03/13434 aufgeführte, Trennschicht verzichtet werden und dieselbige auf das, in der Anmeldung 10 2006 004 834.2 beim Deutschen Patent- und Markenamt beschriebene Mehrlagenschichtsystem, aufgebracht werden.
  • Lösung der Aufgabe
  • In der internationalen Patentanmeldung PCT/EP03/13434 wird ein Wafer beschrieben, der mit einer Trennschicht überzogen wurde. Hierbei wird beschrieben, dass nach dem Aufbringen eine weitere Schicht oder Schichtsystem aufgebracht wird. Diese Schicht soll hierbei im weiteren die Waferoberfläche schützen und als Träger den Wafer mechanisch unterstützen. Nach Abschluss der gewollten Prozessfolge wird diese Schicht oder das Schichtsystem vorzugsweise zusammen mit der Trennschicht von der Waferoberfläche entfernt.
  • Diese, in der internationalen Patentanmeldung PCT/EP03/13434 beschriebenen Trennschicht wird in dieser Erfindung nunmehr nicht auf der Waferoberfläche aufgebracht, bevor diese mit dem Trägermaterial und/oder dem in der Anmeldung 10 2006 004 834.2 beim Deutschen Patent- und Markenamt beschriebenen Mehrlagenschichtsystem überzogen wird. Vielmehr wird diese Trennschicht vorab auf der, der Waferoberfläche zugewandten Seite, des in der Anmeldung 10 2006 004 834.2 beim Deutschen Patent- und Markenamt beschriebenen Mehrlagenschichtsystems, aufgebracht. Das Mehrlagenschichtsystem besteht demnach aus einer weiteren Schicht, welche die funktionalen Aufgaben der in der internationalen Patentanmeldung PCT/EP03/13434 beschriebenen Trennschicht übernimmt.
  • Ausgehend von einer Waferoberfläche, die nicht mit der, in der internationalen Patentanmeldung PCT/EP03/13434 beschriebenen, Trennschicht überzogen ist, wird nunmehr ein Schichtverbund aufgebracht und mit der Waferoberfläche verbunden oder verpresst. Der Schichtverbund besteht vorzugsweise aus drei Schichten, wobei unerheblich ist, dass er weitere Schichten beinhalten kann. Die erste Schicht des Schichtverbundes besteht vorzugsweise aus einer Schicht, welche die Funktion einer Schicht zur bewussten Trennung beinhaltet.
  • Diese erste Schicht kann hierbei als Schicht vorliegen. Sie kann aber auch eine funktionelle Eigenschaft der Oberfläche der zweiten Schicht darstellen, die dem Material der zweiten Schicht durch gezielte Modifizierung seiner Oberfläche durch geeignete Verfahren wie sie vakuumtechnische Verfahren zur Beschichtung und/oder Modifizierung und/oder Aktivierung von Oberflächen darstellen beigebracht werden. In diesem Falle würde die Zone der gezielten Veränderung der Haftungseigenschaften des Materials der zweiten Schicht als eigenständige Schicht gewertet und die Trennschicht darstellen.
  • Die gezielte Beeinflussung der Trenneigenschaft der zweiten Schicht an deren Oberfläche kann auch durch eine gezielte stoffliche Auswahl und Vernetzung des Materials der zweiten Schicht erfolgen. Hierbei ist auch eine chemische und/oder physikalische – wie thermische – Behandlung des Materials der zweiten Schicht möglich.
  • Die Trennschicht kann aber auch vorab hergestellt werden – zum Beispiel mittels vakuumtechnischer Verfahren wie zum Beispiel CVD-Verfahren. Wobei eine existierende Folie und/oder Schicht mittels vakuumtechnischer Verfahren so beschichtet und/oder modifiziert wird, dass sie auf beiden Seiten der Folie und/oder Schicht voneinander unabhängige Adhäsionseigenschaften aufweist. Vorzugweise soll hierbei die Seite, die später im direkten Kontakt mit der Waferoberfläche ist, eine höhere Haftung und/oder Adhäsion aufweisen, als die gegenüberliegende Seite der Schicht, die im direkten Kontakt mit den weiteren Schichten (in der Regel der zweiten Schicht des Mehrlagenschichtsystems) steht.
  • Die Trennschicht kann auf verschiedene Weise hergestellt werden. Hierbei ist es möglich, dass eine Folie b.z.w. Schicht, eines organischen und/oder anorganischen Materials oder einer anderen Zusammensetzung so modifiziert und/oder beschichtet wird, dass sie die gewünschten Haftungseigenschaften auf ihren beiden Seiten aufweist. Wobei vorteilhaft ist, dass die der Waferoberfläche zugewandten Seite eine höhere Haftung und/oder Adhäsion aufweist, wie die, der Waferoberfläche abgewandten Seite.
  • Die Trennschicht kann aber auch mittels geeigneter Verfahren ohne die Zuhilfenahme einer bereits existierender Schicht oder Folie hergestellt werden. Hierbei wird die Schicht mittels geeigneter Verfahren wie CVD-Verfahren direkt hergestellt. Es ist hierbei möglich, dass die Schicht aus der Abscheidung eines vakuumtechnischen Verfahrens besteht. Dabei ist es auch möglich, dass diese Abscheidung im Ganzen oder nur zum Teil aus der vakuumtechnischen Abscheidung besteht. Es ist auch möglich, dass die Schicht im Ganzen oder nur zum Teil aus einem Material wie zum Beispiel Silikonöl besteht, welches mittels geeigneter Verfahren wie vorzugsweise CVD-Verfahren modifiziert wird. Die Schicht kann hierbei auch direkt auf der, der Waferoberfläche zugewandten Oberfläche eines, in der Anmeldung 10 2006 004 834.2 beim Deutschen Patent- und Markenamt beschriebenen, Mehrlagenschichtsystems aufgebracht werden.
  • Die Trennschicht kann aber auch nach ihrer Herstellung auf das, in der Anmeldung 10 2006 004 834.2 beim Deutschen Patent- und Markenamt beschriebene, Mehrlagenschichtsystem aufgebracht werden. dieses Aufbringen kann hierbei durch Laminieren oder Verpressen erfolgen, wobei möglich ist, dass weitere Schichen wie Kleber und/oder Haftvermittler und/oder Verfahren wie zum Beispiel zur Oberflächenaktivierung wie zum Beispiel vakuumtechnische Verfahren sein können, wie es beispielhaft ein Plasma sein könnte.
  • Die zweite Schicht, welcher in der Anmeldung 10 2006 004 834.2 beim Deutschen Patent- und Markenamt als erste Schicht beschrieben wird, besteht nun aus einem Elastomer wie Silikon oder ein Material ähnlicher Eigenschaft. Die zweite Schicht des Schichtverbundes besteht vorzugsweise aus einem Polyimid oder Polyamid. Sie kann dabei in Form einer Kaptonfolie oder einer Folie anderweitig geeigneter Materialien wie Ultem Anwendung erfahren.
  • Die beschriebe Schichtfolge kann alternativ auch in seiner Zusammensetzung direkt auf den Wafer aufgebracht werden, wobei hierbei die einzelnen Schichten oder Teile von ihnen erst durch das Verpressen oder Bonden ein Schichtsystem darstellen. Die Erfindung beschreibt aber hier vorzugsweise ein Schichtsystem, welches bereits als fertiges Schichtsystem vorliegt, bevor es mit der Waferoberfläche verpresst oder gebondet wird.
  • Die zweite Schicht, welche vorzugsweise aus einem Elastomer besteht, soll beim Aufbringen ausreichend weich sein, die Topographie der Waferoberfläche, vorzugsweise aber eventuelle Bumps zu umschließen b.z.w. vollflächig zu beschichten. Hierbei ist es möglich, dass diese Schicht flüssig in Form von geeigneten Spinn- oder Spraycoating oder anderen Technologien zum Aufbringen flüssiger Materialien aufgebracht wird, oder dass sie in Form einer Folie aufgebracht oder verpresst wird. Nach dem Aufbringen dieser Schicht wird das aufgebrachte Material verhärtet und/oder vernetzt. Dieses kann durch Zuführen oder Entziehen von Energie in Form von Licht, Wärme oder Druck u.s.w. erfolgen oder aber auch durch geeignete chemische und/oder mechanische Reaktionen erfolgen. Es kann aber vorteilhaft sein, dass diese Verhärtung und/oder Vernetzung der zweiten Schicht erst nach dem Aufbringen der dritten Schicht erfolgt.
  • Nach dem Ausbringen der zweiten Schicht wird nunmehr eine dritte Schicht aufgetragen. Hierbei handelt es sich vorzugsweise um eine Schicht ausreichender mechanischer Stabilität um später den Wafer im gedünnten Zustand ausreichen mechanisch stabilisieren zu können. Vorzugweise wird hierbei eine Folie aus einem Polyimid Anwendung erfahren. Es können aber auch andere Folien zur Anwendung gelangen, so sie ausreichen mechanische und chemische Stabilität besitzen.
  • Vorteile der Erfindung
  • Die Erfindung ermöglicht die Realisierung wesentlicher technologischer Vorteile in der Fertigung und die Handhabung von Wafern bei der Herstellung von elektrischen Bauelementen, IC's, Sensoren usw.. Mit dem Verfahren wird die Fertigung vereinfacht und kostengünstiger gestaltet. Weiterhin können geringere Waferscheibendicken einfacher, wirtschaftlicher und sicherer realisiert werden. Das Ausbringen des Träger, das aus einem Schichtsystem besteht, welches bereits eine Trennschicht beinhaltet, kann hierbei durch alleiniges Verpressen oder Bonden geschehen. Wobei vorab ein Prozess der Haftvermittlung wie Oberflächenaktivierung auf der Waferoberfläche und/oder dem Träger erfolgen kann.
  • Beispielbeschreibung
  • Angenommene Voraussetzung ist, dass der Wafer bereits die Fertigungsschritte zum Aufbringen der elektrischen Bauelemente und/oder der mechanischen Strukturierung oder Schichten maßgeblich durchlaufen hat. Es hat nunmehr einen Durchmesser von 200 mm eine Dicke von 800 μm und besitzt auf seiner aktiven Seite Bumps mit einer Höhe von 80 μm. Der Wafer soll abschließend auf eine Restdicke von 50 μm gedünnt werden.
  • Es vorteilhaft sein, dass die Oberfläche des Wafers und/oder die Oberfläche des Trägers mittels eines Sauerstoffplasmas oder auf andere geeignete Weise aktiviert wird.
  • Über den Wafer wird nunmehr ein Foliensystem fixiert, welches aus einer Trennschicht, einer 200 μm dicken Schicht aus einem Silikonelastomer (diese ist der Waferoberfläche zugewandt) und einer 100 μm dicken Kaptonfolie (diese ist der Waferoberfläche abgewandt) besteht. In einem Bonder, wie er von Firmen wie der EV Group in Schärding/Österreich angeboten wird, wird dieses Foliensystem unter Vakuum mit der Waferoberfläche so verpresst, dass das Elastomer die gesamte Waferoberfläche beschichtet. Es hinterschneidet hierbei auch die Bumps ohne dass hierbei Lufteinschlüsse oder Blasen verbleiben. Noch unter dem Druck des Bonders wird thermische Energie zugeführt um die Vernetzung des Elastomers zu starten. Nach einer Zeit von drei Minuten kann nunmehr der Wafer zusammen mit der Trägerschicht dem Bonder entnommen werden. Es kann vorteilhaft sein, der Trägerschicht weitere thermische Energie zuzuführen um den Vorgang der Vernetzung abzuschließen. Abschließend wird der überstehende Rand des Trägers vom Wafers mittels eines Trimmers abgeschnitten.
  • Im Folgenden wird die Erfindung anhand der Zeichnungen näher erläutert.
  • Es zeigen nicht maßstabsgerecht:
  • Zeichnung 1
    Zeigt eine konfektionierte Folie bestehend aus Trennschicht, einer Schicht Polyimid (z.B. Kapton) und einer Schicht Elastomer (z.B. Silikon). Die Folie ist zum Schutz auf der Seite des Elastomers mit einer Folie überzogen, welche vor dem Aufbringen der Folie auf dem Wafer abgezogen wird.
    Erste Schicht des Trägers (vorzugsweise eine vakuumtechnisch hergestellt und/oder modifizierte Trennschicht) bezeichnet mit 4 Zweite Schicht des Trägers (vorzugsweise Elastomer) bezeichnet mit 5 Dritte Schicht des Trägers (vorzugsweise Polyimid) bezeichnet mit 6 Schutzfolie bezeichnet mit 9
  • Zeichnung 2
    Zeigt eine konfektionierte Foie, welche mit einem Wafer auf dessen strukturierter Seite verpresst (gebondet) wurde.
    Wafer bezeichnet mit 1
    Strukturierte (aktive) Zone des Wafers bezeichnet mit 2
    Schutzschicht (Passivierung) der strukturierten (aktiven) Zone des Wafer bezeichnet mit 3
    Erste Schicht des Trägers (vorzugsweise Trennschicht) bezeichnet mit 4
    Zweite Schicht des Trägers (vorzugsweise Elastomer) bezeichnet mit 5
    Dritte Schicht des Trägers (vorzugsweise Polyimid) bezeichnet mit 6
    Bumps bezeichnet mit 7
    Eventuelle Ritz- oder Ätzgräben bezeichnet mit 8

Claims (9)

  1. Verfahren zum Behandeln von Wafern mit Bauelementen beim Abdünnen des Wafers und dem späteren Vereinzeln der Bauelemente und den gegebenenfalls dazwischen liegenden Fertigungsschritten, wobei die Vorderseite des Wafers mit den Bauelementen mit einer Schicht oder einem Schichtsystem überzogen wird, das zumindest aus einer Trennschicht und einer Trägerschicht besteht.
  2. Verfahren nach Anspruch 1, wobei die Trägerschicht zumindest aus einem Elastomer und einer harten Schicht besteht.
  3. Verfahren nach Anspruch 1 und 2, wobei die Trägerschicht anstelle des Elstomers auch aus einem anderen geeigneten Material organischer und/oder anorganischer Zusammensetzung besteht.
  4. Verfahren nach Anspruch 1, wobei die Trennschicht eine Schicht des Schichtsystems des Trägers ist.
  5. Verfahren nach Anspruch 1 bis 4, wobei die Trennschicht eine Schicht des Schichtsystems des Trägers ist, welche durch das Aufbringen eines geeigneten Materials auf den Träger erfolgt.
  6. Verfahren nach Anspruch 1 und 3, wobei die Trennschicht eine Modifizierung und/oder Veränderung der Oberfläche der elastomeren Schicht des Trägers ist.
  7. Verfahren nach Anspruch 1, wobei die Trennschicht das spätere Ablösen des Trägers vom Wafer oder seinen bereits vereinzelten Bauelementen ermöglicht und/oder erleichtert.
  8. Verfahren nach Anspruch 1, wobei die Trennschicht vor dem Aufbringen des Trägers auf dem Wafer direkt auf den übrigen Schichten oder einem Teil der Schichten des Trägers aufgebracht wird.
  9. Verfahren nach Anspruch 1, wobei die Trennschicht als eigenständige Schicht und/oder Folie hergestellt wird und danach erst mit den übrigen Schichten oder einen Teil der Schichten des Trägers laminiert und/oder verpresst wird.
DE200610009394 2006-03-01 2006-03-01 Mehrlagenschichtsystem mit einer Schicht als Trennschicht zum Trägern von dünnen Wafern bei der Halbleiterherstellung Pending DE102006009394A1 (de)

Priority Applications (7)

Application Number Priority Date Filing Date Title
DE200610009394 DE102006009394A1 (de) 2006-03-01 2006-03-01 Mehrlagenschichtsystem mit einer Schicht als Trennschicht zum Trägern von dünnen Wafern bei der Halbleiterherstellung
CN2007800071946A CN101395703B (zh) 2006-03-01 2007-03-01 晶片-载体装置及其制造方法、用于晶片-载体装置的层***及其制造方法
KR1020087024061A KR101458143B1 (ko) 2006-03-01 2007-03-01 처리방법, 특히, 웨이퍼의 얇은 배면 처리방법, 웨이퍼-캐리어 배열 및 상기 타입의 웨이퍼-캐리어 배열의 제조방법
PCT/EP2007/051952 WO2007099146A1 (de) 2006-03-01 2007-03-01 Verfahren zum bearbeiten insbesondere dünnen der rückseite eines wafers, wafer-träger-anordnung hierfür und verfahren zur herstellung einer solchen wafer-träger-anordnung
JP2008556786A JP5335443B2 (ja) 2006-03-01 2007-03-01 ウエハ支持構造体及び該ウエハ支持構造体の製造に用いられる層システム
EP07712404.8A EP1994554B1 (de) 2006-03-01 2007-03-01 Verfahren zum bearbeiten insbesondere dünnen der rückseite eines wafers, wafer-träger-anordnung hierfür und verfahren zur herstellung einer solchen wafer-träger-anordnung
US12/280,758 US8911583B2 (en) 2006-03-01 2007-03-01 Method for processing, in particular, thin rear sides of a wafer, wafer-carrier arrangement and method for producing said type of wafer-carrier arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE200610009394 DE102006009394A1 (de) 2006-03-01 2006-03-01 Mehrlagenschichtsystem mit einer Schicht als Trennschicht zum Trägern von dünnen Wafern bei der Halbleiterherstellung

Publications (1)

Publication Number Publication Date
DE102006009394A1 true DE102006009394A1 (de) 2007-09-06

Family

ID=38329144

Family Applications (1)

Application Number Title Priority Date Filing Date
DE200610009394 Pending DE102006009394A1 (de) 2006-03-01 2006-03-01 Mehrlagenschichtsystem mit einer Schicht als Trennschicht zum Trägern von dünnen Wafern bei der Halbleiterherstellung

Country Status (2)

Country Link
CN (1) CN101395703B (de)
DE (1) DE102006009394A1 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102006048800B4 (de) 2006-10-16 2018-12-13 Nissan Chemical Industries, Ltd. Mehrlagenschichtsystem mit hartem Träger zum Trägern von dünnen Wafern bei der Halbleiterherstellung

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102010045035A1 (de) * 2010-09-10 2012-03-15 Siemens Aktiengesellschaft Verkapselung und Herstellen einer verkapselten bestückten Leiterplatte
JP2012064710A (ja) * 2010-09-15 2012-03-29 Asahi Glass Co Ltd 半導体素子の製造方法
DE102014219095A1 (de) * 2014-09-22 2016-03-24 Nissan Chemical Industries, Ltd. Wafer-Träger-Anordnung
CN113257722B (zh) * 2021-06-29 2021-09-28 深圳中科四合科技有限公司 一种芯片倒膜方法和芯片倒膜设备

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1128470C (zh) * 2000-09-01 2003-11-19 陈正明 晶片减薄后与载体分离的工艺方法及其装置
JP2004043814A (ja) * 2002-07-15 2004-02-12 Dow Corning Toray Silicone Co Ltd シリコーン系接着性シート、半導体チップと該チップ取付部の接着方法、および半導体装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102006048800B4 (de) 2006-10-16 2018-12-13 Nissan Chemical Industries, Ltd. Mehrlagenschichtsystem mit hartem Träger zum Trägern von dünnen Wafern bei der Halbleiterherstellung

Also Published As

Publication number Publication date
CN101395703B (zh) 2012-11-28
CN101395703A (zh) 2009-03-25

Similar Documents

Publication Publication Date Title
EP1994554B1 (de) Verfahren zum bearbeiten insbesondere dünnen der rückseite eines wafers, wafer-träger-anordnung hierfür und verfahren zur herstellung einer solchen wafer-träger-anordnung
EP1568071B1 (de) Wafer mit trennschicht und trägerschicht und dessen herstellungsverfahren
DE112015006857B4 (de) Verfahren zum Bearbeiten eines Wafers und Schutzabdeckung zur Verwendung in diesem Verfahren
DE602004001796T2 (de) Durch Wärmeeinwirkung wieder abziehbare druckempfindliche doppelseitige Klebefolie, Klebeverfahren von bearbeitetem Material mit der Klebefolie und elektronisches Bauteil
DE10260233B4 (de) Verfahren zum Befestigen eines Werkstücks mit einem Feststoff an einem Werkstückträger und Werkstückträger
DE102011002546B4 (de) Verfahren zum Herstellen einer mehrschichtigen Struktur mit Trimmen nach dem Schleifen
EP1384255B1 (de) Verfahren zum rückseitenschleifen von wafern
DE2846398A1 (de) Verfahren zum zertrennen einer halbleiterplatte in mehrere plaettchen
EP2202788A2 (de) Trennverfahren für ein Schichtsystem umfassend einen Wafer
DE102005046031B3 (de) Verfahren zur Separierung von Teilen aus einem Substrat
DE102006009394A1 (de) Mehrlagenschichtsystem mit einer Schicht als Trennschicht zum Trägern von dünnen Wafern bei der Halbleiterherstellung
DE102016224033B4 (de) Bearbeitungsverfahren für einen Wafer
DE10256247A1 (de) Schichtverbund aus einer Trennschicht und einer Schutzschicht zum Schutze und zum Handling eines Wafers beim Dünnen, bei der Rückseitenbeschichtung und beim Vereinzeln
DE102018214337A1 (de) Verfahren zum Bearbeiten eines Substrats
DE112006003839T5 (de) Verfahren zur Herstellung eines dünnen Halbleiter-Chips
DE102020214308A1 (de) Anordnungsverfahren für schutzkomponente und herstellungsverfahren für schutzkomponente
DE10320375B3 (de) Verfahren zum temporären Fixieren zweier flächiger Werksücke
DE102006032488B4 (de) Verfahren zur Bearbeitung von Wafern
WO2006060983A2 (de) Verfahren zum aufbringen einer klebstoffschicht auf dünngeschliffene halbleiterchips eines halbleiterwafers
DE102015113421B4 (de) Verfahren zum Herstellen von Halbleiterchips
DE102011018295B4 (de) Verfahren zum Schneiden eines Trägers für elektrische Bauelemente
DE102006004834B4 (de) Verfahren zum Behandeln von Wafern beim Abdünnen
DE102014227005B4 (de) Verfahren zum Aufteilen eines Wafers in Chips
DE102006048800B4 (de) Mehrlagenschichtsystem mit hartem Träger zum Trägern von dünnen Wafern bei der Halbleiterherstellung
WO2006060976A1 (de) Verfahren zum aufbringen einer klebstoffschicht auf dünngeschliffene halbleiterchips eines halbleiterwafers

Legal Events

Date Code Title Description
8127 New person/name/address of the applicant

Owner name: THIN MATERIALS AG, 82223 EICHENAU, DE

8181 Inventor (new situation)

Inventor name: JAKOB, ANDREAS, 82319 STARNBERG, DE

R012 Request for examination validly filed

Effective date: 20130221

R081 Change of applicant/patentee

Owner name: NISSAN CHEMICAL INDUSTRIES, LTD., JP

Free format text: FORMER OWNER: THIN MATERIALS AG, 82223 EICHENAU, DE

R082 Change of representative

Representative=s name: EISENFUEHR SPEISER PATENTANWAELTE RECHTSANWAEL, DE

R081 Change of applicant/patentee

Owner name: NISSAN CHEMICAL INDUSTRIES, LTD., JP

Free format text: FORMER OWNER: THIN MATERIALS GMBH, 82223 EICHENAU, DE

R082 Change of representative

Representative=s name: EISENFUEHR SPEISER PATENTANWAELTE RECHTSANWAEL, DE

R016 Response to examination communication