DE102004039617A1 - SBD-Sendeempfänger und SBD-Sendeempfängeranordnung - Google Patents

SBD-Sendeempfänger und SBD-Sendeempfängeranordnung Download PDF

Info

Publication number
DE102004039617A1
DE102004039617A1 DE102004039617A DE102004039617A DE102004039617A1 DE 102004039617 A1 DE102004039617 A1 DE 102004039617A1 DE 102004039617 A DE102004039617 A DE 102004039617A DE 102004039617 A DE102004039617 A DE 102004039617A DE 102004039617 A1 DE102004039617 A1 DE 102004039617A1
Authority
DE
Germany
Prior art keywords
terminal pair
sbd transceiver
differential amplifier
terminals
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE102004039617A
Other languages
English (en)
Other versions
DE102004039617B4 (de
Inventor
Jung-Hwan Choi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of DE102004039617A1 publication Critical patent/DE102004039617A1/de
Application granted granted Critical
Publication of DE102004039617B4 publication Critical patent/DE102004039617B4/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1057Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1084Data input buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/1423Two-way operation using the same type of signal, i.e. duplex for simultaneous baseband signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Logic Circuits (AREA)
  • Amplifiers (AREA)

Abstract

Die Erfindung bezieht sich auf einen SBD-Sendeempfänger und eine zugehörige SBD-Sendeempfängeranordnung. DOLLAR A Erfindungsgemäß sind im SBD-Sendeempfänger ein erster Differenzverstärker (310), welcher ein erstes Eingabeanschlusspaar, ein erstes Ausgabeanschlusspaar und eine erste Konstantstromquelle (321) umfasst, ein zweiter Differenzverstärker (330), welcher ein zweites Eingabeanschlusspaar, ein zweites Ausgabeanschlusspaar und eine zweite Konstantstromquelle (341) umfasst, ein dritter Differenzverstärker (350B), welcher ein drittes Eingabeanschlusspaar, ein drittes Ausgabeanschlusspaar und eine dritte Konstantstromquelle (363) umfasst, und ein vierter Differenzverstärker (350A) vorhanden, welcher ein viertes Eingabeanschlusspaar, ein viertes Ausgabeanschlusspaar und eine vierte Konstantstromquelle (373) umfasst, wobei die ersten Eingabeanschlüsse mit den zweiten Eingabeanschlüssen, die ersten Ausgabeanschlüsse mit den vierten Eingabeanschlüssen, die zweiten Ausgabeanschlüsse mit den dritten Eingabeanschlüssen und die dritten Ausgabeanschlüsse mit den vierten Ausgabeanschlüssen verbunden sind. DOLLAR A Verwendung z. B. für Halbleiterbausteine.
DE102004039617A 2003-08-08 2004-08-06 SBD-Sendeempfänger und SBD-Sendeempfängeranordnung Expired - Fee Related DE102004039617B4 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2003-0055029A KR100539241B1 (ko) 2003-08-08 2003-08-08 동시 양방향 송수신기
KR10-2003-0055029 2003-08-08

Publications (2)

Publication Number Publication Date
DE102004039617A1 true DE102004039617A1 (de) 2005-03-10
DE102004039617B4 DE102004039617B4 (de) 2009-07-09

Family

ID=34114312

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102004039617A Expired - Fee Related DE102004039617B4 (de) 2003-08-08 2004-08-06 SBD-Sendeempfänger und SBD-Sendeempfängeranordnung

Country Status (3)

Country Link
US (1) US7078935B2 (de)
KR (1) KR100539241B1 (de)
DE (1) DE102004039617B4 (de)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060152255A1 (en) * 2005-01-13 2006-07-13 Elite Semiconductor Memory Technology Inc. Gate oxide protected I/O circuit
KR100691378B1 (ko) * 2005-06-21 2007-03-09 삼성전자주식회사 저전압 차동 신호용 송신기와 그를 이용한 반이중 송수신기
US7622986B2 (en) * 2005-08-26 2009-11-24 Micron Technology, Inc. High performance input receiver circuit for reduced-swing inputs
TWI323573B (en) * 2006-11-22 2010-04-11 Ind Tech Res Inst Differential bidirectional transceiver
WO2016110979A1 (ja) * 2015-01-08 2016-07-14 三菱電機株式会社 無線通信装置
CN106200748B (zh) * 2016-09-05 2017-08-25 吉林大学 一种数字式双向恒流源
CN106444945B (zh) * 2016-09-05 2017-09-29 吉林大学 一种数字式程控恒流源

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5825819A (en) * 1996-04-23 1998-10-20 Motorola, Inc. Asymmetrical digital subscriber line (ADSL) line driver circuit
US6163290A (en) * 1999-07-13 2000-12-19 Analog Devices, Inc. Linearizing structures and methods for unity-gain folding amplifiers
US6507225B2 (en) * 2001-04-16 2003-01-14 Intel Corporation Current mode driver with variable equalization
US6944239B2 (en) * 2002-01-02 2005-09-13 International Business Machines Corporation CMOS receiver for simultaneous bi-directional links

Also Published As

Publication number Publication date
US7078935B2 (en) 2006-07-18
KR20050015856A (ko) 2005-02-21
US20050030820A1 (en) 2005-02-10
KR100539241B1 (ko) 2005-12-27
DE102004039617B4 (de) 2009-07-09

Similar Documents

Publication Publication Date Title
US7633338B1 (en) Compensation circuit for amplifiers having multiple stages
DE102011086641B4 (de) Sende-/Empfangsschalter
DE102005047155A1 (de) Sendeanordnung und Verfahren zur Impedanzanpassung
DE112013005182T5 (de) Hochgeschwindigkeits-Empfängerschaltungen und -verfahren
EP2879292B1 (de) Verstärkeranordnung
EP1276230A3 (de) Kaskodenkettenverstärker
EP1977507A1 (de) Verstärker mit mehreren eingängen und mehreren ausgängen
DE102004039617A1 (de) SBD-Sendeempfänger und SBD-Sendeempfängeranordnung
DE60304028T2 (de) Operationsverstärker mit verbessertem eingangsgleichspannungsverschiebungsbereich
CN107438986A (zh) 可编程高速均衡器及相关方法
CN105356855A (zh) 一种可调的分布式放大器电路
DE3942560C2 (de) Hochfrequenz-Generator für einen Plasma erzeugenden Verbraucher
DE102017213154A1 (de) Halbleitervorrichtung
DE102007055533A1 (de) Leistungsverstärker mit Leistungs-Kombinator
EP1903672A3 (de) Dreistufiger Verstärker
US20170126179A1 (en) Capacitive Cross-Coupling and Harmonic Rejection
DE102015116900A1 (de) Transimpedanzverstärker mit breitem Bereich
DE10031521B4 (de) Integrierter Schaltkreis mit einem Analogverstärker
DE112012006395T5 (de) Verstärkerschaltung
DE10164971B4 (de) Pseudo-differentieller Leitungstreiber zur Verstärkung eines differentiellen Eingangsstroms
EP0767573A2 (de) Schaltungsanordnung zur Gleichspannungs- und Wechselspannungsauskopplung
DE102013014171A1 (de) Leistungsverstärkerschaltung mit veränderlicher ausgangsimpedanz
DE102005008507A1 (de) Steuerbarer Verstärker und dessen Verwendung
DE102004022991B3 (de) Abtast-Differenzverstärker und Abtast-Verstärker
CN101573867B (zh) 具有改善的增益和带宽特性的限幅放大器

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8364 No opposition during term of opposition
R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee

Effective date: 20110301