CN219958512U - 像素电路及显示面板 - Google Patents
像素电路及显示面板 Download PDFInfo
- Publication number
- CN219958512U CN219958512U CN202321589458.6U CN202321589458U CN219958512U CN 219958512 U CN219958512 U CN 219958512U CN 202321589458 U CN202321589458 U CN 202321589458U CN 219958512 U CN219958512 U CN 219958512U
- Authority
- CN
- China
- Prior art keywords
- module
- light emitting
- potential maintaining
- electrically connected
- initialization
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 22
- 239000010409 thin film Substances 0.000 claims description 10
- 238000012423 maintenance Methods 0.000 claims description 4
- 239000003086 colorant Substances 0.000 claims description 3
- 239000011159 matrix material Substances 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 19
- 238000000034 method Methods 0.000 description 8
- 230000008569 process Effects 0.000 description 6
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000004146 energy storage Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- ORQBXQOJMQIAOY-UHFFFAOYSA-N nobelium Chemical compound [No] ORQBXQOJMQIAOY-UHFFFAOYSA-N 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本实用新型公开了一种像素电路及显示面板。像素电路包括:驱动模块、第一初始化模块、电位维持模块、第一发光控制模块和发光模块;驱动模块的第一端与第一发光控制模块的第一端电连接,第一发光控制模块的第二端与发光模块的第一端电连接;第一初始化模块的第一端与驱动模块的第一端电连接;第一初始化模块用于初始化驱动模块的第一端;电位维持模块连接于第一初始化模块的第一端、第一发光控制模块和发光模块的第一端电连接的路径上。本实用新型能够改善显示面板显示黑画面时出现亮点的问题。
Description
技术领域
本实用新型涉及显示技术领域,尤其涉及一种像素电路及显示面板。
背景技术
随着显示技术的发展,显示面板的应用越来越广泛,相应的对显示面板的要求也越来越高。
显示面板中包含多个像素电路,通过像素电路的发光实现显示面板的显示功能。然而,现有的像素电路存在漏电现象,导致显示面板显示黑画面时容易出现亮点。
实用新型内容
本实用新型提供了一种像素电路及显示面板,以改善显示面板显示黑画面时出现亮点的问题。
根据本实用新型的一方面,提供了一种像素电路,像素电路包括:驱动模块、第一初始化模块、电位维持模块、第一发光控制模块和发光模块;驱动模块的第一端与第一发光控制模块的第一端电连接,第一发光控制模块的第二端与发光模块的第一端电连接;
第一初始化模块的第一端与驱动模块的第一端电连接;第一初始化模块用于初始化驱动模块的第一端;
电位维持模块连接于第一初始化模块的第一端、第一发光控制模块和发光模块的第一端电连接的路径上。
可选地,电位维持模块为一个或多个;
至少一个电位维持模块包括第一电位维持模块,第一电位维持模块的第一端与第一初始化模块的第一端电连接,第一电位维持模块的第二端与第一发光控制模块的第一端、驱动模块的第一端电连接;
和/或,至少一个电位维持模块包括第二电位维持模块,第二电位维持模块的第一端与第一初始化模块的第一端、驱动模块的第一端电连接,第二电位维持模块的第二端与第一发光控制模块的第一端电连接;
和/或,至少一个电位维持模块包括第三电位维持模块,第三电位维持模块的第一端与第一发光控制模块的第二端电连接,第三电位维持模块的第二端与发光模块的第一端电连接。
可选地,像素电路还包括第二初始化模块;第二初始化模块用于初始化发光模块的第一端;
电位维持模块为一个或多个;
至少一个电位维持模块包括第一电位维持模块,第一电位维持模块的第一端与第一初始化模块的第一端电连接,第一电位维持模块的第二端与第一发光控制模块的第一端、驱动模块的第一端电连接;第二初始化模块的第一端与发光模块的第一端电连接;
和/或,至少一个电位维持模块包括第二电位维持模块,第二电位维持模块的第一端与第一初始化模块的第一端、驱动模块的第一端电连接,第二电位维持模块的第二端与第一发光控制模块的第一端电连接;第二初始化模块的第一端与发光模块的第一端电连接;
和/或,至少一个电位维持模块包括第三电位维持模块,第三电位维持模块的第一端与第一发光控制模块的第二端电连接,第三电位维持模块的第二端与发光模块的第一端、第二初始化模块的第一端电连接;
和/或,至少一个电位维持模块包括第四电位维持模块,第四电位维持模块的第一端与第一发光控制模块的第二端、第二初始化模块的第一端电连接,第四电位维持模块的第二端与发光模块的第一端电连接;
和/或,至少一个电位维持模块包括第五电位维持模块,第五电位维持模块的第一端与第一发光控制模块的第二端、发光模块的第一端电连接,第五电位维持模块的第二端与第二初始化模块的第一端电连接。
可选地,第一初始化模块的第二端和第二初始化模块的第二端电连接至不同的初始化信号线;
第一初始化模块的控制端和第二初始化模块的控制端电连接至同一扫描线。
可选地,像素电路还包括存储模块、数据写入模块和阈值补偿模块;
存储模块连接于驱动模块的控制端和第一电源信号线之间;数据写入模块连接于数据线和驱动模块的第二端之间;数据写入模块用于将数据线上的数据电压写入驱动模块;阈值补偿模块连接于驱动模块的控制端和第一端之间;阈值补偿模块用于补偿驱动模块的阈值电压;
可选地,阈值补偿模块包括第一氧化物薄膜晶体管。
可选地,像素电路还包括第二发光控制模块,第二发光控制模块连接于第一电源信号线和驱动模块的第二端之间,发光模块的第二端与第二电源信号线电连接;第一发光控制模块的控制端与第二发光控制模块的控制端电连接至发光控制信号线。
可选地,像素电路还包括第三初始化模块,第三初始化模块与驱动模块的控制端电连接;第三初始化模块用于初始化驱动模块的控制端;
可选地,第三初始化模块包括第二氧化物薄膜晶体管。
可选地,电位维持模块包括第一电容。
根据本实用新型的另一方面,提供了一种显示面板,显示面板包括多个如上的像素电路,多个像素电路呈矩阵排布。
可选地,至少部分像素电路中的发光模块的发光颜色不同;电位维持模块包括第一电容;
显示面板中发光模块结电容大的像素电路对应的第一电容的电容值,小于显示面板中发光模块结电容小的像素电路对应的第一电容的电容值。
本实用新型实施例的技术方案,采用的像素电路包括驱动模块、第一初始化模块、电位维持模块、第一发光控制模块和发光模块;驱动模块的第一端与第一发光控制模块的第一端电连接,第一发光控制模块的第二端与发光模块的第一端电连接;第一初始化模块的第一端与驱动模块的第一端电连接;第一初始化模块用于初始化驱动模块的第一端;电位维持模块连接于第一初始化模块的第一端、第一发光控制模块和发光模块的第一端电连接的路径上。通过设置电位维持模块,在发光阶段,能够维持发光模块的第一端的电位的稳定,改善因第一初始化模块漏电而导致的发光模块第一端电位不稳,进而导致的黑画面存在亮点等问题。
应当理解,本部分所描述的内容并非旨在标识本实用新型的实施例的关键或重要特征,也不用于限制本实用新型的范围。本实用新型的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型实施例提供的一种像素电路的电路结构示意图;
图2为本实用新型实施例提供的又一种像素电路的电路结构示意图;
图3为本实用新型实施例提供的又一种像素电路的电路结构示意图;
图4为本实用新型实施例提供的又一种像素电路的电路结构示意图;
图5为本实用新型实施例提供的又一种像素电路的电路结构示意图;
图6为本实用新型实施例提供的又一种像素电路的电路结构示意图;
图7为本实用新型实施例提供的又一种像素电路的电路结构示意图;
图8为本实用新型实施例提供的一种像素电路的时序图;
图9为本实用新型实施例提供的一种显示面板的结构示意图;
图10为本实用新型实施例提供的一种显示装置的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本实用新型方案,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分的实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本实用新型保护的范围。
需要说明的是,本实用新型的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本实用新型的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、***、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
相关技术中的像素电路存在漏电,而导致显示面板在显示黑画面时容易出现亮点,实用新型人经过仔细研究发现,产生此技术问题的原因在于:
基于对像素电路中驱动模块迟滞优化的考量,设置为驱动模块的漏极进行初始化的初始化模块,实现低频状态下写入帧和保持帧下驱动模块的应力状态一致,改善因驱动模块迟滞效应带来的显示闪烁问题。然而,由于新增了一个初始化模块,在发光时,发光模块的阳极会新增加一个漏电路径,用于为驱动模块的漏极进行初始化的信号电压也较高。在显示黑画面时,驱动模块漏极的电压较低,从而导致该初始化模块的源漏电压较大,该初始化模块漏电流也较大,从而使得发光模块的阳极电位变化较快,进而导致显示黑画面时出现亮点。在低频时,由于一帧内发光的时间较长,更容易在显示黑画面时出现亮点。
针对上述技术问题,本实用新型提出如下解决方案:
图1为本实用新型实施例提供的一种像素电路的电路结构示意图,参考图1,像素电路包括:驱动模块101、第一初始化模块107、电位维持模块105、第一发光控制模块108和发光模块102;驱动模块101的第一端与第一发光控制模块108的第一端电连接,第一发光控制模块108的第二端与发光模块102的第一端电连接;第一初始化模块107的第一端与驱动模块101的第一端电连接,第一初始化模块107用于初始化驱动模块101的第一端;电位维持模块105连接于第一初始化模块107的第一端、第一发光控制模块108和发光模块102的第一端电连接的路径上。
具体地,发光模块102例如可以是OLED(Organic Light Emitting Diode,有机发光二极管)、MicroLED或者μLED等,发光模块102为电流型器件,根据流过其上电流的大小而发出不同亮度的光。发光模块102的发光原理为本领域技术人员所熟知,在此不再赘述。本实施例的像素电路的工作过程可包括初始化阶段、数据写入阶段和发光阶段三个阶段。
在初始化阶段,第一初始化模块107导通,将第一初始化信号线上的第一初始化信号Vref1传输至驱动模块101的第一端,以使第一初始化模块107对驱动模块101的第一端进行初始化,改善驱动模块101因迟滞效应导致的显示面板闪烁等问题。第一初始化模块107的第二端可与第一初始化信号线电连接。
在数据写入阶段,第一初始化模块107关断。数据写入模块103导通,数据电压Vdata被写入驱动模块101的控制端。
在发光阶段,第一发光控制模块108导通,为发光模块102提供电流通路。驱动模块101根据其控制端的电压而产生驱动电流,进而使得发光模块102发光。另外,通过设置电位维持模块105,在发光阶段时,电位维持模块105能够维持发光模块102的第一端的电位,改善因第一初始化模块107漏电而导致的发光模块102第一端电位不稳,进而导致的黑画面存在亮点等问题。
本实施例的技术方案,采用的像素电路包括驱动模块、第一初始化模块、电位维持模块、第一发光控制模块和发光模块;驱动模块的第一端与第一发光控制模块的第一端电连接,第一发光控制模块的第二端与发光模块的第一端电连接;第一初始化模块的第一端与驱动模块的第一端电连接;第一初始化模块用于初始化驱动模块的第一端;电位维持模块连接于第一初始化模块的第一端、第一发光控制模块和发光模块的第一端电连接的路径上。通过设置电位维持模块,在发光阶段,能够维持发光模块第一端电位的稳定,改善因第一初始化模块漏电而导致的发光模块第一端电位不稳,进而导致的黑画面存在亮点等问题。
可选地,发光模块102的第一端为发光模块102的阳极。
可选地,继续参考图1,电位维持模块105为一个或多个。
可选的,在上述实施例的基础上,图2为本实用新型实施例提供的又一种像素电路的电路结构示意图,参见图1或图2,至少一个电位维持模块105包括第一电位维持模块1051,第一电位维持模块1051的第一端与第一初始化模块107的第一端电连接,第一电位维持模块1051的第二端与第一发光控制模块108的第一端、驱动模块101的第一端电连接。
具体地,在初始化阶段以及数据写入阶段,第一发光控制模块108均关断,防止发光模块102发光不稳定。在发光阶段,第一发光控制模块108导通,为发光模块102提供电流通路。在本实施例中,初始化阶段时,电位维持模块105能够将第一初始化信号Vref1耦合至驱动模块101的第一端(即节点A位置),从而使得驱动模块101的第一端被初始化。在发光阶段,第一初始化模块107关断,电位维持模块105稳定发光模块102的第一端(例如阳极)的电位,从而改善因第一初始化模块107漏电而导致的黑画面出现亮点等问题。
在其它一些实施方式中,如图3所示,图3为本实用新型实施例提供的又一种像素电路的电路结构示意图。可选的,在上述实施例的基础上,与图2中所示结构不同的是,本实施例中至少一个电位维持模块105包括第二电位维持模块1052,第二电位维持模块1052的第一端与第一初始化模块107的第一端、驱动模块101的第一端电连接,第二电位维持模块1052的第二端与第一发光控制模块108的第一端电连接。
在本实施例中,发光阶段时第二电位维持模块1052将驱动模块101第一端的电压耦合至第一发光控制模块108的第二端,从而使得驱动电流能够传输至发光模块102,发光模块102能够正常发光。并且第二电位维持模块1052还能够维持住发光模块102的第一端(例如阳极)的电位,从而改善因第一初始化模块107漏电而导致的黑画面出现亮点等问题。
可选的,在上述实施例的基础上,如图4所示,图4为本实用新型实施例提供的又一种像素电路的电路结构示意图,至少一个电位维持模块105包括第三电位维持模块1053,第三电位维持模块1053的第一端与第一发光控制模块108的第二端电连接,第三电位维持模块1053的第二端与发光模块102的第一端电连接。
具体地,在本实施例中,第三电位维持模块1053连接在第一发光控制模块108和发光模块102之间。在数据写入阶段,第一发光控制模块108关断,因而,第三电位维持模块1053不会影响数据写入的过程。在发光阶段,第一发光控制模块108第二端的电位通过第三电位维持模块1053耦合至发光模块102的第一端(例如阳极),从而使得驱动电流能够传输至发光模块102,发光模块102能够正常发光。并且电位维持模块105还能够维持住发光模块102的第一端(例如阳极)的电位,从而改善因第一初始化模块107漏电而导致的黑画面出现亮点等问题。
可选地,在上述实施例的基础上,参考图2,像素电路还包括第二初始化模块109,第二初始化模块109用于初始化发光模块102的第一端。第二初始化模块109的第二端可与第二初始化信号线电连接。
可选的,电位维持模块为一个或多个。像素电路可包括第一电位维持模块1051、第二电位维持模块1052、第三电位维持模块1053、第四电位维持模块1054和第五电位维持模块1055中的一个或多个。
可选的,至少一个电位维持模块包括第一电位维持模块1051,第一电位维持模块1051的第一端与第一初始化模块107的第一端电连接,第一电位维持模块1051的第二端与第一发光控制模块108的第一端、驱动模块101的第一端电连接;第二初始化模块109的第一端与发光模块102的第一端电连接。
具体地,在本实施例中,初始化阶段时,第二初始化模块109导通,将将第二初始化信号线上的第二初始化信号Vref2传输至发光模块102的第一端,以使第二初始化模块109初始化发光模块102的第一端,第一初始化模块107写入的第一初始化信号Vref1通过第一电位维持模块1051耦合至驱动模块101的第一端,从而初始化驱动模块101的第一端。在发光阶段时,第一电位维持模块1051维持发光模块102的第一端的电位。
可选地,参考图3,至少一个电位维持模块105包括第二电位维持模块1052,第二电位维持模块1052的第一端与第一初始化模块107的第一端、驱动模块101的第一端电连接,第二电位维持模块1052的第二端与第一发光控制模块108的第一端电连接;第二初始化模块109的第一端与发光模块102的第一端电连接。在本实施例中,初始化阶段时,第二初始化模块109初始化发光模块102的第一端,第一初始化模块107初始化驱动模块101的第一端。在发光阶段时第二电位维持模块1052维持发光模块102的第一端的电位。
可选地,继续参考图4,至少一个电位维持模块包括第三电位维持模块1053,第三电位维持模块1053的第一端与第一发光控制模块108的第二端电连接,第三电位维持模块1053的第二端与发光模块102的第一端、第二初始化模块109的第一端电连接。在本实施例中,初始化阶段时,第二初始化模块109初始化发光模块102的第一端,第一初始化模块107写入的第一初始化信号Vref1通过第一电位维持模块1051耦合至驱动模块101的第一端,从而初始化驱动模块101的第一端。在发光阶段时,第三电位维持模块1053维持发光模块102的第一端的电位。
在其它一些实施方式中,如图5所示,图5为本实用新型实施例提供的又一种像素电路的电路结构示意图,在本实施例中,至少一个电位维持模块105包括第四电位维持模块1054,第四电位维持模块1054的第一端与第一发光控制模块108的第二端、第二初始化模块109的第一端电连接,第四电位维持模块1054的第二端与发光模块102的第一端电连接。
具体地,在本实施例中,第四电位维持模块1054连接于第一发光控制模块108和发光模块102之间,因而在数据写入阶段不会影响数据写入的过程。在初始化阶段,第四电位维持模块1054将第二初始化信号Vref2耦合入发光模块102的第一端(例如阳极),从而使得发光模块102第一端(例如阳极)复位。在发光阶段,第一发光控制模块108第二端的电位通过第四电位维持模块1054耦合至发光模块102的第一端(例如阳极),从而使得驱动电流能够传输至发光模块102,发光模块102能够正常发光。并且第四电位维持模块1054还能够维持住发光模块102的第一端(例如阳极)的电位,从而改善因第一初始化模块107漏电而导致的黑画面出现亮点等问题。
在其它一些实施方式中,如图6所示,图6为本实用新型实施例提供的又一种像素电路的电路结构示意图,在本实施例中,至少一个电位维持模块105包括第五电位维持模块1055,第五电位维持模块1055的第一端与第一发光控制模块108的第二端、发光模块102的第一端电连接,第五电位维持模块1055的第二端与第二初始化模块109的第一端电连接。
具体地,在本实施例中,第五电位维持模块1055连接于第二初始化模块109与第一发光控制模块108和发光模块102相连接的节点之间,在数据写入阶段不会影响数据写入的过程,在发光阶段也不会影响驱动电流从驱动模块流入发光模块。在初始化阶段,电位维持模块105将第二初始化信号Vref2耦合入发光模块102的第一端(例如阳极),从而使得发光模块102的第一端(例如阳极)复位。在发光阶段,第五电位维持模块1055维持住发光模块102的第一端(例如阳极)的电位,从而改善因第一初始化模块107漏电而导致的黑画面出现亮点等问题。
可选的,电位维持模块为多个,多个电位维持模块可包括第一电位维持模块1051、第二电位维持模块1052、第三电位维持模块1053、第四电位维持模块1054和第五电位维持模块1055中的至少两个。
可选地,如图2至图6所示,第一初始化模块107的第二端和第二初始化模块109的第二端连接至不同的初始化信号线。具体地,第一初始化模块107的第二端可电连接至提供第一初始化信号Vref1的第一初始化信号线,第二初始化模块108的第二端可电连接至提供第二初始化信号Vref2的第二初始化信号线。
可选的,第一初始化模块107的控制端与第二初始化模块109的控制端电连接至同一扫描线。第一初始化模块107的控制端以及第二初始化模块109的控制端可电连接至提供第一扫描信号S1的第一扫描线。
可选地,如图1至图6所示,像素电路还包括存储模块106。存储模块106连接于驱动模块101的控制端和第一电源信号线之间。第一电源信号线用于提供第一电源电压ELVDD。存储模块106的第一端与驱动模块101的控制端电连接,存储模块106的第二端与第一电源信号线电连接。
可选地,如图1所示,像素电路还包括数据写入模块103。数据写入模块103连接于数据线和驱动模块101的控制端之间。可选地,数据写入模块103的控制端与第二扫描线电连接,第二扫描信号线用于提供第二扫描信号S2。
可选地,如图2至图6所示,像素电路还包括数据写入模块103和阈值补偿模块104;数据写入模块103连接于数据线和驱动模块101的第二端之间;数据写入模块103用于将数据线上的数据电压Vdata写入驱动模块101;阈值补偿模块104连接于驱动模块101的控制端和第一端之间;阈值补偿模块104用于补偿驱动模块101的阈值电压。可选地,阈值补偿模块包括第一氧化物薄膜晶体管。阈值补偿模块104的第一端与驱动模块101的第一端电连接,阈值补偿模块104的第二端与驱动模块101的控制端电连接,阈值补偿模块104的控制端与第四扫描线电连接,第四扫描线用于提供第四扫描信号S4。
可选地,如图2至图6所示,像素电路还包括第二发光控制模块111,第二发光控制模块111连接于第一电源信号线和驱动模块101的第二端之间,第一发光控制模块108的控制端与第二发光控制模块111的控制端电连接至发光控制信号线。发光控制信号线用于提供发光控制信号EM。
可选地,如图2至图6所示,像素电路还包括第三初始化模块110,第三初始化模块110与驱动模块101的控制端电连接,第三初始化模块110用于初始化驱动模块101的控制端。可选地,第三初始化模块110包括第二氧化物薄膜晶体管。第三初始化模块110的第一端与第三初始化信号线电连接,第三初始化信号线用于提供第三初始化信号Vref3,第三初始化模块110的第二端与驱动模块101的控制端电连接,第三初始化模块110的控制端与第三扫描线电连接,第三扫描线用于提供第三扫描信号S3。
可选地,发光模块102的第二端(例如阴极)与第二电源信号线电连接,第二电源信号线用于提供第二电源电压ELVSS。第一电源电压ELVDD与第二电源电压ELVSS中的一者可为高电压,另一者可为低电压。可选的,第一电源电压ELVDD可为高电压,第二电源电压ELVSS可为低电压。
具体地,在初始化阶段,第一初始化模块107导通,对驱动模块101的第一端进行初始化;第二初始化模块109导通,对发光模块102的第一端进行初始化;第三初始化模块110导通,将第三初始化信号线上的第三初始化信号Vref3传输至驱动模块101的控制端,对驱动模块101的控制端进行初始化,便于在数据写入阶段导通。数据写入模块103、阈值补偿模块104、第一发光控制模块108、第二发光控制模块111可关断。
在数据写入阶段,数据写入模块103导通,驱动模块101和阈值补偿模块104也导通。数据电压Vdata通过数据写入模块103、驱动模块101以及阈值补偿模块104进而写入驱动模块101的控制端,当驱动模块101的控制端的电位与其第二端电位差为驱动模块101的阈值电压时,驱动模块101关断,从而完成阈值补偿。第一初始化模块107、第二初始化模块109、第三初始化模块110、第一发光控制模块108、第二发光控制模块111可关断。
在发光阶段,第一发光控制模块108、驱动模块101以及第二发光控制模块111导通,驱动模块101根据其控制端的电位产生驱动电流,进而驱动发光模块102发光。并且在此阶段,电位维持模块105维持住发光模块102的第一端(例如阳极)的电位,从而改善因第一初始化模块107漏电而导致的黑画面出现亮点等问题。第一初始化模块107、第二初始化模块109、第三初始化模块110、数据写入模块103、阈值补偿模块104可关断。
示例性地,图7为本实用新型实施例提供的又一种像素电路的电路结构示意图,参考图7,电位维持模块105包括第一电容C1。在显示面板中,第一电容C1的其中一个电极可以与其电连接的晶体管的源漏电极层同层设置。例如图7中所示的结构,第一电容C1的与第一初始化模块107相连的电极可以与第一初始化模块107的源漏电极层同层设置,另一个电极可另外设置于其它金属层。或者第一电容C1的与驱动模块101相连的电极可以与驱动模块101的源漏电极层同层设置,另一个电极可另外设置于其它金属层。电容作为储能元件,通过其充放电的特性可以很好地稳定发光元件102的第一端(例如阳极)的电位,改善因第一初始化模块107漏电而导致的黑画面出现亮点等问题。
可选地,继续参考图7,驱动模块101包括第一晶体管T1,第一晶体管T1的第一极作为驱动模块101的第一端,第一晶体管T1的第二极作为驱动模块101的第二端,第一晶体管T1的控制极作为驱动模块101的控制端。
可选地,继续参考图7,数据写入模块103包括第二晶体管T2,第二晶体管T2的第一极作为数据写入模块103的第一端,第二晶体管T2的第二极作为数据写入模块103的第二端,第二晶体管T2的控制极作为数据写入模块103的控制端。
可选地,继续参考图7,阈值补偿模块104包括第三晶体管T3,第三晶体管T3的第一极作为阈值补偿模块104的第一端,第三晶体管T3的第二极作为阈值补偿模块104的第二端,第三晶体管T3的控制极作为阈值补偿模块104的控制端。
可选地,继续参考图7,第一发光控制模块108包括第四晶体管T4,第四晶体管T4的第一极作为第一发光控制模块108的第一端,第四晶体管T4的第二极作为第一发光控制模块108的第二端,第四晶体管T4的控制极作为第一发光控制模块108的控制端。
可选地,继续参考图7,第一初始化模块107包括第五晶体管T5,第五晶体管T5的第一极作为第一初始化模块107的第一端,第五晶体管T5的第二极作为第一初始化模块107的第二端,第五晶体管T5的控制极作为第一初始化模块107的控制端。
可选地,继续参考图7,第二初始化模块109包括第六晶体管T6,第六晶体管T6的第一极作为第二初始化模块109的第一端,第六晶体管T6的第二极作为第二初始化模块109的第二端,第六晶体管T6的控制极作为第二初始化模块109的控制端。
可选地,继续参考图7,第二发光控制模块111包括第七晶体管T7,第七晶体管T7的第一极作为第二发光控制模块111的第一端,第七晶体管T7的第二极作为第二发光控制模块111的第二端,第七晶体管T7的控制极作为第二发光控制模块111的控制端。
可选地,继续参考图7,第三初始化模块110包括第八晶体管T8,第八晶体管T8的第一极作为第三初始化模块110的第一端,第八晶体管T8的第二极作为第三初始化模块110的第二端,第八晶体管T8的控制极作为第三初始化模块110的控制端。
可选地,继续参考图7,存储模块106包括第二电容C2,第二电容C2的第一极作为存储模块106的第一端,第二电容C2的第二极作为存储模块106的第二端。
可选的,如图7所示,第三初始化模块110和阈值补偿模块104中的至少一个为氧化物薄膜晶体管。可选的,第三初始化模块110和阈值补偿模块104均为氧化物薄膜晶体管,例如可以是铟镓锌氧化物(IGZO)薄膜晶体管,氧化物薄膜晶体管漏电流较小,可以改善发光阶段驱动模块101控制端的漏电现象。氧化物薄膜晶体管为N型晶体管,像素电路中的其余晶体管可以为N型晶体管,也可以是P型晶体管,可选为N型晶体管。
图8为本实用新型实施例提供的一种像素电路的时序图,图8对应图1至图7任一像素电路。以图7和图8为例,在初始化阶段t1,第三扫描信号S3为导通电平,例如高电平,使得第八晶体管T8导通,第一晶体管T1的控制极被初始化。第一扫描信号S1为导通电平,例如低电平,第五晶体管T5和第六晶体管T6导通,从而使得发光模块102的第一端(例如阳极)以及第一晶体管T1的第一极被初始化。第二扫描信号S2为关断电平,例如高电平,使得第二晶体管T2关断。第四扫描信号S4为关断电平,例如低电平,使得第三晶体管T3关断。发光控制信号EM为关断电平,例如高电平,使得第七晶体管T7和第四晶体管T4关断。其中,第一初始化信号Vref1的电压值可高于第二初始化信号Vref2的电压值。
在数据写入阶段t2,第二扫描信号S2为导通电平,例如低电平,第二晶体管T2导通;第四扫描信号S4为导通电平,例如高电平,第三晶体管T3导通。数据电压Vdata通过第二晶体管T2、第一晶体管T1以及第三晶体管T3后写入第三晶体管T3的控制极。当第三晶体管T3控制极的电位与其第二极的电位差为VTH时,第三晶体管T3关断,从而完成数据写入过程。其中,VTH为第一晶体管T1的阈值电压。第三扫描信号S3为关断电平,例如低电平,使得第八晶体管T8可关断,第一扫描信号S1为关断电平,例如高电平,第五晶体管T5和第六晶体管T6可关断。发光控制信号EM为关断电平,例如高电平,使得第七晶体管T7和第四晶体管T4可关断。
在发光阶段t3,发光控制信号EM为导通电平,例如低电平,第七晶体管T7和第四晶体管T4导通,第一晶体管T1根据其控制极的电位产生驱动电流,进而驱动发光模块102发光。并且在此阶段,第一电容C1维持住发光模块102的阳极的电位,从而改善因第五晶体管T5漏电而导致的黑画面出现亮点等问题。第二扫描信号S2为关断电平,例如高电平,使得第二晶体管T2关断。第四扫描信号S4为关断电平,例如低电平,使得第三晶体管T3关断。第三扫描信号S3为关断电平,例如低电平,使得第八晶体管T8关断,第一扫描信号S1为关断电平,例如高电平,第五晶体管T5和第六晶体管T6关断。
本实施例还提供了一种显示面板,如图9所示,图9为本实用新型实施例提供的一种显示面板的结构示意图,显示面板包括多个本实用新型任意实施例提供的像素电路PX,像素电路PX呈阵列排布。因其包括本实用新型任意实施例提供的像素电路,因而也具有相同的有益效果,在此不再赘述。
参考图9,显示面板可包括交叉绝缘设置的扫描线(GL1-GLk)与数据线(DL1-DLn),扫描线用于提供对应的第一扫描信号S1、第二扫描信号S2、第三扫描信号S3或第四扫描信号S4,扫描线与扫描驱动电路30电连接,数据线与数据驱动电路20电连接,显示面板还可包括发光控制信号产生电路40及对应的发光控制信号线(EM1-EMk),发光控制信号产生电路40生成本实用新型实施例中的发光控制信号EM。
可选地,至少部分像素电路中的发光模块的发光颜色不同。电位维持模块包括第一电容C1;显示面板中发光模块结电容Cp大的像素电路对应的第一电容C1的电容值,小于显示面板中发光模块结电容Cp小的像素电路对应的第一电容C1的电容值。可选的,多个像素电路分为包括第一颜色发光模块的第一像素电路,包括第二颜色发光模块的第二像素电路和包括第三颜色发光模块的第三像素电路;第一颜色发光模块的结电容大于第二颜色发光模块的结电容,第二颜色发光模块的结电容大于第三颜色发光模块的结电容。
具体地,显示面板中可包括三种颜色的发光模块,典型的可以是红色发光模块,绿色发光模块和蓝色发光模块。第一颜色发光模块可以是绿色发光模块,第二颜色发光模块可以是红色发光模块,第三颜色发光模块可以是蓝色发光模块。绿色发光模块的结电容较大,红色发光模块和蓝色发光模块的结电容相对较小,可设置绿色发光模块对应的像素电路中第一电容C1的电容值较小,而其它颜色发光模块对应的像素电路中第一电容C1的电容值较大,使得显示面板中各个像素电路中总体电容较为接近,从而改善显示画面的亮度跳变较大时,因电容不同而导致各个像素电路充电率不同,进而导致的拖影偏色等问题。
本实用新型实施例还提供了一种显示装置,如图10所示,图10为本实用新型实施例提供的一种显示装置的结构示意图,显示装置可以是手机、电脑、平板显示器、MP3、MP4、智能手表或者其它可穿戴设备等。显示装置包括本实用新型任意实施例提供的显示面板,因而也具有相同的有益效果,在此不再赘述。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本实用新型中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本实用新型的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本实用新型保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本实用新型的精神和原则之内所作的修改、等同替换和改进等,均应包含在本实用新型保护范围之内。
Claims (10)
1.一种像素电路,其特征在于,所述像素电路包括:驱动模块、第一初始化模块、电位维持模块、第一发光控制模块和发光模块;所述驱动模块的第一端与所述第一发光控制模块的第一端电连接,所述第一发光控制模块的第二端与所述发光模块的第一端电连接;
所述第一初始化模块的第一端与所述驱动模块的第一端电连接;所述第一初始化模块用于初始化所述驱动模块的第一端;
所述电位维持模块连接于所述第一初始化模块的第一端、所述第一发光控制模块和所述发光模块的第一端电连接的路径上。
2.根据权利要求1所述的像素电路,其特征在于,所述电位维持模块为一个或多个;
至少一个电位维持模块包括第一电位维持模块,所述第一电位维持模块的第一端与所述第一初始化模块的第一端电连接,所述第一电位维持模块的第二端与所述第一发光控制模块的第一端、所述驱动模块的第一端电连接;
和/或,至少一个电位维持模块包括第二电位维持模块,所述第二电位维持模块的第一端与所述第一初始化模块的第一端、所述驱动模块的第一端电连接,所述第二电位维持模块的第二端与所述第一发光控制模块的第一端电连接;
和/或,至少一个电位维持模块包括第三电位维持模块,所述第三电位维持模块的第一端与所述第一发光控制模块的第二端电连接,所述第三电位维持模块的第二端与所述发光模块的第一端电连接。
3.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第二初始化模块;所述第二初始化模块用于初始化所述发光模块的第一端;
所述电位维持模块为一个或多个;
至少一个电位维持模块包括第一电位维持模块,所述第一电位维持模块的第一端与所述第一初始化模块的第一端电连接,所述第一电位维持模块的第二端与所述第一发光控制模块的第一端、所述驱动模块的第一端电连接;所述第二初始化模块的第一端与所述发光模块的第一端电连接;
和/或,至少一个电位维持模块包括第二电位维持模块,所述第二电位维持模块的第一端与所述第一初始化模块的第一端、所述驱动模块的第一端电连接,所述第二电位维持模块的第二端与所述第一发光控制模块的第一端电连接;所述第二初始化模块的第一端与所述发光模块的第一端电连接;
和/或,至少一个电位维持模块包括第三电位维持模块,所述第三电位维持模块的第一端与所述第一发光控制模块的第二端电连接,所述第三电位维持模块的第二端与所述发光模块的第一端、所述第二初始化模块的第一端电连接;
和/或,至少一个电位维持模块包括第四电位维持模块,所述第四电位维持模块的第一端与所述第一发光控制模块的第二端、所述第二初始化模块的第一端电连接,所述第四电位维持模块的第二端与所述发光模块的第一端电连接;
和/或,至少一个电位维持模块包括第五电位维持模块,所述第五电位维持模块的第一端与所述第一发光控制模块的第二端、所述发光模块的第一端电连接,所述第五电位维持模块的第二端与所述第二初始化模块的第一端电连接。
4.根据权利要求3所述的像素电路,其特征在于,所述第一初始化模块的第二端和所述第二初始化模块的第二端电连接至不同的初始化信号线;
所述第一初始化模块的控制端和所述第二初始化模块的控制端电连接至同一扫描线。
5.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括存储模块、数据写入模块和阈值补偿模块;
所述存储模块连接于所述驱动模块的控制端和第一电源信号线之间;所述数据写入模块连接于数据线和所述驱动模块的第二端之间;所述数据写入模块用于将所述数据线上的数据电压写入所述驱动模块;所述阈值补偿模块连接于所述驱动模块的控制端和第一端之间;所述阈值补偿模块用于补偿所述驱动模块的阈值电压;
所述阈值补偿模块包括第一氧化物薄膜晶体管。
6.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第二发光控制模块,所述第二发光控制模块连接于第一电源信号线和所述驱动模块的第二端之间,所述发光模块的第二端与第二电源信号线电连接;所述第一发光控制模块的控制端与所述第二发光控制模块的控制端电连接至发光控制信号线。
7.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第三初始化模块,所述第三初始化模块与所述驱动模块的控制端电连接;所述第三初始化模块用于初始化所述驱动模块的控制端;
所述第三初始化模块包括第二氧化物薄膜晶体管。
8.根据权利要求1所述的像素电路,其特征在于,所述电位维持模块包括第一电容。
9.一种显示面板,其特征在于,所述显示面板包括多个如权利要求1-8任一项所述的像素电路,所述多个像素电路呈矩阵排布。
10.根据权利要求9所述的显示面板,其特征在于,至少部分所述像素电路中的发光模块的发光颜色不同;所述电位维持模块包括第一电容;
所述显示面板中发光模块结电容大的像素电路对应的第一电容的电容值,小于所述显示面板中发光模块结电容小的像素电路对应的第一电容的电容值。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202321589458.6U CN219958512U (zh) | 2023-06-19 | 2023-06-19 | 像素电路及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202321589458.6U CN219958512U (zh) | 2023-06-19 | 2023-06-19 | 像素电路及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN219958512U true CN219958512U (zh) | 2023-11-03 |
Family
ID=88541903
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202321589458.6U Active CN219958512U (zh) | 2023-06-19 | 2023-06-19 | 像素电路及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN219958512U (zh) |
-
2023
- 2023-06-19 CN CN202321589458.6U patent/CN219958512U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106531085B (zh) | 有机发光显示面板及其驱动方法、有机发光显示装置 | |
CN114758619A (zh) | 一种像素电路及其驱动方法、显示面板及显示装置 | |
CN106531067B (zh) | 一种像素电路及其显示装置 | |
CN109509433A (zh) | 像素电路、显示装置和像素驱动方法 | |
CN109754757B (zh) | 像素驱动电路、显示装置及像素驱动方法 | |
US10997920B2 (en) | Pixel drive circuit and drive method, and display apparatus | |
CN109243369A (zh) | 显示面板、像素电路的驱动方法及显示装置 | |
CN105448234B (zh) | 像素电路及其驱动方法和有源矩阵有机发光显示器 | |
CN103714778B (zh) | 像素电路、像素电路的驱动方法和显示装置 | |
CN104809989A (zh) | 一种像素电路、其驱动方法及相关装置 | |
CN107516488A (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN108335671B (zh) | Amoled像素驱动电路及驱动方法 | |
CN109036250A (zh) | 显示基板、显示面板及驱动方法、显示装置 | |
CN107369412B (zh) | 一种像素电路及其驱动方法、显示装置 | |
US11842689B2 (en) | Pixel circuit, driving method of pixel circuit and display device | |
CN109712568B (zh) | 一种像素驱动电路及其驱动方法、显示面板、显示装置 | |
CN113421514B (zh) | 像素电路及其驱动方法、显示面板及显示装置 | |
CN109559686A (zh) | 像素电路、驱动方法、电致发光显示面板及显示装置 | |
CN113487996A (zh) | 像素驱动电路、显示面板及显示设备 | |
CN103295519B (zh) | 显示器与驱动像素方法 | |
CN108492780A (zh) | 像素电路及其驱动方法、阵列基板、显示装置 | |
CN105096837A (zh) | 一种像素电路及其驱动方法、显示面板和显示装置 | |
CN111243515A (zh) | 像素电路、显示面板和像素电路的驱动方法 | |
CN207134126U (zh) | 一种像素电路及显示装置 | |
CN110930949A (zh) | 像素电路和显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |