CN211980167U - 一种高屏占比的显示屏结构 - Google Patents
一种高屏占比的显示屏结构 Download PDFInfo
- Publication number
- CN211980167U CN211980167U CN202020505335.XU CN202020505335U CN211980167U CN 211980167 U CN211980167 U CN 211980167U CN 202020505335 U CN202020505335 U CN 202020505335U CN 211980167 U CN211980167 U CN 211980167U
- Authority
- CN
- China
- Prior art keywords
- sub
- pixels
- pixel
- column
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本实用新型公布一种高屏占比的显示屏结构,包括:多个像素单元和三条SW线,每个像素单元包含多个子像素、多条栅极线、六条数据线、两条源极线;每列子像素对的两列子像素中间设置有一条数据线,每条数据线连接有一个TFT开关,所有的TFT开关分为三组;三条SW线与每个像素单元的一组的TFT开关的栅极线连接,每一组的两个TFT开关的输入端分别与三条源极线一一连接;每一行子像素包含上下两条栅极线,每条数据线用于连接每一行像素中的两个子像素。可以减少源极线的数量,从而使得驱动单元的Y轴变小,可以为高屏占比的显示屏结构提供可行的方案。
Description
技术领域
本实用新型涉及显示屏领域,尤其涉及一种高屏占比的显示屏结构。
背景技术
窄边框、全面屏的显示屏设计已成为主流,随着显示屏的广泛普及,从屏占比角度来看,2007年的初代iPhone屏占比仅为50%左右,后续几年内,手机屏占比在持续提升,但提升幅度不大。现有的显示屏,驱动单元的Y轴长度是影响全面屏或者窄边框屏的一个重要因素。现有的显示屏是驱动单元(IC)的一条源极线(Source Line)对应面内一条数据线(Data Line),显示屏一条Data Line控制一种子像素,导致源极线数量过多,使得驱动单元的Y轴得不到减小,使显示屏功耗增加,同时又增加了驱动单元的制作成本。
实用新型内容
为此,需要提供一种高屏占比的显示屏结构及其驱动方法,大幅减少源极线的数量,同时降低驱动单元的制作成本。
为实现上述目的,发明人提供了一种高屏占比的显示屏结构,包括:多个像素单元和三条SW线,每个像素单元包含多个子像素、多条栅极线、六条数据线、两条源极线;
像素单元包含多个子像素,像素单元的子像素阵列排布,包括多行的子像素,每个像素单元的子像素分为六列子像素对,每列子像素对包含两列子像素;
每列子像素对的两列子像素中间设置有一条数据线,每条数据线连接有一个TFT开关,共六个TFT开关,TFT开关的输出端与数据线连接,所有的TFT开关分为三组,按照列顺序,处在第一列和第二列位置划分为第一组,处在第三列和第四列位置划分为第二组,处在第四列和第五列位置划分为第三组;
第一条的SW线与每个像素单元的第一组的TFT开关的栅极线连接,第二条的SW线与每个像素单元的第二组的TFT开关与栅极线连接,第三条的SW线与每个像素单元的第三组的TFT开关与栅极线连接,每一组的两个TFT开关的输入端分别与两条源极线一一连接;
每一行子像素包含上下两条栅极线,每条数据线用于连接每一行像素中的两个子像素,每条数据线连接的两个子像素分别通过所在行的两条栅极线中的一条与数据线连接。
进一步地,处在第一列子像素对的TFT开关和第三列子像素对的TFT开关的输入端分别与第一条源极线连接;
处在第二列子像素对的TFT开关和第四列子像素对的TFT开关的输入端分别与第二条源极线连接;
处在第三列子像素对的TFT开关和第六列子像素对的TFT开关的输入端分别与第三条源极线连接。
进一步地,一条数据线连接所在子像素对中的一个子像素,还连接另一子像素对中的一个子像素。
进一步地,一条数据线连接所在子像素对的两个子像素。
进一步地,还包括驱动单元,所述驱动单元与多条所述源极线相连。
进一步地,多个子像素以R、G、B的方式依次阵列排布。
区别于现有技术,上述技术方案减少了源极线的数量,从而使得驱动单元的Y轴变小,驱动单元内部所需驱动源极线的元器件也变少,可以为高屏占比的显示屏结构提供可行的方案,也使得驱动单元的制程成本变低。
附图说明
图1为实施例一所述显示屏结构的内部结构图;
图2为实施例一所述显示屏结构源极线S1的时序图;
图3为实施例一所述显示屏结构源极线S2的时序图;
图4为实施例二所述显示屏结构的内部结构图;
图5为实施例二所述显示屏结构源极线S1的时序图;
图6为实施例二所述显示屏结构源极线S2的时序图。
具体实施方式
为详细说明技术方案的技术内容、构造特征、所实现目的及效果,以下结合具体实施例并配合附图详予说明。
请参阅图1至图6,本实施例提供一种高屏占比的显示屏结构,包括:多个像素单元和三条SW线(SW1、SW2和SW3),每个像素单元包含多个子像素、多条栅极线(G1、G2、G3、G4…)、六条数据线(D1、D2、D3…D6)、两条源极线(S1、S2)。像素单元包含多个子像素,像素单元的子像素阵列排布,包括多行的子像素。每个像素单元的子像素分为六列子像素对,每列子像素对包含两列子像素。每列子像素对的两列子像素中间设置有一条数据线,每条数据线连接有一个TFT(Thin Film Transistor,薄膜晶体管)开关,共六个TFT开关,TFT开关的输出端与数据线连接。所有的TFT开关分为三组,按照列顺序,处在第一列和第二列位置划分为第一组,处在第三列和第四列位置划分为第二组,处在第四列和第五列位置划分为第三组。第一条的SW线与每个像素单元的第一组的TFT开关的栅极线连接,第二条的SW线与每个像素单元的第二组的TFT开关与栅极线连接,第三条的SW线与每个像素单元的第三组的TFT开关与栅极线连接,每一组的两个TFT开关的输入端分别与两条源极线一一连接。每一行子像素包含上下两条栅极线,每条数据线用于连接每一行像素中的两个子像素,每条数据线连接的两个子像素分别通过所在行的两条栅极线中的一条与数据线连接。
上述技术方案减少了源极线(Source Line)的数量,从而使得驱动单元(IC)的Y轴变小,IC内部所需驱动Source Line的元器件也变少,可以为高屏占比的显示屏结构提供可行的方案,也使得IC的制程成本变低。
在本申请(实施例一和实施例二)中,显示屏结构还包括了驱动单元,所述驱动单元与多条所述源极线相连,因此本申请的源极线数量会减少,当源极线通过TFT开关与面内的屏内数据线连接时,又使用HSD方式去对子像素进行排列设计,极大地减少了源极线的数量。由于减少源极线的数量,则不只是驱动单元的Y轴得到减小,而且此时节约了驱动单元的制作成本,减少了驱动单元内部的元器件。
请参阅图1,在本申请中,多个子像素以R(红)、G(绿)、B(蓝)的方式依次阵列排布。在某些实施例中,子像素排列还可以为其它的排列形式,如R、B、G、R、B、G…排列的方式,或者还可以加入W(白)进行类似的排列。
请参阅图1,在本申请中,所述栅极线位于每行子像素对的上下两侧。具体的,G1和G2位于第一行子像素对的上下两侧,G3和G4位于第二行子像素对的上下两侧,G2n和G2n+1位于第n行子像素对的上下两侧。
请参阅图1,在实施例一中,S1通过SW1/SW2/SW3上的TFT开关分别与显示屏内部的D1/D3/D5连接,S2通过SW1/SW2/SW3分别与显示屏内部的D2/D4/D6连接。S1/S2与SW1/SW2/SW3连接直到面内的D1~D6组成一个像素单元。在显示屏内部会出现多个这样的循环序列,显示屏分辨率不同,此循环序列出现的个数不一样。
即处在第一列子像素对的TFT开关(通过D1)和第三列子像素对的TFT开关(通过D3)分别与第一条源极线连接;处在第二列子像素对的TFT开关(通过D2)和第四列子像素对的TFT开关(通过D4)分别与第二条源极线连接;处在第三列子像素对的TFT开关(通过D3)和第六列子像素对的TFT开关(通过D6)分别与第三条源极线连接。
请参阅图1和图2,以S1为例介绍实施例一的Data传输过程:当G1打开,SW1打开时,S1传送R子像素资料①;SW1关闭,SW2打开时,S1传送G子像素资料②;SW1、SW2关闭,SW3打开时,S1传送B子像素③。当G2打开,SW1打开时,S1传送B子像素资料④;SW1关闭,SW2打开时,S1传送R子像素资料⑤;SW1、SW2关闭,SW3打开时,S1传送G子像素⑥。G3打开时,S1传送Data的情况跟G1打开时是一样的,可参考图2中S1的Data时序图中的G3打开时的情况;G4打开时,S1传送Data的情况跟G2打开时是一样的,可参考图2中S1的Data时序图中的G4打开时的情况。
请参阅图3,以下阐述图3中S2的Data时序传输过程:当G1打开,SW1打开时,S2传送G子像素资料;SW1关闭,SW2打开时,S2传送B子像素资料;SW1、SW2关闭,SW3打开时,S2传送R子像素。当G2打开,SW1打开时,S2传送R子像素资料;SW1关闭,SW2打开时,S2传送G子像素资料;SW1、SW2关闭,SW3打开时,S2传送B子像素。G3打开时,S2传送Data的情况跟G1打开时是一样的,可参考图3中S2的Data时序图中的G3打开时的情况;G4打开时,S2传送Data的情况跟G2打开时是一样的,可参考图3中S2的Data时序图中的G4打开时的情况。
综上所述,S1的Data循环序列按照R/G/B/B/R/G规律传输Data,并反复按此规律反复传输给显示屏面内;S2的Data循环序列按照G/B/R/R/G/B规律传输Data,并反复按此规律反复传输给显示屏面内。S1、S2的Data传输方式可以使得显示屏在显示白画面的时候,S1上在一帧内只有一种极性的电压,减少了S1在一帧内正负电压来回翻转的频率(其他SourceLine也有此规律),从而降低了此类显示屏白画面的功耗。由于本专利应用Demux+HSD结构的Layout方式,最终使得此显示屏的Source Line走线只为普通显示屏的1/6。
请参阅图4,在实施例二中,为了实现按栅极线顺序驱动同一列的子像素时,同一个源极上是不相同颜色的子像素。特此让同一条数据线连接相邻两行不同子像素对中的子像素。一条数据线连接第一行所在子像素对中的一个子像素,还连接另一子像素对中的一个子像素,如D1连接子像素(1)和子像素(4)。但该条数据线连接第二行所在子像素对的两个子像素,如D1连接子像素(10)和子像素(7)。其它数据线也可以是类似于如此的变化。
请参阅图4,具体的,S1通过SW1与面内的D1相连,通过SW2与面内的D3相连,通过SW3与面内的D5相连;S2通过SW1与面内的D2相连,通过SW2与面内的D4相连,通过SW3与面内的D6相连;本专利将以S1上的子像素资料传输介绍本专利的驱动方式(可结合图5分析):G1打开,SW1打开时,S1将R子像素资料(1)通过SW1传输给面内的D1,SW1关闭,SW2打开时,S1将G子像素资料(2)通过SW2传输给面内的D3,SW1、SW2关闭,SW3打开时,S1将B子像素资料(3)通过SW3传输给面内的D5;G2打开,SW1打开时,S1将B子像素资料(4)通过SW1传输给面内的D1,SW1关闭,SW2打开时,S1将R子像素资料(5)通过SW2传输给面内的D3,SW1、SW2关闭,SW3打开时,S1将G子像素资料(6)通过SW3传输给面内的D5;G3打开,SW1打开时,S1将G子像素资料(7)通过SW1传输给面内的D1,SW1关闭,SW2打开时,S1将R子像素资料(8)通过SW2传输给面内的D3,SW1、SW2关闭,SW3打开时,S1将G子像素资料(9)通过SW3传输给面内的D5;G4打开,SW1打开时,S1将R子像素资料(10)通过SW1传输给面内的D1,SW1关闭,SW2打开时,S1将B子像素资料(11)通过SW2传输给面内的D3,SW1、SW2关闭,SW3打开时,S1将R子像素资料(12)通过SW3传输给面内的D5。综上所述,S1会以R/G/B/B/R/G/G/R/G/R/B/R的子像素资料重复在此显示屏内反复传输;而S2的传输过程与S1类似,只是传输的子像素资料不一样而已,S2是以G/B/R/R/G/B/B/R/B/G/B/G的子像素资料重复在此显示屏内反复传输。
在本申请中,实施例一和实施例二中除了显示屏最左侧及左右侧是ColumnInversion的显示效果,其他区域均为Dot的显示效果,但是本专利采用的是ColumnInversion的省功耗驱动方式去达到Dot的显示效果,这样不仅提高了显示屏的显示品质,同时也节省了显示屏的功耗,延长了显示屏的寿命。
请参阅图5和图6,此像素单元是以G1~G4行子像素为单元序列传输子像素资料,根据显示屏分辨率不同,会重复传输图5和图6中的子像素资料。
发明人提供一种高屏占比的显示屏结构的驱动方法,应用于本实施例任意一项所述的一种高屏占比的显示屏结构,包括如下步骤:开启一行子像素的一条栅极线。在一条栅极线打开期间,依次开启三条SW线。在第一条的SW线打开期间,驱动单元通过源极线将信号传输至位于第一列和第二列位置的数据线连接的子像素中,在第二条的SW线打开期间,驱动单元通过源极线将信号传输至位于第三列和第四列位置的数据线连接的子像素中,在第三条的SW线打开期间,驱动单元通过源极线将信号传输至位于第五列和第六列位置的数据线连接的子像素中。开启一行子像素的另一条栅极线。在另一条栅极线打开期间,依次开启三条SW线。在第一条的SW线打开期间,驱动单元通过源极线将信号传输至位于第一列和第二列位置的数据线连接的子像素中,在第二条的SW线打开期间,驱动单元通过源极线将信号传输至位于第三列和第四列位置的数据线连接的子像素中,在第三条的SW线打开期间,驱动单元通过源极线将信号传输至位于第五列和第六列位置的数据线连接的子像素中。循环上述步骤驱动每一行的子像素。
需要说明的是,尽管在本文中已经对上述各实施例进行了描述,但并非因此限制本实用新型的专利保护范围。因此,基于本实用新型的创新理念,对本文所述实施例进行的变更和修改,或利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,直接或间接地将以上技术方案运用在其他相关的技术领域,均包括在本实用新型的专利保护范围之内。
Claims (6)
1.一种高屏占比的显示屏结构,其特征在于,包括:多个像素单元和三条SW线,每个像素单元包含多个子像素、多条栅极线、六条数据线、两条源极线;
像素单元包含多个子像素,像素单元的子像素阵列排布,包括多行的子像素,每个像素单元的子像素分为六列子像素对,每列子像素对包含两列子像素;
每列子像素对的两列子像素中间设置有一条数据线,每条数据线连接有一个TFT开关,共六个TFT开关,TFT开关的输出端与数据线连接,所有的TFT开关分为三组,按照列顺序,处在第一列和第二列位置划分为第一组,处在第三列和第四列位置划分为第二组,处在第四列和第五列位置划分为第三组;
第一条的SW线与每个像素单元的第一组的TFT开关的栅极线连接,第二条的SW线与每个像素单元的第二组的TFT开关与栅极线连接,第三条的SW线与每个像素单元的第三组的TFT开关与栅极线连接,每一组的两个TFT开关的输入端分别与两条源极线一一连接;
每一行子像素包含上下两条栅极线,每条数据线用于连接每一行像素中的两个子像素,每条数据线连接的两个子像素分别通过所在行的两条栅极线中的一条与数据线连接。
2.根据权利要求1所述的一种高屏占比的显示屏结构,其特征在于,处在第一列子像素对的TFT开关和第三列子像素对的TFT开关的输入端分别与第一条源极线连接;
处在第二列子像素对的TFT开关和第四列子像素对的TFT开关的输入端分别与第二条源极线连接;
处在第三列子像素对的TFT开关和第六列子像素对的TFT开关的输入端分别与第三条源极线连接。
3.根据权利要求1所述的一种高屏占比的显示屏结构,其特征在于,一条数据线连接所在子像素对中的一个子像素,还连接另一子像素对中的一个子像素。
4.根据权利要求1所述的一种高屏占比的显示屏结构,其特征在于,一条数据线连接所在子像素对的两个子像素。
5.根据权利要求1所述的一种高屏占比的显示屏结构,其特征在于,还包括驱动单元,所述驱动单元与多条所述源极线相连。
6.根据权利要求1所述的一种高屏占比的显示屏结构,其特征在于,多个子像素以R、G、B的方式依次阵列排布。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202020505335.XU CN211980167U (zh) | 2020-04-09 | 2020-04-09 | 一种高屏占比的显示屏结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202020505335.XU CN211980167U (zh) | 2020-04-09 | 2020-04-09 | 一种高屏占比的显示屏结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN211980167U true CN211980167U (zh) | 2020-11-20 |
Family
ID=73383569
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202020505335.XU Active CN211980167U (zh) | 2020-04-09 | 2020-04-09 | 一种高屏占比的显示屏结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN211980167U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111477146A (zh) * | 2020-04-09 | 2020-07-31 | 福建华佳彩有限公司 | 一种高屏占比的显示屏结构及其驱动方法 |
-
2020
- 2020-04-09 CN CN202020505335.XU patent/CN211980167U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111477146A (zh) * | 2020-04-09 | 2020-07-31 | 福建华佳彩有限公司 | 一种高屏占比的显示屏结构及其驱动方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11768413B2 (en) | Array substrate, display panel, display device, and driving method | |
CN105957484B (zh) | 一种基于液晶面板的驱动电路及液晶面板 | |
CN107942556B (zh) | 阵列基板、液晶显示面板及其驱动方法 | |
US20150179127A1 (en) | Liquid crystal display device | |
CN111477141A (zh) | 一种省功耗的显示屏结构及其驱动方法 | |
CN111477142A (zh) | 一种全面屏显示结构及其驱动方法 | |
KR20040090295A (ko) | 액정 표시 장치 | |
CN107633827B (zh) | 显示面板的驱动方法及显示装置 | |
US20170032749A1 (en) | Liquid crystal display device | |
CN211980162U (zh) | 一种全面屏显示结构 | |
CN110956921A (zh) | 阵列基板及其驱动方法、像素驱动装置、显示装置 | |
CN109599073B (zh) | 一种显示装置、驱动方法和显示器 | |
CN111477145A (zh) | 一种优化功耗的显示屏结构及其驱动方法 | |
CN111477139A (zh) | 一种节省功耗的显示屏架构及驱动方法 | |
CN102856321B (zh) | 一种薄膜晶体管阵列基板及显示装置 | |
CN111477144A (zh) | 一种显示屏结构及其驱动方法 | |
CN111312192A (zh) | 驱动电路及液晶显示器 | |
CN107145018B (zh) | 像素排列单元、像素排列结构和显示面板 | |
CN111477143A (zh) | 一种特殊的全面屏架构及驱动方法 | |
CN211980170U (zh) | 一种显示屏结构 | |
CN212084636U (zh) | 一种Demux显示屏结构 | |
CN211980167U (zh) | 一种高屏占比的显示屏结构 | |
CN111477137A (zh) | 一种Demux显示屏结构及其驱动方法 | |
WO2024139098A1 (zh) | 阵列基板、显示面板及显示装置 | |
CN111477140A (zh) | 一种新节省功耗的显示屏架构及驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |