CN210272376U - 半导体器件 - Google Patents

半导体器件 Download PDF

Info

Publication number
CN210272376U
CN210272376U CN201921527295.2U CN201921527295U CN210272376U CN 210272376 U CN210272376 U CN 210272376U CN 201921527295 U CN201921527295 U CN 201921527295U CN 210272376 U CN210272376 U CN 210272376U
Authority
CN
China
Prior art keywords
well region
layer
semiconductor device
epitaxial layer
doping
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201921527295.2U
Other languages
English (en)
Inventor
崔京京
章剑锋
黄玉恩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ruineng Semiconductor Technology Co ltd
Original Assignee
Ruineng Semiconductor Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ruineng Semiconductor Technology Co ltd filed Critical Ruineng Semiconductor Technology Co ltd
Priority to CN201921527295.2U priority Critical patent/CN210272376U/zh
Application granted granted Critical
Publication of CN210272376U publication Critical patent/CN210272376U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electrodes Of Semiconductors (AREA)

Abstract

本实用新型实施例提供一种半导体器件。本实用新型实施例提供的半导体器件包括第一电极层;衬底层,位于第一电极层上;外延层,位于衬底层上并具有远离衬底层的第一表面;阱区,阱区由第一表面向外延层内延伸设置,阱区包括在第一方向上交替分布的第一阱区及第二阱区,第二阱区包括间隔分布的多个掺杂单元,在第一方向上第一阱区的最大宽度大于等于掺杂单元的最大宽度;第二电极层,覆盖外延层及阱区设置。本实用新型实施例提供的半导体器件,在具备优异的正向额定导通能力的同时,具备更强的浪涌电流导通能力。

Description

半导体器件
技术领域
本发明涉及半导体技术领域,尤其涉及一种半导体器件。
背景技术
肖特基二极管作为发展时间久、技术成熟的半导体器件结构,其属于一种超高速半导体器件,在能源转换领域得到广泛应用,多用作高频应用环境。
目前的肖特基二极管往往采用结势垒肖特基二极管,在大电流条件下(浪涌电流来临时),PN结导通,向器件的漂移区注入少子空穴,从而提高器件的浪涌电流能力,因此P型阱区面积越大,器件的浪涌电流能力越强。但是,P型阱区面积越大,在相同面积条件下器件的P型阱区之间的肖特基面积会越小,导致在正向导通模式下,器件的导通电阻显著增加。
因此,亟需一种新的改进的半导体器件。
发明内容
本发明实施例提供一种半导体器件,能够在具备优异的正向额定导通能力的同时,具备更强的浪涌电流导通能力。
第一方面,本发明实施例提供一种半导体器件,包括:
第一电极层;
衬底层,位于第一电极层上;
外延层,位于衬底层上并具有远离衬底层的第一表面;
阱区,阱区由第一表面向外延层内延伸设置,阱区包括在第一方向上交替分布的第一阱区及第二阱区,第二阱区包括间隔分布的多个掺杂单元,在第一方向上第一阱区的最大宽度大于等于掺杂单元的最大宽度;
第二电极层,覆盖外延层及阱区设置。
根据本发明实施例的一个方面,第一阱区在第一表面上的正投影为条形,掺杂单元在第一表面上的正投影为圆形或多边形。
根据本发明实施例的一个方面,第二阱区内多个掺杂单元规则排布,在垂直于第一方向的第二方向上,分布有一列或者多列掺杂单元。
根据本发明实施例的一个方面,第二电极层包括电连接的第一金属层及第二金属层,第一金属层位于阱区背向衬底层的一侧,第二金属层覆盖外延层及第一金属层设置;
第一金属层与阱区之间形成欧姆接触,第二金属层与外延层之间形成肖特基接触。
根据本发明实施例的一个方面,第一金属层包括与阱区一一对应设置的多个金属块,金属块在阱区上的正投影在阱区的边界范围内。
根据本发明实施例的一个方面,在第一方向上,第一阱区的最大宽度为3μm~20μm,掺杂单元的最大宽度为0.5μm~3μm。
根据本发明实施例的一个方面,衬底层为具有第一掺杂浓度的第一导电类型,外延层为具有第二掺杂浓度的第一导电类型,阱区为第二导电类型;
第一掺杂浓度高于第二掺杂浓度,第一导电类型与第二导电类型相反,第一导电类型为N型。
根据本发明实施例提供的半导体器件,第一阱区与第二阱区在第一方向上交替分布,第二阱区包括间隔分布的多个掺杂单元,在第一方向上第一阱区的最大宽度大于掺杂单元的最大宽度。一方面,较宽的第一阱区可以使阱区PN结在导通浪涌电流时提前开启,向高阻的漂移区注入少子空穴,注入并累积在漂移区的少子浓度将很大,为了维持半导体中性条件,其多子浓度也相应大幅度增加,使得其电阻率明显下降,也就是电导率大大增加,从而形成电导调制效应,提升半导体器件的浪涌电流导通能力;另一方面,第二阱区包括间隔分布的多个掺杂单元,相对第一阱区,可以增加非阱区(即肖特基区域)的面积,避免影响半导体器件反向阻断漏电流的能力,确保半导体器件的正向额定电流导通能力。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1示出根据本发明一个实施例的半导体器件的俯视结构示意图;
图2示出根据本发明另一个实施例的半导体器件的俯视结构示意图;
图3示出根据本发明一个实施例的半导体器件的截面结构示意图。
附图标记说明:
1-第一电极层;
2-衬底层;20-终端结构;26-钝化层;
3-外延层;30-第一表面;
4-阱区;41-第一阱区;42-第二阱区;420-掺杂单元;
5-第二电极层;51-第一金属层;52-第二金属层;510-金属块;
D1-第一方向;D2-第二方向。
具体实施方式
下面将详细描述本发明的各个方面的特征和示例性实施例,为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本发明进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本发明,并不被配置为限定本发明。对于本领域技术人员来说,本发明可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本发明的示例来提供对本发明更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
碳化硅结势垒肖特基二极管,即在单纯的肖特基二极管结构的基础上,加入了PN结结构,在承受反向电压时,PN结构的耗尽区会扩展并保护PN结之间的肖特基金属,肖特基金属所承受的电场大大减小,从而可以显著减小反向漏电流。
碳化硅PN结构的开启电压一般为2.6V左右,确保PN结构开启就必须保证PN结上方和下方的电势差大于2.6V,PN结下方的电势差主要来自于电流的横向流动,申请人发现,PN结构的最中心位置上下的电势差会最早达到2.6V,PN结构的宽度越大,PN结开启的越早。但PN结构越宽,PN结之间的肖特基部分面积越小,会导致在正向额定导通模式下,半导体器件的导通电阻显著增加。
为了解决现有技术问题,本发明提供的半导体器件包括一定数量的较宽PN结,确保较早开始少数载流子注入,同时还包括大量的较窄PN结,保证肖特基部分的面积。以下详细介绍本发明提供的半导体器件的结构。
图1为本发明一个实施例的半导体器件的俯视结构示意图。图2为本发明另一个实施例的半导体器件的俯视结构示意图。图3为本发明一个实施例的半导体器件的截面结构示意图。参阅图1至图3,本发明实施例的半导体器件包括第一电极层1、衬底层2、外延层3、阱区4和第二电极层5。应当理解的是,图1及图2仅仅示出了半导体器件部分区域的俯视示意图,可以通过设计并绘制相应形状特征的光刻掩膜版形成图1或与2所示的阱区4的布局结构。图3仅仅示出了半导体器件部分区域的截面结构示意图。
根据本发明实施例的半导体器件可以是碳化硅、硅、氮化镓、氧化镓、金刚石等半导体器件。优选地,根据本发明实施例的半导体器件是碳化硅半导体器件。半导体器件的形状可以是正方形、长方形、圆形、不规则形状等,本发明对此不作限制。
第一电极层1作为半导体器件的阴极。第一电极层1可以为金属层,该金属可以是金、银、铜等或其组合。
衬底层2位于第一电极层1上,在一个实施例中,第一电极层1与衬底层2之间形成欧姆接触。衬底层2为具有第一掺杂浓度的第一导电类型。
外延层3,位于衬底层2上并具有远离衬底层2的第一表面30,外延层3为具有第二掺杂浓度的第一导电类型。在一些可选的实施方式中,第一导电类型为N型,则衬底层2和外延层3均为N型半导体。N型半导体中存在着大量的电子,电子具备更高的迁移率,从而拥有更强的电流导通能力。在一些可选的实施方式中,第一掺杂浓度高于第二掺杂浓度,例如衬底层2为重掺杂的N型半导体,外延层3为轻掺杂的N型半导体。
阱区4由外延层3的第一表面30向外延层3内延伸设置。在一个实施例中,阱区4形成在外延层3内并且至少部分区域与外延层3的第一表面30重叠。外延层3可以具有多个阱区4,阱区4为第二导电类型。在一些可选的实施方式中,第一导电类型与第二导电类型相反,即阱区4为P型。
阱区4包括在第一方向D1上交替分布的第一阱区41及第二阱区42,第二阱区42包括间隔分布的多个掺杂单元420,第一阱区41在第一方向上的最大宽度大于等于所述掺杂单元420在第一方向上的最大宽度。示例性的,第一阱区41的最大宽度为3μm~20μm,掺杂单元420的最大宽度为0.5μm~3μm,可以根据实际需求设置第一阱区41及掺杂单元420的宽度。示例性的,第一方向D1可以理解为第一阱区41的宽度方向,第二方向D2可以理解为第一阱区41的长度方向。
第二电极层5覆盖外延层3及阱区4。第二电极层5作为半导体器件的阳极。第一金属层51可以是金、银、铜等或其组合的金属层。第二电极层5与阱区4形成欧姆接触,第二电极层5与阱区4周围的外延层3形成肖特基接触。
根据本发明实施例提供的半导体器件,第一阱区41与第二阱区42在第一方向D1上交替分布,第二阱区42包括间隔分布的多个掺杂单元420,在第一方向D1上第一阱区41的最大宽度大于掺杂单元420的最大宽度。一方面,较宽的第一阱区41可以使阱区PN结在导通浪涌电流时提前开启,向高阻的漂移区注入少子空穴,注入并累积在漂移区的少子浓度将很大,为了维持半导体中性条件,其多子浓度也相应大幅度增加,使得其电阻率明显下降,也就是电导率大大增加,从而形成电导调制效应,提升半导体器件的浪涌电流导通能力;另一方面,第二阱区42包括间隔分布的多个掺杂单元420,相对第一阱区41,可以增加非阱区(即肖特基区域)的面积,避免影响半导体器件反向阻断漏电流的能力,确保半导体器件的正向额定电流导通能力。
在一些可选的实施方式中,第一阱区41在第一表面30上的正投影为条形,掺杂单元420在第一表面30上的正投影为圆形或多边形。请参阅图1,第一阱区41的正投影为连续的长条形,掺杂单元420的正投影为圆形,或者,请参阅图2,第一阱区41的正投影为连续的长条形,掺杂单元420的正投影为正六边形,示例性的掺杂单元420在第一表面30上的正投影也可以为正八边形、正十边形、不规则的多边形等。条形形状的第一阱区41可以确保较宽的第一阱区41同时进入少子注入模式,圆形或者多边形的掺杂单元420间隔分布形成第二阱区42,可以增加非阱区(即肖特基区域)的面积占比,避免影响半导体器件的反向阻断漏电流能力,确保半导体器件的正向额定电流导通能力和反向阻断能力。
在一些可选的实施方式中,第二阱区42内多个掺杂单元420规则排布,在垂直于第一方向D1的第二方向D2上,分布有一列或者多列掺杂单元420。请参阅图1或图2,在第二方向D2上,分布有三列掺杂单元420。可以理解的是,在第二方向D2上,分布的掺杂单元420的列数越多,或者,掺杂单元420的间隔距离越大,肖特基区域的面积占比会越大,可以根据实际需求设置掺杂单元420的列数及掺杂单元420的间隔距离,本发明对此不作限定。
在一些可选的实施方式中,请继续参阅图3,第二电极层5包括电连接的第一金属层51及第二金属层52,第一金属层51位于阱区4背向衬底层2的一侧,第二金属层52覆盖外延层3及第一金属层51设置;第一金属层51与阱区4之间形成欧姆接触,第二金属层52与外延层3之间形成肖特基接触。示例性的,第一金属层51及第二金属层52可以是金、银、铜等或其组合的金属层。
在一些可选的实施方式中,第一金属层51包括与阱区4一一对应设置的多个金属块510,金属块510在阱区4上的正投影在阱区4的边界范围内。金属块510的边界小于阱区4的边界,确保与阱区4形成欧姆接触的金属块510完全在阱区4之内,避免发生短路的风险。
可以理解的是,根据本发明实施例的半导体器件,还可以在半导体器件的边缘处设置终端结构20及钝化层26,示例性的,请参阅图3,终端结构20位于外延层3背向衬底层2的一侧,钝化层26位于终端结构20背向外延层3的一侧。
需要说明的是,在本文中,工艺步骤顺序只是作为本实施例的一个举例说明,按照成本控制,制造工艺能力不同,前后顺序可以做适当调动,不影响本发明实施例的实施效果,这对本领域技术人员也是显而易见的。
应当理解,说明书对于本发明的具体实施方式的描述是示例性的,而不应当解释为对于本发明保护范围的不当限制。本发明的保护范围由其权利要求限定,并涵盖落入其范围内的所有实施方式及其明显的等同变例。

Claims (7)

1.一种半导体器件,其特征在于,包括:
第一电极层(1);
衬底层(2),位于所述第一电极层(1)上;
外延层(3),位于所述衬底层(2)上并具有远离所述衬底层(2)的第一表面(30);
阱区(4),所述阱区(4)由所述第一表面(30)向所述外延层(3)内延伸设置,所述阱区(4)包括在第一方向上交替分布的第一阱区(41)及第二阱区(42),所述第二阱区(42)包括间隔分布的多个掺杂单元(420),在所述第一方向上所述第一阱区(41)的最大宽度大于等于所述掺杂单元(420)的最大宽度;
第二电极层(5),覆盖所述外延层(3)及所述阱区(4)设置。
2.根据权利要求1所述的半导体器件,其特征在于,所述第一阱区(41)在所述第一表面(30)上的正投影为条形,所述掺杂单元(420)在所述第一表面(30)上的正投影为圆形或多边形。
3.根据权利要求1所述的半导体器件,其特征在于,所述第二阱区(42)内多个所述掺杂单元(420)规则排布,在垂直于所述第一方向的第二方向上,分布有一列或者多列所述掺杂单元(420)。
4.根据权利要求1所述的半导体器件,其特征在于,所述第二电极层(5)包括电连接的第一金属层(51)及第二金属层(52),所述第一金属层(51)位于所述阱区(4)背向所述衬底层(2)的一侧,所述第二金属层(52)覆盖所述外延层(3)及所述第一金属层(51)设置;
所述第一金属层(51)与所述阱区(4)之间形成欧姆接触,所述第二金属层(52)与所述外延层(3)之间形成肖特基接触。
5.根据权利要求4所述的半导体器件,其特征在于,所述第一金属层(51)包括与所述阱区(4)一一对应设置的多个金属块(510),所述金属块(510)在所述阱区(4)上的正投影在所述阱区(4)的边界范围内。
6.根据权利要求1至5任一项所述的半导体器件,其特征在于,在所述第一方向上,所述第一阱区(41)的最大宽度为3μm~20μm,所述掺杂单元(420)的最大宽度为0.5μm~3μm。
7.根据权利要求1至5任一项所述的半导体器件,其特征在于,所述衬底层(2)为具有第一掺杂浓度的第一导电类型,所述外延层(3)为具有第二掺杂浓度的第一导电类型,所述阱区(4)为第二导电类型;
所述第一掺杂浓度高于所述第二掺杂浓度,所述第一导电类型与所述第二导电类型相反,所述第一导电类型为N型。
CN201921527295.2U 2019-09-12 2019-09-12 半导体器件 Active CN210272376U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201921527295.2U CN210272376U (zh) 2019-09-12 2019-09-12 半导体器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201921527295.2U CN210272376U (zh) 2019-09-12 2019-09-12 半导体器件

Publications (1)

Publication Number Publication Date
CN210272376U true CN210272376U (zh) 2020-04-07

Family

ID=70019322

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201921527295.2U Active CN210272376U (zh) 2019-09-12 2019-09-12 半导体器件

Country Status (1)

Country Link
CN (1) CN210272376U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110581180A (zh) * 2019-09-12 2019-12-17 瑞能半导体科技股份有限公司 半导体器件及其制造方法
CN111682060A (zh) * 2020-04-20 2020-09-18 北京天岳京成电子科技有限公司 多种元胞设计的复合PiN肖特基二极管

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110581180A (zh) * 2019-09-12 2019-12-17 瑞能半导体科技股份有限公司 半导体器件及其制造方法
CN111682060A (zh) * 2020-04-20 2020-09-18 北京天岳京成电子科技有限公司 多种元胞设计的复合PiN肖特基二极管
CN111682060B (zh) * 2020-04-20 2022-11-29 元山(济南)电子科技有限公司 多种元胞设计的复合PiN肖特基二极管

Similar Documents

Publication Publication Date Title
US4982260A (en) Power rectifier with trenches
KR0124495B1 (ko) 반도체 장치
US20010035560A1 (en) Diode and method for manufacturing the same
KR20000010929A (ko) 쇼트키 장벽 정류기와 그 제조방법
KR20070101156A (ko) 반도체 디바이스 및 그 제조 방법
JP2003523086A (ja) 半導体デバイスおよび半導体デバイス用の材料を製造する方法
US7768092B2 (en) Semiconductor device comprising a junction having a plurality of rings
KR101416361B1 (ko) 쇼트키 배리어 다이오드 및 그 제조 방법
CN216980573U (zh) 一种半导体场效应管及电子设备
CN210272376U (zh) 半导体器件
US4901120A (en) Structure for fast-recovery bipolar devices
JP4088852B2 (ja) SiCショットキーダイオード
US20210036166A1 (en) MERGED PiN SCHOTTKY (MPS) DIODE WITH MULTIPLE CELL DESIGN AND MANUFACTURING METHOD THEREOF
KR101490937B1 (ko) 쇼트키 배리어 다이오드 및 그 제조 방법
CN114400258A (zh) 集成结势垒肖特基二极管的平面型功率mosfet器件
CN114628499A (zh) 一种带有沟槽的碳化硅二极管及其制备方法
US11195922B2 (en) Silicon carbide semiconductor device
US11289476B2 (en) Semiconductor device including carrier injection layers
US4727408A (en) Semiconductor device with high breakdown voltage vertical transistor and fabricating method therefor
CN216871978U (zh) 一种终端结构以及功率器件
CN108336129B (zh) 超级结肖特基二极管与其制作方法
CN216084895U (zh) 一种结势垒肖特基二极管
KR101518905B1 (ko) 쇼트키 배리어 다이오드 및 그 제조 방법
CN217847964U (zh) 集成结势垒肖特基二极管的平面型功率mosfet器件
CN114400255A (zh) 集成结势垒肖特基二极管的平面型功率mosfet器件

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant