CN208028058U - 多基岛引线框架、引线框架阵列及封装体 - Google Patents

多基岛引线框架、引线框架阵列及封装体 Download PDF

Info

Publication number
CN208028058U
CN208028058U CN201820234110.8U CN201820234110U CN208028058U CN 208028058 U CN208028058 U CN 208028058U CN 201820234110 U CN201820234110 U CN 201820234110U CN 208028058 U CN208028058 U CN 208028058U
Authority
CN
China
Prior art keywords
dao
pin
lead frame
chip
base island
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201820234110.8U
Other languages
English (en)
Inventor
孙顺根
李阳德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Semiconducto Ltd By Share Ltd
Original Assignee
Shanghai Semiconducto Ltd By Share Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Semiconducto Ltd By Share Ltd filed Critical Shanghai Semiconducto Ltd By Share Ltd
Priority to CN201820234110.8U priority Critical patent/CN208028058U/zh
Application granted granted Critical
Publication of CN208028058U publication Critical patent/CN208028058U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49113Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires

Landscapes

  • Lead Frames For Integrated Circuits (AREA)

Abstract

本实用新型提供一种多基岛引线框架、引线框架阵列及封装体。所述引线框架包括至少三个用于放置芯片的基岛、多个第一类型引脚与多个第二类型引脚,所述第一类型引脚与所述第二类型引脚分别设置在所述基岛的两侧,所述第一类型引脚的电压低于所述第二类型引脚的电压。本实用新型的优点在于,低压引脚及高压引脚分别设置在基岛的两侧,避免引脚之间由于高低电压差异比较大,而引起的相互之间击穿的情况发生,进而满足封装或可靠性的要求。

Description

多基岛引线框架、引线框架阵列及封装体
技术领域
本实用新型涉及半导体封装领域,尤其涉及一种多基岛引线框架、引线框架阵列及封装体。
背景技术
最近几年,集成电路IC设计、制造行业得到飞速发展,封装技术也得到了大幅提升。封装是整个集成电路制造过程中重要一环,它具有散热和保护功能。封装工艺能够将芯片密封,隔绝外界污染及外力对芯片的破坏。
在半导体封装中,为了实现封装体的多功能,会将两颗芯片封装在一个封装体中。例如,LED驱动芯片采用一颗IC加一颗金属-氧化物-半导体晶体管(MOS)的模式。对于小功率方案,采用SOP-8封装所述LED驱动芯片,而对于大功率方案,则采用DIP-8封装所述LED驱动芯片。
随着技术的进步,在一个封装体中封装两颗芯片已经不能满足需求。在一个封装体中封装多颗芯片,成为了技术发展的方向。在封装体中,若采用双基岛框架,则在一个基岛上需要放置至少两个芯片,芯片之间用绝缘胶水进行隔离。其缺点在于,在高温情况下绝缘胶有被高压击穿的风险。在封装体中,若采用当下通常的多基岛框架,则在每一个基岛上放置一个芯片。其缺点在于,在实际应用时,各引脚因为高低电压差异比较大,非常容易相互之间击穿,进而无法满足封装或可靠性的要求。
以LED驱动芯片为例,采用一颗IC+两颗金属-氧化物-半导体晶体管(MOS)的模式,来实现两路或多路驱动。图1是现有的LED驱动芯片的引线框架的结构示意图。所述引线框架包括三个基岛101、102、103,其中,基岛101上可设置IC芯片,基岛102及基岛103上可分别设置MOS芯片,在基岛的周围设置有多个引脚。其中,在引脚104和引脚105之间、引脚106和引脚107之间、引脚108和引脚109之间高低电压差异比较大,非常容易相互之间击穿,进而无法满足封装或可靠性的要求。
实用新型内容
本实用新型所要解决的技术问题是,提供一种多基岛引线框架、引线框架阵列及封装体。
为了解决上述问题,本实用新型提供了一种多基岛引线框架,包括至少三个用于放置芯片的基岛、多个第一类型引脚与多个第二类型引脚,所述第一类型引脚与所述第二类型引脚分别设置在所述基岛的两侧,所述第一类型引脚的电压低于所述第二类型引脚的电压。
在一实施例中,所述引线框架包括一个第一基岛及至少两个第二基岛,所述第一基岛用于放置IC芯片,所述第一基岛与多个所述第一类型引脚中的一个直接连接,所述第二基岛用于放置分立器件,每一个所述第二基岛分别与所述第二类型引脚中的一个直接连接。
在一实施例中,所述第一基岛的面积大于所述第二基岛的面积,所有所述第二基岛设置在所述第一基岛的同一侧。
在一实施例中,所述第一类型引脚至少为三个。
在一实施例中,所述第二类型引脚至少为三个。
本实用新型还提供一种引线框架阵列,包括上述的引线框架,多个引线框架之间通过框架连筋连接。
本实用新型还提供一种封装体,包括一引线框架、至少三个芯片及塑封所述引线框架及所述芯片的塑封体;所述引线框架包括至少三个基岛、多个第一类型引脚与多个第二类型引脚,所述第一类型引脚与所述第二类型引脚分别设置在所述基岛的两侧,所述第一类型引脚的电压低于所述第二类型引脚的电压,所述芯片分别设置在所述基岛上。
在一实施例中,所述引线框架包括一个第一基岛及至少两个第二基岛,所述第一基岛上放置IC芯片,所述第二基岛上放置分立器件,所述第一基岛与多个所述第一类型引脚中的一个直接连接,每一个所述第二基岛分别与多个所述第二类型引脚中的一个直接连接。
在一实施例中,所述第一基岛上的芯片及所述第二基岛上的芯片彼此电连接。
本实用新型的优点在于,低压引脚及高压引脚分别设置在基岛的两侧, 避免引脚之间由于高低电压差异比较大,而引起的相互之间击穿的情况发生,进而满足封装或可靠性的要求。
附图说明
图1是现有的LED驱动芯片的引线框架的结构示意图;
图2是本实用新型多基岛引线框架的结构示意图;
图3是本实用新型多基岛引线框架的另一结构示意图;
图4是本实用新型引线框架阵列的结构示意图;
图5是本实用新型一个实施例的封装体的打线结构示意图。
具体实施方式
下面结合附图对本实用新型提供的多基岛引线框架、引线框架阵列及封装体的具体实施方式做详细说明。
图2是本实用新型多基岛引线框架的结构示意图。请参阅图2,本实用新型一种多基岛引线框架包括至少三个用于放置芯片的基岛、多个第一类型引脚300与多个第二类型引脚400。其中采用虚线框示意性地标示出封装线A的位置。所述第一类型引脚300与所述第二类型引脚400分别设置在所述基岛的两侧。
所述第一类型引脚300的电压低于所述第二类型引脚400电压。即所述第一类型引脚300为低压引脚,其设置在基岛的一侧,所述第二类型引脚400为高压引脚,其设置在基岛的另一侧。其中,引脚为高压引脚还是低压引脚取决于形成封装体后引脚与芯片的连接关系。在后续形成封装体后,所述第一类型引脚300作为芯片的低压输出,所述第二类型引脚400作为芯片的高压输出。低压引脚及高压引脚分别设置在基岛的两侧,避免引脚之间由于高低电压差异比较大,而引起的相互之间击穿的情况发生,进而满足封装或可靠性的要求。
在本实用新型一些实施例中,所述引线框架包括一个第一基岛201及至少两个第二基岛。在本实施例中,以所述引线框架包括一个第一基岛201及两个第二基岛202及203为例进行描述。在其他实施例中,所述引线框架可以包括多个第一基岛及多个所述第二基岛。
所述第一基岛201用于放置IC芯片,所述IC芯片即为集成电路芯片。所述第二基岛202及203用于放置分立器件。所述分立器件包括但不限于二极管、三极管、MOS管、晶闸管等。
进一步,所述第一基岛201与多个所述第一类型引脚300中的一个直接连接。在本实施例中,所述第一基岛201与多个所述第一类型引脚300中的一个直接连接,该引脚可以连接第一基岛201上的芯片的低压引脚,例如,作接地功能使用。每一个所述第二基岛分别与多个所述第二类型引脚400中的一个直接连接,在本实施例中,第二基岛202及203分别与多个所述第二类型引脚400中的一个直接连接,由于该引脚直接与第二基岛202及203连接,在后续使用时,其作为高压引脚使用。进一步,所述第一基岛201的面积大于所述第二基岛的面积,所有所述第二基岛设置在所述第一基岛201的同一侧。在本实施例中,所述第一基岛201的面积大于所述第二基岛202及203的面积,所述第二基岛202及203设置在所述第一基岛201的同一侧,进而缩小封装体体积。
进一步,所述第一类型引脚300的数量至少为三个,所述第二类型引脚400的数量至少为三个。所述第一类型引脚300的数量与所述第二类型引脚400的数量可根据实际使用情况设定。所述第一类型引脚300与所述第二类型引脚400的数量可以相同,也可以不同。在本实施例中,如图2所示,所述第一类型引脚300包括三个引脚,其中一个引脚与所述第一基岛201直接连接。所述第二类型引脚400包括四个引脚,其中两个引脚分别与第二基岛202及203直接连接。在本实用新型其它实施例中,如图3所示,所述第一类型引脚300还可以包括一空引脚301,所述空引脚301为备用引脚。
图4是本实用新型引线框架阵列的结构示意图;所述引线框架阵列500包括多个上述的引线框架501,多个引线框架501之间通过框架连筋502连接。每一引线框架501的结构与上述的引线框架的结构相同,不再赘述。
本实用新型还提供一种封装体。图5是本实用新型一个实施例的封装体的打线结构示意图。请参阅图5,所述封装体包括一引线框架501、至少三个芯片600及塑封所述引线框架501及所述芯片600的塑封体(附图中未绘示)。所述引线框架501的结构与上述引线框架的结构相同,不再赘述。在每一基岛上设置有一芯片600。需要说明的是,每一基岛上设置的芯片600可以是IC芯片或分立器件。例如,所述第一基岛201用于放置IC芯片。所述第二基岛202及203用于放置分立器件。在本实施例中,所述第二基岛202及203均用于放置MOS管。
所述第一基岛201上设置IC芯片,在第二基岛202及203上设置MOS管。其中,所述第一基岛201的芯片600采用导电胶等粘结剂粘贴在第一基岛201上,并通过引线分别与第一类型引脚300及第二类型引脚400连接,所述第二基岛的芯片600采用导电胶等粘结剂粘贴在第二基岛202及203上,并通过引线连接至多个第二类型引脚400中的一个引脚,该引脚未与第二基岛直接连接。所述第一基岛201上的芯片及所述第二基岛202及203上的芯片彼此通过引线电连接。
以上所述仅是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本实用新型原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。

Claims (9)

1.一种多基岛引线框架,其特征在于,包括至少三个用于放置芯片的基岛、多个第一类型引脚与多个第二类型引脚,所述第一类型引脚与所述第二类型引脚分别设置在所述基岛的两侧,所述第一类型引脚的电压低于所述第二类型引脚的电压。
2.根据权利要求1所述的多基岛引线框架,其特征在于,所述引线框架包括一个第一基岛及至少两个第二基岛,所述第一基岛用于放置IC芯片,所述第一基岛与多个所述第一类型引脚中的一个直接连接,所述第二基岛用于放置分立器件,每一个所述第二基岛分别与所述第二类型引脚中的一个直接连接。
3.根据权利要求2所述的多基岛引线框架,其特征在于,所述第一基岛的面积大于所述第二基岛的面积,所有所述第二基岛设置在所述第一基岛的同一侧。
4.根据权利要求1所述的多基岛引线框架,其特征在于,所述第一类型引脚至少为三个。
5.根据权利要求1所述的多基岛引线框架,其特征在于,所述第二类型引脚至少为三个。
6.一种引线框架阵列,其特征在于,包括多个权利要求1~5任意一项所述的引线框架,多个引线框架之间通过框架连筋连接。
7.一种封装体,其特征在于,包括一引线框架、至少三个芯片及塑封所述引线框架及所述芯片的塑封体;所述引线框架包括至少三个基岛、多个第一类型引脚与多个第二类型引脚,所述第一类型引脚与所述第二类型引脚分别设置在所述基岛的两侧,所述第一类型引脚的电压低于所述第二类型引脚的电压,所述芯片分别设置在所述基岛上。
8.根据权利要求7所述的封装体,其特征在于,所述引线框架包括一个第一基岛及至少两个第二基岛,所述第一基岛上放置IC芯片,所述第二基岛上放置分立器件,所述第一基岛与多个所述第一类型引脚中的一个直接连接,每一个所述第二基岛分别与多个所述第二类型引脚中的一个直接连接。
9.根据权利要求8所述的封装体,其特征在于,所述第一基岛上的芯片及所述第二基岛上的芯片彼此电连接。
CN201820234110.8U 2018-02-09 2018-02-09 多基岛引线框架、引线框架阵列及封装体 Active CN208028058U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201820234110.8U CN208028058U (zh) 2018-02-09 2018-02-09 多基岛引线框架、引线框架阵列及封装体

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201820234110.8U CN208028058U (zh) 2018-02-09 2018-02-09 多基岛引线框架、引线框架阵列及封装体

Publications (1)

Publication Number Publication Date
CN208028058U true CN208028058U (zh) 2018-10-30

Family

ID=63904841

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201820234110.8U Active CN208028058U (zh) 2018-02-09 2018-02-09 多基岛引线框架、引线框架阵列及封装体

Country Status (1)

Country Link
CN (1) CN208028058U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108231721A (zh) * 2018-02-09 2018-06-29 上海晶丰明源半导体股份有限公司 多基岛引线框架、引线框架阵列及封装体

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108231721A (zh) * 2018-02-09 2018-06-29 上海晶丰明源半导体股份有限公司 多基岛引线框架、引线框架阵列及封装体

Similar Documents

Publication Publication Date Title
US8933549B2 (en) Dual-leadframe multi-chip package
US20120193772A1 (en) Stacked die packages with flip-chip and wire bonding dies
CN101506975B (zh) 堆叠管芯封装
CN202816942U (zh) 多芯片封装结构、变换器模块
US20130214399A1 (en) DC/DC Converter Power Module Package Incorporating a Stacked Controller and Construction Methodology
US8217503B2 (en) Package structure for DC-DC converter
CN101976951A (zh) 多相功率开关模式电压调节器
CN110323199A (zh) 一种多基岛引线框架及电源转换模块的qfn封装结构
CN108231721A (zh) 多基岛引线框架、引线框架阵列及封装体
CN208028058U (zh) 多基岛引线框架、引线框架阵列及封装体
CN107785345A (zh) 引线框架、引线框架阵列及封装体
CN107785346A (zh) 引线框架、引线框架阵列及封装体
CN207611765U (zh) 引线框架、引线框架阵列及封装体
CN105575941A (zh) 一种双芯片封装实现的大功率谐振电源控制芯片
CN213184284U (zh) 一种集成封装的门极驱动电路
CN209896055U (zh) 一种多基岛引线框架及电源转换模块的qfn封装结构
CN108321151A (zh) 芯片封装组件及其制造方法
CN107452704A (zh) 串联封装的半导体装置及其引线框架
CN206022359U (zh) 存储器芯片堆叠封装结构
CN215069959U (zh) 一种用于布置芯片的引线框架及封装体
CN211238250U (zh) 一种采用多基岛引线框架的芯片封装结构
CN220106521U (zh) 一种ic芯片驱动多颗mos芯片的合封ipm封装结构
CN205428909U (zh) 一种双芯片封装实现的大功率谐振电源控制芯片
CN204597932U (zh) 一种半桥驱动电路的隔离封装架构
CN212967703U (zh) 芯片封装结构及数字隔离器

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant