CN206100257U - 一种数字信号和模拟信号兼容处理装置 - Google Patents
一种数字信号和模拟信号兼容处理装置 Download PDFInfo
- Publication number
- CN206100257U CN206100257U CN201620845069.9U CN201620845069U CN206100257U CN 206100257 U CN206100257 U CN 206100257U CN 201620845069 U CN201620845069 U CN 201620845069U CN 206100257 U CN206100257 U CN 206100257U
- Authority
- CN
- China
- Prior art keywords
- signal
- data
- analog
- processor
- data signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Television Systems (AREA)
Abstract
本申请公开了一种数字信号和模拟信号兼容处理装置,用以实现数字信号和模拟信号的兼容处理,减少数字信号和模拟信号受到对方处理线路的影响,提高图像质量,该装置包括:用于复用接入数字信号和模拟信号并输出的复用信号端口;分别用于处理复用信号端口输出的数字信号和模拟信号,并输出给数据处理器的数字信号处理器和模拟信号处理器;用于对接收到的信号进行处理并输出,以及确定当前输入信号为数字信号或模拟信号,当确定当前输入信号为数字信号时,输出控制信号给模拟信号处理器,控制模拟信号处理器关闭,当确定当前输入信号为模拟信号时,输出控制信号给数字信号处理器,控制数字信号处理器关闭的数据处理器。
Description
技术领域
本申请涉及信号处理技术领域,尤其涉及一种数字信号和模拟信号兼容处理装置。
背景技术
在安防行业中,目前前端视频采集设备采用的大多是数字摄像机和模拟摄像机,数字摄像机输出的是数字信号(例如数字串行接口(Serial Digital Interface,SDI)信号),采集的图像延时低、质量高,但数字摄像机成本比较高,模拟摄像机输出的是模拟信号,采集的图像相对来说质量低,但其成本低,在实际应用场景中,客户希望在若干重点场景使用高清数字摄像机,以提高图像质量,降低延时,而其他次要场景客户希望继续使用模拟摄像机,以降低整个方案的成本。
而由于这两种摄像机的视频信号的传输格式是不一样的,为了适配这两种摄像机,后端设备就需要能够处理数字信号的设备和能够处理模拟信号的设备,而目前市面上的后端设备要么只支持处理数字信号,要么只支持处理模拟信号,或者设备的某些接口固定支持处理数字信号,某些接口固定支持处理模拟信号,数字信号和模拟信号一般是分开独立进行处理。
并且,随着安防行业的发展,对视频清晰度的要求越来越高,如果数字信号和模拟信号受到对方处理线路的影响,将会影响视频图像质量。
综上,现有技术中数字信号和模拟信号是分开独立进行处理,不能兼容处理,并且,如果数字信号和模拟信号受到对方处理线路的影响,将会影响视频图像质量。
实用新型内容
本申请实施例提供了一种数字信号和模拟信号兼容处理装置,用以实现数字信号和模拟信号的兼容处理,减少数字信号和模拟信号受到对方处理线路的影响,提高图像质量。
本申请实施例提供的一种数字信号和模拟信号兼容处理装置包括:复用信号端口、数字信号处理器、模拟信号处理器和数据处理器;其中,
所述复用信号端口用于复用接入数字信号和模拟信号并输出;
所述数字信号处理器用于处理所述复用信号端口输出的数字信号,并输出给所述数据处理器;
所述模拟信号处理器用于处理所述复用信号端口输出的模拟信号,并输出给所述数据处理器;
所述数据处理器用于对接收到的信号进行处理并输出,以及确定当前输入信号为数字信号或模拟信号,当确定当前输入信号为数字信号时,输出控制信号给所述模拟信号处理器,控制所述模拟信号处理器关闭,当确定当前输入信号为模拟信号时,输出控制信号给所述数字信号处理器,控制所述数字信号处理器关闭。
本申请实施例提供的技术方案,通过复用信号端口复用接入数字信号和模拟信号,并设置了两路处理线路来分别处理数字信号和模拟信号,实现了数字信号和模拟信号的兼容处理,并且,数据处理器当确定当前输入信号为数字信号时,输出控制信号给模拟信号处理器,控制该模拟信号处理器关闭,当确定当前输入信号为模拟信号时,输出控制信号给数字信号处理器,控制该数字信号处理器关闭,这样可以减少数字信号和模拟信号受到对方处理线路的影响,从而提高图像质量。
较佳地,所述数字信号处理器包括:用于对数字信号进行解码的数字信号转换单元;所述数字信号转换单元与所述数据处理器之间连接有第一控制总线;
所述数据处理器通过所述第一控制总线查询所述数字信号转换单元中用于表征所述数字信号转换单元工作状态的状态值,根据该状态值确定当前输入信号是否为数字信号;以及当确定当前输入信号为模拟信号时,通过所述第一控制总线输出控制信号给所述数字信号转换单元,控制所述数字信号转换单元关闭。
较佳地,所述数字信号处理器还包括:
串接在所述复用信号端口与所述数字信号转换单元之间,依据信号传输方向依次相连的用于对数字信号进行阻抗匹配的数字信号阻容匹配电路和用于对数字信号进行信号恢复的EQ均衡器。
较佳地,所述数字信号处理器还包括:串接在所述复用信号端口与所述数字信号阻容匹配电路之间的高频电感。
较佳地,所述模拟信号处理器包括:用于对模拟信号进行解码的模数转换器;所述模数转换器与所述数据处理器之间连接有第二控制总线;
所述数据处理器通过所述第二控制总线查询所述模数转换器中用于表征所述模数转换器工作状态的状态值,根据该状态值确定当前输入信号是否为模拟信号;以及当确定当前输入信号为数字信号时,通过所述第二控制总线输出控制信号给所述模数转换器,控制所述模数转换器关闭。
较佳地,所述模拟信号处理器还包括:串接在所述复用信号端口与所述模数转换器之间的用于对模拟信号进行阻抗匹配的模拟信号阻容匹配电路。
较佳地,所述模拟信号处理器还包括:串接在所述复用信号端口与所述模拟信号阻容匹配电路之间的数字信号隔离单元;其中,所述数字信号隔离单元用于隔离所述模拟信号处理器对数字信号的影响,以及接收所述复用信号端口输出的模拟信号,并输出给所述模拟信号阻容匹配电路;
所述数据处理器还用于当确定当前输入信号为数字信号时,输出使能信号给所述数字信号隔离单元,控制所述数字信号隔离单元关闭。
较佳地,所述数字信号隔离单元包括带使能的模拟信号缓冲器;其中,所述模拟信号缓冲器用于隔离所述模拟信号处理器对数字信号的影响,以及接收所述复用信号端口输出的模拟信号,并输出给所述模拟信号阻容匹配电路;所述模拟信号缓冲器与所述数据处理器之间连接有第一使能控制线;
所述数据处理器当确定当前输入信号为数字信号时,通过第一使能控制线输出使能信号给所述模拟信号缓冲器,控制所述模拟信号缓冲器关闭。
通过该装置,当确定当前输入信号为数字信号时,关闭模拟信号缓冲器,从而可以关断模拟信号处理通路,进而减少数字信号受模拟信号处理线路的影响,提高数字视频图像质量。
较佳地,所述数字信号隔离单元还包括带使能的电源供应器;其中,所述电源供应器用于给所述模拟信号缓冲器供电;所述电源供应器与所述数据处理器之间连接有第二使能控制线;
所述数据处理器当确定当前输入信号为数字信号时,通过第二使能控制线输出使能信号给所述电源供应器,控制所述电源供应器关闭。
通过该装置,当确定当前输入信号为数字信号时,还关闭电源供应器,不给模拟信号缓冲器供电,使得该模拟信号缓冲器关断更彻底,从而可以更好地关断模拟信号处理通路,进而进一步减少数字信号受模拟信号处理线路的影响,提高数字视频图像质量。
较佳地,该装置还包括:保护模块;其中,所述保护模块连接在所述数字信号处理器和所述模拟信号处理器的信号输入端与地之间。
较佳地,所述复用信号端口为同轴连接器。
较佳地,所述数据处理器为编解码器。
附图说明
图1为本申请实施例提供的一种数字信号和模拟信号兼容处理装置的结构示意图;
图2为本申请实施例提供的第一种数字信号处理器的结构示意图;
图3为本申请实施例提供的第二种数字信号处理器的结构示意图;
图4为本申请实施例提供的第三种数字信号处理器的结构示意图;
图5为本申请实施例提供的第一种模拟信号处理器的结构示意图;
图6为本申请实施例提供的第二种模拟信号处理器的结构示意图;
图7为本申请实施例提供的第三种模拟信号处理器的结构示意图;
图8为本申请实施例提供的第一种数字信号隔离单元的结构示意图;
图9为本申请实施例提供的第二种数字信号隔离单元的结构示意图;
图10为本申请实施例提供的另一种数字信号和模拟信号兼容处理装置的结构示意图;
图11为本申请实施例提供的数字信号和模拟信号兼容处理装置的具体结构示意图。
具体实施方式
本申请实施例提供了一种数字信号和模拟信号兼容处理装置,用以实现数字信号和模拟信号的兼容处理,减少数字信号和模拟信号受到对方处理线路的影响,提高图像质量。
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明的是,本申请实施例中的附图中的箭头表示信号的流向。
如图1所示,本申请实施例提供的一种数字信号和模拟信号兼容处理装置,包括:复用信号端口1、数字信号处理器2、模拟信号处理器3和数据处理器4。
其中,复用信号端口1用于复用接入数字信号和模拟信号并输出;该复用信号端口1例如可以为同轴连接器(Bayonet Nut Connector,BNC);
数字信号处理器2用于处理复用信号端口1输出的数字信号,并输出给数据处理器4;
模拟信号处理器3用于处理复用信号端口1输出的模拟信号,并输出给数据处理器4;
数据处理器4用于对接收到的信号进行处理并输出,以及确定当前输入信号为数字信号或模拟信号,当确定当前输入信号为数字信号时,输出控制信号给模拟信号处理器3,控制模拟信号处理器3关闭,当确定当前输入信号为模拟信号时,输出控制信号给数字信号处理器2,控制数字信号处理器2关闭;该数据处理器4例如可以为编解码器。
在本申请实施例中,数字摄像机输出的数字信号和模拟摄像机输出的模拟信号可以通过复用信号端口1复用接入本申请实施例提供的数字信号和模拟信号兼容处理装置,然后由数据处理器4确定当前输入信号为数字信号或模拟信号,当确定当前输入信号为数字信号时,输出控制信号给模拟信号处理器3,控制模拟信号处理器3关闭,数字信号处理器2处理复用信号端口1输出的数字信号,并输出给数据处理器4,数据处理器4对接收到的信号进行处理并输出,当确定当前输入信号为模拟信号时,输出控制信号给数字信号处理器2,控制数字信号处理器2关闭,模拟信号处理器3处理复用信号端口1输出的模拟信号,并输出给数据处理器4,数据处理器4对接收到的信号进行处理并输出,由此可知,本申请实施例提供的技术方案通过设置两路处理线路来分别处理数字信号和模拟信号,实现了数字信号和模拟信号的兼容处理,并且,当确定当前输入信号为数字信号时,关闭模拟信号处理器,当确定当前输入信号为模拟信号时,关闭数字信号处理器,这样可以减少数字信号和模拟信号受到对方处理线路的影响,从而提高图像质量。
具体地,参见图2,数字信号处理器2(图2中虚线框表示)包括:数字信号转换单元24;该数字信号转换单元24对复用信号端口输出的数字信号进行解码(例如:将串行数字信号转换为标准BT656或BT1120数字并行信号),并将解码后的信号输出给数据处理器4,其中,数字信号转换单元24例如可以为现场可编程门阵列(FPGA)数字信号转换单元。
如图2所示,数字信号转换单元24与数据处理器4之间还连接有第一控制总线(例如:集成电路总线(Inter-Integrated Circuit,IIC));数据处理器4通过该第一控制总线查询数字信号转换单元24中用于表征数字信号转换单元24工作状态的状态值,根据该状态值确定当前输入信号是否为数字信号;以及当确定当前输入信号为模拟信号时,通过该第一控制总线输出控制信号给数字信号转换单元24,控制数字信号转换单元24关闭(例如可以关闭数字信号转换单元24的视频信号输出(Video Output,VO))。
其中,数据处理器4通过该第一控制总线查询数字信号转换单元24中用于表征数字信号转换单元24工作状态的状态值,具体可以为:预先在数字信号转换单元24中存储用于表征数字信号转换单元24工作状态的状态值,例如:可用0X00表示数字信号转换单元24无数字信号输入、0X55表示1080P的SDI信号、0X54表示720P的SDI信号等,数据处理器4可以通过第一控制总线按周期查询数字信号转换单元24中用于表征数字信号转换单元24工作状态的状态值(例如每500毫秒(ms)查询一次),当然也可不按周期查询,而是根据需要设定查询方式,本申请实施例并不对查询方式进行限定,当有数字信号输入该数字信号转换单元24,则会有相应的状态值,这里为了避免出现误读,可以设置过预设的时间(例如200ms)后再读取一次该状态值以进行确认,根据该状态值就可确定当前输入信号是否为数字信号,当然也可以不设置再读取状态值。
较佳地,为了提高数字视频图像的质量,参见图3,数字信号处理器2(图3中虚线框表示)还可以包括:串接在复用信号端口1与数字信号转换单元24之间,依据信号传输方向依次相连的数字信号阻容匹配电路22和EQ均衡器23;其中,数字信号阻容匹配电路22的主要功能是对数字信号进行阻抗匹配,使得数字信号的反射和损耗减少,从而提高数字信号质量;EQ均衡器23主要用于对数字信号进行信号恢复,补偿因长距离传输造成的信号衰减,使得图像不容易失真。
需要指出的是,EQ均衡器23与数字信号转换单元24可以集成到一个芯片上,也可以是分开独立的两个芯片。
需要说明的是,为了减少数字信号处理线路影响模拟信号质量,在使用装置前,针对所要处理的模拟信号,可以通过调节EQ均衡器,尽量减少模拟信号的高频分量通过,从而减少数字信号处理线路影响模拟信号质量。
较佳地,为了减少数字信号处理线路影响模拟信号质量,参见图4,数字信号处理器2(图4中虚线框表示)还可以包括:串接在复用信号端口1与数字信号阻容匹配电路22之间的高频电感21。
具体地,参见图5,模拟信号处理器3(图5中虚线框表示)包括:模数转换器33;该模数转换器33对复用信号端口输出的模拟信号进行解码(例如:将模拟信号解码并转换为标准BT656或BT1120数字并行信号),并将解码后的信号输出给数据处理器4,其中,模数(A/D)转换器33例如可以为视频解码器。
如图5所示,模数转换器33与数据处理器4之间连接有第二控制总线(例如:IIC总线);数据处理器4通过该第二控制总线查询模数转换器33中用于表征模数转换器33工作状态的状态值,根据该状态值确定当前输入信号是否为模拟信号;以及当确定当前输入信号为数字信号时,通过该第二控制总线输出控制信号给模数转换器33,控制模数转换器33关闭(例如可以关闭模数转换器33的VO输出)。
其中,数据处理器4通过该第二控制总线查询模数转换器33中用于表征模数转换器33工作状态的状态值,与上述数字信号转换单元24类似,具体可以为:预先在模数转换器33中存储用于表征模数转换器33工作状态的状态值,数据处理器4可以通过第二控制总线按周期查询模数转换器33中用于表征模数转换器33工作状态的状态值(例如每500ms查询一次),当然也可不按周期查询,而是根据需要设定查询方式,本申请实施例并不对查询方式进行限定,当有模拟信号输入该模数转换器33,则会有相应的状态值,这里为了避免出现误读,可以设置过预设的时间(例如200ms)后再读取一次该状态值以进行确认,根据该状态值就可确定当前输入信号是否为模拟信号,当然也可以不设置再读取状态值。
较佳地,为了提高模拟视频图像的质量,参见图6,模拟信号处理器3(图6中虚线框表示)还可以包括:串接在所述复用信号端口与所述模数转换器之间的模拟信号阻容匹配电路32;其中,模拟信号阻容匹配电路32的主要功能是对模拟信号进行阻抗匹配,使得模拟信号的反射和损耗减少,从而提高模拟信号质量。
较佳地,参见图7,为了减少模拟信号处理线路影响数字信号质量,模拟信号处理器3(图7中虚线框表示)还可以包括:串接在复用信号端口1与模拟信号阻容匹配电路32之间的数字信号隔离单元31;其中,数字信号隔离单元31用于隔离模拟信号处理器3对数字信号的影响,以及接收复用信号端口1输出的模拟信号,并输出给模拟信号阻容匹配电路32。
此时,如图7所示,数据处理器4还用于当确定当前输入信号为数字信号时,输出使能信号给数字信号隔离单元31,控制数字信号隔离单元关闭。
具体地,参见图8,上述数字信号隔离单元31(图8中点线框表示)可以包括带使能的模拟信号缓冲器311(Buffer);其中,模拟信号缓冲器311用于隔离模拟信号处理器3对数字信号的影响,以及接收复用信号端口1输出的模拟信号,并输出给模拟信号阻容匹配电路32。
如图8所示,模拟信号缓冲器311与数据处理器4之间连接有第一使能控制线(例如:通用输入输出(General Purpose Input Output,GPIO)使能控制线);数据处理器4当确定当前输入信号为数字信号时,通过第一使能控制线输出使能信号给模拟信号缓冲器311,控制模拟信号缓冲器311关闭。这样,当确定当前输入信号为数字信号时,可以控制模拟信号缓冲器311处于关闭状态,当模拟信号缓冲器311处于关闭状态时,其输入引脚为高阻状态,从而可以减少模拟信号处理线路影响数字信号质量。
需要指出的是,虽然带使能的模拟信号缓冲器311在关闭时输入阻抗在理论上近乎无穷大,但是实际上还是有阻抗存在,只是阻抗比较大,在兆欧(MΩ)级别,因此,模拟信号处理线路并不是完全关断,对数字信号还是会产生少量的影响。
较佳地,为了进一步减少模拟信号处理线路影响数字信号质量,参见图9,数字信号隔离单元31(图9中点线框表示)还可以包括带使能的电源供应器312;其中,电源供应器312用于给模拟信号缓冲器311供电。
如图9所示,电源供应器312与数据处理器4之间连接有第二使能控制线(例如:GPIO使能控制线);数据处理器4当确定当前输入信号为数字信号时,通过第二使能控制线输出使能信号给电源供应器312,控制电源供应器312关闭。这样,当确定当前输入信号为数字信号时,控制模拟信号缓冲器311处于关闭状态的同时,可以控制电源供应器312处于关闭状态,不给模拟信号缓冲器311供电,使得该模拟信号缓冲器311的关断更彻底,从而可以减少模拟信号处理线路影响数字信号质量。
较佳地,参见图10,出于安全的考虑,本申请实施例提供的数字信号和模拟信号兼容处理装置还可以包括:保护模块5;其中,保护模块5连接在数字信号处理器2和模拟信号处理器3的信号输入端与地之间;该保护模块5例如可以为静电ESD保护电路,也可以为浪涌保护电路。
需要指出的是,在装置启动时,数字信号转换单元、模数转换器、模拟信号缓冲器、电源供应器都是开启的,数字信号可以进入到数字信号转换单元,模拟信号可以进入到模数转换器。
为了更好的理解本申请的技术方案,下面以SDI信号和模拟信号这两路原始视频信号复用接入到本申请一种较佳实施例提供的数字信号和模拟信号兼容处理装置为例,结合图11说明数字信号和模拟信号兼容处理的具体工作过程:
在装置启动后,同轴连接器01复用接入SDI信号和模拟信号并输出,经过保护模块05后,SDI信号可以进入到FPGA数字信号转换单元2.4,模拟信号可以进入到视频解码器3.3;
编解码器04每过500ms通过第一IIC查询FPGA数字信号转换单元2.4中用于表征FPGA数字信号转换单元2.4工作状态的状态值,以及通过第二IIC查询视频解码器3.3中用于表征视频解码器3.3工作状态的状态值,经过200ms后再读取一次状态值以进行确认,根据查询到的状态值确定当前输入信号为SDI信号或模拟信号;
当确定当前输入信号为SDI信号时,通过第二IIC输出控制信号给视频解码器3.3,控制视频解码器3.3关闭VO输出,通过第一GPIO使能控制线输出使能信号给模拟信号Buffer 3.11,控制模拟信号Buffer 3.11关闭,以及通过第二GPIO使能控制线输出使能信号给电源供应器3.12,控制电源供应器3.12关闭;SDI信号由同轴连接器01接入,经过保护模块05后,再经过高频电感2.1,然后到数字信号阻容匹配电路2.2,由数字信号阻容匹配电路2.2对SDI信号进行阻抗匹配后,将信号发送至EQ均衡器2.3,再经EQ均衡器2.3对信号进行恢复后,发送到FPGA数字信号转换单元2.4,经FPGA数字信号转换单元2.4对数据根据SDI传输协议标准解析后,转换成BT656或BT1120数据发送至编解码器04,编解码器04对接收到的信号进行处理并输出;
当确定当前输入信号为模拟信号时,通过第一IIC输出控制信号给FPGA数字信号转换单元2.4,控制FPGA数字信号转换单元2.4关闭VO输出;模拟信号由同轴连接器01接入,经过保护模块05后,再经过模拟信号Buffer 3.11,然后到模拟信号阻容匹配电路3.2,由模拟信号阻容匹配电路3.2对模拟信号进行阻抗匹配后,将信号发送至视频解码器3.3,经视频解码器3.3根据模拟信号标准解码后,转换成BT656或BT1120数据发送至编解码器04,编解码器04对接收到的信号进行处理并输出。
综上所述,本申请实施例提供的技术方案,通过复用信号端口复用接入数字信号和模拟信号,并设置了两路处理线路来分别处理数字信号和模拟信号,实现了数字信号和模拟信号的兼容处理,并且,数据处理器当确定当前输入信号为数字信号时,输出控制信号给模拟信号处理器,控制该模拟信号处理器关闭,当确定当前输入信号为模拟信号时,输出控制信号给数字信号处理器,控制该数字信号处理器关闭,这样可以减少数字信号和模拟信号受到对方处理线路的影响,从而提高图像质量。
本领域内的技术人员应明白,本申请的实施例可提供为方法、***、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(***)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。
Claims (12)
1.一种数字信号和模拟信号兼容处理装置,其特征在于,该装置包括:复用信号端口、数字信号处理器、模拟信号处理器和数据处理器;其中,
所述复用信号端口用于复用接入数字信号和模拟信号并输出;
所述数字信号处理器用于处理所述复用信号端口输出的数字信号,并输出给所述数据处理器;
所述模拟信号处理器用于处理所述复用信号端口输出的模拟信号,并输出给所述数据处理器;
所述数据处理器用于对接收到的信号进行处理并输出,以及确定当前输入信号为数字信号或模拟信号,当确定当前输入信号为数字信号时,输出控制信号给所述模拟信号处理器,控制所述模拟信号处理器关闭,当确定当前输入信号为模拟信号时,输出控制信号给所述数字信号处理器,控制所述数字信号处理器关闭。
2.如权利要求1所述的装置,其特征在于,所述数字信号处理器包括:用于对数字信号进行解码的数字信号转换单元;所述数字信号转换单元与所述数据处理器之间连接有第一控制总线;
所述数据处理器通过所述第一控制总线查询所述数字信号转换单元中用于表征所述数字信号转换单元工作状态的状态值,根据该状态值确定当前输入信号是否为数字信号;以及当确定当前输入信号为模拟信号时,通过所述第一控制总线输出控制信号给所述数字信号转换单元,控制所述数字信号转换单元关闭。
3.如权利要求2所述的装置,其特征在于,所述数字信号处理器还包括:
串接在所述复用信号端口与所述数字信号转换单元之间,依据信号传输方向依次相连的用于对数字信号进行阻抗匹配的数字信号阻容匹配电路和用于对数字信号进行信号恢复的EQ均衡器。
4.如权利要求3所述的装置,其特征在于,所述数字信号处理器还包括:串接在所述复用信号端口与所述数字信号阻容匹配电路之间的高频电感。
5.如权利要求1~4任一权项所述的装置,其特征在于,所述模拟信号处理器包括:用于对模拟信号进行解码的模数转换器;所述模数转换器与所述数据处理器之间连接有第二控制总线;
所述数据处理器通过所述第二控制总线查询所述模数转换器中用于表征所述模数转换器工作状态的状态值,根据该状态值确定当前输入信号是否为模拟信号;以及当确定当前输入信号为数字信号时,通过所述第二控制总线输出控制信号给所述模数转换器,控制所述模数转换器关闭。
6.如权利要求5所述的装置,其特征在于,所述模拟信号处理器还包括:串接在所述复用信号端口与所述模数转换器之间的用于对模拟信号进行阻抗匹配的模拟信号阻容匹配电路。
7.如权利要求6所述的装置,其特征在于,所述模拟信号处理器还包括:串接在所述复用信号端口与所述模拟信号阻容匹配电路之间的数字信号隔离单元;其中,所述数字信号隔离单元用于隔离所述模拟信号处理器对数字信号的影响,以及接收所述复用信号端口输出的模拟信号,并输出给所述模拟信号阻容匹配电路;
所述数据处理器还用于当确定当前输入信号为数字信号时,输出使能信号给所述数字信号隔离单元,控制所述数字信号隔离单元关闭。
8.如权利要求7所述的装置,其特征在于,所述数字信号隔离单元包括带使能的模拟信号缓冲器;其中,所述模拟信号缓冲器用于隔离所述模拟信号处理器对数字信号的影响,以及接收所述复用信号端口输出的模拟信号,并输出给所述模拟信号阻容匹配电路;所述模拟信号缓冲器与所述数据处理器之间连接有第一使能控制线;
所述数据处理器当确定当前输入信号为数字信号时,通过第一使能控制线输出使能信号给所述模拟信号缓冲器,控制所述模拟信号缓冲器关闭。
9.如权利要求8所述的装置,其特征在于,所述数字信号隔离单元还包括带使能的电源供应器;其中,所述电源供应器用于给所述模拟信号缓冲器供电;所述电源供应器与所述数据处理器之间连接有第二使能控制线;
所述数据处理器当确定当前输入信号为数字信号时,通过第二使能控制线输出使能信号给所述电源供应器,控制所述电源供应器关闭。
10.如权利要求1所述的装置,其特征在于,该装置还包括:保护模块;其中,所述保护模块连接在所述数字信号处理器和所述模拟信号处理器的信号输入端与地之间。
11.如权利要求1所述的装置,其特征在于,所述复用信号端口为同轴连接器。
12.如权利要求1所述的装置,其特征在于,所述数据处理器为编解码器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620845069.9U CN206100257U (zh) | 2016-08-05 | 2016-08-05 | 一种数字信号和模拟信号兼容处理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620845069.9U CN206100257U (zh) | 2016-08-05 | 2016-08-05 | 一种数字信号和模拟信号兼容处理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN206100257U true CN206100257U (zh) | 2017-04-12 |
Family
ID=58466705
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201620845069.9U Expired - Fee Related CN206100257U (zh) | 2016-08-05 | 2016-08-05 | 一种数字信号和模拟信号兼容处理装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN206100257U (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109614033A (zh) * | 2019-01-22 | 2019-04-12 | 芯海科技(深圳)股份有限公司 | 一种同时检测模拟信号及数字信号的电路、装置及方法 |
CN110572603A (zh) * | 2019-09-17 | 2019-12-13 | 浙江大华技术股份有限公司 | 一种硬盘录像机 |
CN111294036A (zh) * | 2019-07-17 | 2020-06-16 | 锐迪科创微电子(北京)有限公司 | 焊盘复用装置及电子设备 |
CN112578266A (zh) * | 2020-11-27 | 2021-03-30 | 杭州长川科技股份有限公司 | 应用于半导体测试设备的自检*** |
CN117498288A (zh) * | 2023-11-16 | 2024-02-02 | 安徽曦合微电子有限公司 | 电压稳定电路和芯片 |
-
2016
- 2016-08-05 CN CN201620845069.9U patent/CN206100257U/zh not_active Expired - Fee Related
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109614033A (zh) * | 2019-01-22 | 2019-04-12 | 芯海科技(深圳)股份有限公司 | 一种同时检测模拟信号及数字信号的电路、装置及方法 |
CN111294036A (zh) * | 2019-07-17 | 2020-06-16 | 锐迪科创微电子(北京)有限公司 | 焊盘复用装置及电子设备 |
CN110572603A (zh) * | 2019-09-17 | 2019-12-13 | 浙江大华技术股份有限公司 | 一种硬盘录像机 |
CN110572603B (zh) * | 2019-09-17 | 2022-02-18 | 浙江大华技术股份有限公司 | 一种硬盘录像机 |
CN112578266A (zh) * | 2020-11-27 | 2021-03-30 | 杭州长川科技股份有限公司 | 应用于半导体测试设备的自检*** |
CN117498288A (zh) * | 2023-11-16 | 2024-02-02 | 安徽曦合微电子有限公司 | 电压稳定电路和芯片 |
CN117498288B (zh) * | 2023-11-16 | 2024-06-07 | 安徽曦合微电子有限公司 | 电压稳定电路和芯片 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN206100257U (zh) | 一种数字信号和模拟信号兼容处理装置 | |
CN107817216B (zh) | 一种基于cpu+gpu+fpga架构的自动光学检测*** | |
CN109714621A (zh) | 一种时序可配置的多路动态视频模拟方法及其处理*** | |
CN108243318B (zh) | 一种单接口实现多影像采集装置直播的方法及装置 | |
CN107094257B (zh) | 一种对卫星图像数据实时解压缩的*** | |
CN105450965A (zh) | 一种视频转换方法、装置和*** | |
CN207560231U (zh) | 一种led显示屏网络控制器 | |
CN107659784A (zh) | CameraLink图像处理装置和光电转塔 | |
CN107846557A (zh) | 一种多路音视频信号的采集分发方法、***及存储装置 | |
CN104363433B (zh) | 一种无需外接分配器的多路*** | |
CN104717466A (zh) | 一种基于fpga的hd-sdi视频处理板 | |
CN107071500A (zh) | 直播*** | |
CN204598150U (zh) | 一种基于fpga的3×3高清视频矩阵切换装置 | |
CN107707829A (zh) | 一种基于fpga实现多接口智能sdi视频转换盒的方法 | |
CN103747191A (zh) | 网络交互式高清字符叠加*** | |
CN207802170U (zh) | 一种多路hdmi接口编解码器终端*** | |
CN209330214U (zh) | 多路直播的导播装置 | |
CN109743475A (zh) | 多路直播的导播装置 | |
CN216700149U (zh) | 基于安卓***的图像输出控制*** | |
CN105323556B (zh) | 监控摄像机影像多通道传送方法及装置 | |
CN214014396U (zh) | 一种多路视频图像处理装置 | |
CN212572779U (zh) | 一种通过色彩空间转换功能的远距离hdmi信号延长器 | |
CN105611211B (zh) | 视频格式切换器及显示装置 | |
CN107026995A (zh) | 录播设备及录播方法 | |
CN114866733A (zh) | 一种低延迟视频处理方法、***及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20170412 Termination date: 20210805 |
|
CF01 | Termination of patent right due to non-payment of annual fee |