CN205485900U - Usb线供电电源*** - Google Patents

Usb线供电电源*** Download PDF

Info

Publication number
CN205485900U
CN205485900U CN201620029795.3U CN201620029795U CN205485900U CN 205485900 U CN205485900 U CN 205485900U CN 201620029795 U CN201620029795 U CN 201620029795U CN 205485900 U CN205485900 U CN 205485900U
Authority
CN
China
Prior art keywords
chip
resistance
piece
gating switch
low pressure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201620029795.3U
Other languages
English (en)
Inventor
熊正东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BUILDWIN INTERNATIONAL (ZHUHAI) LTD.
Original Assignee
Jianrong Integrated Circuit Technology Zhuhai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jianrong Integrated Circuit Technology Zhuhai Co Ltd filed Critical Jianrong Integrated Circuit Technology Zhuhai Co Ltd
Priority to CN201620029795.3U priority Critical patent/CN205485900U/zh
Application granted granted Critical
Publication of CN205485900U publication Critical patent/CN205485900U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

本实用新型提供USB线供电电源***,该电源***包括USB接口、片外电阻阵列以及芯片,芯片包括片内选通开关阵列、片内电压检测器以及第一片内低压差线性稳压器、第二片内低压差线性稳压器,USB接口通过片外电阻阵列连接至片内选通开关阵列,片内选通开关阵列中的开关连接至片内电压检测器的输入端,片内电压检测器的输出端连接至片内选通开关阵列的逻辑电路,片内选通开关阵列中的开关连接至第一片内低压差线性稳压器的输入端。本实用新型无需额外的LDO芯片或者功率电感,同时也不需要复杂的内部电路设计,只通过若干电阻即可实现降低芯片发热量,并且降低了成本。

Description

USB 线供电电源***
技术领域
本实用新型涉及电源***领域,尤其是涉及一种降低USB线供电芯片发热量的电源***。
背景技术
随着集成电路技术的发展,芯片规模的扩大、速度的提升以及功能复杂性的提高等都对芯片自身的功耗要求越来越高。加之封装后的芯片具有热阻,即芯片消耗的功率加大,进一步增加了芯片的耗散功率。如果封装片内部环境到封装片外部环境的热势差越大,并且在环境温度相同的条件下,说明芯片本身的温度也就越高。由于芯片的最高工作温度是固定的,所以降低功耗就需要降低芯片内部的耗散功率。所以在芯片电源***设计中,需要考虑尽可能减小芯片内部耗散功耗的最大值。
参见图1,图1为普通USB线供电方案的电路结构原理图,在设有USB芯片的PCB板上,USB接口10与芯片13电连接,芯片13与外设14电连接,PCB板上的USB接口10通过USB线12与其相配对的外部的USB接口与外部电源电连接,在USB电源***中,一般芯片IO口(输入输出端口)和外设14的工作电压为3.3伏,芯片13自身逻辑工作电压为1.2伏或1.8伏。
传统的降低芯片功耗的解决方案主要有以下有三种:
假设芯片IO口和外设最大工作电流为I33,逻辑最大工作电流为I12,则芯片的总最大工作电流为I33和I12之和。USB线供电输入电压最大值为5.25伏,芯片IO口和外设的工作电压为3.3伏,逻辑工作电压为1.2伏。
参见图2,图2为现有的一种通过内部LDO(低压差线性稳压器)供电方案的电路结构原理图,其中USB接口20与芯片23上的两个并联连接的片内低压差线性稳压器的公共输入端电连接,其中第一片内低压差线性稳压器25的输出端与外设24电连接,第二片内低压差线性稳压器26的输出端接电容后接地。在此方案中,芯片23耗散功率与电流功耗的关系为P=5.25V×(I33+I12)。
参见图3,图3为现有的DC-DC BUCK降压变换电路供电方案的电路结构原理图,其中USB接口30与芯片33上的两个并联连接的降压变换电路的公共输入端电连接,第一降压变换电路39通过电感L1与外设34电连接,在此方案中,芯片33耗散功率和电流功耗关系为P=K×(3.3V×I33+1.2V×I12),其中K为内部DC-DC Buck降压变换电路的效率。利用高压到低压的额外电流转换效率,有效降低输入电流功耗,从而降低芯片自身功率耗散,但是电磁兼容性及内部电路设计难度大且成本高。
参见图4,图4为现有的外部LDO供电方案的电路结构原理图,其中USB接口40与芯片43外的两个并联连接的片外低压差线性稳压器的公共输入端电连接,第一片外低压差线性稳压器47的输出端分别与芯片43以及外设44电连接,第二片外低压差线性稳压器48的输出端与芯片43电连接。在此方案中,芯片43耗散功率和电流功耗关系为P=3.3V×I33+1.2V×I12。该方法采用在芯片43外置低压差线性稳压器,利用外部的低压差线性稳压器承担5伏到3.3伏和5伏到1.2伏的功耗及发热,从而降低芯片自身功率耗散,但是使用外部的低压差线性稳压器供电需要额外的外部低压差线性稳压器,导致电路成本高。
实用新型内容
本实用新型的主要目的是提供一种生产成本低且工作稳定的USB线供电电源***。
为了实现上述的主要目的,本实用新型提供的电源***包括USB接口、片外电阻阵列以及芯片,其中芯片包括片内选通开关阵列、片内电压检测器以及第一片内低压差线性稳压器、第二片内低压差线性稳压器,USB接口通过片外电阻阵列连接至片内选通开关阵列,片内选通开关阵列包括至少一个开关,开关连接至片内电压检测器的输入端,片内电压检测器的输出端连接至片内选通开关阵列的逻辑电路,片内选通开关阵列中的开关连接至第一片内低压差线性稳压器的输入端,第一片内低压差线性稳压器的输出端与第二片内低压差线性稳压器的输入端之间连接有一个位于芯片外的电阻。
由上述方案可见,外部电源通过USB接口输入USB标准电压,电源***通过片内电压检测器监视片外电阻阵列与片内选通开关阵列之间连接的节点的电压,动态的选通片内选通开关阵列中的开关,从而选通片外电阻阵列中的不同的电阻支路,实现上述节点在一个固定较低的电压范围附近浮动,然后第一片内低压差线性稳压器再将节点的固定较低的电压稳压至芯片IO口以及外设所需的电压,同时,通过第一片内低压差线性稳压器的输出端与第二片内低压差线性稳压器的输入端之间连接的位于芯片外的电阻消耗掉二者之间的电压差,从而使本来由内部耗散的功率由外部电阻耗散,该电源***无须额外的低压差线性稳压器或成本较高的功率电感,降低了整体产品的成本。
进一步的方案是,片外电阻阵列中包含至少一条支路。
更进一步的方案是,片外电阻阵列的每条支路中包含至少一个电阻。
更进一步的方案是 ,片外电阻阵列的每条支路分别连接至片内选通开关阵列中的一个开关。
由此可见,片外电阻阵列中的不同电阻支路的选取方式由芯片IO和外设最大工作电流、逻辑最大工作电流、外部电源最大供电电压及其最小内阻、外部电源最小供电电压、片外电阻阵列与片内选通开关阵列之间连接的节点的预期电压以及所需的稳压分辨率来决定,并且通过选通片内选通开关阵列的不同开关来实现选取片外电阻阵列中的不同电阻支路。
更进一步的方案是,片内电压检测器包括比较器、反相器、电平转换器以及第一可调电阻、第二可调电阻,比较器输出端与反相器输入端电连接,反相器输出端与电平转换器输入端电连接,第一可调电阻与第二可调电阻之间串联连接,电平转换器的输出端与片内选通开关阵列的逻辑电路连接。
更进一步的方案是,比较器输出端通过一个NMOS管连接至第一可调电阻与第二可调电阻之间。
更进一步的方案是,第一可调电阻与电源端之间串联至少两个电阻。
由此可见,片内选通开关的逻辑电路通过片内电压检测器中的检测电平转换器的输出来动态调整片内选通开关中的开关。若片内选通开关阵列中从上到下的开关为SW1a、SW1b以及SW1c,假设其控制信号为S0、S1、S2,上电时S0、S1、S2默认值为000,芯片默认低功耗模式,先调节到001,再逐步开启芯片各模块,如果电平转换器的逻辑LS输出为1,即高电平,则继续开启,如果电平转换器的逻辑LS输出为0,即低电平,则将控制片内选通开关的控制信号增加到010,再循环上述步骤,直至所需模块都已开启,此后再进入动态调节模式。
附图说明
图1是现有的普通USB供电方案电路结构原理图。
图2是现有的内部LDO供电方案电路结构原理图。
图3是现有的DC-DC BUCK降压变换电路供电方案电路结构原理图。
图4是现有的芯片外置LDO供电方案电路结构原理图。
图5是本实用新型USB线供电电源***实施例的电路结构原理图。
图6是本实用新型USB线供电电源***实施例的片内电压检测器电路结构原理图。
以下结合附图及实施例对本实用新型作进一步说明。
具体实施方式
参见图5,图5为本实用新型实施例的电路结构原理图。本实用新型的电源***包括片外电阻阵列100、片内选通开关阵列200、片内电压检测器300、第一片内低压差线性稳压器400、第二片内低压差线性稳压器500、片内电阻R3以及片外电阻R2。其中,USB接口1与片外电阻阵列100电连接,片外电阻阵列100包括电阻R1a、电阻R1b、电阻R1c以及电阻R1d,片内选通开关阵列200从上至下包括开关SW1a、开关SW1b以及开关SW1c,电阻R1d连接至开关SW1a的第一端,电阻R1a与电阻R1c串联后并联在电阻R1d两端并且连接至开关SW1b的第一端,电阻R1b并联在电阻R1c上后连接至开关SW1c的第一端,片内电阻R3并联在开关SW1c两端之间。由图5可知,电阻R1a、电阻R1b以及片内电阻R3之间是串联的关系。片内选通开关阵列200中的开关SW1a、开关SW1b以及开关SW1c的第二端均分别连接至片内电压检测器300的输入端以及第一片内低压差线性稳压器400的输入端,其中,片内电压检测器300的输出端接片内选通开关阵列200的逻辑电路,第一片内低压差线性稳压器400的输出端通过片外电阻R2连接至第二片内低压差线性稳压器500的输入端,第一片内低压差线性稳压器400的输出端连接至外设600。
假设外部电源输入电压VUSB的范围为USB标准电压范围的4.75伏到5.25伏。USB线由于线材和长度的关系存在一定的变化范围,在此假定为0到3欧姆之间。第一片内低压差线性稳压器400的输出电压V1为3.3伏,第二片内低压差线性稳压器500的输出电压V2为1.2伏,假设芯片IO口最大工作电流I33A为50毫安,外设600最大工作电流I33B为100毫安,则芯片IO口加上外设600的最大工作电流I33为150毫安;假设逻辑最大工作电流I12为100毫安。
在前面假设的前提下,使用3个芯片IO口以及四个电阻,可以实现0.125伏的稳压分辨率,令电阻R1a、电阻R1b、电阻R1c以及电阻R1d的电阻值分别为1.55欧姆、5.45欧姆、4.45欧姆和5欧姆,片内电阻R3为100欧姆。从上到下的开关为开关SW1a 、开关SW1a以及开关SW1c,假设多个开关SW1a、SW1a以及SW1c控制信号分别为S0、S1、S2,则开关SW1a 、开关SW1b以及开关SW1c的信号可以排列组合如下:000、001、010、011、100、101、110、111,由此可以计算得到多个电的等效电阻值分别为:100欧姆、7欧姆、6欧姆、5欧姆、4欧姆、2.92欧姆、2.73欧姆和2.22欧姆。
由片内电压检测器300监视片外电阻阵列100与片内选通开关阵列200之间连接的节点N1的电压,动态选通片内选通开关阵列200,从而选通片外电阻阵列100的不同电阻支路,实现节点N1在一个固定较低的电压,如3.5伏左右附近波动。利用稳压分辨率做判定的迟滞,假设稳压分辨率为0.1伏,若片内电压检测器300检测到节点N1的电压大于3.6伏,通过控制片内选通开关阵列200的逻辑电路,加大片外电阻阵列100的等效电阻,同理,若片内电压检测器300检测到节点N1的电压小于3.4伏时,通过控制片内选通开关阵列200的逻辑电路,降低片外电阻阵列100的等效电阻,从而减小或增大节点N1的电压。
第一片内低压差线性稳压器400再将3.5伏左右的电压稳压到芯片IO口及外设600所需的3.3伏电压,片外电阻阵列100的选取方式由芯片IO口和外设600最大工作电流I33、逻辑最大工作电流I12、外部电源最大供电电压及其最小内阻、外部电源最小供电电压、片外电阻阵列100与片内选通开关阵列200之间连接的节点N1的预期电压以及所需的稳压分辨率来决定。
在外部电源输入电压VUSB最高、USB线阻抗最小的情况下,峰值电流时节点N1的输出电压为3.5伏。在外部电源输入电压VUSB最低、USB线阻抗最大的情况下,峰值电流时节点N1输出电压为3.445伏。
对于第一片内低压差线性稳压器400的输出电压V1到第二片内低压差线性稳压器500的输出电压V2的电路,片外电阻R2用于消耗第一片内低压差线性稳压器400的输出电压V1到第二片内低压差线性稳压器500的输出电压V2的压差的大部分,使该部分本来由内部耗散的功率将由外部电阻耗散。片外电阻R2的取值为(V1-V2-Vod2)/I12,其中Vod2为预留给第二片内低压差线性稳压器500的整压余度。按照前述设定,且假设Vod2为0.2伏,则电阻R2的取值为19欧姆。
传统电源方案中,芯片3最大耗散功耗为5.25V×0.25A-3.3V×0.1A=0.9825W。其中此方案中,芯片3最大耗散功耗3.625V×0.25V-3.3V×0.1A-19×0.1A×0.1A=0.906W-0.33W-0.19W=0.386W。相比于传统电源方案,本实用新型的方案把芯片最大耗散功耗降低到原来值的39%。
同理,如果芯片电流功耗分布不同,相应的调整片外电阻阵列100中的电阻值。如果需要更细的稳压分辨率,则增加芯片IO口的个数从而构建更细的调节步进。
参见图6,图6为本实用新型实施例片内电压检测器电路结构原理图,片内电压检测器的电路中包括电阻R7、电阻R4、可调电阻R5、可调电阻R6、电容C1、NMOS管M1、比较器301、反相器302以及电平转换器303。其中电阻R7、电阻R4、第一可调电阻R5以及第二可调电阻R6之间依次串联连接,电阻R7的一端与电源连接,第二可调电阻R6的一端接地,比较器301的正极输入端接电压基准Vref,比较器301的输出端连接至反相器302的输入端,NMOS管M1的栅极连接至比较器301的输出端与反相器302的输入端之间,NMOS管M1的漏极接在第一可调电阻R5与第二可调电阻R6之间,NMOS管M1的源极接地,反相器302的输出端接电平转换器303的输入端,电平转换器303的输出端连接片内选通开关阵列200的逻辑电路。
若片内选通开关阵列200中从上到下的开关为SW1a、SW1b以及SW1c,假设其控制信号为S0、S1、S2,上电时S0、S1、S2默认值为000,芯片3默认低功耗模式,先将控制信号调节到使S0、S1、S2为001,再逐步开启芯片3各模块,如果电平转换器303的逻辑电路LS输出为1,即高电平,则继续开启,如果电平转换器303的逻辑电路LS输出为0,即低电平,则将控制选通开关的控制信号增加到010,再循环上述步骤,直至所需模块都已开启,此后再进入动态调节模式。
上述电路中,电容C1的作用是提供滤波,防止第一片内低压差线性稳压器400输出端与片外电阻R2之间的连接节点N2上的纹波造成太频繁的开关切换动作。第一可调电阻R5的作用是配合NMOS管M1提供良好可控的可调迟滞窗口。电阻R4的作用是提供可调的中点电压。电压基准Vref来自芯片内部的精准的Bandgap(带隙基准)电路。逻辑电路通过检测电平转换器303的输出来动态调整片内选通开关阵列200中的开关。上电时控制片内选通开关阵列200中开关的控制信号S0、S1、S2默认值为000,芯片3默认低功耗模式。先调节到001,再逐步开启芯片3各模块,如果LS输出为1则继续开启,如果LS输出为0则增加到010。再继续此步骤,直至所需模块都已开启,此后再进入动态调节模式。
当然,上述实施例仅是本实用新型的优选的方案,实际应用时还可以有更多的变化,例如,片外电阻阵列的不同电阻支路的设置;或者,其他可以实现片内电压检测器功能的电路或仪器;又或者,稳压分辨率的改变,这样的改变也能实现本实用新型的目的。
最后需要强调的是,本实用新型不限于上述实施方式,如片外电阻阵列、片内选通开关与片内电压检测器的内部构造的改变等变化也应该包括在本实用新型权利要求的保护范围内。

Claims (7)

1.USB线供电电源***,包括USB接口、片外电阻阵列以及芯片;
其特征在于:
所述芯片包括片内选通开关阵列、片内电压检测器以及第一片内低压差线性稳压器、第二片内低压差线性稳压器;
所述USB接口通过所述片外电阻阵列连接至所述片内选通开关阵列,所述片内选通开关阵列包括至少一个开关,所述开关连接至所述片内电压检测器的输入端,所述片内电压检测器的输出端连接至所述片内选通开关阵列的逻辑电路,所述片内选通开关阵列中的所述开关连接至所述第一片内低压差线性稳压器的输入端;
所述第一片内低压差线性稳压器的输出端与所述第二片内低压差线性稳压器的输入端之间连接有一个位于所述芯片外的电阻。
2.根据权利要求1所述的USB线供电电源***,其特征在于:
所述片外电阻阵列中包含至少一条支路。
3.根据权利要求2所述的USB线供电电源***,其特征在于:
所述片外电阻阵列的每条所述支路中包含至少一个电阻。
4.根据权利要求2所述的USB线供电电源***,其特征在于:
所述片外电阻阵列的每条所述支路分别连接至所述片内选通开关阵列中的一个所述开关。
5.根据权利要求1至4任一项所述的USB线供电电源***,其特征在于:
所述片内电压检测器包括比较器、反相器、电平转换器以及第一可调电阻、第二可调电阻,所述比较器的输出端与所述反相器的输入端电连接,所述反相器的输出端与所述电平转换器的输入端电连接,所述第一可调电阻与所述第二可调电阻之间串联连接,所述电平转换器的输出端与所述片内选通开关阵列的所述逻辑电路连接。
6.根据权利要求5所述的USB线供电电源***,其特征在于:
所述比较器输出端通过一个NMOS管连接至所述第一可调电阻与所述第二可调电阻之间。
7.根据权利要求5所述的USB线供电电源***,其特征在于:
所述第一可调电阻与电源端之间串联至少两个电阻。
CN201620029795.3U 2016-01-12 2016-01-12 Usb线供电电源*** Active CN205485900U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620029795.3U CN205485900U (zh) 2016-01-12 2016-01-12 Usb线供电电源***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620029795.3U CN205485900U (zh) 2016-01-12 2016-01-12 Usb线供电电源***

Publications (1)

Publication Number Publication Date
CN205485900U true CN205485900U (zh) 2016-08-17

Family

ID=56667577

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620029795.3U Active CN205485900U (zh) 2016-01-12 2016-01-12 Usb线供电电源***

Country Status (1)

Country Link
CN (1) CN205485900U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105487628A (zh) * 2016-01-12 2016-04-13 建荣集成电路科技(珠海)有限公司 Usb线供电电源***及usb线供电方法
US11049830B2 (en) 2019-08-14 2021-06-29 International Business Machines Corporation Level shifting between interconnected chips having different voltage potentials

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105487628A (zh) * 2016-01-12 2016-04-13 建荣集成电路科技(珠海)有限公司 Usb线供电电源***及usb线供电方法
US11049830B2 (en) 2019-08-14 2021-06-29 International Business Machines Corporation Level shifting between interconnected chips having different voltage potentials

Similar Documents

Publication Publication Date Title
US7362078B2 (en) Power supply circuit
US20140084885A1 (en) Switch mode power supply, control circuit and associated control method
CN105487628B (zh) Usb线供电电源***及usb线供电方法
CN105159372B (zh) 一种负电压生成电路
CN105988495A (zh) 一种ldo过冲保护电路
CN103354685B (zh) 一种led驱动芯片
TW201937331A (zh) 穩壓系統、穩壓晶片以及穩壓控制方法
CN106227282A (zh) 具有多模式控制功能的高可靠性低压差线性稳压器电路
CN205485900U (zh) Usb线供电电源***
CN109194126B (zh) 一种电源切换电路
CN103885392B (zh) 供电***、电压调节装置及其控制方法
CN202632145U (zh) 低压差电压调节器
CN102522903B (zh) 开关型多电源供电管理电路
CN110647205B (zh) 一种无片外电容ldo电路和电源管理***
CN103683461A (zh) 电源切换***及其方法
CN103163925B (zh) 高效率低压差电压调节器
CN105656294A (zh) 中高压集成电路中的降压电路
CN105101572A (zh) 一种高功率因数led驱动集成电路
CN110233582A (zh) 逆变器电路及控制逆变器电路中的驱动器的方法
CN106033242A (zh) 外部电源供应器以及应用于其的***连接侦测单元
CN210518118U (zh) 高压供电电路、芯片及***
CN104485634A (zh) 实现平均电流保护的电源管理***及方法
CN103929846A (zh) 发光二极管负载驱动装置
US10216253B2 (en) Universal serial bus hub and control method thereof
CN204349412U (zh) 实现平均电流保护的电源管理***

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20220315

Address after: Rooms 1306-1309, 13 / F, 19 science Avenue West, Hong Kong Science Park, Shatin, New Territories, China

Patentee after: BUILDWIN INTERNATIONAL (ZHUHAI) LTD.

Address before: 519015 3rd Floor, Stereo Science and Technology Building, 184 Bailian Road, Jida, Zhuhai City, Guangdong Province

Patentee before: BUILDWIN INTERNATIONAL (ZHUHAI) Ltd.

TR01 Transfer of patent right