CN204652316U - 低压差放大器、误差放大器及放大电路 - Google Patents

低压差放大器、误差放大器及放大电路 Download PDF

Info

Publication number
CN204652316U
CN204652316U CN201420852824.7U CN201420852824U CN204652316U CN 204652316 U CN204652316 U CN 204652316U CN 201420852824 U CN201420852824 U CN 201420852824U CN 204652316 U CN204652316 U CN 204652316U
Authority
CN
China
Prior art keywords
coupled
stage
conducting terminal
transistor
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201420852824.7U
Other languages
English (en)
Inventor
曾妮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics Shenzhen R&D Co Ltd
Original Assignee
STMicroelectronics Shenzhen R&D Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics Shenzhen R&D Co Ltd filed Critical STMicroelectronics Shenzhen R&D Co Ltd
Priority to CN201420852824.7U priority Critical patent/CN204652316U/zh
Application granted granted Critical
Publication of CN204652316U publication Critical patent/CN204652316U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)

Abstract

公开了一种低压差放大器、误差放大器以及放大电路。低压差放大器可以包括具有分别耦合到参考信号和反馈信号的第一和第二输入的误差放大器。误差放大器可以被配置为在第一和第二输出处分别生成第一和第二误差信号,其中第一和第二误差信号基于参考信号和反馈信号之间的差。灌级可以耦合到第一输出并且被配置为基于第一误差信号生成灌电流。拉级可以耦合到第二输出并且被配置为基于第二误差信号生成拉电流。输出节点可以被耦合以灌电流和拉电流。

Description

低压差放大器、误差放大器及放大电路
技术领域
本公开涉及放大器领域,并且,更特别是,涉及包含误差放大器的低压差放大器领域。
背景技术
近些年来,诸如平板电脑和智能手机之类的手持式电池供电电子设备已经被广泛使用,其使用率持续攀升,并且定期加入附加功能。
在这种电子设备中所使用的一种常见类型的电压调节器被称为低压差(LDO)调节器,其可以用小输入操作以输出差分电压,并且提供高等级的效率以及散热。典型的LDO调节器包括误差放大器,该误差放大器控制场效应晶体管(FET)以引起FET灌或者拉(sinkor source)来自或者去往输出节点的电流。误差放大器的一个输入接收反馈信号,而另一输入接收参考电压。误差放大器控制功率FET以便保持恒定的输出电压。
这种电压调节器可以用于为电子器件诸如片上***和模数转换器之类的各种部件供电。对于某些这种部件,期望LDO调节器能够既灌和拉来自或者去往输出节点的电流以产生输出到输出节点的高精确度的信号。此外,期望误差放大器具有低功率需要和低偏置的DC特性,并且具有高增益的AC特性。因此,期望在此范围有进一步的提高。
实用新型内容
提供本实用新型内容用于介绍将在下文的具体实施方式中进一步描述的挑选出的构思。本实用新型内容并非要识别所要求的主旨的关键或者本质特征,也不是要用于帮助限制所要求的主旨的范围。
一个方面针对低压差放大器。低压差放大器可以包括误差放大器,该误差放大器具有分别耦合到参考信号和反馈信号的第一和第二输入。误差放大器可以被配置为在第一和第二输出处分别生成第一和第二误差信号,其中第一和第二误差信号基于参考信号和反馈信号之间的差。灌级可以耦合到第一输出并且被配置为基于第一误差信号生成灌电流。拉级可以耦合到第二输出并且被配置为基于第二误差信号生成拉电流。输出节点可以被耦合以接收灌电流和拉电流。
在本发明的一个实施方式中,低压差放大器还包括耦合到所述输出节点的负载;其中所述灌级被配置为基于所述反馈信号指示经过所述负载的电流在零阈值内而输出所述灌电流;并且其中所述拉级被配置为基于所述反馈信号指示经过负载的电流在零阈值内而生成所述拉电流。
在本发明的一个实施方式中,低压差放大器还包括耦合到所述输出节点的负载;并且其中所述灌级被配置为基于所述反馈信号指示经过所述负载的电流是负的而生成所述灌电流。
在本发明的一个实施方式中,低压差放大器还包括耦合到所述输出节点的负载;并且其中所述拉级被配置为基于所述反馈信号指示经过所述负载的电流是正的而生成所述拉电流。
在本发明的一个实施方式中,所述灌级包括:晶体管,具有耦合到所述第一输出以便接收所述第一误差信号的控制端子、耦合到第一电源节点的第一导电端子、以及第二导电端子,所述晶体管被配置为基于所述第一误差信号从其第二导电端子生成电流;灌电流镜,耦合到所述晶体管的所述第二导电端子和所述输出节点,并且被配置为将所述电流镜像为施加到所述输出节点的所述灌电流。
在本发明的一个实施方式中,所述拉级包括:晶体管,具有耦合到所述第二输出以便接收所述第二误差信号的控制端子、耦合到第二电源节点的第一导电端子、以及第二导电端子,所述晶体管被配置为基于所述第二误差信号从其第二导电端子生成电流;拉电流镜,耦合到所述晶体管的所述第二导电端子以及所述输出节点,并且被配置为将所述电流镜像到所述输出节点作为所述拉电流。
在本发明的一个实施方式中,低压差放大器还包括耦合在所述第一输出和所述第二输入之间的第一反馈网络、耦合在所述第二输出和所述第二输入之间的第二反馈网络、以及耦合在所述输出节点和所述第二输入之间的第三反馈网络。
在本发明的一个实施方式中,所述误差放大器包括:差分输入级,包括所述第一输入和所述第二输入,所述差分输入级被配置为基于所述第一输入处的所述参考信号和所述第二输入处的所述反馈信号之间的差而生成比较信号;至少一个增益级,耦合到所述差分输入级的输入并且被配置为放大所述比较信号;差分输出级,耦合到所述至少一个增益级并且被配置为基于所述比较信号而输出所述第一误差信号和所述第二误差信号。
在本发明的一个实施方式中,所述至少一个增益级包括耦合到所述差分输入级的所述输入的第一增益级,以及耦合到所述第一增益级的第二增益级;其中所述差分输入级具有尾部;并且其中所述差分输出级耦合在所述尾部和所述第二增益级之间。
在本发明的一个实施方式中,所述差分输入级具有尾部;并且其中所述差分输出级包括:第一电压降电路和第二电压降电路;第一输出级晶体管,具有耦合到所述尾部和所述第一输出的第一导电端子、耦合到所述至少一个增益级和所述第二输出的第二导电端子、以及耦合到所述第一电压降电路的控制端子;以及第二输出级晶体管,具有耦合到所述尾部和所述第一输出的第一导电端子、耦合到所述至少一个增益级和所述第二输出的第二导电端子、以及耦合到所述第二电压降电路的控制端子。
在本发明的一个实施方式中,所述第一电压降电路和所述第二电压降电路中的至少一个包括与固定电流源串联耦合的二极管耦合的晶体管。
另一方面针对误差放大器。误差放大器可以包括差分输入级,该差分输入级包括耦合以接收第一信号的第一输入、耦合以接收第二信号的第二输入、以及尾部。差分输入级可以被配置为基于第一和第二信号之间的差生成比较信号。至少一个增益级可以耦合到差分输入级并且可以被配置为放大比较信号。差分输出级可以具有第一和第二输出,并且可以被配置为基于比较信号在第一输出和第二输出处生成第一和第二误差信号。差分输出级可以具有第一和第二电压降电路。差分输出级还可以具有第一输出级晶体管,其含有耦合到尾部和第一输出的第一导电端子、耦合到至少一个增益级和第二输出的第二导电端子、以及耦合到第一电压降电路的控制端子。差分输出级可以进一步包括第二输出级晶体管,该第二输出级晶体管具有耦合到尾部和第一输出的第一导电端子、耦合到至少一个增益级和第二输出的第二导电端子、以及耦合到第二电压降电路的控制端子。
在本发明的一个实施方式中,所述至少一个增益级包括耦合到所述差分输入级的第一增益级,以及耦合到所述第一增益级的第二增益级;其中所述差分输入级具有尾部;并且其中所述差分输出级耦合在所述尾部和所述第二增益级之间。
在本发明的一个实施方式中,所述第一电压降电路和所述第二电压降电路中的至少一个包括与固定电流源串联耦合的二极管耦合的晶体管。
还一个方面针对放大电路,包括:误差放大器,具有第一输入和第二输入以及第一输出和第二输出;灌级,耦合到所述第一输出,所述灌级包括:灌晶体管,具有耦合到所述第一输出的控制端子、耦合到第一电源节点的第一导电端子、以及第二导电端子,以及灌电流镜,耦合到输出节点和所述灌晶体管的所述第二导电端子;拉级,耦合到所述第二输出,所述拉级包括:拉晶体管,具有耦合到所述第二输出的控制端子、耦合到第二电源节点的第一导电端子、以及第二导电端子,以及拉电流镜,耦合到所述输出节点和所述拉晶体管的所述第二导电端子。
在本发明的一个实施方式中,所述放大电路还包括耦合在所述第一输出和所述第二输入之间的第一反馈网络,耦合在所述第二输出和所述第二输入之间的第二反馈网络。
在本发明的一个实施方式中,所述放大电路还包括包括耦合在所述输出节点和所述第二输入之间的第三反馈网络。
再一个方面针对放大电路,包括:差分输入级,包括耦合以接收参考信号的第一输入、耦合以接收反馈信号的第二输入、以及尾部;至少一个增益级,耦合到所述差分输入级;差分输出级,具有第一输出和第二输出并且包括:第一电压降电路和第二电压降电路,第一输出级晶体管,具有耦合到所述尾部和所述第一输出的第一导电端子、耦合到所述至少一个增益级和所述第二输出的第二导电端子、以及耦合到所述第一电压降电路的控制端子,以及第二输出级晶体管,具有耦合到所述尾部和所述第一输出的第一导电端子、耦合到所述至少一个增益级和所述第二输出的第二导电端子、以及耦合到所述第二电压降电路的控制端子。
在本发明的一个实施方式中,所述至少一个增益级包括耦合到所述差分输入级的第一增益级,以及耦合到所述第一增益级的第二增益级;其中所述差分输入级具有尾部;并且其中所述差分输出级耦合在所述尾部和所述第二增益级之间。
在本发明的一个实施方式中,所述第一电压降电路和所述第二电压降电路中的至少一个包括与固定电流源串联耦合的二极管耦合的晶体管。
附图说明
图1是根据本公开的低压差放大器的示意性框图。
图2是图1中的误差放大器的示意性框图。
图3是图1中的低压差放大器在灌和拉晶体管与灌和拉电流镜之间包括了放大器级的改进的示意性框图。
具体实施方式
将在下文中描述本公开的一个或者多个实施例。这些所描述的实施例仅是目前公开技术的示例。此外,为了提供简明描述,可能未在说明书中描述实际实施方式的所有特征。应该领会的是,在所有这种实际实施方式的开发中(如在任何工程或者设计项目中那样),可以做出众多实施方式特有的决定以实现开发者的特定目标,诸如可以因实施方式而异以符合***相关和业务相关的约束。此外,应该领会的是,这种开发工作可能是复杂的以及耗费时间的,但是对于想要从本公开获益的本领域普通技术人员而言,将是设计、生产、以及制造中的例行任务。
当介绍本公开的各个实施例的元件时,冠词“一”、“一个”以及“该”旨在意指有一个或者多个元件。当涉及晶体管时,应该注意的是,术语“第一导电端子”和“第二导电端子”不涉及结构或者偏压,并且相反仅是标记。“第一导电端子”用于表示晶体管最靠近附图所出现的页面上的顶部的导电端子,而“第二导电端子”用于表示晶体管最靠近附图所出现的页面上的底部的导电端子。术语“第一导电端子”和“第二导电端子”可以分别称为源极和漏极,并且这不需要在晶体管之间保持一致。例如,一个晶体管的“第一导电端子”可以是源极,而另一晶体管的“第一导电端子”可以是漏极。
首先参照图1,现在描述用于电子设备的电压调节器100。电子设备可以是平板电脑、智能手机、智能手表、或者任何合适的设备,并且在一些应用中可以由电池(未示出)供电。电压调节器100可以被配置为低压差调节器,并且既有灌电流的能力又有拉电流的能力。
电压调节器100包括耦合在第一电源Vcc和地GND之间的误差放大器200。误差放大器200具有分别耦合到参考信号Vref和反馈信号FBK的第一和第二输入。参考信号Vref不受温度影响,并且可以由例如带隙生成器(未示出)生成。反馈信号FBK提供自反馈节点105,其中第一、第二和第三反馈网络106、108和110耦合到该反馈节点。
误差放大器200分别在第一和第二输出,EA_out_p、EA_out_n处生成第一和第二差分误差信号Verr1、Verr2并且这些误差信号基于参考信号Vref和反馈信号FBK之间的差。第一反馈网络106耦合在误差放大器200的第一输出和反馈节点105之间,并且包括串联的电脑台Cz2和电阻器Rz2。类似地,第二反馈网络108耦合在误差放大器200的第二输出和反馈电路节点105之间,并且包括串联的电容器Cz1和电阻器Rz1。第三反馈网络110耦合在输出节点Vout和反馈节点105之间。反馈信号BNK耦合到网络110的顶部节点TP。
由Rload表示的负载,耦合在输出节点Vout和地GND之间。第三反馈网络110(如上文所提到的)耦合在输出节点Vout和反馈节点105之间,并且与负载Rload并联。第三反馈网络110包括串联的第一和第二电阻器R1、R2。负载电容器Cload和表示其等效串联电阻的电阻器ESR与彼此串联耦合,并且与负载Rload和第三反馈网络110并联耦合。
电压调节器100包括第一晶体管M14和第二晶体管M10。第一晶体管M14由第一误差信号Verr1控制,并且生成第一电流。灌级104耦合到第一晶体管M14以接收第一电流并且镜像第一电流以生成应用到输出节点Vout的灌电流。第二晶体管M10由第二误差信号Verr2控制,并且生成第二电流。拉级102耦合到第二晶体管M10以接收第二电流并且镜像第二电流以生成应用到输出节点Vout的拉电流。
拉级102基于指示经过负载Rload的电流在阈值零内或者大于零的反馈信号FBK,而输出拉电流,并且如果反馈信号FBK指示经过负载Rload的电流小于零,则拉级102关断。灌级104基于指示经过负载Rload的电流在阈值零内或者大于零的反馈信号FBK,而汲取灌电流。类似地,如果反馈信号FBK指示经过负载Rload的电流大于零,则灌级104关断。
第一晶体管M14具有均耦合到第一功率源Vcc的第一导电端子和本体端子、耦合到灌级104的第二导电端子、耦合到误差放大器200的第一输出以接收第一误差信号Verr1的控制端子。
灌级104包括被配置为电流镜的晶体管M17、M18,该电流镜将第一电流传递到第一晶体管M14的第二导电端子,并且从输出节点Vout汲取第一电流。限流电阻器Rlim1(限制第一电流)串联耦合在第一晶体管M14的第二导电端子和由晶体管M17、M18形成的电流镜之间。
晶体管M17具有耦合到限流电阻器Rlim1的第一导电端子、均耦合到地GND的第二导电端子和本体端子、以及耦合到第一导电端子的控制端子。晶体管M18具有耦合到输出节点Vout的第一导电端子、均耦合到地GND的第二导电端子和本体端子、以及耦合到晶体管M17的控制端子的控制端子。
更详细地,第二晶体管M10具有耦合到拉级102的第一导电端子、均耦合到地GND的第二导电端子和本体端子、以及耦合到误差放大器200的第二输出以接收第二误差信号Verr2的控制端子。
拉级102包括被配置为电流镜的晶体管M15、M16,该电流镜将接收来自第二晶体管M10的第一导电端子的第二电流,并且将第二电流镜像到输出节点Vout。限流电阻器Rlim2(限制第二电流)串联耦合在第二晶体管M10的第一导电端子和由晶体管M15、M16形成的电流镜之间。
晶体管M15具有均耦合到第二功率源Vbatt的第一导电端子和本体端子、耦合到限流电阻器Rlim2以接收第二电流的第二导电端子、以及耦合到第二导电端子的控制端子。晶体管M16具有均耦合到第二功率源Vbatt的第一导电端子和本体端子、耦合到输出节点Vout的第二导电端子、以及耦合到晶体管M15的控制端子的控制端子。
参照图2,现在给出误差放大器200的细节。误差放大器200包括差分输入级202,该差分输入级包括分别接收参考电压Vref和反馈信号FBK的第一和第二输入(如上文所提及)。差分输入级202基于参考电压Vref和反馈信号FBK之间的差生成比较信号。尾部204耦合到差分输入级202,并且将恒定电流从电流源CS1镜像到差分输入级202,并且镜像到下文将要描述的差分输出级210。第一增益级206或者有源负载电路耦合到差分输入级202,并且放大比较信号。第二增益级208耦合到第一增益级206,并且进一步放大比较信号。
差分输出级210耦合到第二增益级208,并且基于放大的比较信号在第一和第二输出EA_out_p、EA_out_n上生成和输出第一和第二误差信号Verr1、Verr2。补偿级212耦合在第二增益级208和差分输出级210之间,并且如本领域技术人员所理解那样补偿被放大的比较信号。
更详细地,差分输入级202包括晶体管M1、M2,这些晶体管的第一导电端子和其本体端子彼此耦合。晶体管M1、M2的本体端子还耦合到第一功率源Vcc。晶体管M1、M2的第二导电端子分别耦合到组成第一增益级206的晶体管M3、M4的第一导电端子(如将在下文中解释的那样)。晶体管M1、M2的控制端子分别耦合到参考电压Vref和反馈信号FBK。
第一增益级206或者有源负载级包括晶体管M3、M4,这些晶体管的第一导电端子分别耦合到晶体管M1、M2的第二导电端子。晶体管M3、M4还具有均耦合到地GND的第二导电端子和本体端子,以及彼此耦合并且耦合到晶体管M4的第一导电端子的控制端子。
第二增益级208包括晶体管M8。晶体管M8具有耦合到差分输出级210的第一导电端子、均耦合到地GND的第二导电端子和本体端子、以及耦合到晶体管M3的第一导电端子的控制端子。
尾部204包括晶体管M5、M6,这些晶体管具有均耦合到地第一功率源Vcc的第一导电端子和本体端子,以及彼此耦合的控制端子。晶体管M5具有耦合到晶体管M5、M6的控制端子以及电流源CS1的第二导电端子。晶体管M6具有耦合到晶体管M1、M2的第一导电端子的第二导电端子。晶体管M7具有耦合到第一功率源Vcc的第一导电端子和本体端子、耦合到差分输出级210的第二导电端子、以及耦合到晶体管M5、M6的控制端子的控制端子。
差分输出级210包括晶体管M12、M16,这些晶体管具有耦合到晶体管M7的第二导电端子以从其接收恒定电流的第一导电端子,以及耦合到晶体管M8的第一导电端子的第二导电端子。晶体管M12、M16的第一和第二导电端子还耦合到补偿网络212。晶体管M12的本体端子耦合到地GND,而晶体管M16的本体端子耦合到第一功率源Vcc。晶体管M12的控制端子耦合到电压降电路216,而晶体管M16的控制端子耦合到第一电压降电路214。
第一电压降电路214包括与第二电流源CS2串联耦合以拉动恒定电流从其经过的二极管耦合的一对晶体管M13、M15。第二电压降电路216包括与第三电流源CS3串联耦合以从其接收恒定电流的二极管耦合的一对晶体管M11、M9。
差分输出级210包括输出第一误差信号Verr1的第一输出,并且该第一输出耦合到晶体管M12、M16的第一导电端子。差分输出级210还包括输出第二误差信号Verr2的第二输出,并且该第二输出耦合到晶体管M12、M16的第二导电端子。
如现在参照图3所描述的那样,在一些应用中,放大器级300可以耦合在第一和第二晶体管M14、M10以及由晶体管M17、M18和M15、M16形成的灌和拉电流镜之间。此放大器级300可以帮助减少经过晶体管M16、M18的击穿电流。如图3所示,本领域技术人员可以理解,放大器级是AB类放大器。
此处,一对电阻器R3、R4串联耦合在第一晶体管M14的第二导电端子和第二晶体管M10的第一导电端子之间。放大器级300包括串联耦合在第一功率源Vcc和地GND之间的一对电阻器R5、R6。晶体管M20具有耦合到第四电流源CS4的第一导电端子、耦合到晶体管M22的第一导电端子的第二导电端子、耦合到其自身第一导电端子和晶体管M21的控制端子的控制端子、以及耦合到其自身第二导电端子的本体端子。
晶体管M22具有耦合到晶体管M20的第二导电端子的第一导电端子、耦合到第五电流源CS5的第二导电端子、耦合到其自身第二导电端子以及晶体管M23的控制端子的控制端子、以及耦合到第一功率源Vcc的本体端子。晶体管M21具有耦合到晶体管M19的第二导电端子的第一导电端子(将在下文中解释)、耦合到晶体管M23的第一导电端子的第二导电端子、耦合到晶体管M20的控制端子的控制端子、以及耦合到其自身第二导电端子的本体端子。晶体管23具有耦合到晶体管M21的第二导电端子的第一导电端子、耦合到灌级104的第二导电端子、耦合到晶体管M22的控制端子的控制端子、以及耦合到第一功率源Vcc的本体端子。
晶体管M20的第二导电端子和晶体管M22的第一导电端子耦合到电阻器R5、R6之间的节点。晶体管M21的第二导电端子和晶体管M23的第一导电端子耦合到电阻器R3、R4之间的节点。
再参照图1和图2,现在描述电子设备100的交流参数的计算。当拉级102开启并且灌级104关断,环路增益可以按下式计算:
AEA(EA_out_n)≈gM1(rM1||rM3)gM8rM8   (1)
Gain ( loop ) ≈ A EA ( EA _ out _ n ) g M 10 K R 1 R 1 + R 2 1 + s R Z 1 C z 1 1 + s A EA ( EA _ out - n ) R 1 R 2 C Z 1 R 1 + R 2 R load 1 + s C load R load - - - ( 2 )
当拉级102和灌级104两者开启时,环路增益可以按下式计算:
r EA _ out _ n = { r M 12 | | r M 16 + r M 7 [ g M 16 ( r M 12 | | r M 16 ) + 1 ] g M 2 ( r M 12 | | r M 16 ) + 1 } | | r M 8 - - - ( 3 )
AEA(EA_out_n)=gM1(rM1||rM3)gM8rEA_out_n   (4)
iM12=iM16   (5)
gM16vEA_out_p=gM12vEA_out_n  (6)
v EA _ out _ p v EA _ out _ n = g M 12 g M 16 - - - ( 7 )
Gain ( loop ) ≈ A EA ( EA _ out _ n ) ( g M 10 + g M 12 g M 16 g M 14 ) K R 2 R 1 + R 2 1 + s R Z 1 C Z 1 1 + sA EA ( EA _ out - n ) R 1 R 2 R 1 + R 2 ( C Z 1 + g M 12 g M 16 C Z 2 ) R load 1 + s C load R load
(8)
当灌级104开启并且拉级102关断时,环路增益可以按下式计算:
AEA(EA_out_p)≈gM1(rM1||rM3)gM8rM7   (9)
Gain ( loop ) ≈ A EA ( EA _ out _ p ) g M 14 K R 2 R 1 + R 2 1 + s R Z 2 C Z 2 1 + s A EA ( EA _ out _ p ) R 1 R 2 C Z 2 R 1 + R 2 R load 1 + s C load R load - - - ( 10 )
虽然参照有限数目的实施例描述了本公开,从本公开中受益的本领域技术人员将领会的是,可以设想不背离本文所公开内容的范围的其它实施例。因此,本公开的范围应该仅由所附权利要求限制。

Claims (20)

1.一种低压差放大器,其特征在于,包括:
误差放大器,具有分别耦合到参考信号和反馈信号的第一输入和第二输入,并且被配置为分别在第一输出和第二输出生成第一误差信号和第二误差信号,所述第一误差信号和所述第二误差信号基于所述参考信号和所述反馈信号之间的差;
灌级,耦合到所述第一输出并且被配置为基于所述第一误差信号而生成灌电流;
拉级,耦合到所述第二输出并且被配置为基于所述第二误差信号而生成拉电流;以及
输出节点,耦合以接收所述灌电流和所述拉电流。
2.根据权利要求1所述的低压差放大器,其特征在于,进一步包括耦合到所述输出节点的负载;其中所述灌级被配置为基于所述反馈信号指示经过所述负载的电流在零阈值内而输出所述灌电流;并且其中所述拉级被配置为基于所述反馈信号指示经过负载的电流在零阈值内而生成所述拉电流。
3.根据权利要求1所述的低压差放大器,其特征在于,进一步包括耦合到所述输出节点的负载;并且其中所述灌级被配置为基于所述反馈信号指示经过所述负载的电流是负的而生成所述灌电流。
4.根据权利要求1所述的低压差放大器,其特征在于,进一步包括耦合到所述输出节点的负载;并且其中所述拉级被配置为基于所述反馈信号指示经过所述负载的电流是正的而生成所述拉电流。
5.根据权利要求1所述的低压差放大器,其特征在于,所述灌级包括:
晶体管,具有耦合到所述第一输出以便接收所述第一误差信号的控制端子、耦合到第一电源节点的第一导电端子、以及第二导电端子,所述晶体管被配置为基于所述第一误差信号从其第二导电端子生成电流;
灌电流镜,耦合到所述晶体管的所述第二导电端子和所述输出节点,并且被配置为将所述电流镜像为施加到所述输出节点的所述灌电流。
6.根据权利要求1所述的低压差放大器,其特征在于,所述拉级包括:
晶体管,具有耦合到所述第二输出以便接收所述第二误差信号的控制端子、耦合到第二电源节点的第一导电端子、以及第二导电端子,所述晶体管被配置为基于所述第二误差信号从其第二导电端子生成电流;
拉电流镜,耦合到所述晶体管的所述第二导电端子以及所述输出节点,并且被配置为将所述电流镜像到所述输出节点作为所述拉电流。
7.根据权利要求1所述的低压差放大器,其特征在于,进一步包括耦合在所述第一输出和所述第二输入之间的第一反馈网络、耦合在所述第二输出和所述第二输入之间的第二反馈网络、以及耦合在所述输出节点和所述第二输入之间的第三反馈网络。
8.根据权利要求1所述的低压差放大器,其特征在于,所述误差放大器包括:
差分输入级,包括所述第一输入和所述第二输入,所述差分输入级被配置为基于所述第一输入处的所述参考信号和所述第二输入处的所述反馈信号之间的差而生成比较信号;
至少一个增益级,耦合到所述差分输入级的输入并且被配置为放大所述比较信号;
差分输出级,耦合到所述至少一个增益级并且被配置为基于所述比较信号而输出所述第一误差信号和所述第二误差信号。
9.根据权利要求8所述的低压差放大器,其特征在于,所述至少一个增益级包括耦合到所述差分输入级的所述输入的第一增益级,以及耦合到所述第一增益级的第二增益级;其中所述差分输入级具有尾部;并且其中所述差分输出级耦合在所述尾部和所述第二增益级之间。
10.根据权利要求8所述的低压差放大器,其特征在于,所述差分输入级具有尾部;并且其中所述差分输出级包括:
第一电压降电路和第二电压降电路;
第一输出级晶体管,具有耦合到所述尾部和所述第一输出的第一导电端子、耦合到所述至少一个增益级和所述第二输出的第二导电端子、以及耦合到所述第一电压降电路的控制端子;以及
第二输出级晶体管,具有耦合到所述尾部和所述第一输出的第一导电端子、耦合到所述至少一个增益级和所述第二输出的第二导电端子、以及耦合到所述第二电压降电路的控制端子。
11.根据权利要求10所述的低压差放大器,其特征在于,所述第一电压降电路和所述第二电压降电路中的至少一个包括与固定电流源串联耦合的二极管耦合的晶体管。
12.一种误差放大器,其特征在于,包括:
差分输入级,包括耦合以接收第一信号的第一输入、耦合以接收第二信号的第二输入、以及尾部,所述差分输入级被配置为基于所述第一信号和所述第二信号之间的差而生成比较信号;
至少一个增益级,耦合到所述差分输入级并且被配置为放大所述比较信号;
差分输出级,具有第一输出和第二输出,并且被配置为基于所述比较信号在所述第一输出处和所述第二输出处生成第一误差信号和第二误差信号,并且包括:
第一电压降电路和第二电压降电路,
第一输出级晶体管,具有耦合到所述尾部以及所述第一输出的第一导电端子、耦合到所述至少一个增益级和所述第二输出的第二导电端子、以及耦合到所述第一电压降电路的控制端子,以及
第二输出级晶体管,具有耦合到所述尾部和所述第一输出的第一导电端子、耦合到所述至少一个增益级和所述第二输出的第二导电端子、以及耦合到所述第二电压降电路的控制端子。
13.根据权利要求12所述的误差放大器,其特征在于,所述至少一个增益级包括耦合到所述差分输入级的第一增益级,以及耦合到所述第一增益级的第二增益级;其中所述差分输入级具有尾部;并且其中所述差分输出级耦合在所述尾部和所述第二增益级之间。
14.根据权利要求12所述的误差放大器,其特征在于,所述第一电压降电路和所述第二电压降电路中的至少一个包括与固定电流源串联耦合的二极管耦合的晶体管。
15.一种放大电路,其特征在于,包括:
误差放大器,具有第一输入和第二输入以及第一输出和第二输出;
灌级,耦合到所述第一输出,所述灌级包括:
灌晶体管,具有耦合到所述第一输出的控制端子、耦合到第一电源节点的第一导电端子、以及第二导电端子,以及
灌电流镜,耦合到输出节点和所述灌晶体管的所述第二导电端子;
拉级,耦合到所述第二输出,所述拉级包括:
拉晶体管,具有耦合到所述第二输出的控制端子、耦合到第二电源节点的第一导电端子、以及第二导电端子,以及
拉电流镜,耦合到所述输出节点和所述拉晶体管的所述第二导电端子。
16.根据权利要求15所述的放大电路,其特征在于,进一步包括耦合在所述第一输出和所述第二输入之间的第一反馈网络,耦合在所述第二输出和所述第二输入之间的第二反馈网络。
17.根据权利要求16所述的放大电路,其特征在于,进一步包括耦合在所述输出节点和所述第二输入之间的第三反馈网络。
18.一种放大电路,其特征在于,包括:
差分输入级,包括耦合以接收参考信号的第一输入、耦合以接收反馈信号的第二输入、以及尾部;
至少一个增益级,耦合到所述差分输入级;
差分输出级,具有第一输出和第二输出并且包括:
第一电压降电路和第二电压降电路,
第一输出级晶体管,具有耦合到所述尾部和所述第一输出的第一导电端子、耦合到所述至少一个增益级和所述第二输出的第二导电端子、以及耦合到所述第一电压降电路的控制端子,以及
第二输出级晶体管,具有耦合到所述尾部和所述第一输出的第一导电端子、耦合到所述至少一个增益级和所述第二输出的第二导电端子、以及耦合到所述第二电压降电路的控制端子。
19.根据权利要求18所述的放大电路,其特征在于,所述至少一个增益级包括耦合到所述差分输入级的第一增益级,以及耦合到所述第一增益级的第二增益级;其中所述差分输入级具有尾部;并且其中所述差分输出级耦合在所述尾部和所述第二增益级之间。
20.根据权利要求18所述的放大电路,其特征在于,所述第一电压降电路和所述第二电压降电路中的至少一个包括与固定电流源串联耦合的二极管耦合的晶体管。
CN201420852824.7U 2014-12-29 2014-12-29 低压差放大器、误差放大器及放大电路 Active CN204652316U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420852824.7U CN204652316U (zh) 2014-12-29 2014-12-29 低压差放大器、误差放大器及放大电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420852824.7U CN204652316U (zh) 2014-12-29 2014-12-29 低压差放大器、误差放大器及放大电路

Publications (1)

Publication Number Publication Date
CN204652316U true CN204652316U (zh) 2015-09-16

Family

ID=54105023

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420852824.7U Active CN204652316U (zh) 2014-12-29 2014-12-29 低压差放大器、误差放大器及放大电路

Country Status (1)

Country Link
CN (1) CN204652316U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105811905A (zh) * 2014-12-29 2016-07-27 意法半导体研发(深圳)有限公司 低压差放大器
CN113411058A (zh) * 2020-03-16 2021-09-17 万国半导体国际有限合伙公司 数字可编程的全微分误差放大器
CN113885626A (zh) * 2017-01-07 2022-01-04 德克萨斯仪器股份有限公司 用于补偿低压差线性稳压器的方法和电路***

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105811905A (zh) * 2014-12-29 2016-07-27 意法半导体研发(深圳)有限公司 低压差放大器
CN105811905B (zh) * 2014-12-29 2019-05-03 意法半导体研发(深圳)有限公司 低压差放大器
CN113885626A (zh) * 2017-01-07 2022-01-04 德克萨斯仪器股份有限公司 用于补偿低压差线性稳压器的方法和电路***
CN113885626B (zh) * 2017-01-07 2023-03-10 德克萨斯仪器股份有限公司 用于补偿低压差线性稳压器的方法和电路***
CN113411058A (zh) * 2020-03-16 2021-09-17 万国半导体国际有限合伙公司 数字可编程的全微分误差放大器
CN113411058B (zh) * 2020-03-16 2024-03-26 万国半导体国际有限合伙公司 数字可编程的全微分误差放大器

Similar Documents

Publication Publication Date Title
CN105811905A (zh) 低压差放大器
CN102830742B (zh) 一种低压差线性稳压器
CN102096434B (zh) 一种基于大摆率误差放大器的高精度高速ldo电路
US10248144B2 (en) Linear regulator device with relatively low static power consumption
CN101534094B (zh) 一种补偿电路
CN201229513Y (zh) 一种低压差线性稳压器
EP3311235B1 (en) Low-dropout voltage regulator apparatus
CN103163929B (zh) 参考电压产生电路及产生方法、电压调节电路及调节方法
CN103019291B (zh) 低压差线性稳压器电路
CN101364119A (zh) 宽动态范围低压差线性稳压器
US20090128104A1 (en) Fully integrated on-chip low dropout voltage regulator
CN104049668B (zh) 低压差线性稳压器
CN103729003A (zh) 无片外电容的低压差线性稳压源
CN204652316U (zh) 低压差放大器、误差放大器及放大电路
CN100595714C (zh) 低压降稳压器及其稳压方法
CN107102680A (zh) 一种低噪声低压差线性稳压器
CN103729010A (zh) 高精度带隙基准源电路
CN104881070A (zh) 一种适用于mems应用的超低功耗ldo电路
CN203536947U (zh) 电流限制电路
CN101676827B (zh) 转换输入电压至输出电压的方法、电源调节器及电子***
CN107783588B (zh) 一种推挽式快速响应ldo电路
CN115562426A (zh) 低压差无片外电容ldo电路
CN205827288U (zh) 一种提高电源抑制比的高速ldo电路
CN108227815B (zh) 应用于低电压输出的自适应动态偏置ldo电路
KR102227203B1 (ko) Sr 래치 스위치를 이용한 ldo 레귤레이터

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CP02 Change in the address of a patent holder
CP02 Change in the address of a patent holder

Address after: 5 / F East B501, South B502, North B503, 6th floor, block B, TCL Industrial Research Institute building, No. 006, Gaoxin South 1st Road, Nanshan District, Shenzhen City, Guangdong Province

Patentee after: STMicroelectronics (Shenzhen) R&D Co.,Ltd.

Address before: 4 / 5 / F, block B, Skyworth building, South District, high tech Zone, Nanshan District, Shenzhen City, Guangdong Province

Patentee before: STMicroelectronics (Shenzhen) R&D Co.,Ltd.