CN204288766U - 一种像素电路、有机电致发光显示面板及显示装置 - Google Patents
一种像素电路、有机电致发光显示面板及显示装置 Download PDFInfo
- Publication number
- CN204288766U CN204288766U CN201420833497.0U CN201420833497U CN204288766U CN 204288766 U CN204288766 U CN 204288766U CN 201420833497 U CN201420833497 U CN 201420833497U CN 204288766 U CN204288766 U CN 204288766U
- Authority
- CN
- China
- Prior art keywords
- control module
- signal end
- output terminal
- image element
- element circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本实用新型公开了一种像素电路、有机电致发光显示面板及显示装置,在重置和补偿阶段,像素电路的充电控制模块将数据信号端与重置控制模块的第一输入端导通,重置控制模块对驱动模块的控制端与输出端进行重置处理和参考电压补偿处理;在数据写入阶段,充电控制模块将数据信号端输入的数据信号写入到重置控制模块的第一输入端;在发光阶段,发光控制模块导通驱动模块的输出端与发光器件的输入端,将输入到驱动模块的数据信号与补偿到驱动模块的参考电压信号进行整合驱动发光器件发光,实现了驱动发光器件发光的驱动电流与电源电压信号无关,消除了输入到像素电路的电源电压信号的衰减对发光器件的发光亮度产生的影响,保证了显示面板的显示效果。
Description
技术领域
本实用新型涉及显示技术领域,尤其涉及一种像素电路、有机电致发光显示面板及显示装置。
背景技术
随着显示技术的进步,有机发光显示器(Organic Light Emitting Diode,OLED)是当今平板显示器研究领域的热点之一,越来越多的有源矩阵有机发光二极管(Active Matrix Organic Light Emitting Diode,AMOLED)显示面板进入市场,相对于传统的薄膜晶体管液晶显示面板(Thin Film Transistor LiquidCrystal Display,TFT LCD),AMOLED具有更快的反应速度,更高的对比度以及更广大的视角。
现有的AMOLED像素电路的电路结构,如图1所示,包括:第一开关晶体管M1、第二开关晶体管M2、第三开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5、存储电容C,以及发光器件OLED;其中,第一开关晶体管M1的栅极分别与第二开关晶体管M2的源极和存储电容C的一端相连,源极与第一参考信号端VDD相连,漏极与第二开关晶体管M2的漏极和第五开关晶体管M5的源极相连;第二开关晶体管M2的栅极与扫描信号端Scan相连;第三开关晶体管M3的栅极与扫描信号端Scan相连,源极与数据信号端Data相连,漏极分别与第四开关晶体管M4的漏极和存储电容C的另一端相连;第四开关晶体管M4的栅极与扫描信号端Scan相连,源极与第二参考信号端Vsus相连;第五开关晶体管M5的栅极与扫描信号端Scan相连,漏极与发光器件OLED的一端相连;发光器件OLED的另一端与第三参考信号端VSS相连。
图2为图1所示的像素电路的工作时序图,由图2可知,在t1时间段,扫描信号输入端Scan输入低电平信号,因此第二开关晶体管M2和第三开关晶体管导通,第四开关晶体管M4和第五开关晶体管M5截止,此时数据信号端Data上的信号通过导通的第三开关晶体管M3写入到存储电容C的左端,即b点的电压为Vb=Vdata,存储电容C右端的电压即a点的电压Va=VDD-Vth,Vth为第一开关晶体管M1的阈值电压,同时,由于第二开关晶体管M2导通,因此c点的电压与a点的电压相等,即Vc=Va=VDD-Vth,此时存储电容C两端之间的电压差为Vb-Va=Vdata-VDD+Vth;在t2时间段,扫描信号输入端Scan输入高电平信号,因此第四开关晶体管M4和第五开关晶体管M5导通,第二开关晶体管M2和第三开关晶体管M3截止,导通的第四开关晶体管M4将第二参考信号端Vsus与存储电容C的左端即b点导通,因此b点的电压变为Vsus,a点的电压Va=Vsus-Vdata+VDD-Vth,而由于第二开关晶体管M2处于截止状态,因此c点的电压保持为VDD-Vth,此时导通的第五开关晶体管M5将第一开关晶体管M1的漏极与发光器件OLED的一端导通,使第一开关晶体管M1的漏极输出驱动电流到发光器件OLED,驱动OLED发光。由上述分析可知,t1阶段为数据信号写入阶段,t2阶段为发光阶段,在t2阶段第一开关晶体管M1驱动发光器件OLED发光的驱动电流为:
其中,Vgs为第一开关晶体管的栅极与源极之间的电压差,β是与第一开关晶体管M1的工艺参数和特征尺寸有关的参数。由上述推导公式可以看出,驱动发光器件OLED发光的驱动电流与第二参考信号端Vsus输入的电压信号有关,在具体实施方案中第二参考信号端Vsus输入的电压信号可以为第一参考信号端VDD的电压信号,即电源电压信号,但是为像素电路提供电源电压信号的电源网络在通过电源信号线,将来自信号源的电源电压信号分别传输到与其相连的像素电路中时,会出现电压衰减(IR Drop),从而影响了发光器件OLED的发光亮度,进而会对显示面板的显示效果产生影响。
因此,如何改善像素电路中输入的电源电压信号的衰减(IR Drop)对发光器件OLED的发光亮度产生的影响,是本领域技术人员亟需解决的问题。
实用新型内容
本实用新型实施例提供了一种像素电路、有机电致发光显示面板及显示装置,用以解决现有技术中存在的像素电路中输入的电源电压信号的衰减对发光器件的发光亮度产生影响的问题。
本实用新型实施例提供了一种像素电路,包括:充电控制模块、驱动模块、重置控制模块、发光控制模块,以及发光器件;其中,
所述充电控制模块的控制端与扫描信号端相连,输入端与数据信号端相连,输出端与所述重置控制模块的第一输入端相连;
所述重置控制模块的控制端与阈值电压信号端相连,第二输入端分别与参考信号端和所述驱动模块的输入端相连,第一输出端与所述驱动模块的控制端相连,第二输出端分别与所述驱动模块的输出端和所述发光控制模块的输入端相连;
所述发光控制模块的控制端与发光信号端相连,输出端与所述发光器件的输入端相连;所述发光器件的输出端与低电平信号端相连;
在重置和补偿阶段,所述充电控制模块在所述扫描信号端的控制下将所述数据信号端与所述重置控制模块的第一输入端导通,所述重置控制模块在所述阈值电压信号端和所述参考信号端的控制下对所述驱动模块的控制端与输出端进行重置处理和参考电压补偿处理;在数据写入阶段,所述充电控制模块在所述扫描信号端的控制下将所述数据信号端输入的数据信号写入到所述重置控制模块的第一输入端;在发光阶段,所述发光控制模块在所述发光信号端的控制下,导通所述驱动模块的输出端与所述发光器件的输入端,驱动所述发光器件发光。
在一种可能的实施方式中,本实用新型实施例提供的上述像素电路中,所述重置控制模块,具体包括:第一电容、第二电容,以及第一开关晶体管;其中,
所述第一开关晶体管的栅极与阈值电压信号端相连,源极与所述驱动模块的控制端相连,漏极分别与所述驱动模块的输出端和所述发光控制模块的输入端相连;
所述第一电容连接于所述充电控制模块的输出端和所述驱动模块的控制端之间;
所述第二电容连接于所述参考信号端和所述驱动模块的控制端之间。
在一种可能的实施方式中,本实用新型实施例提供的上述像素电路中,所述第一开关晶体管为P型晶体管。
在一种可能的实施方式中,本实用新型实施例提供的上述像素电路中,所述充电控制模块,具体包括:第二开关晶体管;
所述第二开关晶体管的栅极与所述扫描信号端相连,源极与所述数据信号端相连,漏极与所述重置控制模块的第一输入端相连。
在一种可能的实施方式中,本实用新型实施例提供的上述像素电路中,所述第二开关晶体管为P型晶体管。
在一种可能的实施方式中,本实用新型实施例提供的上述像素电路中,所述驱动模块,具体包括:驱动晶体管;
所述驱动晶体管的栅极与所述重置控制模块的第一输出端相连,源极与所述参考信号端相连,漏极分别与所述重置控制模块的第二输出端和所述发光控制模块的输入端相连。
在一种可能的实施方式中,本实用新型实施例提供的上述像素电路中,所述驱动晶体管为P型晶体管。
在一种可能的实施方式中,本实用新型实施例提供的上述像素电路中,所述发光控制模块,具体包括:第三开关晶体管;
所述第三开关晶体管的栅极与所述发光信号端相连,源极分别与所述驱动模块的输出端和所述重置控制模块的第二输出端相连,漏极与所述发光器件的输入端相连。
在一种可能的实施方式中,本实用新型实施例提供的上述像素电路中,所述第三开关晶体管为P型晶体管。
本实用新型实施例提供了一种有机电致发光显示面板,包括本实用新型实施例提供的上述像素电路。
本实用新型实施例提供了一种显示装置,包括本实用新型实施例提供的上述有机电致发光显示面板。
本实用新型实施例的有益效果包括:
本实用新型实施例提供了一种像素电路、有机电致发光显示面板及显示装置,在重置和补偿阶段,像素电路中的充电控制模块在扫描信号端的控制下将数据信号端与重置控制模块的第一输入端导通,重置控制模块在阈值电压信号端和参考信号端的控制下对驱动模块的控制端与输出端进行重置处理和参考电压补偿处理;在数据写入阶段,充电控制模块在扫描信号端的控制下将数据信号端输入的数据信号写入到重置控制模块的第一输入端;在发光阶段,发光控制模块在发光信号端的控制下,导通驱动模块的输出端与发光器件的输入端,最终将输入到驱动模块的数据信号与补偿到驱动模块的参考电压信号进行整合,驱动发光器件发光,这样,实现了驱动发光器件发光的驱动电流与输入到像素电路的电源电压信号无关,消除了由于输入到像素电路的电源电压信号的衰减,对发光器件的发光亮度产生的影响,进而保证了显示面板的显示效果。
附图说明
图1为现有技术中像素电路结构示意图;
图2为图1所示的像素电路的具体工作时序图;
图3为本实用新型实施例提供的像素电路结构示意图;
图4为本实用新型实施例提供的像素电路的具体结构示意图;
图5为图4所示像素电路的具体工作时序图;
图6为本实用新型实施例提供的有机电致发光显示面板结构示意图。
具体实施方式
下面结合附图,对本实用新型实施例提供的像素电路、有机电致发光显示面板及显示装置的具体实施方式进行详细地说明。
本实用新型实施例提供了一种像素电路,如图3所示,包括:充电控制模块01、驱动模块02、重置控制模块03、发光控制模块04,以及发光器件05;其中,充电控制模块01的控制端与扫描信号端Gate相连,输入端与数据信号端Data相连,输出端与重置控制模块03的第一输入端相连;
重置控制模块03的控制端与阈值电压信号端VTH相连,第二输入端分别与参考信号端VDD和驱动模块02的输入端相连,第一输出端与驱动模块02的控制端相连,第二输出端分别与驱动模块02的输出端和发光控制模块04的输入端相连;
发光控制模块04的控制端与发光信号端EM相连,输出端与发光器件05的输入端相连;发光器件05的输出端与低电平信号端VSS相连;
在重置和补偿阶段,充电控制模块01在扫描信号端Gate的控制下将数据信号端Data与重置控制模块03的第一输入端导通,重置控制模块03在阈值电压信号端VTH和参考信号端VDD的控制下对驱动模块02的控制端与输出端进行重置处理和参考电压补偿处理;在数据写入阶段,充电控制模块01在扫描信号端Gate的控制下将数据信号端Data输入的数据信号写入到重置控制模块03的第一输入端;在发光阶段,发光控制模块04在发光信号端EM的控制下,导通驱动模块02的输出端与发光器件05的输入端,驱动发光器件05发光。
本实用新型实施例提供的上述像素电路,在重置和补偿阶段,充电控制模块01在扫描信号端Gate的控制下将数据信号端Data与重置控制模块03的第一输入端导通,将数据信号端Data输入的数据信号输入到重置模块03的第一输入端,重置控制模块03在阈值电压信号端VTH和参考信号端VDD的控制下对驱动模块02的控制端与输出端进行重置处理和参考电压补偿处理,即在重置阶段,参考信号端VDD输入低电平low,重置控制模块03则对驱动模块02的控制端和输出端进行复位,在补偿阶段,参考信号端VDD输入高电平ELVDD,重置控制模块03对驱动模块02的控制端和输出端进行充电,完成补偿;在数据写入阶段,充电控制模块01在扫描信号端Gate的控制下将数据信号端Data输入的数据信号写入到重置控制模块03的第一输入端,进而重置控制模块03将数据信号写入到驱动模块02的控制端;在发光阶段,发光控制模块04在发光信号端EM的控制下,导通驱动模块02的输出端与发光器件05的输入端,最终写入到驱动模块02的数据信号与补偿到驱动模块02的参考电压信号经过整合消去电源电压信号后,驱动发光器件05发光,这样,实现了驱动发光器件发光的驱动电流与电源电压信号无关,消除了由于输入到像素电路的电源电压信号的衰减,对发光器件的发光亮度产生的影响,进而保证了显示面板的显示效果。
在具体实施时,本实用新型实施例提供的上述像素电路中,如图4所示,重置控制模块03,可以具体包括:第一电容C1、第二电容C2,以及第一开关晶体管T1;其中,第一开关晶体管T1的栅极与阈值电压信号端VTH相连,源极与驱动模块02的控制端相连,漏极分别与驱动模块02的输出端和发光控制模块04的输入端相连;第一电容C1连接于充电控制模块01的输出端和驱动模块02的控制端之间;第二电容C2连接于参考信号端VDD和驱动模块02的控制端之间。这样,在重置阶段,第一开关晶体管T1在阈值电压信号端VTH的控制下导通,导通的第一开关晶体管T1将驱动模块02的控制端与输出端导通,此时,参考信号端输入低电平low,对驱动模块02的控制端和输出端进行重置处理;在补偿阶段,参考信号端VDD输入高电平ELVDD,此时第一开关晶体管T1仍处于导通状态,导通的第一开关晶体管T1将驱动模块02的控制端和输出端导通,完成对驱动模块02的控制端与输出端的参考电压的补偿。
在具体实施时,本实用新型实施例提供的上述像素电路中,如图4所示,第一开关晶体管T1为P型晶体管,这样,在阈值电压信号端VTH输入低电平信号时,第一开关晶体管T1处于导通状态,导通的第一开关晶体管T1将驱动模块02的控制端与输出端导通。
在具体实施时,本实用新型实施例提供的上述像素电路中,如图4所示,充电控制模块01,可以具体包括:第二开关晶体管T2;第二开关晶体管T2的栅极与扫描信号端Gate相连,源极与数据信号端Data相连,漏极与重置控制模块03的第一输入端相连。这样,在重置阶段和补偿阶段,第二开关晶体管T2在扫描信号端Gate的控制下导通,导通的第二开关晶体管T2将数据信号端Data与重置控制模块03的第一输入端导通,进而将数据信号端Data输入的数据信号写入到重置控制模块03的第一输入端;在数据写入阶段,第二开关晶体管T2仍处于导通状态,导通的第二开关晶体管T2将数据信号端Data输入的参考电压信号Vref写入到重置控制模块03的第一输入端。
在具体实施时,本实用新型实施例提供的上述像素电路中,如图4所示,第二开关晶体管T2为P型晶体管。这样,在扫描信号端Gate输入低电平信号时,第二开关晶体管T2处于导通状态,导通的第二开关晶体管T2将数据信号端Data与重置控制模块03的第一输入端导通。
在具体实施时,本实用新型实施例提供的上述像素电路中,如图4所示,驱动模块02,可以具体包括:驱动晶体管D1;驱动晶体管D1的栅极与重置控制模块03的第一输出端相连,源极与参考信号端VDD相连,漏极分别与重置控制模块03的第二输出端和发光控制模块04的输入端相连,且驱动晶体管D1为P型晶体管。这样,在重置阶段,参考信号端输入低电平信号low,对驱动晶体管D1的栅极进行复位,确保在补偿阶段驱动晶体管D1管为打开的状态,以完成补偿过程。
在具体实施时,本实用新型实施例提供的上述像素电路中,如图4所示,发光控制模块04,可以具体包括:第三开关晶体管T3;第三开关晶体管T3的栅极与发光信号端EM相连,源极分别与驱动模块02的输出端和重置控制模块03的第二输出端相连,漏极与发光器件05的输入端相连。这样,在发光阶段,第三开关晶体管T3在发光信号端EM的控制下导通,导通的第三开关晶体管T3将驱动模块02的输出端与发光器05件的输入端导通,使驱动模块02驱动发光器件05在发光阶段实现正常发光功能。
在具体实施时,本实用新型实施例提供的上述像素电路中,如图4所示,第三开关晶体管T3为P型晶体管。这样,在发光信号端EM输入低电平信号时,第三开关晶体管T3处于导通状态,导通的第三开关晶体管T3将驱动模块02的输出端与发光器件05的输入端导通。
需要说明的是本实用新型上述实施例中提到的开关晶体管和驱动晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal Oxide Scmiconductor),在此不做限定。在具体实施中,这些晶体管的源极和漏极可以互换,不做具体区分。
下面结合本实用新型实施例提供的像素电路和工作时序对本实用新型实施例提供的像素电路的工作过程进行详细描述。以如图4所示的像素电路以及图5所示的图4的输入输出时序图,对本实用新型实施例提供的像素电路的工作过程作以描述。具体地,选取如图5所示的输入输出时序图中的t1~t4四个阶段。下述描述中以1表示高电平信号,0表示低电平信号。
在t1阶段,VDD=low,VTH=0,Gate=0,Data=DATA,EM=1。由于VTH=0,Gate=0,因此第一开关晶体管T1和第二开关晶体管T2导通;由于EM=1,因此第三开关晶体管T3截止。导通的第一开关晶体管T1将驱动晶体管D1的栅极和漏极导通,导通的第二开关晶体管T2将数据信号端Data与第一电容C1的一端导通,此时,参考信号端VDD输入低电平信号low,因此驱动晶体管D1的栅极和漏极的电压均为low-Vth,其中Vth为驱动晶体管D1的阈值电压,则此时第一电容C1两端之间的电压差为DATA-low+Vth,第二电容C2两端之间的电压差为Vth。t1阶段为重置阶段。
在t2阶段,VDD=ELVDD,VTH=0,Gate=0,Data=DATA,EM=1。由于VTH=0,Gate=0,因此第一开关晶体管T1和第二开关晶体管T2导通;由于EM=1,因此第三开关晶体管T3截止。导通的第一开关晶体管T1将驱动晶体管D1的栅极和漏极导通,导通的第二开关晶体管T2将数据信号端Data与第一电容C1的一端导通,此时,参考信号端VDD输入高电平信号ELVDD,因此驱动晶体管D1的栅极通过驱动晶体管D1和第一开关晶体管T1进行充电,当驱动晶体管D1的栅极充电至ELVDD-Vth时,驱动晶体管D1截止并结束充电。此时,驱动晶体管D1漏极的电压同样为ELVDD-Vth,则此时第一电容C1两端之间的电压差为DATA-ELVDD+Vth,第二电容C2两端之间的电压差为Vth。t2阶段为补偿阶段。
在t3阶段,VDD=ELVDD,VTH=1,Gate=0,Data=Vref,EM=1。由于Gate=0,因此第二开关晶体管T2导通;由于VTH=1,EM=1,因此第一开关晶体管T1和第三开关晶体管T3截止。导通的第二开关晶体管T2将数据信号端Data与第一电容C1的一端导通,此时,参考信号端VDD输入高电平信号ELVDD,数据信号端Data输入的数据信号为Vref,因此驱动晶体管D1的栅极的电压为ELVDD-Vth-DATA+Vref,而驱动晶体管D1的电压维持上一阶段的电压ELVDD-Vth。t3阶段为数据写入阶段。
在t4阶段,VDD=ELVDD,VTH=1,Gate=1,Data=0,EM=0。由于EM=0,因此第三开关晶体管T3导通;由于VTH=1,Gate=1,因此第一开关晶体管T1和第二开关晶体管T2截止。导通的第三开关晶体管T3将驱动晶体管D1的漏极与发光器件05的输入端导通,使得驱动晶体管D1驱动发光器件05实现正常发光功能。t4阶段为发光阶段。
在t4阶段,驱动晶体管D1栅极的电压为ELVDD-Vth-DATA+Vref,漏极的电压为ELVDD-Vth,驱动发光器件05发光的驱动电流I=K(Vgs-Vth)2=K(Vref–DATA-Vth)2,其中,K是与驱动晶体管D1的工艺参数和几何尺寸有关的常数,Vgs为驱动晶体管D1的栅极和源极之间的电压差。由上述分析可知,发光器件05的导通电流确实与参考电压端VDD电源电压信号无关,从而消除了由于输入到像素电路的电源电压信号的衰减,对发光器件05的发光亮度产生的影响。
基于同一实用新型构思,本实用新型实施例提供了一种有机电致发光显示面板,包括本实用新型实施例提供的上述像素电路。由于该有机电致发光显示面板解决问题的原理与像素电路相似,因此该有机电致发光显示面板的实施可以参见上述像素电路的实施,重复之处不再赘述。
在具体实施时,本实用新型实施例提供的有机电致发光显示面板中,如图6所示,可以由栅极驱动模块分别向像素电路中的参考信号端VDD、扫描信号端Gate、阈值电压信号端VTH,以及发光信号端EM提供相应控制信号,由源极驱动模块在不同阶段分别向数据信号端Data提供数据信号DATA和Vref。
基于同一实用新型构思,本实用新型实施例提供了一种显示装置,该显示装置可以应用于手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。由于该显示装置解决问题的原理与像有机电致发光显示面板相似,因此该显示装置的实施可以参见上述有机电致发光显示面板的实施,重复之处不再赘述。
本实用新型实施例提供了一种像素电路、有机电致发光显示面板及显示装置,在重置和补偿阶段,像素电路中的充电控制模块在扫描信号端的控制下将数据信号端与重置控制模块的第一输入端导通,重置控制模块在阈值电压信号端和参考信号端的控制下对驱动模块的控制端与输出端进行重置处理和参考电压补偿处理;在数据写入阶段,充电控制模块在扫描信号端的控制下将数据信号端输入的数据信号写入到重置控制模块的第一输入端;在发光阶段,发光控制模块在发光信号端的控制下,导通驱动模块的输出端与发光器件的输入端,最终将输入到驱动模块的数据信号与补偿到驱动模块的参考电压信号进行整合,驱动发光器件发光,这样,实现了驱动发光器件发光的驱动电流与电源电压信号无关,消除了由于输入到像素电路的电源电压信号的衰减,对发光器件的发光亮度产生的影响,进而保证了显示面板的显示效果。
显然,本领域的技术人员可以对本实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型也意图包含这些改动和变型在内。
Claims (11)
1.一种像素电路,其特征在于,包括:充电控制模块、驱动模块、重置控制模块、发光控制模块,以及发光器件;其中,
所述充电控制模块的控制端与扫描信号端相连,输入端与数据信号端相连,输出端与所述重置控制模块的第一输入端相连;
所述重置控制模块的控制端与阈值电压信号端相连,第二输入端分别与参考信号端和所述驱动模块的输入端相连,第一输出端与所述驱动模块的控制端相连,第二输出端分别与所述驱动模块的输出端和所述发光控制模块的输入端相连;
所述发光控制模块的控制端与发光信号端相连,输出端与所述发光器件的输入端相连;所述发光器件的输出端与低电平信号端相连;
在重置和补偿阶段,所述充电控制模块在所述扫描信号端的控制下将所述数据信号端与所述重置控制模块的第一输入端导通,所述重置控制模块在所述阈值电压信号端和所述参考信号端的控制下对所述驱动模块的控制端与输出端进行重置处理和参考电压补偿处理;在数据写入阶段,所述充电控制模块在所述扫描信号端的控制下将所述数据信号端输入的数据信号写入到所述重置控制模块的第一输入端;在发光阶段,所述发光控制模块在所述发光信号端的控制下,导通所述驱动模块的输出端与所述发光器件的输入端,驱动所述发光器件发光。
2.如权利要求1所述的像素电路,其特征在于,所述重置控制模块,具体包括:第一电容、第二电容,以及第一开关晶体管;其中,
所述第一开关晶体管的栅极与阈值电压信号端相连,源极与所述驱动模块的控制端相连,漏极分别与所述驱动模块的输出端和所述发光控制模块的输入端相连;
所述第一电容连接于所述充电控制模块的输出端和所述驱动模块的控制端之间;
所述第二电容连接于所述参考信号端和所述驱动模块的控制端之间。
3.如权利要求2所述的像素电路,其特征在于,所述第一开关晶体管为P型晶体管。
4.如权利要求1所述的像素电路,其特征在于,所述充电控制模块,具体包括:第二开关晶体管;
所述第二开关晶体管的栅极与所述扫描信号端相连,源极与所述数据信号端相连,漏极与所述重置控制模块的第一输入端相连。
5.如权利要求4所述的像素电路,其特征在于,所述第二开关晶体管为P型晶体管。
6.如权利要求1所述的像素电路,其特征在于,所述驱动模块,具体包括:驱动晶体管;
所述驱动晶体管的栅极与所述重置控制模块的第一输出端相连,源极与所述参考信号端相连,漏极分别与所述重置控制模块的第二输出端和所述发光控制模块的输入端相连。
7.如权利要求6所述的像素电路,其特征在于,所述驱动晶体管为P型晶体管。
8.如权利要求1所述的像素电路,其特征在于,所述发光控制模块,具体包括:第三开关晶体管;
所述第三开关晶体管的栅极与所述发光信号端相连,源极分别与所述驱动模块的输出端和所述重置控制模块的第二输出端相连,漏极与所述发光器件的输入端相连。
9.如权利要求8所述的像素电路,其特征在于,所述第三开关晶体管为P型晶体管。
10.一种有机电致发光显示面板,其特征在于,包括如权利要求1-9任一项所述的像素电路。
11.一种显示装置,其特征在于,包括如权利要求10所述的有机电致发光显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420833497.0U CN204288766U (zh) | 2014-12-24 | 2014-12-24 | 一种像素电路、有机电致发光显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420833497.0U CN204288766U (zh) | 2014-12-24 | 2014-12-24 | 一种像素电路、有机电致发光显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204288766U true CN204288766U (zh) | 2015-04-22 |
Family
ID=52871901
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420833497.0U Active CN204288766U (zh) | 2014-12-24 | 2014-12-24 | 一种像素电路、有机电致发光显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204288766U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104409051A (zh) * | 2014-12-24 | 2015-03-11 | 京东方科技集团股份有限公司 | 一种像素电路、有机电致发光显示面板及显示装置 |
CN108492770A (zh) * | 2018-03-27 | 2018-09-04 | 京东方科技集团股份有限公司 | 一种像素补偿电路、其驱动方法及显示面板、显示装置 |
CN111044874A (zh) * | 2019-12-31 | 2020-04-21 | 武汉天马微电子有限公司 | 一种显示模组、检测方法及电子设备 |
-
2014
- 2014-12-24 CN CN201420833497.0U patent/CN204288766U/zh active Active
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104409051A (zh) * | 2014-12-24 | 2015-03-11 | 京东方科技集团股份有限公司 | 一种像素电路、有机电致发光显示面板及显示装置 |
CN108492770A (zh) * | 2018-03-27 | 2018-09-04 | 京东方科技集团股份有限公司 | 一种像素补偿电路、其驱动方法及显示面板、显示装置 |
US11158250B2 (en) | 2018-03-27 | 2021-10-26 | Boe Technology Group Co., Ltd. | Pixel compensation circuit, method for driving the same, display panel, and display device |
CN111044874A (zh) * | 2019-12-31 | 2020-04-21 | 武汉天马微电子有限公司 | 一种显示模组、检测方法及电子设备 |
CN111044874B (zh) * | 2019-12-31 | 2022-05-24 | 武汉天马微电子有限公司 | 一种显示模组、检测方法及电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104409051A (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN102708791B (zh) | 像素单元驱动电路和方法、像素单元以及显示装置 | |
CN102708792B (zh) | 一种像素单元驱动电路和方法、像素单元以及显示装置 | |
CN102473376B (zh) | 显示装置 | |
CN103971638B (zh) | 像素驱动电路、驱动方法、阵列基板及显示装置 | |
CN103400548B (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN103198793B (zh) | 像素电路及其驱动方法、显示装置 | |
CN104269133B (zh) | 一种像素电路及有机电致发光显示面板 | |
US10311783B2 (en) | Pixel circuit, method for driving the same, display panel and display device | |
CN102411893B (zh) | 一种像素驱动电路 | |
CN103971640A (zh) | 一种像素驱动电路及其驱动方法和显示装置 | |
CN103035195A (zh) | 发光元件驱动电路、像素电路、显示面板及显示器 | |
CN105161051A (zh) | 像素电路及其驱动方法、阵列基板、显示面板及显示装置 | |
CN104318897A (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN105096826A (zh) | 一种像素电路及其驱动方法、阵列基板、显示装置 | |
CN104036725A (zh) | 像素电路及其驱动方法、有机发光显示面板及显示装置 | |
CN104409047A (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
CN101859542B (zh) | 有机发光二极管显示装置及其有机发光二极管像素电路 | |
CN104157241A (zh) | 一种像素驱动电路及其驱动方法和显示装置 | |
CN104091562A (zh) | 像素电路、显示面板及显示装置 | |
CN104409050A (zh) | Oled像素电路及其驱动方法、显示面板及显示装置 | |
CN203858845U (zh) | 像素电路、有机发光显示面板及显示装置 | |
CN103366672A (zh) | 发光元件驱动电路及像素电路 | |
CN104167170B (zh) | 像素电路及其驱动方法和显示装置 | |
CN104575389A (zh) | 像素电路及其驱动方法、显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant |