CN203311194U - 基于cpld的上电时序控制电路 - Google Patents

基于cpld的上电时序控制电路 Download PDF

Info

Publication number
CN203311194U
CN203311194U CN2013201242776U CN201320124277U CN203311194U CN 203311194 U CN203311194 U CN 203311194U CN 2013201242776 U CN2013201242776 U CN 2013201242776U CN 201320124277 U CN201320124277 U CN 201320124277U CN 203311194 U CN203311194 U CN 203311194U
Authority
CN
China
Prior art keywords
power
cpld
control circuit
time sequence
sequence control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2013201242776U
Other languages
English (en)
Inventor
程金枝
朱瑞霖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Feixun Data Communication Technology Co Ltd
Original Assignee
Shanghai Feixun Data Communication Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Feixun Data Communication Technology Co Ltd filed Critical Shanghai Feixun Data Communication Technology Co Ltd
Priority to CN2013201242776U priority Critical patent/CN203311194U/zh
Application granted granted Critical
Publication of CN203311194U publication Critical patent/CN203311194U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Agricultural Chemicals And Associated Chemicals (AREA)
  • Electronic Switches (AREA)

Abstract

本实用新型实施例提供一种基于CPLD的上电时序控制电路,用于电源控制技术领域,所述基于CPLD的上电时序控制电路包括: PMOS管开关,所述PMOS管开关栅极连接CPLD控制端逻辑电路,源极连接主板3.3V电源,漏极连接扣板的3.3V供电端。本实用新型实施例通过提供一种基于CPLD的上电时序控制电路,经过验证,新的时序控制电路能大幅提高供电电路性能和供电时间参数,有效的改善了板子由于3.3V电压上电过慢而导致的CPU无法启动的现象。

Description

基于CPLD的上电时序控制电路
技术领域
本实用新型涉及电源控制技术领域,具体地说更涉及一种基于CPLD的上电时序控制电路。 
背景技术
在研发项目中,很多产品存在因3.3V供电电源其供电速度较慢导致板子CPU不启动的现象,如图1所示,CPU不能及时上电,需要关闭电源重新启动,cpu才能启动,板子才可以正常工作,抓取的上电时序图如图2所示,所需的上电时间较长。 
实用新型内容
本实用新型实施例的目的是为了提供一种基于CPLD的上电时序控制电路,使主板电源可及时上电。 
为了达到上述实用新型目的,本实用新型实施例提出的基于CPLD的上电时序控制电路是通过以下技术方案实现的: 
基于CPLD的上电时序控制电路,所述基于CPLD的上电时序控制电路包括:
  PMOS管开关,所述PMOS管开关栅极连接CPLD控制逻辑电路,源极连接主板3.3V电源,漏极连接扣板的3.3V供电端。
本实用新型实施例通过提供一种基于CPLD的上电时序控制电路,经过验证,新的时序控制电路能大幅提高供电电路性能和供电时间参数,有效的改善了板子由于3.3V电压上电过慢而导致的CPU无法启动的现象。 
附图说明
通过下面结合附图对其示例性实施例进行的描述,本实用新型上述特征和优点将会变得更加清楚和容易理解。 
图1为传统上电电路不能上电时的时序图; 
图2为传统上电电路正常上电时的时序图; 
图3为本实用新型PMOS管测试开关时间电路图;
图4为本实用新型开关导通时间波形图;
图5为本实用新型基于CPLD的上电时序控制电路的上电时序图。
具体实施方式
下面结合附图对本实用新型作进一步详细说明。 
本实用新型实施例基于CPLD的上电时序控制电路电路包括: 
  PMOS管开关,所述PMOS管开关栅极连接CPLD控制端逻辑电路,源极连接主板3.3V电源,漏极连接扣板的3.3V供电端。
如图3所示,PMOS管,当Vgs小于一定值就会导通,适合于源极接VCC3.3V时的情况。在应用中,源极接主板提供的3.3V,漏极接到扣板的供电端,栅极由主板的CPLD控制,同时给栅极加上一个上拉电阻,可以消除毛刺。如图4所示,在主板上电后,通过CPLD给栅极一个高电平,此时mos管是断开的,当延时控制到900ms时,通过CPLD给栅极一个低电平,此时mos管导通,并给扣板供电,扣板能够在非常快的速度达到3.3V,达到了cpu启动的要求,所以扣板每次都能正常启动。 
给主板上电后,经过CPLD延时一段时间,等到源极达到稳定的3.3V,才让PMOS管开关导通,如图5所示,开关导通时间最大才几十纳秒,速度非常快。 
本实用新型实施例通过提供一种基于CPLD的上电时序控制电路,经过验证,新的供电电路能大幅提高供电电路性能和供电时间参数,有效的改善了板子由于3.3V电压上电过慢而导致的CPU无法启动的现象。 
本实用新型所属领域的一般技术人员可以理解,本实用新型以上实施例仅为本实用新型的优选实施例之一,为篇幅限制,这里不能逐一列举所有实施方式,任何可以体现本实用新型权利要求技术方案的实施,都在本实用新型的保护范围内。 
需要注意的是,以上内容是结合具体的实施方式对本实用新型所作的进一步详细说明,不能认定本实用新型的具体实施方式仅限于此,在本实用新型的上述指导下,本领域技术人员可以在上述实施例的基础上进行各种改进和变形,而这些改进或者变形落在本实用新型的保护范围内。 

Claims (1)

1.基于CPLD的上电时序控制电路,其特征在于,所述基于CPLD的上电时序控制电路包括:
  PMOS管开关,所述PMOS管开关栅极连接CPLD控制端逻辑电路,源极连接主板3.3V电源,漏极连接扣板的3.3V供电端。
CN2013201242776U 2013-03-19 2013-03-19 基于cpld的上电时序控制电路 Expired - Fee Related CN203311194U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2013201242776U CN203311194U (zh) 2013-03-19 2013-03-19 基于cpld的上电时序控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2013201242776U CN203311194U (zh) 2013-03-19 2013-03-19 基于cpld的上电时序控制电路

Publications (1)

Publication Number Publication Date
CN203311194U true CN203311194U (zh) 2013-11-27

Family

ID=49617391

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2013201242776U Expired - Fee Related CN203311194U (zh) 2013-03-19 2013-03-19 基于cpld的上电时序控制电路

Country Status (1)

Country Link
CN (1) CN203311194U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109557857A (zh) * 2018-12-10 2019-04-02 浪潮(北京)电子信息产业有限公司 基于Intel平台时序启动信号控制方法、装置及***

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109557857A (zh) * 2018-12-10 2019-04-02 浪潮(北京)电子信息产业有限公司 基于Intel平台时序启动信号控制方法、装置及***
CN109557857B (zh) * 2018-12-10 2021-03-16 浪潮(北京)电子信息产业有限公司 基于Intel平台时序启动信号控制方法、装置及***

Similar Documents

Publication Publication Date Title
CN104253459A (zh) 具有供电模式切换功能的usb装置
TW201339772A (zh) 電子裝置及其電源控制電路
IN2014DE00541A (zh)
CN104238627A (zh) 一种使用硬件线路实现服务器上下电时序控制的方法
CN103576816B (zh) 开关机控制电路
MY155924A (en) Vehicle power supply device
CN202157983U (zh) 风扇延时控制电路
EP2670223A3 (en) Lighting system with reduced standby power
CN103457586B (zh) 一种电子设备关机零功耗实现方法
TW201416845A (zh) 主機板
CN105718012A (zh) 一种自动切换OTG设备主从模式下的Vbus电压的方法与电路
CN203289395U (zh) 一种开关机电路和一种电子设备
CN104461756A (zh) 用于低功耗设备的看门狗电路
CN203311194U (zh) 基于cpld的上电时序控制电路
CN102937829A (zh) 节能管理电路
CN103746681A (zh) 一种cmos器件电源上下电输出三态控制电路
TW201245581A (en) Fan system
CN104331304A (zh) 一种音频设备外接笔记本的待机唤醒方法
CN109375535A (zh) 一种使能电路单元、时序控制***及方法
CN202975962U (zh) 限流装置
CN104679210A (zh) 一种基于cpld控制器实现计算机开机的装置和方法
CN211351757U (zh) 一种低功耗待机电路、移动电源及机器人
CN203444413U (zh) 一种实现开关机电路关机零功耗的装置
TWI505074B (zh) 微控制器之重置系統和其重置方法
CN202711169U (zh) Mcu电源管理***

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20131127

Termination date: 20190319