CN203178636U - 阵列基板及显示装置 - Google Patents
阵列基板及显示装置 Download PDFInfo
- Publication number
- CN203178636U CN203178636U CN 201320067813 CN201320067813U CN203178636U CN 203178636 U CN203178636 U CN 203178636U CN 201320067813 CN201320067813 CN 201320067813 CN 201320067813 U CN201320067813 U CN 201320067813U CN 203178636 U CN203178636 U CN 203178636U
- Authority
- CN
- China
- Prior art keywords
- electrode
- dielectric layer
- area
- capacitance electrode
- array base
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
Images
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本实用新型公开了一种阵列基板,包括基板、驱动电极、第一电容、源极、漏极和第一介电层,第一电容包括第一电容电极和第二电容电极,源极、漏极、驱动电极和第一电容电极形成于基板上且被第一介电层覆盖,第一介电层包括覆盖第一电容电极的第一区域和覆盖驱动电极、厚度大于第一区域的第二区域,第二区域用于在其上形成玻璃熔胶,第二电容电极形成于第一区域上。通过上述方式,采用本实用新型阵列基板的显示装置能够取得良好的封胶效果。
Description
技术领域
本实用新型涉及液晶显示器领域,特别是涉及一种阵列基板及显示装置。
背景技术
液晶面板通常包括彩膜基板和阵列基板。液晶面板的生产工序通常包括阵列制程、组立制程以及模组制程。阵列制程主要包括阵列基板的生产过程。组立制程主要包括将阵列基板和彩膜基板贴合在一起的过程。模组制程则包括将FPC(Flexible Printed Circuit,柔性电路板)等电路进行组装的过程。
阵列基板上形成呈阵列排布的TFT(Thin-Film Transistor,薄膜晶体管)、电容和像素电极,以及形成于***的驱动电极。驱动电极控制TFT的通断电,因此驱动电极连接TFT和FPC。组立制程中,将阵列基板和彩膜基板贴合在一起的步骤之前还包括在阵列基板和彩膜基板的边框处封胶的步骤。具体来说,封胶步骤包括灌胶和固化两个步骤。
OLED(Organic Electroluminesence Display,有机电激光显示)面板作为液晶面板的未来发展新趋势,其对水汽和氧气等物质非常敏感,因此其封装条件较苛刻。
现有技术中,OLED面板的封装工艺为灌胶后采用激光烘烤的方法使封框胶固化。激光固化的温度达1000℃甚至更高。然而,封框胶的涂覆位置与驱动电极的排布位置部分重合,若封框胶与驱动电极直接接触则固化过程中极易发生封框胶自驱动电极的位置处发生剥离的现象。
实用新型内容
本实用新型主要解决的技术问题是提供一种改善封框效果的阵列基板及显示装置。
为解决上述技术问题,本实用新型采用的一个技术方案是:提供一种阵列基板,包括基板、驱动电极、第一电容、源极、漏极和第一介电层,第一电容包括第一电容电极和第二电容电极,源极、漏极、驱动电极和第一电容电极形成于基板上,第一介电层覆盖源极、漏极、驱动电极和第一电容电极,第一介电层包括覆盖第一电容电极的第一区域和覆盖驱动电极的第二区域,第二区域的厚度大于第一区域的厚度,第二区域用于在其上形成玻璃熔胶,第二电容电极形成于第一区域上。
其中,第一区域的厚度为200~1000埃,第二区域的厚度为1000~8000埃。
其中,阵列基板进一步包括像素电极、有机材料层和间隔装置,像素电极形成于第一介质层上且连接源极,有机材料层位于第一介电层上且覆盖第二电极板,像素电极裸露出有机材料层,间隔装置于有机材料层上凸出设置。
其中,第二电容电极是金属材料或透明导电材料。
其中,阵列基板进一步包括第二介电层、半导体层、第三介电层、栅极、第四介电层和第二电容,第二电容包括第三电容电极和第四电容电极,第二介电层形成于基板上,半导体层和第三电容电极位于第二介电层和第三介电层之间,栅极和第四电容电极位于第三介电层和第四介电层之间,源极和栅极均与半导体层连接。
为解决上述技术问题,本实用新型采用的另一个技术方案是:提供一种显示装置,显示装置包括阵列基板、彩膜基板和由玻璃熔胶围设的胶框;胶框位于阵列基板和彩膜基板之间;阵列基板包括基板、驱动电极、第一电容、源极、漏极和第一介电层,第一电容包括第一电容电极和第二电容电极,源极、漏极、驱动电极和第一电容电极形成于基板上,第一介电层覆盖源极、漏极、驱动电极和第一电容电极,第一介电层包括覆盖第一电容电极的第一区域和覆盖驱动电极的第二区域,第二区域的厚度大于第一区域的厚度,第二区域用于在其上形成玻璃熔胶,第二电容电极形成于第一区域上。
其中,第一区域的厚度为200~1000埃,第二区域的厚度为1000~8000埃。
其中,阵列基板进一步包括像素电极、有机材料层和间隔装置,像素电极形成于第一介质层上且连接源极,有机材料层位于第一介电层上且覆盖第二电极板,像素电极裸露出有机材料层,间隔装置于有机材料层上凸出设置。
其中,第二电容电极是金属材料或透明导电材料。
其中,阵列基板进一步包括第二介电层、半导体层、第三介电层、栅极、第四介电层和第二电容,第二电容包括第三电容电极和第四电容电极,第二介电层形成于基板上,半导体层和第三电容电极位于第二介电层和第三介电层之间,栅极和第四电容电极位于第三介电层和第四介电层之间,源极和栅极均与半导体层连接。
本实用新型的有益效果是:区别于现有技术的情况,本实用新型阵列基板的第一介电层包括位于第一电容电极、第二电容电极之间的第一区域和覆盖驱动电极的第二区域,第二区域的厚度大于第一区域的厚度设计;从而在保障第一电容的电荷存储量的基础上,避免发生因驱动电极直接接触封框工艺中的玻璃熔胶而使玻璃熔胶剥离的现象,进一步地,驱动电极对应的第二区域的厚度较厚,因此封框工艺中的封框效果更好。
附图说明
图1是本实用新型阵列基板的局部主视示意图;
图2是本图1所示阵列基板应用于显示装置中的俯视示意图;
图3是图2所示显示装置的区域A对应的主视示意图;
图4是是本实用新型阵列基板的制造方法的流程图。
具体实施方式
参阅图1和图2,本实用新型阵列基板包括基板1、驱动电极2、第一电容3、TFT层(未标示)、第一介电层51、像素电极6、有机材料层7和间隔装置8。第一电容3包括第一电容电极31和第二电容电极32。
TFT层包括第二介电层52、半导体层43、第三介电层53、栅极44、第四介电层54、源极41、漏极42和第二电容9。第二电容9包括第三电容电极91和第四电容电极92。
第二介电层52形成于基板1上。半导体层43和第三电容电极91形成于第二介电层52的远离基板1的一侧上。第三电容电极91和半导体层43可以由不同的制程依次制成,或者在同一制程中同时生成。当第三电容电极91和半导体层43由同一制程形成时,二者为同样的材质,即,第三电容电极91亦为半导体材料。
第三介电层53形成于第二介电层52上。第三介电层53覆盖半导体层43和第三电容电极91,使第三电容电极91和半导体层43位于第二介电层52和第三介电层53之间。
栅极44和第四电容电极92形成于第三介电层53上。栅极44和第四电容电极92由同一制程同时形成,或者由不同制程依次形成。第四介电层形成于第三介电层53上。第四介电层54覆盖栅极44和第四电容电极92,使栅极44和第四电容电极92位于第三介电层53和第四介电层54之间。
源极41、漏极42、第一电容电极31和驱动电极2形成于第四介电层54上;四者由相同的制程同时形成或者不同的制程先后形成。驱动电极2形成于阵列基板100上靠近一侧边缘的位置处。第一介电层51形成于所述第四介电层54上。第一介电层51覆盖源极41、漏极42、第一电容电极31和驱动电极2。第一介电层51包括覆盖第一电容电极31的第一区域511和覆盖驱动电极2的第二区域512。第二区域512的厚度大于第一区域511的厚度。优选地,第一区域511的厚度为200~1000埃之间,第二区域512的厚度为1000~8000埃之间。
第一介电层51的第一区域511上形成第二电容电极32。第一电容电极31、第二电容电极32和二者之间的第一介电层51形成第一电容3。因第一电容电极31和第二电容电极32之间的第一介电层51的厚度较小,使第一电容3能够得到较高的电荷存储量,以满足使用需求。
请一并参照图2和图3,第一介电层51的第一区域511覆盖驱动电极2,第一区域511用于在其上形成玻璃熔胶22,以将阵列基板100和彩膜基板21进行封装。
玻璃熔胶22的封装工艺中,首先,将玻璃熔胶灌注在阵列基板100***的封胶区(未标示)上,该封胶区与第二区域512部分重叠;接着,将采用激光烘烤的方法使玻璃熔胶固化。本实用新型中,因驱动电极2与玻璃熔胶22之间设置较厚的第一介电层51,第一介电层51在二者之间形成良好的过渡,使玻璃熔胶22取得良好的固化封装效果。
进一步地,像素电极6形成于第一介电层51上。像素电极6连接至源极41。像素电极6与第二电容电极32由相同的制程同时形成或者由不同的制程先后形成。优选地,像素电极6和第二电容电极32采用相同的制程同时形成,二者均采用透明导电材料或者银制程。当二者采用不同制程时,第二电容电极32亦可采用其他的导电材料。
有机材料层7形成于第一介电层51上。有机材料层7覆盖第二电极板并将像素电极6裸露出来。间隔装置8自有机材料层7上凸出间隔设置,以支撑与阵列基板100相互组装的彩膜基板21。
有机材料层7的设置面积小于第一介电层51。至少阵列基板100的框胶区上没有铺设有机材料层7,使得玻璃熔胶22灌注至设置于框胶区的表层的第一介质层51上。
本实用新型中,第一介质层51、第二介质层52、第三介质层53和第四介质层54均为氮化硅或氧化硅材料。实际应用中,上述介质层的材料不受上述材料限制。并且,相邻的介质层之间可以采用相同的材料,亦可以选用不同的材料。
区别于现有技术,本实用新型阵列基板100的第一介电层51包括位于第一电容电极31、第二电容电极32之间的第一区域511和覆盖驱动电极2的第二区域512,第二区域512的厚度大于第一区域511的厚度设计;从而在保障第一电容3的电荷存储量的基础上,避免发生因驱动电极2直接接触封框工艺中的玻璃熔胶22而使玻璃熔胶22剥离的现象,进一步地,驱动电极2对应的第二区域512的厚度较厚,因此,封框工艺中的封框效果更好。
请参照图2,本实用新型进一步提供一种显示装置,显示装置包括前述实施例中描述的阵列基板100、彩膜基板21、FPC20和玻璃熔胶22围设的胶框。胶框位于阵列基板100和彩膜基板21之间。FPC20连接至驱动电极2。
请参照图4,本实用新型进一步提供一种阵列基板的制造方法。该制造方法包括:
S10,提供一基板1。
基板1可以是玻璃基板或其他材料的透光板。
S20,于基板1上形成源极41、漏极42、驱动电极2和第一电容电极31。
S30,形成第一介电层51。第一介电层51覆盖源极41、漏极42、驱动电极2和第一电容电极31。第一介电层51包括覆盖第一电容电极31的第一区域511和覆盖驱动电极2的第二区域512。第二区域512的厚度大于第一区域511的厚度。第二区域512用于在其上形成玻璃熔胶22。
S40,于第一介电层51的第一区域511上形成第二电容电极32。第二电容电极32、第一电容电极31以及其间的第一介电层51形成第一电容3。
具体来说,步骤S20进一步包括:于基板1上形成第二介电层52。于第二介电层52上形成半导体层43和第三电容电极91。形成第三介电层53,第三介电层53形成于第二介电层52上且覆盖半导体层43和第三电容电极91。于第三介电层53上形成栅极44和第四电容电极92,栅极44和半导体层43正对,第四电容电极92、第三电容电极91以及其间的第三介电层形成第二电容9。形成第四介电层54,第四介电层54形成于第三介电层53上且覆盖栅极44和第四电容电极92。于第四介电层92上形成源极41、漏极42、第一电容电极31和驱动电极2,源极41和漏极42均连接至半导体层43。
步骤S30中,优选地,第一区域511的厚度为200~1000埃,第二区域512的厚度为1000~8000埃。
该制造方法于步骤S30之后进一步包括:于第一介电层51上形成像素电极6,像素电极6连接至源极41。形成像素电极6的步骤可与步骤S40同步完成或先后完成。像素电极6和第二电容电极32选择同一制程同步形成时,二者的材料相同,即均选择透明电极材料或银。
像素电极6制成后,于第一介电层51上形成有机材料层7。有机材料层7覆盖第二电容电极32。像素电极6裸露出有机材料层7。最后,于有机材料层7上凸出设置若干间隔装置8,间隔装置8用以支撑显示装置的与阵列基板100贴合组装的彩膜基板21。
以上所述仅为本实用新型的实施方式,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本实用新型的专利保护范围内。
Claims (10)
1.一种阵列基板,其特征在于,所述阵列基板包括基板、驱动电极、第一电容、源极、漏极和第一介电层,所述第一电容包括第一电容电极和第二电容电极,所述源极、所述漏极、所述驱动电极和所述第一电容电极形成于所述基板上,所述第一介电层覆盖所述源极、所述漏极、所述驱动电极和所述第一电容电极,所述第一介电层包括覆盖所述第一电容电极的第一区域和覆盖所述驱动电极的第二区域,所述第二区域的厚度大于所述第一区域的厚度,所述第二区域用于在其上形成玻璃熔胶,所述第二电容电极形成于所述第一区域上。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一区域的厚度为200~1000埃,所述第二区域的厚度为1000~8000埃。
3.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板进一步包括像素电极、有机材料层和间隔装置,所述像素电极形成于所述第一介质层上且连接所述源极,所述有机材料层位于所述第一介电层上且覆盖所述第二电极板,所述像素电极裸露出所述有机材料层,所述间隔装置于所述有机材料层上凸出设置。
4.根据权利要求1所述的阵列基板,其特征在于,所述第二电容电极是金属材料或透明导电材料。
5.根据权利要求4所述的阵列基板,其特征在于,所述阵列基板进一步包括第二介电层、半导体层、第三介电层、栅极、第四介电层和第二电容,所述第二电容包括第三电容电极和第四电容电极,所述第二介电层形成于所述基板上,所述半导体层和所述第三电容电极位于所述第二介电层和所述第三介电层之间,所述栅极和所述第四电容电极位于所述第三介电层和所述第四介电层之间,所述源极和所述栅极均与所述半导体层连接。
6.一种显示装置,其特征在于,所述显示装置包括阵列基板、彩膜基板和由玻璃熔胶围设的胶框;胶框位于阵列基板和彩膜基板之间;所述阵列基板包括基板、驱动电极、第一电容、源极、漏极和第一介电层,所述第一电容包括第一电容电极和第二电容电极,所述源极、所述漏极、所述驱动电极和所述第一电容电极形成于所述基板上,所述第一介电层覆盖所述源极、所述漏极、所述驱动电极和所述第一电容电极,所述第一介电层包括覆盖所述第一电容电极的第一区域和覆盖所述驱动电极的第二区域,所述第二区域的厚度大于所述第一区域的厚度,所述第二区域用于在其上形成所述玻璃熔胶,所述第二电容电极形成于所述第一区域上。
7.根据权利要求6所述的显示装置,其特征在于,所述第一区域的厚度为200~1000埃,所述第二区域的厚度为1000~8000埃。
8.根据权利要求6所述的显示装置,其特征在于,所述阵列基板进一步包括像素电极、有机材料层和间隔装置,所述像素电极形成于所述第一介质层上且连接所述源极,所述有机材料层位于所述第一介电层上且覆盖所述第二电极板,所述像素电极裸露出所述有机材料层,所述间隔装置于所述有机材料层上凸出设置。
9.根据权利要求6所述的显示装置,其特征在于,所述第二电容电极是金属材料或透明导电材料。
10.根据权利要求9所述的显示装置,其特征在于,所述阵列基板进一步包括第二介电层、半导体层、第三介电层、栅极、第四介电层和第二电容,所述第二电容包括第三电容电极和第四电容电极,所述第二介电层形成于所述基板上,所述半导体层和所述第三电容电极位于所述第二介电层和所述第三介电层之间,所述栅极和所述第四电容电极位于所述第三介电层和所述第四介电层之间,所述源极和所述栅极均与所述半导体层连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201320067813 CN203178636U (zh) | 2013-02-05 | 2013-02-05 | 阵列基板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201320067813 CN203178636U (zh) | 2013-02-05 | 2013-02-05 | 阵列基板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203178636U true CN203178636U (zh) | 2013-09-04 |
Family
ID=49075312
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201320067813 Withdrawn - After Issue CN203178636U (zh) | 2013-02-05 | 2013-02-05 | 阵列基板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203178636U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103137557A (zh) * | 2013-02-05 | 2013-06-05 | 深圳市华星光电技术有限公司 | 阵列基板、显示装置及阵列基板的制造方法 |
CN109416897A (zh) * | 2016-07-29 | 2019-03-01 | 索尼公司 | 显示装置、显示装置制造方法以及电子设备 |
-
2013
- 2013-02-05 CN CN 201320067813 patent/CN203178636U/zh not_active Withdrawn - After Issue
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103137557A (zh) * | 2013-02-05 | 2013-06-05 | 深圳市华星光电技术有限公司 | 阵列基板、显示装置及阵列基板的制造方法 |
WO2014121525A1 (zh) * | 2013-02-05 | 2014-08-14 | 深圳市华星光电技术有限公司 | 阵列基板、显示装置及阵列基板的制造方法 |
GB2524212A (en) * | 2013-02-05 | 2015-09-16 | Shenzhen China Star Optoelect | Array substrate, display device and manufacturing method for array substrate |
CN109416897A (zh) * | 2016-07-29 | 2019-03-01 | 索尼公司 | 显示装置、显示装置制造方法以及电子设备 |
CN109416897B (zh) * | 2016-07-29 | 2021-07-02 | 索尼公司 | 显示装置、显示装置制造方法以及电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104167429B (zh) | 一种柔性显示面板及其制备方法、显示装置 | |
CN103137557B (zh) | 阵列基板、显示装置及阵列基板的制造方法 | |
CN107210375B (zh) | 柔性显示屏及柔性显示屏制作方法 | |
EP3521917B1 (en) | Electronic ink display screen and manufacturing method | |
CN100428010C (zh) | 柔性显示器的制造方法 | |
TW201032194A (en) | Display device and method for fabricating the same | |
CN203133452U (zh) | 一种阵列基板及液晶显示装置 | |
CN100593870C (zh) | 有机薄膜晶体管及其制造方法和显示器件 | |
KR101600482B1 (ko) | 터치 스크린 및 그 제조 방법 | |
CN102779783B (zh) | 一种像素结构及其制造方法、显示装置 | |
CN108666447B (zh) | 一种显示基板及其制作方法、显示器件 | |
CN206311871U (zh) | 一种电子纸显示装置 | |
CN203178636U (zh) | 阵列基板及显示装置 | |
JP2005209633A5 (zh) | ||
CN103730511A (zh) | 薄膜晶体管及其制造方法、阵列基板、显示装置 | |
CN102629578B (zh) | 一种tft阵列基板及其制造方法和显示装置 | |
CN104124179A (zh) | 显示器件的封装工艺及装置 | |
CN105137645A (zh) | 一种彩膜阵列基板及其制造方法、显示装置 | |
CN103345095A (zh) | 一种tft-lcd阵列基板及显示装置 | |
US20140217410A1 (en) | Array Substrate, Display Device and Manufacturing Method Thereof | |
CN203983288U (zh) | 一种柔性显示面板、显示装置 | |
CN101344656A (zh) | 液晶显示面板与其密封方法 | |
CN103424947A (zh) | 一种微胶囊电泳显示组件及其制作方法 | |
CN207611223U (zh) | 一种新型液晶盒结构 | |
CN203561812U (zh) | 一种阵列基板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20130904 Effective date of abandoning: 20150218 |
|
RGAV | Abandon patent right to avoid regrant |