CN202649652U - 阵列基板、液晶面板和液晶显示器 - Google Patents

阵列基板、液晶面板和液晶显示器 Download PDF

Info

Publication number
CN202649652U
CN202649652U CN 201220031104 CN201220031104U CN202649652U CN 202649652 U CN202649652 U CN 202649652U CN 201220031104 CN201220031104 CN 201220031104 CN 201220031104 U CN201220031104 U CN 201220031104U CN 202649652 U CN202649652 U CN 202649652U
Authority
CN
China
Prior art keywords
pixel cell
public electrode
electrically connected
pixel
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN 201220031104
Other languages
English (en)
Inventor
刘莎
王宝强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN 201220031104 priority Critical patent/CN202649652U/zh
Application granted granted Critical
Publication of CN202649652U publication Critical patent/CN202649652U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Abstract

本实用新型公开了一种阵列基板、液晶面板和液晶显示器,涉及液晶显示技术领域,用以降低实现反转驱动所需的驱动功耗。其中,阵列基板包括衬底基板、栅线、数据线和像素单元;所述像素单元包括两层透明导电膜和薄膜晶体管;所有像素单元分为第一像素单元和第二像素单元两种,沿数据线方向所述第一像素单元和第二像素单元间隔排列;在第一像素单元中,第一层透明导电膜与公共电极线电性连接,第二层透明导电膜与薄膜晶体管的漏电极电性连接;在第二像素单元中,第一层透明导电膜与薄膜晶体管的漏电极电性连接,第二层透明导电膜与公共电极线电性连接;各像素单元中的公共电极线电性连接。本实用新型用于液晶显示技术领域。

Description

阵列基板、液晶面板和液晶显示器
技术领域
本实用新型涉及液晶显示技术,尤其涉及一种阵列基板、液晶面板和液晶显示器。 
背景技术
液晶显示器是目前常用的平板显示器,其中薄膜晶体管液晶显示器(Thin Film Transistor Liquid Crystal Display,简称TFT-LCD)是液晶显示器中的主流产品。TFT-LCD一般由阵列基板和彩膜基板对盒后在其间填充液晶层而制成。通过电场来驱动液晶分子的扭转,使光线选择性通过来呈现不同灰度的图像。驱动液晶分子扭转的电场在像素电极和公共电极之间形成。公共电极由公共电极线连通,并通过公共电极线输入公共电压;像素电极与数据线连通,并通过数据线输入工作电压。一般公共电压恒定不变,像素电极的工作电压由驱动信号序列控制大小,从而形成变化的电场。 
现有技术提出了反转驱动技术,即采用适当的驱动信号序列使TFT-LCD的各像素单元的电场发生反转,从而使液晶分子的扭转方向交替变化。反转驱动方式可实现帧反转、行反转、列反转或点反转,其中点反转方式以显示画面均匀性更好,画面品质高,电路之间的耦合最小而逐渐成为各大厂商的首选方式。所谓点反转,就是对于某一像素单元,在画面显示一帧的时间内采用正电压(即工作电压高于公共电压),下一帧的时间则采用负电压(即工作电压低于公共电压)对该像素单元进行充电而实现正负电极交替;同时,在整个液晶面板中,同一帧的时间内各像素单元的电压极性与其上下左右的四个像素单元相反。现有技术为实现点反转,需要在同一帧的时间内不断反转数据线驱动各像素单元的工作电压,工作电压在高低电压之间的频繁地交替变化导致数据线驱动功耗增加,限制了大尺寸液晶显示面板的开发和应用。 
实用新型内容
本实用新型的实施例提供一种阵列基板、液晶面板和液晶显示器,以降低实现反转驱动所需的驱动功耗。 
为达到上述目的,本实用新型的实施例采用如下技术方案: 
一方面,提供一种阵列基板,包括:衬底基板,设置在所述衬底基板上的栅线和数据线,以及公共电极线,所述栅线和数据线限定有多个像素单元;在所述像素单元中形成有两层透明导电膜和薄膜晶体管;所有像素单元分为第一像素单元和第二像素单元两种,且沿所述数据线方向所述第一像素单元和第二像素单元间隔排列;其中,在所述第一像素单元中,第一层透明导电膜与公共电极线电性连接,第二层透明导电膜与薄膜晶体管的漏电极电性连接;在所述第二像素单元中,第一层透明导电膜与薄膜晶体管的漏电极电性连接,第二层透明导电膜与公共电极线电性连接;各像素单元中的公共电极线电性连接。 
可选的,所述第一像素单元和所述第二像素单元中的薄膜晶体管都为顶栅结构;所述在所述第一像素单元中,第一层透明导电膜与公共电极线电性连接,第二层透明导电膜与薄膜晶体管的漏电极电性连接;在所述第二像素单元中,第一层透明导电膜与薄膜晶体管的漏电极电性连接,第二层透明导电膜与公共电极线电性连接具体为,在第一像素单元中,第一层透明导电膜与公共电极线直接相连或通过过孔电性连接,第二层透明导电膜与顶栅结构的薄膜晶体管的漏电极通过过孔电性连接;在第二像素单元中,第一层透明导电膜与顶栅结构的薄膜晶体管的漏电极直接相连,第二层透明导电膜与公共电极线通过过孔电性连接。进一步的,沿所述栅线的方向所述第一像素单元和第二像素单元间隔排列;或者,沿所述栅线的方向,相邻像素单元同为第一像素单元或者同为第二像素单元。 
可选的,所述第一像素单元中的薄膜晶体管为底栅结构;所述第二像素单元中的薄膜晶体管为顶栅结构;所述在所述第一像素单元中,第一层透明导电膜与公共电极线电性连接,第二层透明导电膜与薄膜晶体管的漏电极电性连接;在所述第二像素单元中,第一层透明导电膜与薄膜晶体管的漏电极电性连接,第二层透明导电膜与公共电极线电性连接具体为,在所述第一像素单元中,第一层透明导电膜与公共电极线直接相连或通过过孔电性连接,第二层透明导电膜与底栅结构的薄膜晶体管的漏电极通过过孔电性连接;在第二像素单元中,第一层透明导电膜与顶栅结构的薄膜晶体管的漏电极直接相连,第二层透明导电膜与公共电极线通过过孔电性连接。进一步的,沿所述栅线的方向所述第一像素单元和第二像素单元间隔排列。进一步的,沿所述栅线的方向,第一像素单元中的栅线通过栅绝缘层过孔与其相邻的第二像素单元中的栅线电性连接;沿数据线的方向,第一像素单元中的数据线通过栅绝缘层过孔与其相邻的第二 像素单元中的数据线电性连接。进一步的,沿所述栅线的方向,相邻像素单元同为第一像素单元或者同为第二像素单元。进一步的,沿所述栅线的方向,第一像素单元中的栅线与其相邻的第二像素单元中的栅线直接相连;沿数据线的方向,第一像素单元中的数据线通过栅绝缘层过孔与其相邻的第二像素单元中的数据线电性连接。 
进一步的,所述各像素单元中的公共电极线电性连接具体为,沿所述栅线方向,若相邻像素单元的公共电极线为同层,则所述相邻像素单元的公共电极线直接相连;沿所述栅线方向,若相邻像素单元的公共电极线为异层,则所述相邻像素单元的公共电极线通过过孔电性连接。 
一方面,提供一种液晶面板,包括相对设置的彩膜基板和阵列基板,以及填充于所述彩膜基板和所述阵列基板之间的液晶层,所述阵列基板是上述任一阵列基板。 
一方面,提供一种液晶显示器,包括外壳和驱动装置,还包上述液晶面板,所述驱动装置与所述液晶面板的栅线、公共电极线和数据线分别相连,用于向公共电极线输入公共电压,向栅线输入栅极开关电压,且向数据线输入工作电压。 
本实用新型实施例提供的阵列基板、液晶面板和液晶显示器,在阵列基板中沿数据线方向间隔设置第一像素单元和第二像素单元,各个像素单元中形成有两层导电膜。其中,在第一像素单元中,第一层导电膜作为第一像素单元的公共电极,第二层导电膜作为第一像素单元的像素电极;在第二像素单元中,第一层导电膜作为第二像素单元的像素电极,第二层导电膜作为第二像素单元的公共电极。这样,第一像素单元的像素电极和公共电极与第二像素单元的像素电极和公共电极位置反向。这样,无需反转驱动信号序列就能够实现第一像素单元和第二像素单元之间电场的反向,从而可以降低实现反转驱动所需的驱动功耗。本实用新型结构所提供的液晶显示器配合按帧反转或按列反转的驱动信号序列,能实现点反转的显示效果,从而降低现有技术中实现点反转所需的驱动功耗。 
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见 地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。 
图1为本实用新型实施例提供的阵列基板中第一像素单元和第二像素单元的一种排列方式; 
图2为本实用新型实施例提供的阵列基板中第一像素单元和第二像素单元的另一种排列方式; 
图3为本实用新型实施例提供的阵列基板中第一像素单元和第二像素单元的结构示意图; 
图4为沿图3中A1-A2线的部分结构剖视图; 
图5为本实用新型另一实施例提供的阵列基板中第一像素单元和第二像素单元的结构示意图; 
图6为沿图5中A1-A2线的部分结构剖视图; 
图7为第一像素单元和第二像素单元在图1所示排列方式下,工作电压极性与像素单元电场极性的对应关系示意图; 
图8为第一像素单元和第二像素单元在图2所示排列方式下,工作电压极性与像素单元电场极性的对应关系示意图。 
图9为本实用新型实施提供的一种阵列基板的制造方法的流程图; 
图10为本实用新型实施例提供的阵列基板制造方法过程中第一种结构状态的示意图; 
图11为本实用新型实施例提供的阵列基板制造方法过程中第二种结构状态的示意图; 
图12为本实用新型实施例提供的阵列基板制造方法过程中第三种结构状态的示意图; 
图13为本实用新型实施例提供的阵列基板制造方法过程中第四种结构状态的示意图; 
图14为本实用新型实施例提供的阵列基板制造方法过程中第五种结构状态的示意图。 
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。 
在本实用新型所有实施例中,同层设置是针对至少两种图案而言的,是指将至少两种图案设置在同一层薄膜上的结构。具体的,是通过构图工艺在采用同种材料制成的一层薄膜上形成所述至少两种图案。例如,栅线和栅极同层设置的制作过程,可以是:利用钼、铜等材料制作薄膜,通过构图工艺在该薄膜上形成栅极和栅线的图案。当然,如通常的做法栅极的图案和栅线的图案是直接接触的。直接相连也是针对至少两种图案而言的,其中,两种图案直接相连可以是同层设置的两种图案直接接触,例如,栅线和栅极直接相连;还可以是相邻层的两种图案直接接触,例如,图4中右图所示,漏电极16与第一层透明导电膜12(作为像素电极)直接接触相连。与直接相连对应的是,通过过孔电性连接;两种图案通过过孔电性连接是指,两种图案分别为不相邻的两层薄膜上的图案,且上述不相邻的两层薄膜之间设置有起到绝缘作用的薄膜,通过在该绝缘层薄膜上设置过孔使得不相邻的两层薄膜上的图案电性连接;例如,图4中左图所示,第二层透明导电膜19(作为像素电极)与漏电极16之间设置有钝化层18,作为像素电极的第二层透明导电膜19与漏电极16通过钝化层过孔181电性连接。 
本实用新型实施例提供一种阵列基板,包括:衬底基板,设置在所述衬底基板上的栅线和数据线,以及公共电极线,所述栅线和数据线限定有多个像素单元;在所述像素单元中形成有两层透明导电膜和薄膜晶体管。所有像素单元分为第一像素单元和第二像素单元两种,且沿所述数据线方向所述第一像素单元和第二像素单元间隔排列。其中,在所述第一像素单元中,第一层透明导电膜与公共电极线电性连接,第二层透明导电膜与薄膜晶体管的漏电极电性连接;在所述第二像素单元中,第一层透明导电膜与薄膜晶体管的漏电极电性连接,第二层透明导电膜与公共电极线电性连接;各像素单元中的公共电极线电性连接。 
通过上述结构设置,在第一像素单元中,第一层导电膜作为第一像素单元的公共电极,第二层导电膜作为第一像素单元的像素电极;在第二像素单元中,第一层导电膜作为第二像素单元的像素电极,第二层导电膜作为第二像素单元的公共电极。这样,第一像素单元的像素电极和公共电极与第二像素单元的像素电极和公共电极位置反向。当第一像素单元和第二像素单元通入相同极性工作电压时,由于第一像素单元的像素电极和公共电极与第二像素单元的像素电极和公共电极位置反向,会在第一像素单元和第二像素单元的像素电极和公共电极对应位置形成方向相反的电场。这样无需反转数据线输入的工作电压,就可以实现第一像素单元和第二像素单元电场方向的反向,从而可以降低实现反转驱动所需的驱动功耗。 
可选的,第一像素单元和第二像素单元中的薄膜晶体管都为顶栅结构。在第一像素单元中,第二层透明导电膜与顶栅结构的薄膜晶体管的漏电极通过第一层绝缘层过孔电性连接,若公共电极线与该像素单元中的栅线同层设置,则在该像素单元中第一层透明导电膜与公共电极线直接相连;若公共电极线与该像素单元中的数据线同层设置,则在该像素单元中第一层透明导电膜与公共电极线通过栅绝缘层过孔电性连接。在第二像素单元中,第一层透明导电膜与顶栅结构的薄膜晶体管的漏电极直接相连,若公共电极线与该像素单元中的栅线同层设置,则第二层透明导电膜与公共电极线通过栅绝缘层过孔电性连接,若公共电极线与该像素单元中的数据线同层设置,则第二层透明导电膜与公共电极线通过栅绝缘层过孔和钝化层过孔电性连接。在包含顶栅结构薄膜晶体管的第二像素中,由于源漏电极层的金属直接制作在第一层透明导电膜,即第二像素单元的像素电极上,避免现有技术中薄膜晶体管中通过过孔给像素电极充电引起开口率的损失,提高了画面质量。同时,在包含顶栅结构薄膜晶体管的各个像素单元中,有源层与栅极呈现立体式的接触形式,相比于包含底栅形薄膜晶体管的像素单元,有源层与栅极的接触面积更大,增强薄膜晶体管沟道的导电性。 
可选的,第一像素单元的薄膜晶体管为底栅结构,在所述第一像素单元中,第二层透明导电膜与底栅结构的薄膜晶体管的漏电极通过钝化层过孔电性连接;若公共电极线与该像素单元中的栅线同层设置,则第一层透明导电膜与公共电极线直接相连,若公共电极线与该像素单元中的数据线同层设置,则第一层透明导电膜与公共电极线通过栅绝缘层过孔电性连 接。第二像素单元的薄膜晶体管为顶栅结构,在第二像素单元中的第一层透明导电膜与顶栅结构的薄膜晶体管的漏电极直接相连,若公共电极线与该像素单元中的栅线同层设置,则第二层透明导电膜与公共电极线通过栅绝缘层过孔电性连接,若公共电极线与该像素单元中的数据线同层设置,则第二层透明导电膜与公共电极线通过栅绝缘层过孔和钝化层过孔电性连接。在包含顶栅结构薄膜晶体管的第二像素中,由于源漏电极层的金属直接制作在第一层透明导电膜,即第二像素单元的像素电极上,避免现有技术中薄膜晶体管中通过过孔给像素电极充电引起开口率的损失,提高了画面质量。同时,在包含顶栅结构薄膜晶体管的第二像素单元中,有源层与栅极呈现立体式的接触形式,相比于包含底栅形薄膜晶体管的第一像素单元,有源层与栅极的接触面积更大,增强薄膜晶体管沟道的导电性。 
可选的,每一像素单元中的公共电极线可以有两种设置方式。即每一像素单元中的公共电极线均与该像素单元中的栅线同层设置;或者,每一像素单元中的公共电极线均与该像素单元中的数据线同层设置。这样,各像素单元中的公共电极线电性连接具体为,沿栅线方向,若相邻像素单元的公共电极线为同层,则相邻像素单元的公共电极线直接相连;沿栅线方向,若相邻像素单元的公共电极线为异层,则所述相邻像素单元的公共电极线通过栅绝缘层过孔电性连接。 
可选的,沿栅线的方向第一像素单元和第二像素单元间隔排列(如图1所示)。在第一像素单元和第二像素单元中的薄膜晶体管都是顶栅结构的情况下,第一像素单元和第二像素单元中的栅线同层连接,数据线同层连接。在第一像素单元中的薄膜晶体管是底栅结构,第二像素单元中的薄膜晶体管是顶栅结构的情况下,沿栅线的方向,第一像素单元中的栅线通过栅绝缘层过孔与其相邻的第二像素单元中的栅线电性连接。沿数据线的方向,第一像素单元中的数据线通过栅绝缘层过孔与其相邻的第二像素单元中的数据线电性连接。通过上述的排列及连接方式,向数据线输入帧反转的驱动数据信号,数据线仅需要每帧反转一次工作电压的信号即可实现点反转,相比于已有技术显著降低了驱动功耗,且同时实现了较佳的反转驱动效果。 
可选的,沿栅线方向相邻像素单元同为第一像素单元或者同为第二像素单元(如图2所示)。在第一像素单元和第二像素单元中的薄膜晶体管都是顶栅结构的情况下,第一像素单元和第二像素单元中的栅线同层连 接,数据线同层连接。在第一像素单元中的薄膜晶体管是底栅结构,第二像素单元中的薄膜晶体管是顶栅结构的情况下,沿栅线的方向,第一像素单元中的栅线与其相邻的第一像素单元中的栅线直接相连,第二像素单元中的栅线与其相邻的第二像素单元中的栅线直接相连。沿数据线的方向,第一像素单元中的数据线通过栅绝缘层过孔与其相邻的第二像素单元中的数据线电性连接。通过上述的排列及连接方式,向数据线输入列反转的驱动数据信号,数据线仅需要每帧反转一次工作电压的信号即可实现点反转,相比于已有技术显著降低了驱动功耗,且同时实现了较佳的反转驱动效果。 
下面参照图3和图4,以第一像素单元和第二像素单元沿栅线和数据线的方向均间隔排列,即按照图1的方式排列。且每一像素单元中的公共电极线均与该像素单元中的栅线同层设置且相互平行为例对本实用新型实施例提供的阵列基板的具体结构进行说明。 
本实用新型实施例提供的阵列基板,包括设置在衬底基板11上的纵横交叉的数据线4和栅线2,公共电极线3,以及由纵横交叉的数据线4和栅线2限定的第一像素单元20和第二像素单元21。图3为本实用新型实施例提供的阵列基板中第一像素单元和第二像素单元沿栅线和数据线的方向均间隔排列,且每一像素单元中的公共电极线均与该像素单元中的栅线同层设置且相互平行的情况下,四个相邻的像素单元的俯视图。图4为沿图1中A1-A2线的剖视图。其中,第一像素单元20包括,横向设置的栅线2和纵向设置的数据线4,以及与栅线2同层设置且相互平行的公共电极线3;第一层透明导电膜12;由栅电极13、绝缘层14、有源层15以及漏电极16和源电极17构成的底栅形薄膜晶体管;钝化层18和第二层透明导电膜19。栅电极13与栅线2同层设置,第一层透明导电膜12作为第一像素单元20的公共电极与公共电极线3通过邻层设置直接电性相连。第二层透明导电膜19作为第一像素单元20的像素电极与底栅形薄膜晶体管的漏电极16通过钝化层过孔181电性相连。像素电极的图案为狭缝状,公共电极的图案为无缝隙的板状。第二像素单元21包括,横向设置的栅线2和纵向设置的数据线4,以及与栅线2同层设置且相互平行的公共电极线3;第一层透明导电膜12;由栅电极13、绝缘层14、有源层15以及漏电极16和源电极17构成的顶栅形薄膜晶体管;钝化层18和第二层透明导电膜19。栅电极13与栅线2同层设置,第一层透明导电膜 12作为第二像素单元21的像素电极与顶栅形薄膜晶体管的漏电极16分别设置在相邻的两层薄膜上,通过相互接触直接电性相连。第二层透明导电膜19作为第二像素单元21的公共电极与公共电极线3通过钝化层过孔182电性相连。像素电极的图案为狭缝状,公共电极的图案为无缝隙的板状。 
图3中,沿栅线的方向第一像素单元20和第二像素单元21可以间隔排列。且每一像素单元20中的公共电极线3均与该像素单元中的栅线2同层设置且相互平行。则沿栅线2的方向,第一像素单元20和第二像素单元21的栅线2和公共电极线3均为异层。第一像素单元20中的栅线2、公共电极线3分别通过栅绝缘层过孔142、和栅绝缘层过孔141和与其相邻的第二像素单元21中的栅线2、公共电极线3电性连接。沿数据线4的方向,第一像素单元20中的数据线4通过栅绝缘层过孔143和与其相邻的第二像素单元21中的数据线4电性连接。本领域技术人员根据已有的本领域知识及上述描述可以很容易得出,公共电极线与数据线同层设置且相互平行时,按照图1方式排列的相邻的各个像素电极中公共电极线、数据线及栅线的连接方式。同时,也很容易得出,公共电极线与数据线同层设置且相互平行时,按照图2方式排列的相邻的各个像素电极中公共电极线、数据线及栅线的连接方式。在此不再赘述。 
本实用新型实施例提供的另一种阵列基板,参见图5和图6,与上一实施例中的阵列基板的不同在于,第一像素单元中的薄膜晶体管是顶栅结构。其中,第一层透明导电膜12作为第一像素单元的公共电极与和栅电极13同层的公共电极线通过栅绝缘层过孔(图5中未标出)电性相连。第二层透明导电膜19作为第一像素单元的像素电极与底栅形薄膜晶体管的漏电极16通过钝化层过孔181和栅绝缘层过孔141电性相连。 
本实用新型实施例提供的阵列基板,当第一像素单元和第二像素单元沿栅线和数据线均间隔排列(即按照图1的方式排列)时,向数据线输入按帧反转的工作电压可以实现点反转,从而降低驱动功耗。 
具体的,如图7所示为第一像素单元20和第二像素单元21按照图1所示的方式排列形成的阵列基板中工作电压极性与像素单元电场极性的对应关系,其中示出了4×4矩阵的像素单元。上部分为工作电压信号序列。下部分为对应像素单元的电场极性。当向数据线中输入帧反转的数据 信号,即每列数据线输入的工作电压在一帧内极性相同。图7中左图为一帧内工作电压极性与像素单元电场极性的对应关系,图7中右图为下一帧内工作电压极性与像素单元电场极性的对应关系。这样,数据线仅需要每帧反转一次工作电压的信号即可实现点反转。相比于现有技术中通过在同一帧的时间内不断反转数据线驱动各像素单元的工作电压实现点反转显著降低了驱动功耗,且同时实现了较佳的反转驱动效果。此外,帧反转驱动的方式也使得数据线信号的延迟更低,从而提高了像素的充电率。 
本实用新型实施例提供的阵列基板,当第一像素单元和第二像素单元沿数据线均间隔排列,沿栅线方向,相邻像素单元同为第一像素单元或者同为第二像素单元(即按照图2的方式排列)时,向数据线输入按列反转的工作电压可以实现点反转,从而降低驱动功耗。 
如图8第一像素单元20和第二像素单元21按照图2所示的方式排列形成的阵列基板中工作电压极性与像素单元电场极性的对应关系,其中示出了4×4矩阵的像素单元。上部分为工作电压信号序列。下部分为对应像素单元的电场极性。当向数据线中输入列反转的数据信号,即相邻数据线输入的工作电压在一帧内极性相反。图8中左图为一帧内工作电压极性与像素单元电场极性的对应关系,图8中右图为下一帧内工作电压极性与像素单元电场极性的对应关系。这样,数据线仅需要每帧反转一次工作电压的信号即可实现点反转,相比于已有技术显著降低了驱动功耗,且同时实现了较佳的反转驱动效果。 
本实用新型实施例还提供一种阵列基板的制造方法,所述阵列基板包括第一像素单元和第二像素单元,参照图9-14以及图3,该方法包括, 
901、在衬底基板上沉积透明导电材料,并通过构图工艺形成对应第一像素单元和第二像素单元的第一层透明导电膜的图案。 
其中,第一像素单元和第二像素单元沿所述数据线方向间隔排列。具体的,如图10,在衬底基板11上沉积透明导电薄膜,并采用构图工艺,使第一像素单元20的公共电极和第二像素单元21的像素电极形成在衬底基板11的表面上。所谓构图工艺可以是任意对膜层进行处理以形成图案的工艺,典型的一种是采用光刻胶曝光显影、刻蚀、去除光刻胶的工艺。 
902、在形成有第一层透明导电膜的衬底基板上,制作第一层金属薄 膜和第一层半导体薄膜,并通过构图工艺形成对应各个像素单元的栅线、栅电极和公共电极线。 
具体的,如图11,在形成有第一层透明导电膜的衬底基板上制作第一层金属薄膜和第一层半导体薄膜,并通过构图工艺形成对应第一像素单元20的栅线2、栅电极13和公共电极线3,对应第二像素单元21的漏电极16、源电极17、有源层15和数据线4。其中,第一像素单元20的栅线2和公共电极线3的一端(对应图11中第一像素单元20的栅线2和公共电极线3的右端)延伸至第二像素单元21,第二像素单元21的数据线4的一端(对应图11中第二像素单元21数据线4的下端)延伸至第一像素单元20。当然,也可以是第一像素单元20的栅线2和公共电极线3的两端延伸至第二像素单元21,第二像素单元21的数据线4的两端延伸至第一像素单元20。 
如图12,沉积栅绝缘层,并通过构图工艺在第一像素单元20的栅线2和公共电极线3的两端分别形成栅绝缘层过孔142和141。在第二像素单元21的数据线4两端形成栅绝缘层过孔143。 
如图13,制作第二层半导体薄膜和第二层金属薄膜,并通过构图工艺形成对应第一像素单元20的有源层15、漏电极16、源电极17和数据线4,对应第二像素单元21的栅线2、栅电极13和公共电极线3。其中,第一像素单元20的数据线4的两端覆盖栅绝缘层过孔143,第一像素单元20中栅线2和公共电极线3的两端分别覆盖栅绝缘层过孔142和141。这样,相邻的第一像素单元20和第二像素单元21中异层设置的栅线2和公共电极线3以及数据线4分别通过栅绝缘层过孔142、141和143电性连接。 
903、沉积钝化层,并通过构图工艺形成过孔。 
如图14,沉积钝化层,并通过构图工艺在第一像素单元20中与漏电极16相对应的位置形成钝化层过孔181,在第二像素单元21中的公共电极线3上形成钝化层过孔182。 
904、沉积透明导电材料,并通过构图工艺形成对应第一像素单元和第二像素单元的第二层透明导电膜的图案。 
具体的,如图3,沉积透明导电薄膜,并采用构图工艺形成对应第一像素单元20的像素电极,对应第二像素单元21的公共电极。其中,在第 一像素单元20中,像素电极通过钝化层过孔181和薄膜晶体管的漏电极16电性连接,在所述第二像素单元21中,公共电极通过钝化层过孔182和公共电极线电性连接。 
本实用新型实施例提供的阵列基板的制造方法,通过修改构图工艺中的掩模板来改变各层次的结构图案即可在沿数据线方向间隔排列的第一像素单元和第二像素单元中分别形成底栅结构和顶栅结构的薄膜晶体管,使第一像素单元和第二像素单元的公共电极和像素电极的位置反向。向第一像素单元和第二像素单元通入相同极性工作电压时,会在第一像素单元和第二像素单元的像素电极和公共电极对应位置形成方向相反的电场。这样无需反转数据线输入的工作电压,就可以实现第一像素单元和第二像素单元电场方向的反向,相比于已有技术显著降低了驱动功耗。 
需要说明的是,上述步骤是以第一像素单元和第二像素单元沿栅线和数据线方向均间隔排列(即图1所示的排列方式)为例,本领域技术人员结合已有的本领域基础知识通过上述步骤可以很容易制造出沿栅线方向,相邻像素单元同为第一像素单元或者同为第二像素单元(即图2所示的排列方式)的阵列基板。在此不再赘述。 
本实用新型另一实施例提供的种阵列基板的制造方法,所述阵列基板包括第一像素单元和第二像素单元,所述方法包括: 
1001、在衬底基板上沉积透明导电材料,并通过构图工艺形成对应第一像素单元和第二像素单元的第一层透明导电膜的图案;其中,所述第一像素单元和第二像素单元沿所述数据线方向间隔排列。 
1002、在形成有第一层透明导电膜的衬底基板上制作第一层金属薄膜和第一层半导体薄膜,并通过构图工艺形成对应各个像素单元的栅线、栅电极和公共电极线。 
1003、沉积栅绝缘层,并通过构图工艺形成过孔。 
1004、制作第二层半导体薄膜和第二层金属薄膜,并通过构图工艺形成对应各个像素单元的有源层、源漏电极和数据线。 
1005、沉积钝化层,并通过构图工艺形成过孔。 
1006、沉积透明导电材料,并通过构图工艺形成对应第一像素单元和第二像素单元的第二层透明导电膜的图案;其中,在所述第一像素单元中,第二层透明导电膜通过过孔和薄膜晶体管的漏电极电性连接,在所述第二像素单元中,第二层透明导电膜通过过孔和公共电极 线电性连接。 
本实用新型实施例还提供了一种液晶面板,包括上述任意实施例所提供的阵列基板,还包括彩膜基板,与该阵列基板对盒设置,其间填充液晶层,所采用的彩膜基板可以为衬底基板上形成黑矩阵和彩色树脂的彩膜基板。 
本实用新型实施例还提供了一种液晶显示器,包括外壳和驱动装置,其中还包括本实用新型任意实施例所提供的液晶面板,驱动装置与液晶面板的栅线、公共电极线和数据线分别相连,用于向公共电极线输入公共电压,向栅线输入栅极开关电压,且向数据线输入工作电压。 
本实用新型上述实施例中阵列基板和彩膜基板上公共电极线、数据线、栅线和薄膜晶体管的层次、图案设计并不限于上述实施例和附图所述,能够实现以公共电极线向公共电极供电,且实现栅线、数据线和薄膜晶体管配合向像素电极供电即可。 
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以所述权利要求的保护范围为准。 

Claims (11)

1.一种阵列基板,包括:衬底基板,设置在所述衬底基板上的栅线、数据线和公共电极线,所述栅线和数据线限定有多个像素单元;在所述像素单元中形成有两层透明导电膜和薄膜晶体管;其特征在于,
所有像素单元分为第一像素单元和第二像素单元两种,且沿所述数据线方向所述第一像素单元和第二像素单元间隔排列;其中,
在所述第一像素单元中,第一层透明导电膜与公共电极线电性连接,第二层透明导电膜与薄膜晶体管的漏电极电性连接;在所述第二像素单元中,第一层透明导电膜与薄膜晶体管的漏电极电性连接,第二层透明导电膜与公共电极线电性连接;各像素单元中的公共电极线电性连接。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一像素单元和所述第二像素单元中的薄膜晶体管都为顶栅结构;
在第一像素单元中,第一层透明导电膜与公共电极线直接相连或通过过孔电性连接,第二层透明导电膜与顶栅结构的薄膜晶体管的漏电极通过过孔电性连接;在第二像素单元中,第一层透明导电膜与顶栅结构的薄膜晶体管的漏电极直接相连,第二层透明导电膜与公共电极线通过过孔电性连接。
3.根据权利要求1所述的阵列基板,其特征在于,所述第一像素单元中的薄膜晶体管为底栅结构;所述第二像素单元中的薄膜晶体管为顶栅结构;
在所述第一像素单元中,第一层透明导电膜与公共电极线直接相连或通过过孔电性连接,第二层透明导电膜与底栅结构的薄膜晶体管的漏电极通过过孔电性连接;在第二像素单元中,第一层透明导电膜与顶栅结构的薄膜晶体管的漏电极直接相连,第二层透明导电膜与公共电极线通过过孔电性连接。
4.根据权利要求3所述的阵列基板,其特征在于,沿所述栅线的方向所述第一像素单元和第二像素单元间隔排列。
5.根据权利要求4所述的阵列基板,其特征在于,沿所述栅线的方向,第一像素单元中的栅线通过栅绝缘层过孔与其相邻的第二像素单元中的栅线电性连接;
沿数据线的方向,第一像素单元中的数据线通过栅绝缘层过孔与其相邻的第二像素单元中的数据线电性连接。
6.根据权利要求2或3所述的阵列基板,其特征在于, 
所述各像素单元中的公共电极线电性连接具体为,
沿所述栅线方向,若相邻像素单元的公共电极线为同层,则所述相邻像素单元的公共电极线直接相连;
沿所述栅线方向,若相邻像素单元的公共电极线为异层,则所述相邻像素单元的公共电极线通过过孔电性连接。
7.根据权利要求2所述的阵列基板,其特征在于,沿所述栅线的方向所述第一像素单元和第二像素单元间隔排列;
或者,
沿所述栅线的方向,相邻像素单元同为第一像素单元或者同为第二像素单元。
8.根据权利要求3所述的阵列基板,其特征在于,沿所述栅线的方向,相邻像素单元同为第一像素单元或者同为第二像素单元。
9.根据权利要求8所述的阵列基板,其特征在于,沿所述栅线的方向,第一像素单元中的栅线与其相邻的第一像素单元中的栅线直接相连;第二像素单元中的栅线与其相邻的第二像素单元中的栅线直接相连;
沿数据线的方向,第一像素单元中的数据线通过栅绝缘层过孔与其相邻的第二像素单元中的数据线电性连接。
10.一种液晶面板,包括相对设置的彩膜基板和阵列基板,以及填充于所述彩膜基板和所述阵列基板之间的液晶层,其特征在于,所述阵列基板为权利要求1-9中任一项所述的阵列基板。
11.一种液晶显示器,包括外壳和驱动装置,其特征在于:还包括权利要求10所述的液晶面板,所述驱动装置与所述液晶面板的栅线、公共电极线和数据线分别相连,用于向公共电极线输入公共电压,向栅线输入栅极开关电压,且向数据线输入工作电压。 
CN 201220031104 2012-01-31 2012-01-31 阵列基板、液晶面板和液晶显示器 Expired - Lifetime CN202649652U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201220031104 CN202649652U (zh) 2012-01-31 2012-01-31 阵列基板、液晶面板和液晶显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201220031104 CN202649652U (zh) 2012-01-31 2012-01-31 阵列基板、液晶面板和液晶显示器

Publications (1)

Publication Number Publication Date
CN202649652U true CN202649652U (zh) 2013-01-02

Family

ID=47418738

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201220031104 Expired - Lifetime CN202649652U (zh) 2012-01-31 2012-01-31 阵列基板、液晶面板和液晶显示器

Country Status (1)

Country Link
CN (1) CN202649652U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102629059A (zh) * 2012-01-31 2012-08-08 京东方科技集团股份有限公司 阵列基板及制造方法、液晶面板和液晶显示器

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102629059A (zh) * 2012-01-31 2012-08-08 京东方科技集团股份有限公司 阵列基板及制造方法、液晶面板和液晶显示器
WO2013113229A1 (zh) * 2012-01-31 2013-08-08 京东方科技集团股份有限公司 阵列基板及制造方法、液晶面板和液晶显示器
CN102629059B (zh) * 2012-01-31 2015-05-27 京东方科技集团股份有限公司 阵列基板及制造方法、液晶面板和液晶显示器
US9524988B2 (en) 2012-01-31 2016-12-20 Boe Technology Group Co., Ltd. Array substrate, manufacturing method thereof, liquid crystal panel and liquid crystal display

Similar Documents

Publication Publication Date Title
CN102629059B (zh) 阵列基板及制造方法、液晶面板和液晶显示器
CN207380420U (zh) 一种阵列基板及显示装置
CN102810304B (zh) 一种像素单元、像素结构、显示装置及像素驱动方法
CN102856320B (zh) 一种tft阵列基板及显示器
CN102156359A (zh) 阵列基板、液晶面板和液晶显示器及驱动方法
CN201886234U (zh) 液晶显示基板和液晶显示器
CN101770125A (zh) 双扫描线像素阵列基板
CN103941503B (zh) 一种tft阵列基板及显示装置
CN105159001A (zh) 阵列基板及其制造方法、显示面板以及显示装置
CN202159214U (zh) 阵列基板和液晶显示器
CN103217846B (zh) 阵列基板及显示装置
CN102930809A (zh) 双栅极驱动的横向排列的像素结构及显示面板
CN103197480B (zh) 阵列基板及其制作方法、显示面板
CN204302636U (zh) 一种显示装置
CN105097832B (zh) 一种阵列基板及其制作方法、显示装置
CN105467639A (zh) 液晶显示面板及其驱动方法
CN105278194A (zh) 一种阵列基板及其制备方法、显示装置及其控制方法
CN205139542U (zh) 一种阵列基板及显示装置
CN106094272A (zh) 一种显示基板、其制作方法及显示装置
CN205563032U (zh) 一种基板、显示面板及显示装置
CN102446913A (zh) 阵列基板及其制造方法和液晶显示器
CN105068348A (zh) 一种阵列基板及其制造方法、显示面板及其驱动方法
CN102881689A (zh) 阵列基板及其制造方法、液晶显示面板
CN105096898B (zh) 一种显示面板及其驱动方法、显示装置
CN107818771B (zh) Tft阵列基板及其驱动方法、显示面板及显示装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20130102

CX01 Expiry of patent term