CN201478853U - 用于ups并机的无主从同步控制电路 - Google Patents

用于ups并机的无主从同步控制电路 Download PDF

Info

Publication number
CN201478853U
CN201478853U CN2009201938729U CN200920193872U CN201478853U CN 201478853 U CN201478853 U CN 201478853U CN 2009201938729 U CN2009201938729 U CN 2009201938729U CN 200920193872 U CN200920193872 U CN 200920193872U CN 201478853 U CN201478853 U CN 201478853U
Authority
CN
China
Prior art keywords
synchronous
dereliction
port
ups
synchronisation source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN2009201938729U
Other languages
English (en)
Inventor
巫良生
陈文全
林火土
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Avic Tech Xiamen Electric Power Technology Co ltd
Avic Tech Xiamen Electronics Co ltd
Original Assignee
Xiamen Protek Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Protek Technology Co Ltd filed Critical Xiamen Protek Technology Co Ltd
Priority to CN2009201938729U priority Critical patent/CN201478853U/zh
Application granted granted Critical
Publication of CN201478853U publication Critical patent/CN201478853U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Multi Processors (AREA)

Abstract

本实用新型涉及不间断电源(UPS)领域,尤其涉及UPS并机的同步技术领域。本实用新型的电路主体由同步***、电子开关和同步选择逻辑控制单元组成。主要端口由同步源IN、同步源OUT、同步选择逻辑判断口和同步源/输入输出口组成,通过同步选择逻辑判断单元判断是选择跟踪同步源IN,还是选择跟踪另一台的送来的同步源,然后输出同步源OUT供各自的同步锁相单元,最终保证各UPS的基准正弦波输出的相位一致,从而满足各UPS并机同频同相要求。本实用新型实现电路简单,***连接电路少,只需在原来单机的UPS主控制板串联接入该单元模块,便可实现同步,从而电路改动少,开发周期短,可靠性有保证。

Description

用于UPS并机的无主从同步控制电路
技术领域
本实用新型涉及不间断电源(UPS)领域,尤其涉及UPS并机的同步技术领域。
背景技术
不间断电源是一种恒频、稳压、纯净、不间断的高品质电源,随着信息技术的高速发展和计算机的广泛应用,它已成为许多重要场合不可缺少的电源装置。不间断电源(UPS)因为功率扩容或者可靠性要求,经常需要并机使用。为保证UPS并机使用的安全,要求并机***中的每台UPS输出同幅同相,特别是同相,因为很小的相位误差都可能导致很大的环流,造成破坏。对于UPS并机的同步一般都是采用主CPU负责同步,有的用通讯方式,有的用跟踪公共信号的方式,以上方式都将重新开发规划CPU,它将占用CPU更多的资源,信息处理量增大,程序更复杂,调试测试开发周期更长,以及增加不可预知的风险。
实用新型内容
因此,本实用新型提出一种更加简单合理的用于UPS并机的同步控制电路,并且是无主从的同步控制电路,大大增加并机***的可靠性。
本实用新型的技术方案是:
用于UPS并机的无主从同步控制电路,分别于并机***中的每台UPS串联一无主从同步控制单元,所述的无主从同步控制单元包括同步选择逻辑判断单元及其连接控制的3个电子开关和同步***,同步选择逻辑判断单元根据电平逻辑切换同步***的同步源信号输入端口取自无主从同步控制单元的同步源输入端口或同步输入/输出端口,同步***的同步源输出端口输出同步源信号至相应的UPS的同步跟踪锁相单元中;无主从同步控制单元的同步源输入端口连接于市电经过整形电路的输出端口,同步源输出端口连接于相应的UPS的同步跟踪锁相单元中,每个无主从同步控制单元的同步输入/输出端口全部相互连接,每个无主从同步控制单元的同步选择判断端口全部相互连接。
当无主从同步控制单元的同步选择逻辑判断单元获取先开机的逻辑电平后,其输出导通信号至第一电子开关和第二电子开关,输出关闭信号至第三电子开关;同步源信号经过同步源输入端口和第一电子开关输入至同步***,并一路经由同步源输出端口输出,另一路经由第二电子开关和同步输入/输出端口输出。
当无主从同步控制单元的同步选择逻辑判断单元获取后开机的逻辑电平后,其输出导通信号至第三电子开关,输出关闭信号至第一电子开关和第二电子开关;同步源信号经由联网的同步输入/输出端口和第三电子开关输入至同步***,并经由同步源输出端口输出。
所述的电子开关是继电器或者大功率半导体开关管或者电子开关驱动电路。
本实用新型采用串联接入的方式,它在原电路的基础上串入该功能模块电路,不影响原单机的同步处理方式,也就无需再开发主程序即可实现,因此开发周期缩短,并保持原单机主控制的稳定性,也因此保证了可靠性。并且是一种无主从的同步控制电路,大大增加并机***的可靠性。
附图说明
图1是本实用新型的无主从同步控制电路的电气连接原理图;
图2是本实用新型的无主从同步控制单元10的内部电路原理图。
具体实施方式
现结合附图和具体实施方式对本实用新型进一步说明。
参阅图1和图2所示,本实用新型的用于UPS并机的无主从同步控制电路实施例,分别于并机***中的每台UPS串联一无主从同步控制单元10,如第一台UPS串联无主从同步控制单元10,第二台UPS串联无主从同步控制单元20,以此类推,第n台UPS串联无主从同步控制单元n0。参阅图2所示,以其中一个无主从同步控制单元说明:所述的无主从同步控制单元10包括同步选择逻辑判断单元1001及其连接控制的3个电子开关1003、1004、1005和同步***1002,同步选择逻辑判断单元1001根据电平逻辑切换同步***1002的同步源信号输入端口取自无主从同步控制单元10的同步源输入端口101或同步输入/输出端口103,同步***1002的同步源输出端口102输出同步源信号至相应的UPS的同步跟踪锁相单元中。
第一个无主从同步控制单元10的同步源输入端口101连接于市电经过整形电路12的输出端口。它是市电整形的交流同步源(市电正常时),或是市电整形交流的同步源的直流分量(市电异常时)。第一个无主从同步控制单元10的同步源输出端口102连接于第一台UPS的同步跟踪锁相单元11中。第二个无主从同步控制单元20的同步源输入端口201连接于市电经过整形电路22的输出端口。第二个无主从同步控制单元20的同步源输出端口202连接于第二台UPS的同步跟踪锁相单元21中。以此类推,连接n台。第一个无主从同步控制单元10的同步输入/输出端口103和第二个无主从同步控制单元20的同步输入/输出端口203和第三个无主从同步控制单元的同步输入/输出端口,直至第n个无主从同步控制单元的同步输入/输出端口全部连接一起。第一个无主从同步控制单元10的同步选择判断端口104和第二个无主从同步控制单元20的同步选择判断端口204和第三个无主从同步控制单元的同步选择判断端口,直至第n个无主从同步控制单元的同步选择判断端口也全部连接一起。
同步选择逻辑判断单元1001根据抢先原则,先开机的将该端口置高或低电平,致使后开机的同步选择逻辑控制单元输出反逻辑控制。当无主从同步控制单元10的同步选择逻辑判断单元1001获取先开机的逻辑电平后,其输出导通信号至第一电子开关1003和第二电子开关1004,输出关闭信号至第三电子开关1004;同步源信号经过同步源输入端口101和第一电子开关1003输入至同步***1002,并一路经由同步源输出端口102输出,另一路经由第二电子开关1004和同步输入/输出端口103输出。当无主从同步控制单元10的同步选择逻辑判断单元1001获取后开机的逻辑电平后,其输出导通信号至第三电子开关1004,输出关闭信号至第一电子开关1003和第二电子开关1004;同步源信号经由联网的同步输入/输出端口103和第三电子开关1004输入至同步***1002,并经由同步源输出端口102输出。
所述的电子开关1003、1004、1005可以是继电器或者大功率半导体开关管或者电子开关驱动电路。
尽管结合优选实施方案具体展示和介绍了本实用新型,但所属领域的技术人员应该明白,在不脱离所附权利要求书所限定的本实用新型的精神和范围内,在形式上和细节上可以对本实用新型做出各种变化,均为本实用新型的保护范围。

Claims (4)

1.用于UPS并机的无主从同步控制电路,其特征在于:分别于并机***中的每台UPS串联一无主从同步控制单元,所述的无主从同步控制单元(10)包括同步选择逻辑判断单元(1001)及其连接控制的3个电子开关(1003、1004、1005)和同步***(1002),同步选择逻辑判断单元(1001)根据电平逻辑切换同步***(1002)的同步源信号输入端口取自无主从同步控制单元(10)的同步源输入端口(101)或同步输入/输出端口(103),同步***(1002)的同步源输出端口(102)输出同步源信号至相应的UPS的同步跟踪锁相单元中;无主从同步控制单元(10)的同步源输入端口(101)连接于市电经过整形电路(12)的输出端口,同步源输出端口(102)连接于相应的UPS的同步跟踪锁相单元(11)中,每个无主从同步控制单元(10)的同步输入/输出端口(103)全部相互连接,每个无主从同步控制单元(10)的同步选择判断端口(104)全部相互连接。
2.根据权利要求1所述的用于UPS并机的无主从同步控制电路,其特征在于:当无主从同步控制单元(10)的同步选择逻辑判断单元(1001)获取先开机的逻辑电平后,其输出导通信号至第一电子开关(1003)和第二电子开关(1004),输出关闭信号至第三电子开关(1004);同步源信号经过同步源输入端口(101)和第一电子开关(1003)输入至同步***(1002),并一路经由同步源输出端口(102)输出,另一路经由第二电子开关(1004)和同步输入/输出端口(103)输出。
3.根据权利要求1所述的用于UPS并机的无主从同步控制电路,其特征在于:当无主从同步控制单元(10)的同步选择逻辑判断单元(1001)获取后开机的逻辑电平后,其输出导通信号至第三电子开关(1004),输出关闭信号至第一电子开关(1003)和第二电子开关(1004);同步源信号经由联网的同步输入/输出端口(103)和第三电子开关(1004)输入至同步***(1002),并经由同步源输出端口(102)输出。
4.根据权利要求1或2或3所述的用于UPS并机的无主从同步控制电路,其特征在于:所述的电子开关(1003、1004、1005)是继电器或者大功率半导体开关管或者电子开关驱动电路。
CN2009201938729U 2009-08-28 2009-08-28 用于ups并机的无主从同步控制电路 Expired - Lifetime CN201478853U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009201938729U CN201478853U (zh) 2009-08-28 2009-08-28 用于ups并机的无主从同步控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009201938729U CN201478853U (zh) 2009-08-28 2009-08-28 用于ups并机的无主从同步控制电路

Publications (1)

Publication Number Publication Date
CN201478853U true CN201478853U (zh) 2010-05-19

Family

ID=42415109

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009201938729U Expired - Lifetime CN201478853U (zh) 2009-08-28 2009-08-28 用于ups并机的无主从同步控制电路

Country Status (1)

Country Link
CN (1) CN201478853U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104333065A (zh) * 2014-10-31 2015-02-04 深圳市矽硕电子科技有限公司 一种多功能同步整流移动电源集成电路
CN105226811A (zh) * 2015-10-12 2016-01-06 深圳市伊力科电源有限公司 一种不间断电源的同步锁相实现***和方法
CN110740085A (zh) * 2019-09-24 2020-01-31 科华恒盛股份有限公司 一种基于并机***的通信方法、通信装置及终端

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104333065A (zh) * 2014-10-31 2015-02-04 深圳市矽硕电子科技有限公司 一种多功能同步整流移动电源集成电路
CN105226811A (zh) * 2015-10-12 2016-01-06 深圳市伊力科电源有限公司 一种不间断电源的同步锁相实现***和方法
CN105226811B (zh) * 2015-10-12 2018-06-15 深圳市伊力科电源有限公司 一种不间断电源的同步锁相实现***和方法
CN110740085A (zh) * 2019-09-24 2020-01-31 科华恒盛股份有限公司 一种基于并机***的通信方法、通信装置及终端
CN110740085B (zh) * 2019-09-24 2022-03-11 科华恒盛股份有限公司 一种基于并机***的通信方法、通信装置及终端

Similar Documents

Publication Publication Date Title
US9116184B2 (en) System and method for verifying the operating frequency of digital control circuitry
CN104868769B (zh) 基于电网电压过零点和同步调制的pwm载波自同步控制方法
CN101494383A (zh) 一种逆变器并联***控制方法
CN103197728A (zh) 不同时钟域无毛刺时钟切换电路的实现方法及电路
CN103684375B (zh) 一种时钟分频切换电路及时钟芯片
CN101592975B (zh) 一种时钟切换电路
US9780644B1 (en) Methods and apparatus for always on domain finite state machine shutdown using a clock source from a power managed domain
CN201478853U (zh) 用于ups并机的无主从同步控制电路
CN104767443A (zh) 伺服电机控制***
CN110413041B (zh) 一种芯片时钟电路及其控制方法
CN101571743A (zh) 主板与其显卡的电源管理方法
CN105183509A (zh) 一种实现软关机后关闭***电源的装置和方法
CN105226811B (zh) 一种不间断电源的同步锁相实现***和方法
CN110869778A (zh) 三相电网的相序检测方法及相关装置
CN212112481U (zh) 一种原型验证平台的电路结构
CN103176504A (zh) 一种多时钟切换电路
CN101447728A (zh) 用于ups并机的同步脉冲发送方法及其***
CN102751982B (zh) 一种适用于通信设备背板开销处理的时钟选择电路
CN102097049B (zh) 一种液晶模组测试信号自适应的装置及方法
CN108089631B (zh) 一种用于微控制器芯片的时钟侦测电路
CN203151515U (zh) 智能多时钟源时间同步装置
CN105406984B (zh) 一种实现主备倒换背板时钟的***及方法
CN101299160B (zh) 数字电路板的高速时钟监测方法和***
CN203966053U (zh) 一种计算机cpu的供电控制装置
CN103473154B (zh) 一种三机热备份计算机的当班机确定***

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee
CP01 Change in the name or title of a patent holder

Address after: Siming District of Xiamen city in Fujian province 361000 three Road West 288 Po fifth layer (workshop)

Patentee after: AVIC-TECH (XIAMEN) ELECTRIC POWER TECHNOLOGY CO.,LTD.

Address before: Siming District of Xiamen city in Fujian province 361000 three Road West 288 Po fifth layer (workshop)

Patentee before: AVIC-TECH (XIAMEN) ELECTRONICS Co.,Ltd.

Address after: Siming District of Xiamen city in Fujian province 361000 three Road West 288 Po fifth layer (workshop)

Patentee after: AVIC-TECH (XIAMEN) ELECTRONICS Co.,Ltd.

Address before: Siming District of Xiamen city in Fujian province 361000 three Road West 288 Po fifth layer (workshop)

Patentee before: XIAMEN PROTEK TECHNOLOGY Co.,Ltd.

CX01 Expiry of patent term

Granted publication date: 20100519

CX01 Expiry of patent term