CN1206181A - 具有全周期补偿功能的光盘读装置及其操作方法 - Google Patents

具有全周期补偿功能的光盘读装置及其操作方法 Download PDF

Info

Publication number
CN1206181A
CN1206181A CN98115976A CN98115976A CN1206181A CN 1206181 A CN1206181 A CN 1206181A CN 98115976 A CN98115976 A CN 98115976A CN 98115976 A CN98115976 A CN 98115976A CN 1206181 A CN1206181 A CN 1206181A
Authority
CN
China
Prior art keywords
signal
efm
counting
efm signal
compensating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN98115976A
Other languages
English (en)
Other versions
CN1123869C (zh
Inventor
金济国
申丁澈
张荣旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1206181A publication Critical patent/CN1206181A/zh
Application granted granted Critical
Publication of CN1123869C publication Critical patent/CN1123869C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Optical Recording Or Reproduction (AREA)

Abstract

提供具有补偿EFM信号全周期错误功能的光盘读装置及其操作方法。该装置的RF放大器将从光盘反射的光信号转换为电信号。信号转换器将模拟电信号转换为数字信号,并将数字信号转换为EFM信号。全周期补偿部分对EFM信号的全周期错误进行补偿,并作为补偿EFM信号输出错误被补偿的EFM信号。错误校正部分利用错误校正码校正补偿EFM信号的错误。画面质量通过去除EFM信号的全周期错误得以提高。

Description

具有全周期补偿功能的光盘读装置    及其操作方法
本发明涉及一种使用光盘的***,并且更具体地涉及一种具有对光盘***中的全周期EFM信号进行补偿功能的光盘读装置,并且涉及操作这种装置的方法。
一般来说有两种光盘***:DVD***,比如数字视盘(或通用盘)***,DVD-ROM***或者DVD-RAM***;以及CD***,比如激光唱盘播放器(CDP)***或者CD-ROM***。
在常规光盘读装置中,当光盘有划伤或者光盘中存在制造缺陷时,由于从光盘所读数据中的错误引起的画面质量退化,不能由使用数字信号处理器(DSP)的错误纠正部分纠正。
在非标准光盘中,尤其是在粗糙复制的光盘中,凹坑的深度达不到标准。于是,从光盘反射的光信号幅度相当低。另外,当光盘速度增加时光信号幅度甚至更低。于是,在EFM信号的全周期T’中存在错误。在CDP中,因为正常盘的全周期是693ns,而粗糙盘的全周期是550ns至650ns,所以在3T的情形下(T是指跟随基准频率时钟信号的周期),所以T’是从采样错误极限范围导出的。因此,当在EFM补偿器中进行数据限幅时,难于估计非对称偏移的纠正量。
在常规光盘读装置中,上述在EFM信号全周期中存在的错误是利用错误纠正码、射频(RF)均衡器(未示出)或RF自动增益控制器(未示出)来进行纠正的。然而,常规光盘读装置在纠正全周期错误时具有限制,从而不能完全纠正全周期的错误。
为解决上述问题,本发明的一个目的是提供一种具有补偿EFM信号全周期错误功能的光盘读装置。
本发明的另一个目的是提供一种对具有补偿EFM信号全周期错误功能的光盘读装置进行操作的方法。
因此,为实现第一目的,提供一种具有补偿全周期错误功能的光盘读装置,包括:一个RF放大装置,用于将从光盘反射的光信号转换为电信号;一个信号转换装置,用于将模拟电信号转换为数字信号并且将所转换的数字信号作为EFM信号输出;一个全周期补偿装置,用于补偿EFM信号全周期的错误并且将错误被补偿的EFM信号作为补偿EFM信号输出;以及一个错误纠正装置,用于利用错误纠正码对补偿EFM信号的错误进行纠正。
为实现第二目的,提供一种对具有全周期补偿功能的光盘读装置进行操作的方法,包括以下步骤:(a)将从光盘反射的光信号转换为电信号;(b)通过将模拟电信号转换为数字信号获得EFM信号;(c)通过对EFM信号的全周期错误进行补偿获得补偿EFM信号;以及(d)利用错误纠正码对补偿EFM信号的错误进行纠正。
通过结合附图更详细地描述本发明的最佳实施方式,本发明的上述目的和优点将会更清楚。
图1是根据本发明的具有全周期补偿功能的光盘读装置的框图;
图2是描述图1所示的具有全周期补偿功能的光盘读装置的操作方法的流程图;
图3是图1所示的全周期补偿部分的第一最佳实施方式的电路图;
图4A至图4E示出图3所示的全周期补偿部分的各部分的波形;
图5是描述图3所示的全周期补偿部分所执行的根据本发明的全周期补偿方法的流程图;
图6A和图6B是图3所示的边缘检测器的电路图;
图7是根据本发明第二实施方式的图1的全周期补偿部分的电路图;
图8是根据本发明第三实施方式的图1的全周期补偿部分的电路图;
图9A至图9E示出图8所示的全周期补偿部分的各部分的波形;
图10是描述图8所示的全周期补偿部分所执行的根据本发明的全周期补偿方法的流程图;
图11是根据本发明第四实施方式的图1的全周期补偿部分的电路图;
图12是根据本发明第五实施方式的图1的全周期补偿部分的电路图;
图13A至图13H是图8和图12所示的全周期补偿部分的各部分的波形;
图14是根据本发明第六实施方式的图1的全周期补偿部分的电路图;
图15是根据本发明第七实施方式的图1的全周期补偿部分的电路图;
图16是描述图15所示的全周期补偿部分所执行的根据本发明的全周期补偿方法的流程图;
图17是根据本发明第八实施方式的图1的全周期补偿部分的电路图;
图18是根据本发明第九实施方式的图1的全周期补偿部分的电路图;
图19是根据本发明第十实施方式的图1的全周期补偿部分的电路图;
图20是描述根据本发明的全周期补偿装置的示意电路图。
以下参照附图描述根据本发明的具有补偿全周期错误功能的光盘读装置及其操作方法。
图1是根据本发明的具有全周期补偿功能的光盘读装置的框图。该光盘读装置包括一个RF放大器10,一个信号转换器12,一个全周期补偿部分16,以及一个错误纠正部分18。光盘读装置也可以有选择地具有第一数字锁相环(DPLL)14,以及第二DPLL20或者一个恒线速(CLV)或恒角速(CAV)控制器22。
图2是描述图1所示的具有全周期补偿功能的光盘读装置的操作方法的流程图。该方法包括获得EFM信号(步骤40和42)和在全周期补偿之后纠正错误(步骤44和46)的步骤。
图1所示RF放大器10经过输入端IN1接收从光盘反射的光信号,并且将该信号转换为电信号(步骤40)。在步骤40之后,信号转换器12接收一个模拟电信号,将其转换为数字信号形式,并且将所转换的数字信号作为EFM信号输出到全周期补偿部分16(步骤42)。此时,从信号转换器12输出的EFM信号可以如图1所示经过第一DPLL14输入到全周期补偿部分16。第一DPLL14将从晶体振荡器(未示出)输出的晶体时钟信号与从信号转换器12输出的EFM信号进行同步,将与EFM信号同步的晶体时钟信号作为主时钟信号输出,并且将与所产生的主时钟信号同步的EFM信号输出到全周期补偿部分16。也就是说,因为在全周期补偿部分16对EFM信号的全周期T’的错误进行补偿之前,使EFM信号与晶体时钟信号同步,所以增大了错误极限速率。
在步骤42之后,全周期补偿部分16对从信号转换器12或第一DPLL14输出的EFM信号的全周期错误进行补偿,并且将已补偿了错误的EFM信号作为补偿EFM信号输出(步骤44)。
在步骤44之后,解调部分(未示出)接收其全周期已由全周期补偿部分16补偿的补偿EFM信号,并且对其进行解调。错误纠正部分(ECC)18利用错误纠正码对由解调部分(未示出)解调的补偿EFM信号中的错误进行纠正(步骤46)。
此时,补偿EFM信号经过解调部分(未示出)输出到第二DPLL20或CAV或CLV控制器22以及输出到错误纠正部分18。这里,第二DPLL20执行与第一DPLL14相同的操作。也就是说,输入了补偿EFM信号并且该信号与主时钟信号同步。CAV或CLV控制器22使用从全周期补偿部分16输入的补偿EFM信号,以便将光盘的转动控制到一个恒定角速度或恒定线速度。
图3是图1所示的全周期补偿部分的第一最佳实施方式的电路图。全周期补偿部分16A包括一个用于实现噪声去除部分60的D触发器80,一个边缘检测器62,用于实现复位信号发生器64的与门82和或门84,用于实现计数部分66的计数器86和比较器88,时钟信号发生器68以及用于实现锁存部分70的或非门90、或门92和锁存器94。
图4A至图4E示出图3所示的全周期补偿部分16的各部分的波形。图4A示出从输入端IN2输入的或从噪声去除部分60输出的EFM信号的波形。图4B示出上升缘信号和下降缘信号的波形。图4C示出从计数器86输出的计数值(A)的波形。图4D示出从比较器88输出的计数终止信号的波形。图4E示出从锁存部分70输出的补偿EFM信号的波形。
图3所示的噪声去除部分60经过输入端IN2接收EFM信号并且响应于计数时钟信号向边缘检测器62输出所输入的EFM信号,从而去除EFM信号边缘的噪声。为此,D触发器80作为数据输入(D)接收EFM信号,作为时钟输入(CK)接收计数时钟信号,并且经过正向输出端(Q)将图4所示的其边缘噪声已被去除的EFM信号输出到边缘检测器62。
边缘检测器62检测从噪声去除部分60所输入的如图4A所示的EFM信号的上升缘和下降缘,并且根据所检测到的上升缘和下降缘将图4B所示的上升缘信号和下降缘信号输出到复位信号发生器64的与门82。
复位信号发生器64响应于上升缘信号、下降缘信号和计数终止信号或者初始复位信号(RESETO)输出一个复位信号。为此,与门82对上升缘信号和下降缘信号与图4D所示的计数终止信号进行“与”运算,并且将与运算结果输出到或门84。或门84对与门82的输出与初始复位信号(RESETO)进行“或”运算,并且将或运算结果作为复位信号输出到计数器86的复位端(RESET)。
响应于从或门84输出的复位信号,计数部分66得以复位,计数第一预定数目,并且向复位信号发生器64和锁存部分70输出指示计数终止的图4D所示的计数终止信号。也就是说,计数部分66的计数器86响应于输入到复位端(RESET)的复位信号而得以初始化,响应于从时钟信号发生器68输出的并且输入到时钟端(CK)的计数时钟信号对N个位进行计数,响应于输入到保持端(H)的计数终止信号保持该计数值,并且向比较器88和锁存部分70输出图4C所示的计数结果(A)。比较器88对计数器86的计数结果(A)与第一预定数目进行比较,并且响应于比较结果向计数器86的保持端(H)、复位信号发生器64的与门82以及锁存部分70的或门92输出图4D所示的计数终止信号。
响应于图4D所示的计数终止信号或图4C所示的计数值(A),锁存部分70将图4A所示的EFM信号或者先前锁存的图4E所示的补偿EFM信号作为当前的补偿EFM信号输出。为此,或非门90对计数器86所计数的N个位(A)进行“或非”运算,并且输出它们。或门92对或非门90的输出和计数终止信号进行“或”运算,并且将或运算结果作为选择信号输出到锁存器94。锁存器94响应于输入到选择端(S)的选择信号经过输出端OUT1输出锁存的EFM信号。
图5是描述全周期补偿部分16A所执行的根据本发明的全周期补偿方法的流程图。该方法包括准备全周期补偿的步骤(步骤110),相应于所检测的边缘对全周期执行计数或补偿的步骤(步骤112至116),相应于计数是否完成确定补偿EFM信号的步骤(步骤118至122)。
图3所示的全周期补偿部分16A准备对EFM信号的全周期进行补偿(步骤110)。为此,连续确定是否将对EFM信号的全周期进行补偿(步骤110)。也就是说,复位信号发生器64连续确定是否输入初始复位信号(RESETO)。
当输入用于对EFM信号进行全周期补偿的初始复位信号(RESETO)时,图4A所示的当前输入的EFM信号被确定为补偿EFM信号(步骤112)。也就是说,因为响应于由复位信号发生器64所产生的复位信号而得以初始化的计数器86将其初始值作为计数值(A)输出到或非门90,锁存器94输出经过输入端IN2输入并作为补偿EFM信号锁存的EFM信号。此时,计数器86在复位之后开始计数,并且向比较器88输出计数值。当计数值达到第一预定数目时,比较器88向与门82、计数器86的保持端(H)以及或门82输出计数终止信号。
在步骤112之后,确定边缘检测器62是否检测到图4A所示的EFM信号的上升缘或下降缘(步骤114)。当未检测到上升缘或下降缘并且计数值是第一预定数目时,比较器88连续产生“高”逻辑电平的计数终止信号。于是,将锁存器94先前锁存的补偿EFM信号经过输出端OUT1作为当前补偿的EFM信号输出。然而,当检测到EFM信号的上升缘或下降缘时,计数部分66相应于从时钟信号发生器68输出的计数时钟信号对第一预定数目进行计数(步骤116)。
例如,边缘检测器62经过输入端IN2或者从噪声去除部分60接收图4A所示的其中存在错误100的具有全周期的EFM信号,检测输入EFM信号的边缘,并且向与门82输出图4B所示的上升缘信号和下降缘信号。因此,或门84对“高”逻辑电平的与门82输出与“低”逻辑电平的初始复位信号(RESETO)进行“或”运算,并且将“高”逻辑电平复位信号的“或”运算结果输出到计数器86。于是,计数器86得以初始化。此时,因为计数值(A)在初始级具有“低”逻辑电平,所以锁存器94经过输出端OUT1输出经过输入端IN2输入的并且如图4A所示的EFM信号。然后,计数器86开始计数并且向比较器88输出计数值(A)。
在步骤116之后,在比较器88中,确定计数是否完成(步骤118)。当计数未完成时,因为计数器86连续执行计数,所以产生“低”逻辑电平的选择信号。于是,锁存器94将先前锁存并示于图4E的先前补偿EFM信号作为当前补偿EFM信号输出,并且方法进行到步骤116(步骤120)。然而,当计数完成时,也就是说,当计数值(A)是第一预定数目时,因为比较器88产生示于图4D的“高”逻辑电平的计数终止信号104,所以锁存器94将经过输入端IN2输入到数据输入端(D)的EFM信号作为当前补偿EFM信号经过输出端OUT1输出(步骤122)。也就是说,电平从“高”逻辑电平改变到“低”逻辑电平的EFM信号作为示于图4E的当前补偿EFM信号经过输出端OUT1得以输出。
图3所示的边缘检测器62可以如下实现,以便检测EFM信号的边缘。
图6A和图6B是图3所示的边缘检测器62的电路图。图6A所示的边缘检测器62A由一个延迟部分140和一个异或门142组成。图6B所示的边缘检测器62B由一个D触发器144和一个异或门146组成。
图6A所示的延迟部分140将经过输入端IN3输入的EFM信号延迟预定时间,并且将延迟的EFM信号输出到异或门142。异或门142对由延迟部分140延迟的EFM信号与未受延迟的EFM信号进行“异或”运算,并且作为上升或下降缘信号(EDGE)输出运算结果。
图6B所示的D触发器144,响应于输入到时钟端(CK)的计数时钟信号,将经过输入端IN3输入到数据端(D)的EFM信号经过正向输出端(Q)输出到异或门146。异或门146对经过正向输出端(Q)输出的EFM信号与经过输入端IN3输入的EFM信号进行“异或”运算,并且作为上升或下降缘信号(EDGE)输出异或运算结果。
图7是根据本发明第二实施方式的图1的全周期补偿部分16的电路图。该全周期补偿部分16B包括一个用于实现噪声去除部分160的D触发器180,一个边缘检测器162,用于实现复位信号发生器164的与门182和或门184,用于实现计数部分166的计数器186和比较器188,一个时钟信号发生器168,用于实现锁存部分170的或非门190、或门192和锁存器194。
虽然图3所示的全周期补偿部分16A适于使用图6A所示的电路作为边缘检测器62,但是图7所示的全周期补偿部分16B适于使用图6B所示的电路作为边缘检测器162。也就是说,图7所示的全周期补偿部分16B,除了图7的边缘检测器162使用计数时钟信号检测EFM信号的边缘之外,与图3所示的全周期补偿部分16A具有相同的结构并执行相同的功能。
图3或图7所示的全周期补偿部分16A或16B,只有当EFM信号的全周期102的错误100小于0.5T(T为基准频率时钟信号周期)时,才能补偿图4A所示的全周期102的错误100,并且输出图4E所示的已补偿了其全周期102的错误的补偿EFM信号,
上述第一预定数目,在CD***中,是一个不大于3T/T”-10T/T”的值(T”是计数时钟信号周期),而在DVD***中,是一个不大于3T/T”-11T/T”的值。如果第一预定数目不大于3T/T”,图3或图7所示的全周期补偿部分16A或16B对全周期3T的错误进行补偿。也就是说,当经过输入端IN2输入的EFM信号的全周期T’为2.55T-2.99T时,该全周期补偿部分将EFM信号的全周期(T’)补偿为3T。例如,当计数时钟信号的一个周期(1T”)为29.5ns,并且上述全周期补偿部分16用在CDP***中,则因为3T长度为693ns,所以第一预定数目可以设定为23或者一个小于23的值。
图8是根据本发明另一实施方式的图1的全周期补偿部分的电路图。该全周期补偿部分16C包括一个用于噪声去除部分200的D触发器212,一个边缘测器202,一个用于实现复位信号发生器204的或门214,用于实现计数部分206的计数器216和比较器218,一个时钟信号发生器208,一个反相器220,以及用于实现信号选择部分210的多路复用器(MUX)222。
图9A至图9E示出图8所示的全周期补偿部分16C的各部分的波形。图9A示出经过输入端IN2输入的或者经过噪声去除部分200输出的EFM信号的波形。图9B示出上升缘或下降缘信号的波形。图9C示出从计数器216输出的计数值(A)的过程。图9D示出从比较器218输出的计数终止信号的波形。图9E示出经过输出端OUT1从信号选择部分210输出的补偿EFM信号的波形。
图8所示的噪声去除部分200经过输入端IN2接收EFM信号,并且响应于计数时钟信号向边缘检测器202输出所输入的EFM信号,从而去除EFM信号边缘的噪声。为此,D触发器212经过数据端(D)接收EFM信号,经过时钟端(CK)接收计数时钟信号,经过正向输出端(Q)向边缘检测器202输出图9A所示的去除了其边缘噪声的EFM信号。
边缘检测器202检测从噪声去除部分200输入的图9A所示的EFM信号的上升缘和下降缘,并且向复位信号发生器204输出图9B所示的上升缘信号和下降缘信号。
复位信号发生器204响应于上升和下降缘信号或者初始复位信号(RESETO)输出复位信号。为此,或门214对初始复位信号(RESETO)和图9B所示的上升和下降缘信号进行“或”运算,并且将或运算结果作为复位信号输出到计数器216的复位端(RESET)。
计数部分206响应于从或门214输出的复位信号得以复位,计数到第二预定数目,并且将指示计数终止的图9D所示的计数终止信号作为信号选择部分210的选择信号输出。也就是说,响应于输入到复位端(RESET)的复位信号而得以初始化的计数部分206的计数器216,响应于从时钟信号发生器208输出并且输入到时钟端(CK)的计数时钟信号进行计数,响应于图9D所示的并且输入到保持端(H)的计数终止信号保持计数值,并且将图9C所示的计数结果输出到比较器218。比较器218对计数器216的计数结果(A)与第二预定数目进行比较,并且响应于比较结果,将图9D所示的计数终止信号作为选择信号输出到多路复用器222的选择端(S)。
信号选择部分210的多路复用器(MUX)222经过第二输入端12接收图9A所示的EFM信号,经过第一输入端11接收从反相器220输出的反相EFM信号,并且响应于图9D所示的计数终止信号,即选择信号,经过输出端OUT1作为图9E所示的补偿EFM信号有选择地输出输入信号中的一个。
时钟信号发生器208象图3所示的时钟信号发生器68那样输出计数时钟信号。
图10是描述图8所示的全周期补偿部分16C所执行的根据本发明的全周期补偿方法的流程图。该方法包括准备补偿全周期的步骤(步骤240),相应于所检测的边缘执行计数或补偿全周期的步骤(步骤242至246),以及根据计数是否完成确定补偿EFM信号的步骤(步骤248至252)。
图8所示的全周期补偿部分16C准备补偿EFM信号的全周期(步骤240)。为此,连续确定是否将补偿EFM信号的全周期(步骤240)。也就是说,复位信号发生器204连续地确定是否输入初始复位信号(RESETO)。
当输入用于补偿EFM信号的全周期的初始复位信号时,将图9A所示的当前输入的EFM信号确定为补偿EFM信号(步骤242)。也就是说,当响应于由复位信号发生器204所产生的复位信号得以初始化的计数器216将其初始值作为计数值(A)输出到比较器218时,比较器218产生“低”逻辑电平的计数终止信号。因此,多路复用器222响应于“低”逻辑电平的计数终止信号将经过第二输入端12输入的EFM信号选择为补偿EFM信号,并且输出所选择的信号。此时,计数器216在复位之后开始计数,并且将计数值(A)输出到比较器218。如果计数值(A)达到第二预定数目,则比较器218将“高”逻辑电平的图9D所示的计数终止信号输出到多路复用器222的选择端(S)。
在步骤242后,复位信号发生器204确定边缘检测器202是否检测到EFM信号的上升缘或下降缘(步骤244)。当未检测到上升缘或下降缘时,比较器218通过连续产生“低”逻辑电平的计数终止信号允许将经过多路复用器222的第二输入端12输入的EFM信号作为补偿EFM信号进行输出(步骤242)。然而,当检测到上升缘或下降缘时,计数部分206响应于计数时钟信号对第二预定数目进行计数(步骤246)。例如,当所输入的EFM信号具有如图9A所示的其中存在错误232的全周期230时,边缘检测器202检测EFM信号的边缘并且向或门214输出图9B所示的上升缘信号和下降缘信号。此时,或门214对“高”逻辑电平的边缘信号与初始复位信号(RESETO)进行“或”运算,并且将或运算结果作为“高”逻辑电平的复位信号输出到计数器216。于是,计数器216得以初始化,开始计数,并且将计数值输出到比较器218。
在步骤246之后,确定在比较器218中计数器210的计数是否完成(步骤248)。当计数未完成时,因为计数器216连续地执行计数,所以产生“低”逻辑电平的选择信号。于是,多路复用器222作为当前补偿EFM信号输出图9A所示的EFM信号,并且方法进行到步骤246(步骤250)。然而,当计数完成时,也就是说,当计数值为第二预定数目时,比较器218产生图9D所示的“高”逻辑电平的计数终止信号234。因此,多路复用器222选择经过第一输入端11输入的反相EFM信号236,并且作为图9E所示的补偿EFM信号经过输出端OUT1输出所选择的信号(步骤252)。
图11是根据本发明另一实施方式的图1的全周期补偿部分16的电路图。该全周期补偿部分16D包括一个用于实现噪声去除部分260的D触发器272,一个边缘检测器262,一个用于实现复位信号发生器264的或门274,用于实现计数部分266的计数器276和比较器278,一个时钟信号发生器268,一个反相器280,以及用于实现信号选择部分270的多路复用器(MUX)282。
图11所示的全周期补偿部分16D,除了边缘检测器262利用图6B所示的计数时钟信号检测EFM信号的边缘之外,具有与图8所示的全周期补偿部分16C相同的结构并执行相同的功能。因此,图8或图11所示的全周期补偿部分16C或16D对图9A所示的全周期的错误232进行补偿,并且输出图9E所示的补偿EFM信号。
上述第二预定数目根据使用领域可以是一个不大于11T/T”的预定值或者是一个不大于14T/T”的预定值。例如,如果第二预定数目是一个不大于11T/T”的预定值,则图8或图11所示的全周期补偿部分16C或16D可以用在CD***中,以便补偿具有大于11T的全周期的EFM信号的错误。也就是说,如果经过输入端IN2输入的EFM信号的全周期T’是15T,则全周期补偿部分将所输入的EFM信号的全周期T’补偿为11T。如果第二预定数目是一个不大于14T/T”的预定值,则图8或图11所示的全周期补偿部分16C或16D可以用在DVD***中,以便补偿具有大于14T的全周期的EFM信号的错误。
例如,当计数时钟信号的一个周期T”是29.5ns并且将上述全周期补偿部分16C或16D用于CDP***时,可以将第二预定数目设定为不大于89的预定值。
另外,当将具有不小于11T或14T的全周期的EFM信号连续输入到图8或图11所示的全周期补偿部分16C或16D时,则错误地执行全周期补偿。可以如下构造全周期补偿部分以解决这个问题。
图12是根据本发明另一实施方式的图1的全周期补偿部分16的电路图。全周期补偿部分16E包括一个用于实现噪声去除部分300的D触发器312,一个边缘检测器302,用于实现复位信号发生器304的或门314,用于实现计数部分306的计数器315和比较器316,一个时钟信号发生器308,一个反相器318,以及用于实现信号选择部分310的多路复用器(MUX)317。
图13A至图13H是图8和图12所示的全周期补偿部分16C和16E的各部分的波形。图13A示出EFM信号的波形。图13B示出上升缘信号和下降缘信号的波形。图13C和13F分别示出从计数器216和315输出的计数值(A)的波形。图13D和13G分别示出从比较器218和316输出的计数终止信号的波形。图13E和13H分别示出从信号选择部分210和310输出的补偿EFM信号的波形。
图12所示的全周期补偿部分16E的各部分执行与图8所示的全周期补偿部分16C的相应部分相同的操作。然而,与图8所示的复位信号发生器204不同的是,图12所示的复位信号发生器304对初始复位信号(RESETO)、由边缘检测器302检测的由图13B示出的边缘信号、以及从比较器316输出的示于图13G的计数终止信号进行“或”运算,并且将或运算结果作为复位信号输出到计数器315的复位端(RESET)。
图14是根据本发明另一实施方式的图1的全周期补偿部分16的电路图。该全周期补偿部分16F包括一个用于实现噪声去除部分340的D触发器362,一个边缘检测器342,一个用于实现复位信号发生器344的或门364,用于实现计数部分346的计数器366和比较器368,一个时钟信号发生器348,一个反相器370,以及用于实现信号选择部分350的多路复用器(MUX)372。
图14所示的全周期补偿部分16F,除了边缘检测器342利用图6B所示的计数时钟信号检测EFM信号的边缘之外,具有与图12所示的全周期补偿部分16E相同的结构并且执行相同的功能。
当具有不小于11T的全周期321和323的EFM信号(如图13A所示)经过图8所示的输入端IN2连续输入时,第一全周期321的错误320可得到补偿,如图13E所示。然而,第二全周期323的错误322未被补偿,如图13E所示。也就是说,为补偿第二全周期323而获得的值是一个不小于11T的值326。这是因为计数器216根据图13D所示的“高”逻辑电平的计数终止信号328保持计数值,直到在补偿了第一全周期321的错误320之后检测到图13B所示的“高”逻辑电平的边缘信号332并且在检测到“高”逻辑电平的边缘信号332时计数器216对第二预定数目进行计数。因此,图13E所示的对于图13A所示的第二全周期323的补偿EFM信号具有一个错误部分330(k),该错误部分始于产生图13D所示的“高”逻辑电平计数终止信号的时刻333,止于产生复位信号332的时刻334。
为了解决上述问题,当图12或图14所示的比较器316或368产生图13G所示的“高”逻辑电平的计数终止信号335时,立即产生“高”逻辑电平的复位信号。于是,将计数终止信号335加到复位信号发生器304或344,使得能够在时刻336开始计数。因此,如图13H所示,补偿EFM信号从“低”逻辑电平变到“高”逻辑电平提早了相当于K部分(k)的时间,以便补偿错误部分(k)。因此,全周期补偿部分16E或16F能够正确地补偿第一全周期321和第二全周期323的错误。当采用EFM信号以便检测同步信号时这种情况可见于EFM信号中。
根据上述本发明的用于补偿一个全周期的全周期补偿部分16的实施方式16A至16F中的每一个,当补偿一个全周期时,附带地补偿了下一个全周期。也就是说,在CD***中可以采用上述全周期补偿部分16A至16F对九个全周期3T至11T中的每一个全周期进行补偿,并且在DVD***中对十个全周期3T至11T以及14T中的每一个全周期进行补偿。
下面参照附图描述对至少两个全周期进行补偿的全周期补偿部分的结构和操作以及全周期的补偿方法。
图15是根据本发明一个修改的实施方式的图1所示的全周期补偿部分16的电路图。该全周期补偿部分16G包括一个用于实现噪声去除部分390的D触发器412,一个边缘检测器392,用于实现复位信号发生器394的与门414以及或门416和418,用于实现计数部分396的第一计数器420、第二计数器422、第一比较器424和第二比较器426,以及用于实现补偿EFM信号发生器398的锁存部分428、反相器432和信号选择部分430。在此,锁存部分428包括一个或非门434、一个或门436以及锁存器438。信号选择部分430由一个多路复用器440实现。
图15所示的噪声去除部分390经过输入端IN2接收EFM信号,响应于从时钟信号发生器400输出的计数时钟信号向边缘检测器392输出所输入的EFM信号,从而去除EFM信号边缘的噪声。为此,D触发器412经过数据端D接收EFM信号并且经过时钟端CK接收计数时钟信号,从而经过正向输出端Q向边缘检测器392输出其边缘噪声已被去除的EFM信号。
边缘检测器392检测从噪声去除部分390输入的EFM信号的上升缘或下降缘,并且根据是否检测到上升缘和下降缘向复位信号发生器394输出上升缘信号和下降缘信号。
复位信号发生器394响应于上升缘信号和下降缘信号以及计数终止信号或初始复位信号(RESETO)输出第一复位信号和第二复位信号。为此,与门414对从边缘检测器392输出的上升缘信号和下降缘信号以及从第一比较器424输出的第一计数终止信号进行“与”运算。或门416对由与门414输出的“与”运算结果以及初始复位信号(RESETO)进行“或”运算,并且将“或”运算结果作为用于对第一计数器420进行复位的第一复位信号进行输出。或门418对上升缘信号和下降缘信号以及初始复位信号(RESETO)进行“或”运算,并且将“或”运算结果作为用于对第二计数器422进行复位的第二复位信号输出到第二计数器422。
计数部分396响应于第一复位信号和第二复位信号得以初始化,响应于计数时钟信号对第一预定数目和第二预定数目进行计数,并且输出第一计数终止信号和第二计数终止信号。也就是说,第一计数器420响应于第一复位信号得以复位,响应于从时钟信号发生器400输出的计数时钟信号执行计数,响应于第一计数终止信号保持计数结果A1,并且向第一比较器424输出计数值A1。第二计数器422响应于第二复位信号得以复位,响应于从时钟信号发生器400输出的计数时钟信号执行计数,响应于第二计数终止信号保持计数结果A2,并且向第二比较器426输出该计数值。
时钟信号发生器400象上述全周期补偿部分16A、16B、16C、16D、16E或16F的时钟信号发生器那样产生计数时钟信号。
补偿EFM信号发生部分398向输出端OUT1A和OUT1B输出当前的补偿EFM信号,当前的补偿EFM信号是响应于第一和第二计数终止信号或者由第一计数器420计数的第一计数值A1并且利用EFM信号以及先前锁存在锁存器438中的先前的补偿EFM信号获得的。
为此,补偿EFM信号发生部分398的锁存部分428,响应于第一计数终止信号或者第一计数值A1,经过输出端OUT1B输出EFM信号或者先前的补偿EFM信号,作为经过输出端OUT1B的当前的补偿EFM信号。也就是说,或非门434对第一计数器420的N位输出执行“或非”运算并且输出结果。或门436对或非门434的输出和第一计数终止信号执行“或”运算,并且将或运算结果作为选择信号输出到锁存器438。锁存器438响应于输入到选择端S的选择信号,将经过输入端IN2输入的EFM信号或者先前经过输出端OUT1B输出的先前的补偿EFM信号,经过输出端OUT1B进行输出。
信号选择部分430的多路复用器440,响应于第二计数终止信号,将从锁存器438输出的并且输入到第二输入端12的EFM信号,或者由反相器432反相的并且输入到第一输入端11的EFM信号,作为补偿EFM信号,经过输出端OUT1A有选择地输出。
图16是描述图15所示的全周期补偿部分16G所执行的根据本发明的全周期补偿方法的流程图。该方法包括准备补偿全周期的步骤(步骤450),响应于所检测的边缘执行计数或补偿全周期的步骤(步骤452至456),以及响应于计数是否完成确定补偿EFM信号的步骤(步骤458至462)。
图15所示的全周期补偿部分16G准备补偿EFM信号的全周期(步骤450)。为此,连续确定是否将补偿EFM信号的全周期(步骤450)。也就是说,复位信号发生器394连续确定是否输入初始复位信号(RESETO)。
当输入了用于补偿EFM信号的全周期的初始复位信号(RESETO)时,将当前经过输入端IN2输入的EFM信号确定为将要补偿的EFM信号(步骤452)。也就是说,因为响应于由复位信号发生器394的或门416产生的第一复位信号而得以初始化的第一计数器420将其初值作为计数值A1输出到或非门434,所以锁存器438将经过输入端IN2输入的EFM信号作为补偿EFM信号经过输出端OUT1B进行输出(步骤452)。此时,第一计数器420在响应于第一复位信号而复位之后开始计数,并且将计数值输出到第一比较器424。当计数的值A1到达第一预定数目时,第一比较器424将第一计数终止信号输出到与门414、第一计数器420的保持端(H)以及或门436。
当响应于由复位信号发生器394产生的第二复位信号而得以初始化的第二计数器422将其初值作为计数值A2输出到第二比较器426时,如前所述,第二比较器426产生“低”逻辑电平的第二计数终止信号。因此,多路复用器440响应于“低”逻辑电平的第二计数终止信号选择锁存器438的输出作为补偿EFM信号,并且将其经过输出端OUT1A进行输出(步骤452)。此时,第二计数器422在复位之后开始计数,并且将计数值输出到第二比较器426。当计数值到达第二预定数目时,第二比较器426输出“高”逻辑电平的第二计数终止信号作为多路复用器440的选择信号。
在步骤452之后,边缘检测器392确定是否检测到EFM信号的上升缘或下降缘(步骤454)。当未检测到上升缘或下降缘时,方法进行到步骤452。
当检测到上升缘或下降缘时,计数部分396根据计数时钟信号对第一和第二预定数目进行计数(步骤456)。也就是说,第一计数器420和第二计数器422在响应于第一复位信号和第二复位信号得以复位之后开始计数,并且将计数值输出到第一比较器424和第二比较器426。第一比较器424和第二比较器426分别将计数值A1和A2与第一预定数目和第二预定数目进行比较。
在步骤456之后,确定在每个比较器424和426中是否完成计数(步骤458)。当第一计数器420和第二计数器422未完成计数时,将先前由锁存器438输出的先前补偿EFM信号经过输出端OUT1A和OUT1B进行输出(步骤460)。也就是说,第一计数器420连续进行计数,从而产生“低”逻辑电平的选择信号。锁存器438经过OUT1A输出先前输出的补偿EFM信号,方法进行到步骤456。同样,因为第二计数器422连续进行计数,所以产生“低”逻辑电平的选择信号。然后,多路复用器440,将从锁存器438输出的EFM信号,经过输出端OUT1B,作为当前补偿EFM信号进行输出,并且方法进行到步骤456。然而,当第一计数器420和第二计数器422完成计数时,将EFM信号或者通过对锁存器438输出的EFM信号进行反相而获得的反相EFM信号确定为当前补偿EFM信号(步骤462)。也就是说,当第一计数器420的计数值A1到达第一预定值时,第一比较器424产生“高”逻辑电平的第一计数终止信号。因此,从锁存器438并且经过输出端OUT1B输出经过输入端IN2输入的EFM信号。另外,当第二计数器422的计数值为第二预定值时,第二比较器426产生“高”逻辑电平的第二计数终止信号。因此,多路复用器440选择从反相器432输出的反相EFM信号,并且将所选择的信号经过输出端OUT1A作为补偿EFM信号进行输出。
因此,图15所示的装置16G能够补偿两个全周期。图15中所述的第一预定数目和第二预定数目具有与图3或图8中的第一预定数目和第二预定数目相同的含义。
图17是根据本发明另一实施方式的图1的全周期补偿部分16的电路图。该全周期补偿部分16H包括一个用于实现噪声去除部分480的D触发器492,一个边缘检测器482,用于实现复位信号发生器484的与门494以及或门496和498,用于实现计数部分486的第一计数器500、第二计数器502、第一比较器504和第二比较器506,以及用于实现补偿EFM信号发生部分488的锁存部分508、反相器512和信号选择部分510。在此,锁存部分508包括一个或非门514、一个或门516以及一个锁存器518。信号选择部分510由一个多路复用器520实现。
图17所示的全周期补偿部分16H,除了边缘检测器482利用如图6B所示的计数时钟信号检测EFM信号的边缘之外,与图15所示的全周期补偿部分16G具有相同的结构并且执行相同的功能。
图18是根据本发明另一实施方式的图1的全周期补偿部分16的电路图。该全周期补偿部分16I包括一个用于实现噪声去除部分530的D触发器542,一个边缘检测器532,用于实现复位信号发生器534的与门544以及或门546和548,用于实现计数部分536的第一计数器550、第二计数器552、第一比较器554和第二比较器556,用于实现补偿EFM信号发生部分538的锁存部分558、反相器562和信号选择部分560。在此,锁存部分558包括一个或非门564、一个或门566以及一个锁存器568。信号选择部分560由一个多路复用器570实现。
图18所示的全周期补偿部分16I,除了两点之外,与图15所示的全周期补偿部分16G执行相同的功能。首先,复位信号发生器534的或门548对上升和下降缘信号、初始复位信号(RESETO)以及第二计数终止信号执行“或”运算,并且将“或”运算结果作为第二复位信号进行输出。其次,第二计数器552能够响应于第二计数终止信号得以复位。图18所示的第二计数器556能够响应于第二计数终止信号得以复位的原因已在描述图12所示的全周期补偿部分16E时提到。
图19是根据本发明另一实施方式的图1的全周期补偿部分16的电路图。该全周期补偿部分16J包括一个用于实现噪声去除部分580的D触发器592,一个边缘检测器582,用于实现复位信号发生器584的与门594以及或门596和598,用于实现计数部分586的第一计数器560、第二计数器562、第一比较器564和第二比较器566,用于实现补偿EFM信号发生部分588的锁存部分568、反相器512和信号选择部分570。在此,锁存部分568包括一个或非门574、一个或门576以及一个锁存器578。信号选择部分570由一个多路复用器580实现。
图19所示的全周期补偿部分16J,除了边缘检测器582利用如图6B所示的计数时钟信号检测EFM信号的边缘之外,与图17所示的全周期补偿部分16H具有相同的结构并且执行相同的功能。
全周期补偿部分16G、16H、16I和16J补偿两个全周期。然而,通过将图3或图8所示的全周期补偿部分16A或16C并联或串联加到图15、图17、图18或图19的全周期补偿部分上,能够易于实现补偿多个全周期的电路。
上述全周期补偿部分16的各实施方式中所用的计数器,例如能够执行4-30位计数操作对应于基准频率时钟信号的周期T。
并且,各个边缘检测器可以是双边检测器,它们既能检测上升缘又能检测下降缘,或者是单边检测器,只检测上升缘和下降缘中的一种。
另外,在各个实施方式中,时钟信号发生器,将由数字锁相环回路(未示出)的电压控制振荡器(未示出)所输出的基准频率时钟信号除以或乘以预定数目,并且将该具有被除或被乘频率的基准频率时钟信号作为计数时钟信号进行输出。另一方案是,时钟信号发生器将由晶体振荡器(未示出)输出的并具有16MHz或34MHz频率的***时钟信号的频率乘以或除以预定数目,并且将该具有被乘或被除频率的***时钟信号作为计数时钟信号进行输出。在此,因为在DVD***或CD***中,输入频率根据倍增的速度而增大,所以必须采用具有预定的倍频的计数时钟信号,比如是EFM信号的全频率(全周期的倒数)的两倍或三倍以上。这可以根据分辨率适当地选择。在此,基准频率时钟信号的频率在CDP中是1.44MHz,并且根据DVD***的倍增的速度而变化。
在全周期补偿部分16的上述实施方式中,当EFM信号的全周期的错误大于-0.5T并且小于0T时,可以去除全周期的错误。也就是说,当EFM信号的全周期例如是5.55T-5.99T时,可以将全周期补偿到6T。然而,当全周期的错误小于+0.5T并且大小0T时,全周期的错误不能通过上述实施方式校正。也就是说,当图1所示的信号转换器12或第一DPLL14输出的EFM信号的全周期例如是3.05T-3.45T时,全周期不能由本发明的上述实施方式补偿到3T。为了解决这一点,下面参照附图描述根据本发明的全周期补偿装置的结构和操作。
图20是描述根据本发明的全周期补偿装置的示意电路图。该装置包括一个信号延迟部分600、一个全周期计算部分602、一个全周期补偿部分606、以及一个全周期错误检测部分604。
图20所示的信号延迟部分600经过输入端IN2接收从图1所示的信号转换器12或第一DPLL14输出的信号,并且在将输入信号延迟预定时间比如1T之后输出到全周期补偿部分606。全周期计算部分602计算从信号转换器12或第一DPLL14输出的EFM信号的全周期,并且输出所计算的全周期。为此,全周期计算部分602可以实现为一个计数器,用于计算在EFM信号的全周期中存在多少个周期T。全周期错误检测部分604检测由全周期计算部分602所计算的值的错误(相应于0.05T~0.45T中的一个),并且将所检测的错误输出到全周期补偿部分606。为此,全周期错误检测部分604可以实现为一个比较器。
图20所示的全周期补偿部分606,对应于由全周期错误检测部分604所检测的错误,对由信号延迟部分600输出的EFM信号中(的全周期)的错误进行纠正,并且将补偿的错误的补偿EFM信号经过输出端OUT2进行输出。
例如,假定经过输入端IN2输入的EFM信号的全周期为6.4T,则信号延迟部分600的输出变为5.4T,全周期计算部分602的输出变为6.4T,并且全周期错误检测部分604的输出变为0.4T。然后,因为从全周期错误检测部分604输出的所检测的错误0.4T大0T且小于0.5T,所以全周期补偿部分606将全周期6.4T纠正为6T,并且将具有纠正的全周期6T的EFM信号经过输出端OUT2进行输出。在此,信号延迟部分600将具有全周期6.4T的EFM信号延迟了1T,并且将具有全周期5.4T的延迟EFM信号输出到全周期补偿部分606。
全周期补偿部分16的上述实施方式以及操作该全周期补偿部分的方法限于全周期的错误为±0.5T的情况。然而,当全周期的错误为0.5T时,可以通过将±0.5T加到具有该错误的全周期上来补偿全周期的错误。也就是说,可以将4.5T的全周期补偿为4T或5T。
图1所示的根据本发明的全周期补偿部分16的各实施方式可以通过以下网表(net list)模拟。
例如,可以用CADENCE公司的Verilog提供的寄存器传送逻辑(RTL)模型来实现该网表。
如上所述,在具有根据本发明的全周期补偿功能的光盘读装置中,以及在操作这种装置的方法中,通过对不良制造或在使用期间的故障造成的EFM信号的全周期的错误进行补偿,改进了画面质量。性能和芯片尺寸是灵活的,这是因为可以相对于特定的T值对错误进行补偿。通过控制计数时钟信号的频率能够增加分辨率,并且能够在错误纠正部分只纠正两个错误而不是四个错误,因为全周期的错误是在利用错误纠正码纠正之前被补偿的,从而降低了芯尺寸。也能够在具有小的全周期的***中(比如DVD***中)有效地补偿全周期的错误。

Claims (41)

1.具有补偿全周期错误功能的光盘读装置,包括:
一个RF放大装置,用于将从光盘反射的光信号转换为电信号;
一个信号转换装置,用于将模拟电信号转换为数字信号并且将所转换的数字信号作为EFM信号输出;
一个全周期补偿装置,用于补偿EFM信号全周期的错误并且将错误被补偿的EFM信号作为补偿EFM信号输出;以及
一个错误纠正装置,用于利用错误纠正码对补偿EFM信号的错误进行纠正。
2.根据权利要求1的光盘读装置,其中全周期补偿装置包括:
一个边缘检测装置,用于检测EFM信号的边缘并且输出相应于检测结果的边缘信号;
一个复位信号发生装置,用于响应于边缘信号和计数终止信号或者初始复位信号输出复位信号输出复位信号;
一个计数装置,响应于复位信号得以初始化,用于响应于计数时钟信号对第一预定数目进行计数并且输出指示终止计数的计数终止信号;
一个时钟信号发生装置,用于产生计数时钟信号;以及
一个锁存装置,用于响应于计数终止信号或者计数装置的计数值,将EFM信号或者先前由全周期补偿装置输出的先前补偿EFM信号,作为当前补偿EFM信号进行输出。
3.根据权利要求1的装置,其中全周期补偿装置包括:
一个边缘检测装置,用于检测EFM信号的边缘并且输出相应于检测结果的边缘信号;
一个复位信号发生装置,用于响应于边缘信号或者初始复位信号输出复位信号;
一个计数装置,响应于复位信号得以初始化,用于响应于计数时钟信号对第二预定数目进行计数并且输出指示终止计数的计数终止信号;
一个时钟信号发生装置,用于产生计数时钟信号;以及
一个信号选择装置,用于响应于计数终止信号将EFM信号或者反相EFM信号作为补偿EFM信号有选择地进行输出。
4.根据权利要求1的装置,其中全周期补偿装置包括:
一个边缘检测装置,用于检测EFM信号的边缘并且响应于检测结果输出边缘信号;
一个复位信号发生装置,用于响应于所检测的边缘信号或者初始复位信号输出至少两个复位信号;
一个计数装置,响应于各复位信号中的一个有关的复位信号得以初始化,用于响应于计数时钟信号对至少两个预定数目进行计数,并且输出至少两个指示终止计数的计数终止信号;
一个时钟信号发生装置,用于产生计数时钟信号;以及
一个补偿EFM信号发生装置,用于响应于计数终止信号或者计数装置的计数值,并且利用EFM信号以及先前由全周期补偿装置输出的先前补偿EFM信号,产生当前补偿EFM信号。
5.根据权利要求1的装置,还包括:
一个信号延迟装置,用于将从信号转换装置输出的EFM信号延迟预定时间,并且将延迟的EFM信号输出到全周期补偿装置;
一个全周期计算装置,用于计算从信号转换装置输出的EFM信号的全周期,并且输出所计算的全周期;以及
一个全周期错误检测装置,用于检测所计算的全周期的错误;
其中全周期补偿装置根据所检测的错误对从信号延迟装置输出的EFM信号的全周期的错误进行补偿。
6.根据权利要求1的装置,还包括第一数字锁相环,用于使从信号转换装置输入的EFM信号与根据光盘转速倍数而变化的主时钟信号同步,并且用于将同步EFM信号输出到全周期补偿装置。
7.根据权利要求1的装置,还包括第二数字锁相环,用于使从全周期补偿装置输出的补偿EFM信号与根据光盘转速倍数而变化的主时钟信号同步。
8.根据权利要求1的装置,还包括一个恒线速或恒角速控制装置,用于通过使用来自全周期补偿装置的补偿EFM信号将光盘的旋转控制到恒线速或恒角速。
9.根据权利要求1的装置,其中用于小型光盘***的补偿EFM信号的全周期是基准频率时钟信号周期的3-11倍。
10.根据权利要求1的装置,其中用于数字视盘***的补偿EFM信号的全周期是基准频率时钟信号周期的3-14倍。
11.根据权利要求2的装置,其中计数装置包括:
一个计数器,响应于复位信号得以初始化,用于响应于计数时钟信号执行计数,并且响应于计数终止信号保持计数值;以及
一个比较装置,用于对计数器的计数值与第一预定数目进行比较,并且响应于比较结果向计数器、复位信号发生装置和锁存装置输出计数终止信号。
12.根据权利要求2的装置,其中时钟信号发生装置将基准频率时钟信号的频率乘以预定数目,并且将倍频的信号作为计数时钟信号进行输出。
13.根据权利要求2的装置,其中第一预定数目不大于3T/T”,这里T是基准频率时钟信号的周期,T”是计数时钟信号的周期。
14.根据权利要求2的装置,其中第一预定数目是一个不大于从4T/T”~10T/T”的范围中选择的值,其中T是基准频率时钟信号的周期,T”是计数时钟信号的周期。
15.根据权利要求2的装置,其中第一预定数目不大于23。
16.根据权利要求2的装置,还包括一个噪声去除装置,用于响应于具有通过将***时钟信号频率除以预定数目而获得的频率的信号,将从信号转换装置输入的EFM信号输出到全周期补偿装置。
17.根据权利要求2的装置,其中计数时钟信号的周期不小于EFM信号能够具有的最小全周期的两倍。
18.根据权利要求2的装置,其中计数装置的计数位的数量是根据补偿EFM信号的全周期而变化的。
19.根据权利要求3的装置,其中计数装置包括:
一个计数器,响应于复位信号得以初始化,用于响应于计数时钟信号执行计数,并且响应于计数终止信号保持计数值;以及
一个比较装置,用于对计数器的计数值与第一预定数目进行比较,并且根据比较结果向计数器和信号选择装置输出计数终止信号。
20.根据权利要求3的装置,其中第二预定数目不大于89。
21.根据权利要求4的装置,其中复位信号发生装置响应于计数终止信号而复位。
22.根据权利要求1的装置,其中锁存装置包括:
多个逻辑门,用于响应于计数终止信号或计数器的计数值输出选择信号;以及
一个D触发器,用于响应于选择信号将经过数据输入端接收的EFM信号作为补偿EFM信号进行输出。
23.根据权利要求19的装置,其中复位信号发生装置响应于计数终止信号得以复位。
24.对具有全周期补偿功能的光盘读装置进行操作的方法,包括以下步骤:
(a)将从光盘反射的光信号转换为电信号;
(b)通过将模拟电信号转换为数字信号而获得EFM信号;
(c)通过补偿EFM信号的全周期的错误而获得补偿EFM信号;以及
(d)利用错误校正码校正补偿EFM信号的错误。
25.根据权利要求24的方法,其中步骤(c)包括以下步骤:
(c11)连续确定是否对EFM信号的全周期的错误进行补偿;
(c12)如果要补偿全周期的错误,则将当前输入的EFM信号确定为补偿EFM信号;
(c13)确定是否检测到EFM信号的边缘,并且如果没有检测到边缘,则继续步骤(c12);
(c14)如果检测到EFM信号的边缘,则将EFM信号确定为补偿EFM信号,并且根据计数时钟信号对第一预定数目进行计数;
(c15)确定是否通过到达第一预定数目而完成计数;
(c16)当计数未完成时,将先前确定的先前补偿EFM信号确定为当前补偿EFM信号,并且返回步骤(c14);以及
(c17)当计数完成时,将EFM信号确定为补偿EFM信号。
26.根据权利要求24的方法,其中步骤(c)包括以下步骤:
(c21)连续确定是否对EFM信号的全周期的错误进行补偿;
(c22)如果要补偿全周期的错误,则将当前输入的EFM信号确定为补偿EFM信号;
(c23)确定是否检测到EFM信号的边缘,并且如果没有检测到边缘,则继续步骤(c22);
(c24)当检测到EFM信号的边缘时,将EFM信号确定为补偿EFM信号,并且根据计数时钟信号对第二预定数目进行计数;
(c25)确定是否通过到达第二预定数目而完成计数;
(c26)当计数未完成时,将EFM信号确定为补偿EFM信号,并且返回步骤(c24);以及
(c27)当计数完成时,将EFM信号反相,并且将反相EFM信号确定为补偿EFM信号。
27.根据权利要求24的方法,还包括以下步骤:
(e)将在步骤(b)获得的EFM信号延迟预定时间;
(f)计数在步骤(b)获得的EFM信号的全周期;
(g)检测所计数的全周期的错误量,
其中步骤(c)根据在步骤(g)检测的全周期的错误量对在步骤(b)获得的EFM信号的全周期的错误进行补偿。
28.根据权利要求24的方法,还包括步骤(h):使步骤(b)获得的EFM信号与根据光盘转速倍数而变化的主时钟信号同步,
其中步骤(c)对步骤(h)中所同步的EFM信号的全周期的错误进行补偿。
29.根据权利要求24的方法,还包括使在步骤(c)获得的补偿EFM信号与根据光盘转速倍数而变化的主时钟信号同步的步骤。
30.根据权利要求24的方法,还包括利用从步骤(c)获得的补偿EFM信号恒定控制线速度的步骤。
31.根据权利要求24的方法,还包括利用从步骤(c)获得的补偿EFM信号恒定控制角速度的步骤。
32.根据权利要求24的方法,其中补偿EFM信号的全周期是基准频率时钟信号周期的3-11倍。
33.根据权利要求24的方法,其中补偿EFM信号的全周期是基准频率时钟信号周期的3-14倍。
34.根据权利要求24的方法,其中,当EFM信号的全周期的错误是基准频率时钟信号周期(T)的一半时,在步骤(c)通过从全周期中减T/2来补偿EFM信号的全周期的错误。
35.根据权利要求24的方法,其中,当EFM信号的全周期的错误是基准频率时钟信号周期(T)的一半时,在步骤(c)通过向全周期加T/2来补偿EFM信号的全周期的错误。
36.根据权利要求25的方法,其中计数时钟信号的频率是通过将***时钟信号频率除以预定数目来获得的。
37.根据权利要求25的方法,其中计数时钟信号的频率是通过将***时钟信号频率乘以预定数目来获得的。
38.根据权利要求25的方法,其中第一预定数目不大于3T/T”,这里T是基准频率时钟信号的周期,T”是计数时钟信号的周期。
39.根据权利要求25的方法,其中第一预定数目是一个不大于从4T/T”~10T/T”的范围中选择的值,这里T是基准频率时钟信号的周期,T”是计数时钟信号的周期。
40.根据权利要求26的方法,其中第二预定数目不大于11T/T”,这里T是基准频率时钟信号的周期,T”是计数时钟信号的周期。
41.根据权利要求26的方法,其中第二预定数目不大于14T/T”,这里T是基准频率时钟信号的周期,T”是计数时钟信号的周期。
CN98115976A 1997-07-21 1998-07-08 具有全周期补偿功能的光盘读装置及其操作方法 Expired - Fee Related CN1123869C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR34004/97 1997-07-21
KR1019970034004A KR100532370B1 (ko) 1997-07-21 1997-07-21 전 주기 보상 기능을 갖는 광 디스크 재생장치 및 그의 동작방법
KR34004/1997 1997-07-21

Publications (2)

Publication Number Publication Date
CN1206181A true CN1206181A (zh) 1999-01-27
CN1123869C CN1123869C (zh) 2003-10-08

Family

ID=19515150

Family Applications (1)

Application Number Title Priority Date Filing Date
CN98115976A Expired - Fee Related CN1123869C (zh) 1997-07-21 1998-07-08 具有全周期补偿功能的光盘读装置及其操作方法

Country Status (3)

Country Link
US (1) US6169717B1 (zh)
KR (1) KR100532370B1 (zh)
CN (1) CN1123869C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103077731A (zh) * 2011-10-25 2013-05-01 联发科技股份有限公司 校正装置与校正方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100532374B1 (ko) * 1997-08-30 2006-01-27 삼성전자주식회사 광 디스크 재생 시스템의 어드레스 발생장치 및 방법
KR100318842B1 (ko) * 1998-11-26 2002-04-22 윤종용 디지털위상제어루프에서의주파수검출방법
KR100524919B1 (ko) * 1999-03-24 2005-10-31 삼성전자주식회사 이.에프.엠 신호 복조를 위한 t보정장치 및 보정방법
KR100304704B1 (ko) * 1999-03-25 2001-09-26 윤종용 광 디스크 재생 시스템의 efm 신호 발생 장치 및 방법
JP3665512B2 (ja) * 1999-07-12 2005-06-29 株式会社東芝 二値信号の比較装置及びこれを用いたpll回路
KR102448883B1 (ko) * 2016-03-02 2022-10-04 한국전자통신연구원 인체 통신을 위한 아날로그 신호 수신 장치 및 방법
US11586238B1 (en) * 2021-12-15 2023-02-21 Nxp B.V. Clock generator with noise rejection circuit

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03256271A (ja) * 1990-03-06 1991-11-14 Meguro Electron Corp コンパクトディスクのジッタ測定におけるアシンメトリ補正方法
JP3243883B2 (ja) * 1993-04-12 2002-01-07 ソニー株式会社 記録又は再生装置
JP2982556B2 (ja) * 1993-05-06 1999-11-22 ヤマハ株式会社 光ディスク記録装置
US5761171A (en) * 1994-10-24 1998-06-02 Sony Corporation Generating data detecting threshold levels from reference patterns recorded in an optical disk, such as a magneto-optical disk
JPH09106545A (ja) * 1995-10-09 1997-04-22 Ricoh Co Ltd 光ディスク原盤露光装置
KR0169792B1 (ko) * 1995-10-31 1999-03-20 김광호 Efm 신호 복조용 재생클럭 보정회로
KR19990010734A (ko) * 1997-07-18 1999-02-18 윤종용 광디스크 시스템에서의 이.에프.엠 신호 비대칭량 보정장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103077731A (zh) * 2011-10-25 2013-05-01 联发科技股份有限公司 校正装置与校正方法
CN103077731B (zh) * 2011-10-25 2016-01-13 联发科技股份有限公司 校正装置与校正方法

Also Published As

Publication number Publication date
KR100532370B1 (ko) 2006-01-27
US6169717B1 (en) 2001-01-02
CN1123869C (zh) 2003-10-08
KR19990011063A (ko) 1999-02-18

Similar Documents

Publication Publication Date Title
CN1163894C (zh) 频率控制和相位同步电路
CN1083128C (zh) 盘片再生装置与方法、信号处理电路、再生速度检测电路
CN1184619C (zh) 记录时钟发生装置及记录时钟发生方法
CN1400597A (zh) 数字数据再生装置
CN1123869C (zh) 具有全周期补偿功能的光盘读装置及其操作方法
CN1877731A (zh) 锁相环电路中的频率检测器及频率误差检测方法
CN1198280C (zh) 信息重放装置
CN1238855C (zh) 数据重放装置
CN1773621A (zh) 光盘记录装置及在光盘上记录数据的方法
CN100337406C (zh) 数据传输方法和装置
CN1160727C (zh) 数据恢复装置和方法
CN1873807A (zh) 频率控制设备和信息复制装置
CN1574006A (zh) 用于检测二进制数据的装置和方法
CN1167075C (zh) 盘播放机
CN1244910C (zh) 检测和校正摆动误差的装置及使用该装置的锁相回路电路
CN1209751C (zh) 光盘再现设备
CN1929310A (zh) 相位检测装置及其方法
CN1619684A (zh) 再生信号处理设备和光盘设备
CN1739157A (zh) 生成位时钟的设备以及生成该位时钟的方法
CN1627380A (zh) 光盘装置、时钟信号产生方法、程序和控制装置
JP2000077990A (ja) デジタル位相比較器
CN1833276A (zh) 光盘装置
CN1542835A (zh) 盘驱动器中检测sync标记的方法和装置
CN1494066A (zh) 光盘装置和相位调整方法
CN1259654C (zh) 信号处理电路和解调电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20031008

Termination date: 20140708

EXPY Termination of patent right or utility model