CN118280319A - 显示装置、显示***和用于驱动显示***的方法 - Google Patents

显示装置、显示***和用于驱动显示***的方法 Download PDF

Info

Publication number
CN118280319A
CN118280319A CN202410001897.3A CN202410001897A CN118280319A CN 118280319 A CN118280319 A CN 118280319A CN 202410001897 A CN202410001897 A CN 202410001897A CN 118280319 A CN118280319 A CN 118280319A
Authority
CN
China
Prior art keywords
image data
input image
display device
host processor
control signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410001897.3A
Other languages
English (en)
Inventor
金铉秀
裵钟晩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN118280319A publication Critical patent/CN118280319A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本公开涉及一种显示装置、显示***和用于驱动包括显示装置的显示***的方法。所述显示***包括:显示装置,包括显示面板;主机处理器,其中,所述主机处理器被配置为向所述显示装置提供当前帧的输入图像数据和垂直同步起始信号,并且所述主机处理器响应于从所述显示装置接收刷新控制信号再次向所述显示装置提供所述当前帧的所述输入图像数据和所述垂直同步起始信号,其中,所述显示装置被配置为基于所述当前帧的所述输入图像数据和所述垂直同步起始信号刷新所述显示面板,将前一帧的输入图像数据与所述当前帧的所述输入图像数据进行比较,并且基于所述比较的结果向所述主机处理器提供所述刷新控制信号。

Description

显示装置、显示***和用于驱动显示***的方法
技术领域
本公开的实施例涉及显示装置、显示***和用于驱动包括显示装置的显示***的方法。更具体地,本公开的实施例涉及能够生成刷新控制信号的显示装置、显示***和用于驱动包括显示装置的显示***的方法。
背景技术
显示装置可以包括显示面板、栅极驱动器、数据驱动器和时序控制器。显示面板可以包括多条栅极线、多条数据线以及电连接到栅极线和数据线的多个像素。栅极驱动器可以向栅极线提供栅极信号,数据驱动器可以向数据线提供数据电压,并且时序控制器可以控制栅极驱动器和数据驱动器。
显示装置可以通过使用移动工业处理器接口(MIPI)协议与主机处理器通信。在MIPI的命令模式下,显示***与在显示装置内产生的内部同步信号同步地刷新显示面板。在MIPI的视频模式下,显示***与在从主机处理器发送的帧数据中接收的同步信号同步地刷新显示面板。
换句话说,在MIPI的视频模式下,显示装置主要依赖于主机处理器刷新显示面板。然而,由于步进效率,当在MIPI的视频模式下以低驱动频率刷新新图像时,用户可能感知到运动模糊。
发明内容
本公开的目的是提供一种能够生成刷新控制信号以防止运动模糊的显示装置。
本公开的另一个目的是提供一种能够生成刷新控制信号以防止运动模糊的显示***。
本公开的又一个目的是提供一种能够驱动显示***的用于驱动显示***的方法。
根据实施例,一种显示***包括显示装置和主机处理器。所述显示装置包括显示面板。所述主机处理器被配置为向所述显示装置提供当前帧的输入图像数据和垂直同步起始信号,并且所述主机处理器响应于从所述显示装置接收刷新控制信号再次向所述显示装置提供所述当前帧的所述输入图像数据和所述垂直同步起始信号。所述显示装置被配置为基于所述当前帧的所述输入图像数据和所述垂直同步起始信号刷新所述显示面板,将前一帧的输入图像数据与所述当前帧的所述输入图像数据进行比较,并且基于所述比较的结果向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为当所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据不同时向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为将所述前一帧的所述输入图像数据的校验和值与所述当前帧的所述输入图像数据的校验和值进行比较,以向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为当所述前一帧的所述输入图像数据的所述校验和值与所述当前帧的所述输入图像数据的所述校验和值不同时向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为将所述前一帧的所述输入图像数据的循环冗余校验值与所述当前帧的所述输入图像数据的循环冗余校验值进行比较,以向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以便以最大驱动频率向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以向所述主机处理器提供所述刷新控制信号N次,其中,N是大于或等于2的正整数。
在实施例中,所述显示装置可以被配置为当驱动频率低于参考频率时将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为当所述显示装置接收所述垂直同步起始信号时在每个参考时间进行计数以累积计数值,并且当所述计数值达到参考计数值时向所述主机处理器提供所述刷新控制信号。
在实施例中,当所述显示装置接收所述垂直同步起始信号时,可以重置所述计数值。
在实施例中,所述参考计数值可以是对应于最小驱动频率的计数值。
在实施例中,所述主机处理器可以被配置为:在第一模式下,所述主机处理器向所述显示装置提供所述当前帧的所述输入图像数据和所述垂直同步起始信号,并且当所述主机处理器从所述显示装置接收所述刷新控制信号时,所述主机处理器再次向所述显示装置提供所述当前帧的所述输入图像数据和所述垂直同步起始信号。另外,所述主机处理器可以被配置为:在第二模式下,所述主机处理器向所述显示装置提供所述当前帧的所述输入图像数据,并且当所述主机处理器从所述显示装置接收所述刷新控制信号时,所述主机处理器再次向所述显示装置提供所述当前帧的所述输入图像数据。
在实施例中,所述显示装置可以被配置为:在所述第一模式下,所述显示装置将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以向所述主机处理器提供所述刷新控制信号。另外,所述显示装置可以被配置为:在所述第二模式下,所述显示装置针对每一帧向所述主机处理器提供所述刷新控制信号。
根据实施例,提供了一种用于驱动包括具有显示面板的显示装置的显示***的方法,其中,所述显示装置包括显示面板,所述方法包括:主机处理器向所述显示装置提供当前帧的输入图像数据和垂直同步起始信号,以使所述显示装置能够刷新所述显示面板;所述显示装置将前一帧的输入图像数据与所述当前帧的所述输入图像数据进行比较;所述显示装置基于所述比较的结果向所述主机处理器提供刷新控制信号;以及响应于所述主机处理器接收所述刷新控制信号,所述主机处理器再次向所述显示装置提供所述当前帧的所述输入图像数据和所述垂直同步起始信号。
在实施例中,所述显示装置可以被配置为当所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据不同时向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为将所述前一帧的所述输入图像数据的校验和值与所述当前帧的所述输入图像数据的校验和值进行比较,以向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为将所述前一帧的所述输入图像数据的循环冗余校验值与所述当前帧的所述输入图像数据的循环冗余校验值进行比较,以向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以便以最大驱动频率向所述主机处理器提供所述刷新控制信号。
在实施例中,所述显示装置可以被配置为将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以向所述主机处理器提供所述刷新控制信号N次,其中,N是大于或等于2的正整数。
在实施例中,所述显示装置可以被配置为当驱动频率低于参考频率时将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以向所述主机处理器提供所述刷新控制信号。
根据实施例,一种显示装置包括:显示面板,包括像素;数据驱动器,被配置为向所述像素提供数据电压;栅极驱动器,被配置为向所述像素提供栅极信号;以及时序控制器,被配置为控制所述数据驱动器和所述栅极驱动器。所述时序控制器被配置为从外部装置接收当前帧的输入图像数据和垂直同步起始信号以刷新所述显示面板,将前一帧的输入图像数据与所述当前帧的所述输入图像数据进行比较,并且基于所述比较的结果向所述外部装置提供刷新控制信号。所述外部装置将所述当前帧的所述输入图像数据和所述垂直同步起始信号输出到所述显示装置,并且响应于接收所述刷新控制信号再次将所述当前帧的所述输入图像数据和所述垂直同步起始信号输出到所述显示装置。
因此,根据本公开的实施例的显示装置可以将前一帧的输入图像数据与当前帧的输入图像数据进行比较,以向主机处理器提供刷新控制信号,使得当刷新新图像时可以***新一帧。因此,显示***可以防止由步进效率引起的运动模糊。
另外,根据本公开的实施例的显示***可以以高频率***新一帧,使得可以最小化运动模糊。
此外,根据本公开的实施例的显示***可以在相对易受运动模糊影响的低频率驱动期间***新一帧,使得可以最小化运动模糊。
此外,根据本公开的实施例的显示***可以在显示面板在预定时间内(例如,在最小驱动频率下)未被刷新时生成刷新控制信号,使得可以减少由构成显示面板的像素的晶体管的泄漏引起的亮度变化。
附图说明
图1是示出根据本公开的实施例的显示***的框图。
图2是示出图1的显示装置的示例的框图。
图3是示出图2的时序控制器的示例的框图。
图4是示出驱动图1的显示***的示例的时序图。
图5是示出驱动图1的显示***的示例的时序图。
图6是示出驱动图1的显示***的示例的时序图。
图7是示出根据本公开的实施例的驱动显示***的示例的时序图。
图8是示出驱动图7的显示***的示例的时序图。
图9是示出根据本公开的实施例的用于驱动显示***的方法的流程图。
图10是示出根据本公开的实施例的电子装置的框图。
图11是示出其中图10的电子装置被实现为智能电话的示例的图。
具体实施方式
在下文中,将参考附图详细解释本公开的实施例。
图1是示出根据本公开的实施例的显示***的框图,并且图2是示出图1的显示装置20的示例的框图。
参考图1和图2,显示***可以包括主机处理器10和显示装置20。
主机处理器10可以包括中央处理单元(CPU)和应用处理器(AP)中的至少一个。主机处理器10还可以包括图形处理单元(GPU)、通信处理器(CP)和图像信号处理器(ISP)中的至少一个。主机处理器10还可以包括神经处理单元(NPU)。神经处理单元可以是专用于处理人工智能模型的处理器,并且可以通过机器学习来生成人工智能模型。人工智能模型可以包括多个人工神经网络层。人工神经网络可以是深度神经网络(DNN)、卷积神经网络(CNN)、递归神经网络(RNN)、受限玻尔兹曼机(RBM)、深度信念网络(DBN)、双向递归深度神经网络(BRDNN)和深度Q网络中的一个或它们中的至少两个的组合,但不限于上述示例。除了硬件结构之外,人工智能模型可以附加地或替代地包括软件结构。上述处理单元和处理器中的至少两个可以实现为一个集成组件(例如,单个芯片),或者可以分别实现为独立组件(例如,多个芯片)。
显示装置20可以包括显示面板100、时序控制器200、栅极驱动器300和数据驱动器400。根据实施例,时序控制器200和数据驱动器400集成在单个芯片中。
显示面板100可以包括被配置为显示图像的显示部分AA和与显示部分AA相邻的***部分PA。根据实施例,栅极驱动器300安装在***部分PA上。
显示面板100可以包括多条栅极线GL、多条数据线DL以及电连接到栅极线GL和数据线DL的多个像素P。栅极线GL可以在第一方向D1上延伸,并且数据线DL可以在与第一方向D1相交的第二方向D2上延伸。
时序控制器200可以从主机处理器10接收输入图像数据IMG和输入控制信号CONT。例如,输入图像数据IMG可以包括红色图像数据、绿色图像数据和蓝色图像数据。根据实施例,输入图像数据IMG还包括白色图像数据。作为另一示例,输入图像数据IMG可以包括品红色图像数据、黄色图像数据和青色图像数据。输入控制信号CONT可以包括主时钟信号和数据使能信号。输入控制信号CONT还可以包括垂直同步信号和水平同步信号。
时序控制器200可以基于输入图像数据IMG和输入控制信号CONT生成第一控制信号CONT1、第二控制信号CONT2和数据信号DATA。
时序控制器200可以基于输入控制信号CONT生成用于控制栅极驱动器300的操作的第一控制信号CONT1,以将生成的第一控制信号CONT1输出到栅极驱动器300。第一控制信号CONT1可以包括垂直起始信号和栅极时钟信号。
时序控制器200可以基于输入控制信号CONT生成用于控制数据驱动器400的操作的第二控制信号CONT2,以将生成的第二控制信号CONT2输出到数据驱动器400。第二控制信号CONT2可以包括水平起始信号和负载信号。
时序控制器200可以接收输入图像数据IMG和输入控制信号CONT以生成数据信号DATA。时序控制器200可以将数据信号DATA输出到数据驱动器400。
栅极驱动器300可以响应于从时序控制器200接收的第一控制信号CONT1生成用于驱动栅极线GL的栅极信号。栅极驱动器300可以将栅极信号输出到栅极线GL。例如,栅极驱动器300可以将栅极信号顺序地输出到栅极线GL。
数据驱动器400可以从时序控制器200接收第二控制信号CONT2和数据信号DATA。数据驱动器400可以生成通过将数据信号DATA转换为模拟电压而获得的数据电压。数据驱动器400可以将数据电压输出到数据线DL。
显示装置20可以通过使用移动工业处理器接口(MIPI)协议与主机处理器10通信。例如,主机处理器10和显示装置20可以通过一个时钟通道和至少一个帧数据通道彼此通信。
主机处理器10可以通过帧数据通道向显示装置20提供帧数据FD。主机处理器10可以通过时钟通道向显示装置20提供时钟信号CLK。
MIPI协议可以支持视频模式和命令模式。
例如,在视频模式下,输入图像数据IMG可以实时地从主机处理器10发送到显示装置20。在这种情况下,帧数据FD可以包括输入图像数据IMG和同步信号。显示装置20可以从主机处理器10接收输入图像数据IMG和同步信号以刷新显示面板100。
例如,同步信号可以包括垂直同步起始(VSS)信号、垂直同步结束(VSE)信号、水平同步起始(HSS)信号、水平同步结束(HSE)信号等。垂直同步起始信号可以指示帧的开始,并且垂直同步结束信号可以指示帧的结束。显示装置20可以接收垂直同步起始信号以开始刷新显示面板100。
例如,在命令模式下,显示装置20可以接收输入图像数据IMG并将其存储在帧存储器中。例如,帧存储器可以位于显示装置20内。显示装置20可以利用存储在帧存储器中的输入图像数据IMG与在显示装置20内部生成的同步信号同步地刷新显示面板100。另外,显示装置20可以根据刷新时序(即,针对每一帧)向主机处理器10提供刷新控制信号TE。刷新时序可以基于在显示装置20内部生成的同步信号。主机处理器10可以响应于刷新控制信号TE向显示装置20提供输入图像数据IMG。因此,在命令模式下,显示面板100的刷新可以主要由显示装置20确定。
然而,在视频模式下,显示面板100的刷新可以主要由主机处理器10确定。
在实施例中,在视频模式下,显示装置20在特定条件下向主机处理器10提供刷新控制信号TE,从而可以防止由仅依赖于主机处理器10的刷新引起的问题。下面将详细描述上述配置。
帧数据通道和时钟通道可以根据操作模式(例如,低功率模式(图4的低功率模式LP)、高速模式(图4的高速模式HS)等)发送具有相互不同的频率和摆动电平的帧数据FD和时钟信号CLK。
例如,在高速模式下,帧数据FD和时钟信号CLK可以是差分信号。例如,在高速模式下,帧数据FD和时钟信号CLK可以在一个通道中具有最大2.5吉比特每秒(Gb/s)的数据传输速率。例如,在高速模式下,可以使用可扩展低电压信令(SLVS)传输方案来发送帧数据FD和时钟信号CLK。例如,SLVS传输方案可以发送具有200毫伏(mV)的直流(DC)电压和100mV的摆动电压的数据。例如,SLVS传输方案可以发送具有100mV至300mV的电压值的数据。例如,可以在高速模式HS下发送输入图像数据IMG和同步信号。
例如,在低功率模式下,帧数据FD和时钟信号CLK可以是单端信号。例如,在低功率模式下,帧数据FD和时钟信号CLK可以在一个通道中具有最大10兆比特每秒(Mb/s)的数据传输速率。例如,在低功率模式下,可以以低电压互补金属氧化物半导体(LVCMOS)传输方案发送帧数据FD和时钟信号CLK。例如,LVCMOS传输方案可以发送具有0V至1.2V的电压值的数据。例如,在低功率模式LP下,可以发送诸如通电/断电或复位的命令。
在下文中,图3至图9示出了显示***在视频模式下的操作。因此,在下面的描述中将省略对视频模式的提及。
图3是示出图2的时序控制器200的示例的框图。
参考图1至图3,显示装置20可以将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较,以向主机处理器10提供刷新控制信号TE。例如,当前一帧的输入图像数据IMG与当前帧的输入图像数据IMG不同时,显示装置20可以向主机处理器10提供刷新控制信号TE。
根据实施例,显示装置20将前一帧的输入图像数据IMG的校验和值CS[N-1]与当前帧的输入图像数据IMG的校验和值CS[N]进行比较,以向主机处理器10提供刷新控制信号TE。例如,当前一帧的输入图像数据IMG的校验和值CS[N-1]与当前帧的输入图像数据IMG的校验和值CS[N]不同时,显示装置20可以向主机处理器10提供刷新控制信号TE。例如,当当前帧的输入图像数据IMG的校验和值CS[N]在前一帧的输入图像数据IMG的校验和值CS[N-1]的预定范围之外时,显示装置20可以向主机处理器10提供刷新控制信号TE。
根据实施例,显示装置20将前一帧的输入图像数据IMG的循环冗余校验值与当前帧的输入图像数据IMG的循环冗余校验值进行比较,以向主机处理器10提供刷新控制信号TE。例如,当前一帧的输入图像数据IMG的循环冗余校验值与当前帧的输入图像数据IMG的循环冗余校验值不同时,显示装置20可以向主机处理器10提供刷新控制信号TE。例如,当当前帧的输入图像数据IMG的循环冗余校验值在前一帧的输入图像数据IMG的循环冗余校验值的预定范围之外时,显示装置20可以向主机处理器10提供刷新控制信号TE。
在下文中,图3至图8示出了校验和值的使用。
时序控制器200可以包括接收器210、串并转换器220(例如,串并转换器电路)、采样器230(例如,采样器电路)、校验和生成器241(例如,逻辑电路)、校验和存储器242、校验和比较器243(例如,比较电路)和图像处理器250。
接收器210可以从主机处理器10接收帧数据FD。例如,接收器210可对应于MIPI协议的物理层。MIPI协议的物理层可以根据各种预定规范(诸如D-PHY、C-PHY和M-PHY)来配置。接收器210可以在不对帧数据FD执行操作的情况下将帧数据FD输出到串并转换器220。
串并转换器220可以将作为串行数据的帧数据FD转换为诸如并行数据的输入图像数据IMG。串并转换器220可以将帧数据FD中包括的输入图像数据IMG提供到校验和生成器241和采样器230。
采样器230可以对输入图像数据IMG进行采样以生成采样输入图像数据SIMG,并将采样输入图像数据SIMG提供到图像处理器250。例如,接收器210和串并转换器220可以是模拟块或电路。例如,采样器230可以对从串并转换器220接收的模拟信号进行采样。
校验和生成器241可以接收输入图像数据IMG以生成校验和值CS。校验和生成器241可以将校验和值CS提供到校验和存储器242和校验和比较器243。校验和存储器242可以存储接收到的校验和值CS,并将存储的校验和值CS提供到校验和比较器243。
例如,校验和生成器241可以将当前帧的输入图像数据IMG的校验和值CS[N]提供到校验和比较器243。例如,校验和存储器242可以将在前一帧中接收的校验和值CS(即,前一帧的输入图像数据IMG的校验和值CS[N-1])提供到校验和比较器243。因此,校验和比较器243可以将当前帧的输入图像数据IMG的校验和值CS[N]与前一帧的输入图像数据IMG的校验和值CS[N-1]进行比较。
校验和比较器243可以将当前帧的输入图像数据IMG的校验和值CS[N]与前一帧的输入图像数据IMG的校验和值CS[N-1]进行比较,以生成校验和标志值CF,并将校验和标志值CF提供到图像处理器250。
根据实施例,当当前帧的输入图像数据IMG的校验和值CS[N]与前一帧的输入图像数据IMG的校验和值CS[N-1]不同时,校验和比较器243可以转换校验和标志值CF。例如,校验和比较器243可以将校验和标志值CF从低电压电平转换为高电压电平,或者从高电压电平转换为低电压电平。
图像处理器250可以通过对采样输入图像数据SIMG执行数据处理来生成数据信号DATA。根据实施例,由图像处理器250执行的数据处理可以包括但不限于用于将RGB图像数据转换为适合于像素结构的图像数据的像素数据转换、亮度补偿、颜色校正等。另外,根据实施例,图像处理器250接收校验和标志值CF以向主机处理器10提供刷新控制信号TE。例如,图像处理器250可以检测校验和标志值CF的边沿,以向主机处理器10提供刷新控制信号TE。例如,当当前帧的输入图像数据IMG的校验和值CS[N]与前一帧的输入图像数据IMG的校验和值CS[N-1]相同时,校验和比较器243可以将校验和标志值CF保持在低电压,当校验和值CS[N]变得与校验和值CS[N-1]不同时,将校验和标志值CF改变为高电压以创建边沿,并且然后图像处理器250可以响应于该边沿提供刷新控制信号TE。
图4是示出驱动图1的显示***的示例的时序图。
参考图1至图4,主机处理器10可以向显示装置20提供每一帧的输入图像数据IMG和垂直同步起始信号。例如,在高速模式HS下,输入图像数据IMG和垂直同步起始信号可以包括在帧数据FD中。例如,在一帧中,可以在输入图像数据IMG之前将垂直同步起始信号提供到显示装置20。显示装置20可以接收输入图像数据IMG和垂直同步起始信号以刷新显示面板100。
当显示装置20接收垂直同步起始信号时,显示装置20可以在每个参考时间进行计数以累积计数值,并且当计数值达到参考计数值时,向主机处理器10提供刷新控制信号TE。例如,显示装置20可以在接收垂直同步起始信号时将计数值初始化为0,并且在每个参考时间将计数值递增1。根据实施例,参考计数值可以是预设值。根据实施例,当显示装置20接收垂直同步起始信号时,重置计数值。例如,计数值的重置可以使计数值被设定为0。
例如,将假设参考时间为0.1秒,并且参考计数值为与1赫兹(Hz)的驱动频率DF对应的计数值。在这种情况下,在1Hz的驱动频率下,一帧的长度可以是1秒。另外,当计数值达到10时,显示装置20可以生成刷新超时信号RT。显示装置20可以响应于刷新超时信号RT向主机处理器10提供刷新控制信号TE。
根据实施例,参考计数值是对应于最小驱动频率的计数值。例如,当显示装置20的驱动频率在1Hz至120Hz的范围内时,最小驱动频率可以为1Hz。然而,根据本公开的参考计数值不限于最小驱动频率。
当主机处理器10从显示装置20接收刷新控制信号TE时,主机处理器10可以向显示装置20提供输入图像数据IMG和垂直同步起始信号。显示装置20可以接收输入图像数据IMG和垂直同步起始信号以刷新显示面板100。
换句话说,在视频模式下显示面板100的刷新仅依赖于主机处理器10的情况下,即使当与最小驱动频率对应的时间流逝时,也可能不执行显示面板100的刷新。在这种情况下,亮度可能由于构成像素P的晶体管的泄漏而变化。因此,当显示面板100在预定时间内(例如,在最小驱动频率下)未被刷新时,显示***可以生成刷新控制信号TE,从而可以减少由构成像素P的晶体管的泄漏引起的亮度变化。
图5是示出驱动图1的显示***的示例的时序图。
参考图1至图3和图5,显示装置20可以将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较,以向主机处理器10提供刷新控制信号TE。例如,显示装置20可以基于比较的结果向主机处理器10提供刷新控制信号TE。例如,可以通过使用上述循环冗余校验值或校验和值来执行前一帧的输入图像数据IMG与当前帧的输入图像数据IMG之间的比较。
根据实施例,当前一帧的输入图像数据IMG与当前帧的输入图像数据IMG不同时,显示装置20向主机处理器10提供刷新控制信号TE。根据实施例,显示装置20将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较,以将刷新控制信号TE作为参考频率提供到主机处理器10。根据实施例,显示装置20将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较,以向主机处理器10提供刷新控制信号TE N次。例如,N可以是大于或等于2的正整数。例如,参考频率可以是预设值。
例如,当前一帧的输入图像数据IMG不同于当前帧的输入图像数据IMG时,显示装置20可以转换校验和标志值CF。当检测到校验和标志值CF的边沿时,显示装置20可以向主机处理器10提供刷新控制信号TE,使得以等于参考频率的驱动频率DF驱动当前帧。另外,显示装置20可以以N次提供刷新控制信号TE作为参考频率。
尽管在本实施例中已经将显示装置20示出为在高速模式HS结束时完成比较,但是本公开不限于此。例如,显示装置20可以在高速模式HS结束之前完成输入图像数据IMG的接收和比较。
图5示出了其中显示装置20将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较以将刷新控制信号TE以120Hz的频率(即,参考频率为120Hz)提供到主机处理器10并且N为2的示例。
例如,在第一时间点t1,显示装置20完成前一帧的输入图像数据IMG与当前帧的输入图像数据IMG之间的比较。由于前一帧的输入图像数据IMG是图像A的数据,并且当前帧的输入图像数据IMG是图像B的数据,因此可以转换校验和标志值CF。该转换可以使校验和标志值CF从低电压电平改变为高电压电平,并且显示装置20可以检测校验和标志值CF的边沿。
例如,在第二时间点t2,显示装置20可以向主机处理器10提供刷新控制信号TE。因此,可以以120Hz的驱动频率DF驱动当前帧。主机处理器10响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。例如,主机处理器10可以再次将当前帧的(即,基于图像B的)输入图像数据IMG提供到显示装置20。因此,显示装置20可以利用图像B的输入图像数据IMG再次刷新显示面板100。
在实施例中,主机处理器10在第一时段期间独立于显示装置20周期性地向显示装置20提供每一帧的输入图像数据IMG和垂直同步起始信号,以使显示装置20能够以每一帧刷新其显示面板100,显示装置20在第一时段之后的第二时段期间在确定校验和标志值CF已经改变时向主机处理器10输出刷新控制信号TE,并且然后响应于接收刷新控制信号TE,主机处理器10在第二时段之后的第三时段期间向显示装置20再次提供最后一帧的输入图像数据IMG以及垂直同步起始信号,以使显示装置20能够以最后一帧再次刷新其显示面板100。
例如,在第三时间点t3,显示装置20可以以120Hz向主机处理器10提供刷新控制信号TE(即,N为2)。主机处理器10可以响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。另外,显示装置20可以利用图像B的输入图像数据IMG再次刷新显示面板100。
因此,显示***可以***新一帧。因此,显示***可以防止由步进效率引起的运动模糊。
根据实施例,参考频率是最大驱动频率。例如,显示装置20可以将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较,以便以最大驱动频率向主机处理器10提供刷新控制信号TE。例如,当显示装置20具有在1Hz至120Hz的范围内的驱动频率时,最大驱动频率可以为120Hz。因此,显示***可以以高频率***新一帧,使得可以最小化运动模糊。然而,本公开不限于最大驱动频率。
根据实施例,当驱动频率DF低于参考频率时,显示装置20将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较,以向主机处理器10提供刷新控制信号TE。具有宽的刷新间隔的低频率驱动(即,低驱动频率DF)可能易受运动模糊的影响。参考频率可以是预设值。因此,显示***可以在相对易受运动模糊影响的低频率驱动期间***新一帧,使得可以最小化运动模糊。例如,如图4中所示,还参考图1和图2,当显示装置20以1Hz的驱动频率接收输入图像数据IMG(即,低频率驱动)时,可以通过帧***使运动模糊最小化。在实施例中,主机处理器10在第一时段期间独立于显示装置20周期性地向显示装置20提供每一帧的输入图像数据IMG和垂直同步起始信号,以使显示装置20能够以每一帧刷新其显示面板100,显示装置20在第一时段之后的第二时段期间当确定可能发生运动模糊时(诸如当驱动频率DF变得低于参考频率时)向主机处理器10输出刷新控制信号TE,并且然后响应于接收刷新控制信号TE,主机处理器10在第二时段之后的第三时段期间向显示装置20再次提供最后一帧的输入图像数据以及垂直同步起始信号,以使显示装置20能够以最后一帧再次刷新其显示面板100。
图6是示出驱动图1的显示***的示例的时序图。
参考图1至图3和图6,显示装置20可以将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较,以将刷新控制信号TE提供到主机处理器10。例如,可以通过使用上述循环冗余校验值或校验和值来执行前一帧的输入图像数据IMG与当前帧的输入图像数据IMG之间的比较。
图6示出了其中显示装置20将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较以将刷新控制信号TE以120Hz的频率(即,参考频率为120Hz)提供到主机处理器10并且N为2的示例。
例如,在第一时间点t1,显示装置20可以完成前一帧的输入图像数据IMG与当前帧的输入图像数据IMG之间的比较。由于前一帧的输入图像数据IMG是图像A的数据,并且当前帧的输入图像数据IMG是图像B的数据,因此可以转换校验和标志值CF。因此,校验和标志值CF可以从低电压电平改变为高电压电平,并且显示装置20可以检测校验和标志值CF的边沿。
例如,在第二时间点t2,显示装置20可以向主机处理器10提供刷新控制信号TE。因此,可以以120Hz的驱动频率DF驱动当前帧。主机处理器10可以响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。然而,当主机处理器10在第二时间点t2完成渲染图像C的输入图像数据IMG时,主机处理器10可以以1Hz将图像C的输入图像数据IMG提供到显示装置20。
例如,在第三时间点t3,显示装置20可以完成前一帧的输入图像数据IMG与当前帧的输入图像数据IMG之间的比较。由于前一帧的输入图像数据IMG是图像B的数据,并且当前帧的输入图像数据IMG是图像C的数据,因此可以转换校验和标志值CF。因此,校验和标志值CF可以从高电压电平改变为低电压电平,并且显示装置20可以检测校验和标志值CF的边沿。
例如,在第四时间点t4,显示装置20可以向主机处理器10提供刷新控制信号TE。因此,可以以120Hz的驱动频率DF驱动当前帧。主机处理器10可以响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。另外,显示装置20可以利用图像C的输入图像数据IMG再次刷新显示面板100。
例如,在第五时间点t5,显示装置20可以以120Hz向主机处理器10提供刷新控制信号TE(即,N为2)。主机处理器10可以响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。另外,显示装置20可以利用图像C的输入图像数据IMG再次刷新显示面板100。
图7是示出根据本公开的实施例的驱动显示***的示例的时序图。
由于除了N之外,根据本实施例的显示***具有与图1的显示***的配置基本相同的配置,因此相同的附图标记和附图标号将用于相同或相似的组件,并且将省略多余的描述。
参考图1至图3和图7,显示装置20可以将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较,以将刷新控制信号TE提供到主机处理器10。例如,可以通过使用上述循环冗余校验值或校验和值来执行前一帧的输入图像数据IMG与当前帧的输入图像数据IMG之间的比较。
图7示出了其中显示装置20将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较以将刷新控制信号TE以120Hz的频率(即,参考频率为120Hz)提供到主机处理器10并且N为3的示例。
例如,在第一时间点t1,显示装置20可以完成前一帧的输入图像数据IMG与当前帧的输入图像数据IMG之间的比较。由于前一帧的输入图像数据IMG是图像A的数据,并且当前帧的输入图像数据IMG是图像B的数据,因此可以转换校验和标志值CF。因此,校验和标志值CF可以从低电压电平改变为高电压电平,并且显示装置20可以检测校验和标志值CF的边沿。
例如,在第二时间点t2,显示装置20可以向主机处理器10提供刷新控制信号TE。因此,可以以120Hz的驱动频率DF驱动当前帧。主机处理器10可以响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。另外,显示装置20可以利用图像B的输入图像数据IMG再次刷新显示面板100。
例如,在第三时间点t3和第四时间点t4,显示装置20可以以120Hz向主机处理器10提供刷新控制信号TE(即,N为3)。主机处理器10可以响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。另外,显示装置20可以利用图像B的输入图像数据IMG再次刷新显示面板100。
图8是示出驱动图7的显示***的示例的时序图。
参考图1至图3和图8,显示装置20可以将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较,以将刷新控制信号TE提供到主机处理器10。例如,可以通过使用上述循环冗余校验值或校验和值来执行前一帧的输入图像数据IMG与当前帧的输入图像数据IMG之间的比较。
图8示出了其中显示装置20将前一帧的输入图像数据IMG与当前帧的输入图像数据IMG进行比较以将刷新控制信号TE以120Hz的频率(即,参考频率为120Hz)提供到主机处理器10并且N为3的示例。
例如,在第一时间点t1,显示装置20可以完成前一帧的输入图像数据IMG与当前帧的输入图像数据IMG之间的比较。由于前一帧的输入图像数据IMG是图像A的数据,并且当前帧的输入图像数据IMG是关于图像B的数据,因此可以转换校验和标志值CF。因此,校验和标志值CF可以从低电压电平改变为高电压电平,并且显示装置20可以检测校验和标志值CF的边沿。
例如,在第二时间点t2,显示装置20可以向主机处理器10提供刷新控制信号TE。因此,可以以120Hz的驱动频率DF驱动当前帧。主机处理器10可以响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。另外,显示装置20可以利用图像B的输入图像数据IMG再次刷新显示面板100。
例如,在第三时间点t3,显示装置20可以以120Hz向主机处理器10提供刷新控制信号TE(即,N为3)。主机处理器10可以响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。然而,当主机处理器10在第三时间点t3完成渲染图像C的输入图像数据IMG时,主机处理器10可以以1Hz将图像C的输入图像数据IMG提供到显示装置20。
例如,在第四时间点t4,显示装置20可以完成前一帧的输入图像数据IMG与当前帧的输入图像数据IMG之间的比较。由于前一帧的输入图像数据IMG是图像B的数据,并且当前帧的输入图像数据IMG是图像C的数据,因此可以转换校验和标志值CF。因此,校验和标志值CF可以从高电压电平改变为低电压电平,并且显示装置20可以检测校验和标志值CF的边沿。
例如,在第五时间点t5,显示装置20可以向主机处理器10提供刷新控制信号TE。因此,可以以120Hz的驱动频率DF驱动当前帧。主机处理器10可以响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。另外,显示装置20可以利用图像C的输入图像数据IMG再次刷新显示面板100。
例如,在第六时间点t6和第七时间点t7,显示装置20可以以120Hz向主机处理器10提供刷新控制信号TE(即,N为3)。主机处理器10可以响应于刷新控制信号TE再次向显示装置20提供垂直同步起始信号和输入图像数据IMG。另外,显示装置20可以利用图像C的输入图像数据IMG再次刷新显示面板100。
图9是示出根据本公开的实施例的用于驱动显示***的方法的流程图。
参考图9,提供了一种用于驱动显示***的方法。图9的方法包括向显示装置提供输入图像数据和垂直同步起始信号,所述显示装置被配置为接收每一帧的输入图像数据和垂直同步起始信号以刷新显示面板(S100)。图9的方法还包括显示装置将前一帧的输入图像数据与当前帧的输入图像数据进行比较,以向主机处理器提供刷新控制信号,所述主机处理器被配置为向显示装置提供输入图像数据和垂直同步起始信号(S200)。图9的方法还包括主机处理器响应于刷新控制信号向显示装置提供输入图像数据和垂直同步起始信号(S300)。
详细地,图9的驱动显示***的方法可以包括向显示装置提供输入图像数据和垂直同步起始信号,所述显示装置被配置为接收每一帧的输入图像数据和垂直同步起始信号以刷新显示面板(S100)。
详细地,图9的驱动显示***的方法可以包括显示装置将前一帧的输入图像数据与当前帧的输入图像数据进行比较,以向主机处理器提供刷新控制信号,所述主机处理器被配置为向显示装置提供输入图像数据和垂直同步起始信号(S200)。根据实施例,当前一帧的输入图像数据与当前帧的输入图像数据不同时,显示装置向主机处理器提供刷新控制信号。例如,显示装置可以将前一帧的输入图像数据的校验和值与当前帧的输入图像数据的校验和值进行比较,以向主机处理器提供刷新控制信号。例如,显示装置可以将前一帧的输入图像数据的循环冗余校验值与当前帧的输入图像数据的循环冗余校验值进行比较,以向主机处理器提供刷新控制信号。
根据实施例,显示装置将前一帧的输入图像数据与当前帧的输入图像数据进行比较,以便以预定频率向主机处理器提供刷新控制信号。根据实施例,显示装置将前一帧的输入图像数据与当前帧的输入图像数据进行比较,以便以最大驱动频率向主机处理器提供刷新控制信号。
根据实施例,显示装置将前一帧的输入图像数据与当前帧的输入图像数据进行比较,以向主机处理器提供刷新控制信号N次。
根据实施例,当驱动频率低于参考频率时,显示装置将前一帧的输入图像数据与当前帧的输入图像数据进行比较,以向主机处理器提供刷新控制信号。
根据实施例,当显示装置接收垂直同步起始信号时,显示装置在每个参考时间进行计数以生成计数值,并且当计数值达到参考计数值时,向主机处理器提供刷新控制信号。
图10是示出根据本公开的实施例的电子装置1000的框图,并且图11是示出其中图10的电子装置1000被实现为智能电话的示例的图。
参考图10和图11,电子装置1000包括主机处理器1010、存储器装置1020、存储装置1030、输入/输出(I/O)装置1040、电源1050和显示装置1060。这里,显示装置1060可以是图2的显示装置20。另外,电子装置1000还可以包括用于与视频卡、声卡、存储卡、通用串行总线(USB)装置、其他电子装置等通信的多个端口。在实施例中,如图11中所示,电子装置1000可以被实现为智能电话。然而,电子装置1000不限于此。例如,电子装置1000可以被实现为蜂窝电话、视频电话、智能平板、智能手表、平板个人计算机(PC)、汽车导航***、计算机监视器、膝上型计算机、头戴式显示器(HMD)装置等。
主机处理器1010可以执行各种计算功能。主机处理器1010可以是微处理器、中央处理单元(CPU)、应用处理器(AP)等。主机处理器1010可以经由地址总线、控制总线、数据总线等耦接到其他组件。此外,主机处理器1010可以耦接到扩展总线(诸如***组件互连(PCI)总线)。
存储器装置1020可以存储用于电子装置1000的操作的数据。例如,存储器装置1020可以包括至少一个非易失性存储器装置(诸如可擦除可编程只读存储器(EPROM)装置、电可擦除可编程只读存储器(EEPROM)装置、闪存装置、相变随机存取存储器(PRAM)装置、电阻随机存取存储器(RRAM)装置、纳米浮栅存储器(NFGM)装置、聚合物随机存取存储器(PoRAM)装置、磁随机存取存储器(MRAM)装置、铁电随机存取存储器(FRAM)装置等)和/或至少一个易失性存储器装置(诸如动态随机存取存储器(DRAM)装置、静态随机存取存储器(SRAM)装置、移动DRAM装置等)。
存储装置1030可以包括固态驱动器(SSD)装置、硬盘驱动器(HDD)装置、只读光盘存储器(CD-ROM)装置等。
I/O装置1040可以包括诸如键盘、小键盘、鼠标装置、触摸板、触摸屏等的输入装置以及诸如打印机、扬声器等的输出装置。在一些实施例中,I/O装置1040可以包括显示装置1060。
电源1050可以为电子装置1000的操作提供电力。例如,电源1050可以是电源管理集成电路(PMIC)。
显示装置1060可以显示与电子装置1000的视觉信息对应的图像。在这种情况下,显示装置1060可以是有机发光显示装置或量子点发光显示装置,但不限于此。显示装置1060可以通过总线或其他通信链路连接到其他组件。这里,电子装置1000可以在刷新新图像时***新一帧。因此,电子装置1000可以防止由步进效率引起的运动模糊。
本公开可以应用于显示装置和包括显示装置的电子装置。例如,本公开可以应用于数字电视机、3D电视机、智能电话、蜂窝电话、PC、平板PC、虚拟现实(VR)装置、家用电器、膝上型计算机、个人数字助理(PDA)、便携式媒体播放器(PMP)、数码相机、音乐播放器、便携式游戏机、汽车导航***等。
前述内容是对实施例的说明,并且不应被解释为对其进行限制。尽管已经描述了几个实施例,但是本领域技术人员将容易理解的是,在实质上不脱离本公开的情况下,在实施例中可以进行许多修改。因此,所有这些修改旨在包括在如权利要求中所限定的本公开的范围内。因此,将理解的是,前述内容是对各种实施例的说明,并且不应被解释为限于所公开的具体实施例,并且对所公开的实施例的修改以及其他实施例旨在包括在所附权利要求的范围内。

Claims (20)

1.一种显示***,其中,所述显示***包括:
显示装置,包括显示面板;
主机处理器,其中,所述主机处理器被配置为向所述显示装置提供当前帧的输入图像数据和垂直同步起始信号,并且所述主机处理器响应于从所述显示装置接收刷新控制信号再次向所述显示装置提供所述当前帧的所述输入图像数据和所述垂直同步起始信号,
其中,所述显示装置被配置为基于所述当前帧的所述输入图像数据和所述垂直同步起始信号刷新所述显示面板,将前一帧的输入图像数据与所述当前帧的所述输入图像数据进行比较,并且基于所述比较的结果向所述主机处理器提供所述刷新控制信号。
2.根据权利要求1所述的显示***,其中,所述显示装置被配置为当所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据不同时向所述主机处理器提供所述刷新控制信号。
3.根据权利要求1所述的显示***,其中,所述显示装置被配置为将所述前一帧的所述输入图像数据的校验和值与所述当前帧的所述输入图像数据的校验和值进行比较,以向所述主机处理器提供所述刷新控制信号。
4.根据权利要求3所述的显示***,其中,所述显示装置被配置为当所述前一帧的所述输入图像数据的所述校验和值与所述当前帧的所述输入图像数据的所述校验和值不同时向所述主机处理器提供所述刷新控制信号。
5.根据权利要求1所述的显示***,其中,所述显示装置被配置为将所述前一帧的所述输入图像数据的循环冗余校验值与所述当前帧的所述输入图像数据的循环冗余校验值进行比较,以向所述主机处理器提供所述刷新控制信号。
6.根据权利要求1所述的显示***,其中,所述显示装置被配置为将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以便以最大驱动频率向所述主机处理器提供所述刷新控制信号。
7.根据权利要求1所述的显示***,其中,所述显示装置被配置为将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以向所述主机处理器提供所述刷新控制信号N次,其中,N是大于或等于2的正整数。
8.根据权利要求1所述的显示***,其中,所述显示装置被配置为当驱动频率低于参考频率时将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以向所述主机处理器提供所述刷新控制信号。
9.根据权利要求1所述的显示***,其中,所述显示装置被配置为当所述显示装置接收所述垂直同步起始信号时在每个参考时间进行计数以累积计数值,并且当所述计数值达到参考计数值时向所述主机处理器提供所述刷新控制信号。
10.根据权利要求9所述的显示***,其中,当所述显示装置接收所述垂直同步起始信号时,重置所述计数值。
11.根据权利要求9所述的显示***,其中,所述参考计数值是对应于最小驱动频率的计数值。
12.根据权利要求1所述的显示***,其中,所述主机处理器被配置为:
在第一模式下,所述主机处理器向所述显示装置提供所述当前帧的所述输入图像数据和所述垂直同步起始信号,并且当所述主机处理器从所述显示装置接收所述刷新控制信号时,所述主机处理器再次向所述显示装置提供所述当前帧的所述输入图像数据和所述垂直同步起始信号;以及
在第二模式下,所述主机处理器向所述显示装置提供所述当前帧的所述输入图像数据,并且当所述主机处理器从所述显示装置接收所述刷新控制信号时,所述主机处理器再次向所述显示装置提供所述当前帧的所述输入图像数据,并且
其中,所述显示装置被配置为:
在所述第一模式下,所述显示装置将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以向所述主机处理器提供所述刷新控制信号;以及
在所述第二模式下,所述显示装置针对每一帧向所述主机处理器提供所述刷新控制信号。
13.一种用于驱动包括显示装置的显示***的方法,其中,所述显示装置包括显示面板,所述方法包括:
由主机处理器向所述显示装置提供当前帧的输入图像数据和垂直同步起始信号,以使所述显示装置能够刷新所述显示面板;
由所述显示装置将前一帧的输入图像数据与所述当前帧的所述输入图像数据进行比较;
由所述显示装置基于所述比较的结果向所述主机处理器提供刷新控制信号;以及
响应于所述主机处理器接收所述刷新控制信号,由所述主机处理器再次向所述显示装置提供所述当前帧的所述输入图像数据和所述垂直同步起始信号。
14.根据权利要求13所述的方法,其中,所述显示装置被配置为当所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据不同时向所述主机处理器提供所述刷新控制信号。
15.根据权利要求13所述的方法,其中,所述显示装置被配置为将所述前一帧的所述输入图像数据的校验和值与所述当前帧的所述输入图像数据的校验和值进行比较,以向所述主机处理器提供所述刷新控制信号。
16.根据权利要求13所述的方法,其中,所述显示装置被配置为将所述前一帧的所述输入图像数据的循环冗余校验值与所述当前帧的所述输入图像数据的循环冗余校验值进行比较,以向所述主机处理器提供所述刷新控制信号。
17.根据权利要求13所述的方法,其中,所述显示装置被配置为将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以便以最大驱动频率向所述主机处理器提供所述刷新控制信号。
18.根据权利要求13所述的方法,其中,所述显示装置被配置为将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以向所述主机处理器提供所述刷新控制信号N次,其中,N是大于或等于2的正整数。
19.根据权利要求13所述的方法,其中,所述显示装置被配置为当驱动频率低于参考频率时将所述前一帧的所述输入图像数据与所述当前帧的所述输入图像数据进行比较,以向所述主机处理器提供所述刷新控制信号。
20.一种显示装置,其中,所述显示装置包括:
显示面板,包括像素;
数据驱动器,被配置为向所述像素提供数据电压;
栅极驱动器,被配置为向所述像素提供栅极信号;以及
时序控制器,被配置为控制所述数据驱动器和所述栅极驱动器,
其中,所述时序控制器被配置为从外部装置接收当前帧的输入图像数据和垂直同步起始信号以刷新所述显示面板,将前一帧的输入图像数据与所述当前帧的所述输入图像数据进行比较,并且基于所述比较的结果向所述外部装置提供刷新控制信号,
其中,所述外部装置将所述当前帧的所述输入图像数据和所述垂直同步起始信号输出到所述显示装置,并且响应于接收所述刷新控制信号再次将所述当前帧的所述输入图像数据和所述垂直同步起始信号输出到所述显示装置。
CN202410001897.3A 2023-01-02 2024-01-02 显示装置、显示***和用于驱动显示***的方法 Pending CN118280319A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020230000132A KR20240108920A (ko) 2023-01-02 2023-01-02 표시 장치, 디스플레이 시스템 및 이의 구동 방법
KR10-2023-0000132 2023-01-02

Publications (1)

Publication Number Publication Date
CN118280319A true CN118280319A (zh) 2024-07-02

Family

ID=91644133

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410001897.3A Pending CN118280319A (zh) 2023-01-02 2024-01-02 显示装置、显示***和用于驱动显示***的方法

Country Status (3)

Country Link
US (1) US20240221589A1 (zh)
KR (1) KR20240108920A (zh)
CN (1) CN118280319A (zh)

Also Published As

Publication number Publication date
US20240221589A1 (en) 2024-07-04
KR20240108920A (ko) 2024-07-10

Similar Documents

Publication Publication Date Title
US11043184B2 (en) Display device supporting variable frame mode, and method of operating display device
CN111292693B (zh) 数据驱动器、显示设备及操作显示设备的方法
CN113450717A (zh) 像素电路
KR20210028774A (ko) 스캔 드라이버 및 표시 장치
US11227555B2 (en) Display device performing adaptive refresh
US11670215B2 (en) Display device including a data driver performing clock training, and method of operating the display device
US11721272B2 (en) Display driving integrated circuit, display device and method of operating same
US11942045B2 (en) Display device and method of driving display device
KR20160074856A (ko) 표시 장치
US11462170B2 (en) Scan driver and display device
EP4325475A1 (en) Gate driver and display device having the same
US11670209B2 (en) Display device performing clock gating
US20240221589A1 (en) Display device, display system, and method for driving the same
US11288997B1 (en) Display device, and method of operating the display device
CN115311972A (zh) 栅极驱动部及包括其的显示装置
CN115831022A (zh) 显示装置和操作显示装置的方法
US20240177648A1 (en) Power voltage generator, driver ic, and display device
US20240062694A1 (en) Display system and method of driving the same
US20240054943A1 (en) Pixel circuit and display device having the same
EP4328897A1 (en) Display device
US20220068194A1 (en) Display device having a variable driving frequency
US20230351935A1 (en) Pixel circuit and display device having the same
KR20240003014A (ko) 표시 장치 및 이의 구동 방법
KR20240044559A (ko) 전원 전압 생성부 및 이를 포함하는 표시 장치
KR20240008446A (ko) 표시 장치 및 표시 장치의 구동 방법

Legal Events

Date Code Title Description
PB01 Publication