CN118042876A - 显示面板、显示面板的驱动方法和显示装置 - Google Patents

显示面板、显示面板的驱动方法和显示装置 Download PDF

Info

Publication number
CN118042876A
CN118042876A CN202410205037.1A CN202410205037A CN118042876A CN 118042876 A CN118042876 A CN 118042876A CN 202410205037 A CN202410205037 A CN 202410205037A CN 118042876 A CN118042876 A CN 118042876A
Authority
CN
China
Prior art keywords
sub
transistor
display panel
pixel
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410205037.1A
Other languages
English (en)
Inventor
奚苏萍
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202410205037.1A priority Critical patent/CN118042876A/zh
Publication of CN118042876A publication Critical patent/CN118042876A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例提供一种显示面板、显示面板的驱动方法和显示装置。显示面板中多路分配器的输入端与数据端子耦接、输出端与至少两条数据线耦接,多路分配器中一个晶体管对应连接一条数据线;与第一晶体管连接的数据线耦接多个第一子像素,与第二晶体管连接的数据线耦接多个第二子像素和/或多个第三子像素;第一晶体管的控制端与第一控制线耦接,第二晶体管的控制端与第二控制线耦接;第一控制线包括第一走线部;第一走线部的线宽大于第二控制线的线宽;和/或,第一走线部包括异层设置的第一子走线和第二子走线,第一子走线和第二子走线通过至少两个过孔相连接。本发明能够改善显示拖影、功耗大、显示面板灰切黑时线串扰等问题。

Description

显示面板、显示面板的驱动方法和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板、显示面板的驱动方法和显示装置。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)具有自发光特性,应用在显示领域使得显示面板具有轻薄、亮度高、功耗低、响应快、清晰度高、柔性好、发光效率高,能满足消费者对显示技术的新需求。目前,显示面板存在线串扰、第一帧亮度、残影、功耗等问题,影响显示面板的性能。
发明内容
本发明实施例提供一种显示面板、显示面板的驱动方法和显示装置,以解决提升显示面板的显示效果、降低功耗的技术问题。
第一方面,本发明实施例提供一种显示面板,显示面板包括数据线、子像素、多路分配器、数据端子、控制线;
子像素包括颜色互不相同的第一子像素、第二子像素和第三子像素,数据线耦接多个子像素;
多路分配器的输入端与数据端子耦接,多路分配器的输出端与n条数据线耦接,n为正整数,n≥2;多路分配器包括n个晶体管,晶体管连接于多路分配器的输入端和输出端之间,一个晶体管对应连接一条数据线,晶体管的控制端与控制线耦接;
n个晶体管包括第一晶体管和第二晶体管,与第一晶体管连接的数据线耦接多个第一子像素,与第二晶体管连接的数据线耦接多个第二子像素和/或多个第三子像素;控制线包括第一控制线和第二控制线,第一晶体管的控制端与第一控制线耦接,第二晶体管的控制端与第二控制线耦接;
其中,第一控制线包括第一走线部;
第一走线部的线宽大于第二控制线的线宽;和/或,第一走线部包括异层设置的第一子走线和第二子走线,第一子走线和第二子走线通过至少两个过孔相连接。
第二方面,基于同一发明构思,本发明实施例提供一种显示面板的驱动方法,显示面板包括数据线、子像素、多路分配器、数据端子、控制线;子像素包括颜色互不相同的第一子像素、第二子像素和第三子像素,数据线耦接多个子像素;多路分配器的输入端与数据端子耦接,多路分配器的输出端与n条数据线耦接,n为正整数,n≥2;多路分配器包括n个晶体管,晶体管连接于多路分配器的输入端和输出端之间,一个晶体管对应连接一条数据线,晶体管的控制端与控制线耦接;n个晶体管包括第一晶体管和第二晶体管,与第一晶体管连接的数据线耦接多个第一子像素,与第二晶体管连接的数据线耦接多个第二子像素和/或多个第三子像素;控制线包括第一控制线和第二控制线,第一晶体管的控制端与第一控制线耦接,第二晶体管的控制端与第二控制线耦接;
驱动方法包括:
向第一控制线提供第一有效电平信号控制第一晶体管开启;
向第二控制线提供第二有效电平信号控制第二晶体管开启;其中,第一有效电平信号电压值的绝对值大于第二有效电平信号电压值的绝对值。
第三方面,基于同一发明构思,本发明实施例提供一种显示装置,显示装置包括本发明任一实施例提供的显示面板。
第四方面,基于同一发明构思,本发明实施例提供一种显示装置,显示装置包括显示面板,显示面板采用本发明任一实施例提供的驱动方法进行驱动。
本发明实施例提供的显示面板、显示面板的驱动方法和显示装置,具有如下有益效果:本发明实施例提供的显示面板能够降低第一控制线的阻抗,使得第一控制线上的电压信号的压降减小,进而使得第一晶体管打开的更好,从而使得数据电压写入更充分,写入的实际数据电压更加接近预设数据电压,由此能够降低第一子像素的暗态电压。当显示面板的暗态电压取决于第一子像素的暗态电压时,降低第一子像素的暗态电压就能够降低显示面板的暗态电压。显示面板的暗态电压降低后能够改善灰切黑时的线串扰,提升了显示效果。另外,降低显示面板的暗态电压,也能够降低功耗。再一方面,像素电路中驱动晶体管工作时长期处于偏置状态会导致驱动晶体管阈值电压的漂移,降低暗态电压能够减小阈值电压的漂移量,从而能够提升帧率切换或者画面切换时首帧显示亮度,改善显示拖影问题。再一方面,第一晶体管打开的更好,使得向第一子像素所连接的数据线写入数据电压更充分,那么第一子像素的显示灰阶更准确,当第一子像素为三种子像素中配合发白光时亮度占比最多的子像素时、比如第一子像素为绿色子像素时,还能够提升低灰阶显示的视觉效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种显示面板示意图;
图2为本发明实施例提供的一种显示面板的局部示意图;
图3为本发明实施例提供的另一种显示面板的局部示意图;
图4为图3中切线A-A′位置处一种截面示意图;
图5A为本发明实施例提供的另一种显示面板局部示意图;
图5B为本发明实施例提供的另一种显示面板局部示意图;
图6为本发明实施例提供的另一种显示面板中第一走线部的示意图;
图7为本发明实施例提供的另一种显示面板示意图;
图8为一种晶体管结构简化示意图;
图9为本发明实施例提供的一种控制信号时序图;
图10为本发明实施例提供的另一种控制信号时序图;
图11为本发明实施例提供的另一种控制信号时序图;
图12为本发明实施例提供的另一种显示面板示意图;
图13为本发明实施例提供的另一种显示面板示意图;
图14为本发明实施例提供的一种显示装置示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
应当理解,尽管在本发明实施例中可能采用术语第一、第二来描述XX,但这些XX不应限于这些术语。这些术语仅用来将XX彼此区分开。例如,在不脱离本发明实施例范围的情况下,第一XX也可以被称为第二XX,类似地,第二XX也可以被称为第一XX。
在一种相关技术中,数据线通过多路分配器连接到数据端子,一个多路分配器连接至少两条数据线。多路分配器中晶体管开关开启后将数据端子与相应的数据线导通,导通之后数据端子向数据线写入数据信号。当晶体管开关关闭后数据线处于浮置状态,而数据线处于浮置状态时其电压信号容易受耦合影响产生波动。如显示区内电源线与数据线的延伸方向相同,在电源线与数据线两者之间存在较大的耦合作用。当数据线所驱动的子像素由灰阶切黑(也就是向0灰阶切换)时,数据线上电压跳变会引起电源线上电压跳变,而电源上电压跳变之后反过来又会影响数据线上的电压。当晶体管开关关闭后数据线处于浮置状态时,数据线上的电压容易受到耦合,产生与电源线上电压类似的波动,这种数据线与电源线之间的耦合作用称为线串扰,线串扰影响了数据电压进而影响了显示效果。显示面板中还设置有与数据线相互交叉的扫描线,扫描线与数据线之间也存在线串扰问题。另外,像素电路工作时驱动晶体管长期处于偏置状态,导致驱动晶体管阈值电压漂移,而阈值电压漂移导致帧率切换或者画面切换时首帧显示存在拖影问题。
发明人对上述问题进行分析,认为显示面板的暗态电压是导致上述问题的关键因素之一。因此发明人考虑通过降低显示面板的暗态电压来改善上述技术问题。在一些实施方式中对显示面板的结构进行改进,如显示面板的暗态电压取决于第一子像素的暗态电压,对控制第一子像素所对应的第一晶体管(多路分配器中设置的与第一子像素所连接的数据线所连接的晶体管)的第一控制线进行设计,通过降低第一控制线的阻抗来使得第一晶体管打开的更好,进而使得向第一子像素写入的数据电压更充足,由此可以降低第一子像素的暗态电压,进而改善显示面板线串扰、显示拖影、功耗大等问题。在另一些实施方式中对显示面板的驱动方式进行改进,如对控制第一子像素所对应的第一晶体管的控制信号电压值大小进行设计,使得在一定时间内第一晶体管打开的更好,则能够使得向第一子像素写入的数据电压更充足,由此可以降低第一子像素的暗态电压,进而改善显示拖影、功耗大、显示面板灰切黑时线串扰等问题。
图1为本发明实施例提供的一种显示面板示意图,如图1所示,显示面板包括数据线10、子像素20、多路分配器30、数据端子40、控制线50。子像素20包括颜色互不相同的第一子像素21、第二子像素22和第三子像素23,数据线10沿第一方向y延伸且耦接多个子像素20。第一子像素21、第二子像素22和第三子像素23分别为红色子像素、绿色子像素、蓝色子像素中的一种。子像素20包括发光器件和像素电路,像素电路用于驱动发光器件发光,发光器件可以为有机发光器件。
多路分配器50的输入端与数据端子40耦接,多路分配器50的输出端与n条数据线10耦接,n为正整数,n≥2;多路分配器50包括n个晶体管T,晶体管T连接于多路分配器50的输入端和输出端之间,一个晶体管T对应连接一条数据线10,晶体管T的控制端与控制线50耦接。图1中以n=4进行示意。晶体管T可以为n型晶体管、也可以为p型晶体管,图1中以p型晶体管进行示意。多路分配器50的设置能够减少显示面板中数据端子40的设置个数,也就能够减少显示驱动芯片中引脚的设置个数,由此能够降低显示驱动芯片的制作成本。
n个晶体管T包括第一晶体管T1和第二晶体管T2,与第一晶体管T1连接的数据线10耦接多个第一子像素21,与第二晶体管T2连接的数据线10耦接多个第二子像素22和/或多个第三子像素23;控制线50包括第一控制线51和第二控制线52,第一晶体管T1的控制端与第一控制线51耦接,第二晶体管T2的控制端与第二控制线52耦接。
第一控制线51和第二控制线52分别对第一晶体管T1和第二晶体管T2进行控制。其中,数据端子40用于通过多路分配器30向数据线10提供数据信号,第一控制线51提供使能信号控制第一晶体管T1开启,数据端子40向与第一晶体管T1耦接的数据线10写入数据信号;第二控制线52提供使能信号控制第二晶体管T2开启,数据端子40向与第二晶体管T2耦接的数据线10写入数据信号。在驱动显示时,一个多路分配器30中的n个晶体管T分别在不同时刻开启,以分时对n条数据线10进行充电。
在一些实施方式中,图2为本发明实施例提供的一种显示面板的局部示意图,图2仅做简化示意来说明控制线的布线情况。如图2所示,方向f为局部位置处第一控制线51和第二控制线52的延伸方向。第一控制线51包括第一走线部511,第一走线部511的线宽大于第二控制线52的线宽。线宽即为走线沿垂直于该走线的延伸方向上的宽度。第一控制线51和第二控制线52采用同材料制作,根据电阻定律,设置第一走线部511的线宽变大能够降低第一走线部511的电阻,从而有利于降低第一控制线51的阻抗。
在另一些实施方式中,图3为本发明实施例提供的另一种显示面板的局部示意图,图3也仅做简化示意来说明控制线的布线情况。图4为图3中切线A-A′位置处一种截面示意图。结合图3和图4来看,第一控制线51包括第一走线部511,第一走线部511包括异层设置的第一子走线51a和第二子走线51b,第一子走线51a和第二子走线51b通过至少两个贯穿绝缘层的过孔V相连接,即第一子走线51a和第二子走线51b并联连接。可选的,第二控制线52与第一子走线51a或者第二子走线51b同层制作。将第一走线部511设置成并联走线,能够降低第一走线部511的电阻,从而有利于降低第一控制线51的阻抗。在一些实施方式中,第一走线部51a也可以为三层走线或多层走线,第一走线部51a为三层走线时,即位于三个金属层的三条子走线并联连接。
在另一些实施方式中,第一控制线51包括第一走线部511,第一走线部511包括并联连接的第一子走线51a和第二子走线51b,且第一子走线51a的线宽和/或第二子走线51b的线宽大于第二控制线52的线宽。通过增大线宽且设置并联走线的方式来降低第一控制线51的阻抗。
显示面板中第一子像素21、第二子像素22和第三子像素23的发光颜色不同,三者的发光效率不同。子像素20的发光效率越高,则该子像素20显示暗态时所需要的电压越大。而显示面板中需要针对三种颜色子像素20设定一个统一的暗态电压,则显示面板中暗态电压很大程度上取决于发光效率最高的子像素20的暗态电压。当第一子像素21在三种颜色子像素中的发光效率最高,则显示面板的暗态电压取决于第一子像素21显示暗态时所需要的电压。在一些实施方式中,红、绿、蓝三种子像素中绿色子像素显示暗态所需的电压最大,则将绿色子像素的暗态电压定为显示面板中暗态电压。在一种实施例中,第一子像素21为绿色子像素,第二子像素22和第三子像素23一者为红色子像素、另一者为蓝色子像素。
本发明实施例能够降低第一控制线51的阻抗,则第一控制线51上的电压信号的压降减小,能够使得第一晶体管T1打开的更好。在第一晶体管T1打开向第一子像素21所连接的数据线10写入数据电压时,数据电压写入更充分,写入的实际数据电压更加接近预设数据电压,由此能够降低第一子像素21达到暗态是所需的预设数据电压。当显示面板的暗态电压取决于第一子像素21显示暗态时所需要的电压(也就是第一子像素21的暗态电压)时,则降低第一子像素21的暗态电压就能够降低显示面板的暗态电压。如图1所示,显示面板还包括与数据线10延伸方向相同的电源线60,一条电源线60耦接多个子像素20,在数据线10和电源线60之间存在较大的耦合作用。需要说明的是,为了区分数据线10和电源线60,图1中仅以电源线60为黑粗线、数据线10为细线进行示意,并不表示两种线实际的粗细大小关系。在显示面板的暗态电压降低之后,数据线10所驱动的子像素20由灰阶切黑时,数据线10上电压跳变幅度变小,则电源线60上电压受数据线10耦合产生的波动变小。那么在数据线10所连接的晶体管T关闭之后数据线10处于浮置状态时,电源线60的电压波动反过来对数据线10上电压的影响也变小,从而改善了数据线10与电源线60之间的线串扰,提升了显示效果。采用本发明实施例的设计也能够改善数据线10与其他信号线(比如电源线、扫描线等)之间的线串扰。
另外,本发明实施例能够降低显示面板的暗态电压,也就能够降低显示驱动芯片向显示面板提供的电源电压,由此能够降低功耗。再一方面,像素电路中驱动晶体管工作时长期处于偏置状态会导致驱动晶体管阈值电压的漂移,降低暗态电压能够减小阈值电压的漂移量,从而能够提升帧率切换或者画面切换时首帧显示亮度,改善显示拖影问题。再一方面,第一晶体管T1打开的更好,使得向第一子像素21所连接的数据线10写入数据电压更充分,那么第一子像素21的显示灰阶更准确,当第一子像素21为三种子像素20中配合发白光时亮度占比最多的子像素时、比如第一子像素21为绿色子像素时,还能够提升低灰阶显示的视觉效果。
在显示面板的非显示区布置有复杂的线路,包括多路分配器、正极电源总线、负极电源总线等结构。显示面板的金属膜层数量有限,非显示区内布置的位于不同金属层的走线会存在绝缘交叠的情况,而在走线交叠位置处会存在寄生电容。比如图1中示意控制线50会与连接于数据端子40和多路分配器30的晶体管T之间的引线交叠;另外,根据非显示区的线路布局,控制线50还可能与正极电源总线或者负极电源总线等线路存在交叠,由此使得控制线50上存在较大的寄生电容。本发明进一步考虑降低第一控制线51上寄生电容的方案,由此来进一步降低第一控制线51的阻抗。
在一些实施方式中,图5A为本发明实施例提供的另一种显示面板局部示意图。如图5A所示,第一走线部511包括至少一个镂空K。镂空K贯穿第一走线部511。设置第一走线部511的线宽大于第二控制线52的线宽能够降低第一控制线51的电阻,同时在第一走线部511上设置镂空K还能够降低寄生电容,由此能够进一步降低第一控制线51的阻抗。
图5B为本发明实施例提供的另一种显示面板局部示意图。图5B简化示意出了第一控制线51的第一走线部511以及与第一走线部511交叠的信号线051。信号线051可以是连接于数据端子40和多路分配器30的晶体管T之间的引线,也可以是正极电源总线或者负极电源总线等线路。信号线051可以与第一走线部511的延伸方向相同,也可以不同。由于第一走线部511和信号线051绝缘交叠,则在两者之间交叠位置处形成平行板电容器,存在寄生电容。平行板电容器的电容公式C=(εS)/4πkd,ε为介质介电电常数,k为静电力常量,S为电容器两个极板的正对面积,d为两个极板之间的垂直距离。根据平行板电容器的电容公式,可以知道,在第一走线部511上设置镂空K之后,使得第一走线部511和信号线051之间的正对面积变小,由此使得两者之间的电容减小。
本发明实施例中,第一走线部511和信号线051绝缘交叠,在第一走线部511上设置镂空K,能够降低第一控制线51的寄生电容,从而进一步降低第一控制线51的阻抗。进而使得向第一子像素21写入的数据电压更充足,由此降低第一子像素21的暗态电压,从而改善显示面板显示拖影、功耗大、以及灰切黑时的线串扰等问题。
图5A中镂空K仅做示意性表示。第一走线部511上设置多个镂空K时,多个镂空K可以规律性排布,也可以无规则排布。在一些实施方式中,图6为本发明实施例提供的另一种显示面板中第一走线部的示意图。如图6所示,第一走线部511上多个镂空K无规则排布。图6中示意多个镂空K为圆形形状,镂空K也可以为矩形、三角形、长条型等形状。第一走线部511上多个镂空K的形状可以相同、也可以不同。并且设置多个镂空K能够在减小多个位置处的寄生电容,对降低阻抗更有利。
在一些实施方式中,如图5A所示,镂空K的延伸方向和第一走线部511的延伸方向相同,即镂空K为狭长的镂空。狭长形状的镂空K相对容易制作,并且容易制作出相对较大面积的镂空K,工艺更简单。
在一些实施方式中,第一子走线51a包括至少一个镂空K,和/或第二子走线51b包括至少一个镂空K。第一子走线51a上的镂空K贯穿第一子走线51a所在膜层,第二子走线51b上的镂空K贯穿第二子走线51b所在膜层。该实施方式,将第一走线部511设置成并联走线的方式来降低走线的电阻,同时在至少一个子走线上设置镂空K。比如,第一走线部511与其他信号线绝缘交叠,该信号线所在金属层与第一子走线部51a所在金属层为相邻的两个金属层,则设置第一子走线部51a上具有镂空K,由此降低第一子走线部51a与信号线之间的寄生电容,也就是降低了第一控制线的寄生电容。由此能够进一步降低第一控制线51的阻抗,进而使得向第一子像素21写入的数据电压更充足,由此降低第一子像素21的暗态电压,从而改善显示面板显示拖影、功耗大、以及灰切黑时的线串扰等问题。
在一些实施方式中,图7为本发明实施例提供的另一种显示面板示意图,如图7所示,显示面板包括显示区AA和非显示区NA,数据线10和子像素20位于显示区AA;非显示区NA包括第一区Q1、弯折区Q3和第二区Q2,第一区Q1与显示区AA相邻,弯折区Q3位于第一区Q1的远离显示区AA的一侧,第二区Q2位于弯折区Q3的远离第一区Q1的一侧;多路分配器30位于第一区Q1,数据端子40位于第二区Q2,数据引线41连接数据端子40、并由第二区Q2经弯折区Q3延伸到第一区Q1后与多路分配器30的输入端连接。控制线50由第二区Q2延伸到第一区Q1。可选的,如图7所示,在第二区Q2内设置的信号端子还包括与控制线50耦接的控制信号端子42,第二区Q2内的信号端子(包括数据端子40和控制信号端子42)与显示驱动芯片电连接,通过显示驱动芯片的引脚向相应的信号端子提供信号、以控制显示面板进行显示。图7中对于多路分配器30仅做简化示意,其结构可以参考图1进行理解。该实施方式提供的显示面板中在非显示区NA内设置有弯折区Q3,弯折区Q3能够发生弯折将第二区Q2置于显示面板的背面,应用中能够有利于窄化边框,提高视觉体验。
本发明实施例中增大第一走线部511的线宽或者将第一走线部511设置成双层/多层走线,由此来降低第一控制线51的阻抗。在一些实施方式中,第一走线部511的至少部分位于第二区Q2,在应用中弯折区Q3发生弯折后将第二区Q2置于显示面板的背面,则对第一走线部511的设计不会影响显示面板的边框。
在第二区Q2内,由于布线空间和金属膜层个数的限制,第一控制线51也可能存在与其他信号线交叠的部位。在第一控制线51与其他信号线交叠的位置,第一控制线51可以采用具有镂空K的设计,由此降低第一控制线51上的寄生电容,进而降低第一控制线51的阻抗。
本发明实施例通过对第一走线部511进行设计能够降低第一控制线51的阻抗,由此使得第一晶体管T1打开的更好,则在第一晶体管T1打开时向第一子像素21所连接的数据线10写入的数据电压更充分,能够降低第一子像素21的暗态电压。在此基础之上,本发明实施例还提供了能够进一步降低第一子像素21暗态电压的方案。比如,通过调整第一晶体管T1的宽长比来能够是得第一晶体管T1打开的更好,由此增加与第一晶体管T1连接的数据线的充电时间、使其充电更充分;比如,调整第一控制线51上有效电平信号的电压值使得第一晶体管T1打开的更好,由此进一步使得与第一晶体管T1连接的数据线充电更充分;再比如,调整第一控制线51上有效电平信号的持续时间来增大第一晶体管T1的打开时间,增大与第一晶体管T1连接的数据线的充电时间、使其充电更充分。下面将通过具体实施例来对上述方案进行说明。
图8为一种晶体管结构简化示意图。如图8所示,晶体管T包括源极s、漏极d、栅极s和有源层w,有源层w包括与源极s连接的源极区ws和与漏极d连接的漏极区wd,在源极区ws和漏极区wd之间与栅极s交叠的区域形成沟道ch。由源极区ws指向漏极区wd的方向a上,沟道ch的长度为沟道长度L。沿方向b上沟道ch的长度为沟道宽度W,方向b与方向a垂直。W/L即为晶体管的宽长比。图8中示意源极s与源极区ws接触连接,漏极d与漏极区wd接触连接。在实际显示面板结构中,也可以是源极s和漏极d分别通过绝缘层上的过孔与源极区ws和漏极区wd连接。
在本发明一些实施方式中,设置第一晶体管T1的宽长比大于第二晶体管T2的宽长比。其中,可以是第一晶体管T1和第二晶体管T2的沟道长度相同,设置第一晶体管T1的沟道宽度大于第二晶体管T2的沟道宽度;可以是第一晶体管T1和第二晶体管T2的沟道宽度相同,设置第一晶体管T1的沟道长度小于第二晶体管T2的沟道长度;也可以是第一晶体管T1和第二晶体管T2的沟道长度不同、且两者的沟道宽度也不同。通过设置第一晶体管T1的宽长比较大能够在控制信号的电压值不变时,使得第一晶体管T1打开的更好,能够有效降低控制信号上升沿和下降沿的时间,从而增大与第一晶体管T1连接的数据线的充电时间,使得数据线充电更充分。
现有技术中电容充放电时间公式为:Vt=V0+(V1-V0)*[1-exp(-t/RC)]。Vt为需求电压,V0为初始电压,V1为终止电压、也即预期充电电压,R为线路中的电阻,C为电容,t为充电时间。本发明实施例中晶体管T开启后数据端子40与数据线10导通向数据线10写入数据电压的过程可以认为是向线电容进行充电,则可以适用电容充放电公式。其中,Vt可以认为是实际写入到数据线10上的数据电压的电压值,V1为暗态电压,V0为数据线10上的初始电压,t为向数据线10写入数据电压进行充电的充电时间。在给数据线30进行充电时,假设Vt不变,充电时间t增加,则暗态电压V1可以减小。也就是增加向数据线10写入数据电压的充电时间,则可以相应的减小子像素显示暗态所需要的电压。应用在本发明实施例中,通过设置第一晶体管T1的宽长比较大能够在控制信号的电压值不变时,使得第一晶体管T1打开的更好,从而增大与第一晶体管T1连接的数据线的充电时间,由此能够进一步降低第一子像素21的暗态电压。
以图1示意的显示面板为例,多路分配器30中的晶体管T为p型晶体管,则控制线50上的低电平信号为有效电平信号,控制线50包括两条第一控制线51和两条第二控制线52。两条第一控制线51分别为第一控制线51-1和第一控制线51-2,两条第二控制线52分别为第二控制线52-1和第二控制线52-2。
图9为本发明实施例提供的一种控制信号时序图。结合图1和图9对多路分配器30的工作过程进行说明。图1示意了四个子像素行,从上向下数分别为第一个子像素行、第二个子像素行、第三个子像素行和第四个子像素行,t1至t4分别表示向四个子像素行写数据电压的时段。
在向第一个子像素行写数据电压的时段t1:第二控制线52-1提供第二有效电平信号控制与其连接的第二晶体管T2开启,左边的数据端子40向与第二晶体管T2连接的数据线10写数据电压、该数据线10再将数据电压写入到第二子像素22,右边的数据端子40向与第二晶体管T2连接的数据线10写数据电压、该数据线10再将数据电压写入到第三子像素23;第一控制线51-1提供第一有效电平信号控制与其连接的第一晶体管T1开启,左边的数据端子40向与第一晶体管T2连接的数据线10写数据电压、该数据线10再将数据电压写入到第一子像素21,右边的数据端子40向与第一晶体管T1连接的数据线10写数据电压、该数据线10再将数据电压写入到第一子像素21。
在向第二个子像素行写数据电压的时段t2:第二控制线52-2提供第二有效电平信号控制与其连接的第二晶体管T2开启,左边的数据端子40向与第二晶体管T2连接的数据线10写数据电压、该数据线10再将数据电压写入到第三子像素23,右边的数据端子40向与第二晶体管T2连接的数据线10写数据电压、该数据线10再将数据电压写入到第二子像素22;第一控制线51-2提供第一有效电平信号控制与其连接的第一晶体管T1开启,左边的数据端子40向与第一晶体管T2连接的数据线10写数据电压、该数据线10再将数据电压写入到第一子像素21,右边的数据端子40向与第一晶体管T1连接的数据线10写数据电压、该数据线10再将数据电压写入到第一子像素21。
在时段t3中多路分配器30的工作过程与其在时段t1中的工作过程相同,在时段t4中多路分配器30的工作过程与其在时段t2中的工作过程相同。即在向相邻的两个子像素行写数据电压的时段,多路分配器30中的四个晶体管T在不同时段分别开启一次,且在向一个子像素行写入数据电压的过程中、一个第一晶体管T1和一个第二晶体管T2分别开启一次。
在一些实施方式中,第一控制线51提供第一有效电平信号控制第一晶体管T1开启,第二控制线52提供第二有效电平信号控制第二晶体管T2开启;第一有效电平信号电压值的绝对值大于第二有效电平信号电压值的绝对值。如图9所示,当低电平信号为有效电平信号时,第一有效电平信号和第二有效电平信号为负电压,第一控制线51-1(以及第一控制线51-2)提供的第一有效电平信号的电压值小于第二控制线52-1(以及第二控制线52-2)提供的第二有效电平信号的电压值,由此能够使得第一晶体管T1打开的更好,则向与第一晶体管T1连接的数据线10写入的数据电压更充分,由此能够进一步降低第一子像素21的暗态电压。
在另一些实施方式中,多路分配器30中晶体管T为n型晶体管,则控制线50提供高电平信号为有效电平信号。第一控制线51提供的第一有效电平信号和第二控制线52提供的第二有效电平信号为正电压。相应的,设置第一有效电平信号的电压值大于第二有效电平信号的电压值,能够使得第一晶体管T1打开的更好,则向与第一晶体管T1连接的数据线10写入的数据电压更充分,由此能够进一步降低第一子像素21的暗态电压。
在一些实施方式中,图10为本发明实施例提供的另一种控制信号时序图。图10实施例提供的时序图能够用于对图1实施例进行驱动。第一控制线51包括第一控制线51-1和第一控制线51-2,第二控制线52包括第二控制线52-1和第二控制线52-2。结合图1和图10来看,第一控制线51提供第一有效电平信号控制第一晶体管T1开启,第二控制线52提供第二有效电平信号控制第二晶体管T2开启;第一控制线51和第二控制线52提供的低电平信号为有效电平信号。其中,第一有效电平信号的持续时长为t1,第二有效电平信号的持续时长为t2,t1>t2。在上述相关原理中已经说明,通过增大对数据线10的充电时间,能够减小与该数据线10连接的子像素的暗态电压。本发明实施例中,通过增大第一信号线51提供的有效电平信号的持续时长能够增大第一晶体管T1的开启时长,从而能够增大与第一晶体管T1连接的数据线10的充电时间,而与第一晶体管T1连接的数据线10对应连接多个第一子像素21,由此就可以减小第一子像素21的暗态电压。
需要说明的事,本发明实施例提供的上述关于降低第一子像素21的暗态电压的方案,在技术特征不冲突的情况下可以结合应用,以应用两个或多个技术方案结合来降低第一子像素21的暗态电压,使得第一子像素21暗态电压降低程度较大。当显示面板的暗态电压取决于第一子像素21的暗态电压时,能够较大的降低显示面板的暗态电压,则能够通过降低显示面板的暗态电压来改善灰切黑时线串扰问题,还能够降低功耗。以及提升帧率切换或者画面切换时首帧显示亮度、改善显示拖影问题,提升低灰阶显示的视觉效果。
在另一些实施方式中,第二控制线52提供第二有效电平信号控制第二晶体管T2开启。第二控制线52提供第二有效电平信号的时段包括第一时段、第二时段和第三时段,第二时段的信号电压值的绝对值大于第一时段的信号电压值的绝对值,且第二时段的信号电压值的绝对值大于第二时段的信号电压值的绝对值。图11为本发明实施例提供的另一种控制信号时序图。图11中仅示意了第二控制线52上的信号时序。如图11所示,以第二有效电平信号为负电压的低电平信号为例。第二控制线52提供第二有效电平信号的时段包括第一时段t21、第二时段t22和第三时段t23,第二时段t22的信号电压值小于第一时段t21的信号电压值,且第二时段t22的信号电压值小于第三时段t23的信号电压值的,其中,第三时段t23的信号电压值和第一时段t21的信号电压值可以相同也可以不同。如此设置使得第二控制线52上电压信号由高电平下降到低电平的速率变慢,则第二晶体管T2会相对缓慢的开启,在第二晶体管T2开启后与其连接的数据线10的充电充分程度降低,由此会使得与该数据线10连接的子像素20的暗态电压变大。也就是能够使得第二子像素22的暗态电压和/或第三子像素23的暗态电压与第一子像素21的暗态电压更接近。而三种子像素中一者的暗态电压会作为显示面板的暗态电压,使得三种颜色子像素的暗态电压相接近,能够便于对各颜色子像素灰阶电压的调控。
当晶体管T为n型晶体管时,第二有效电平信号为正电压的高电平信号,则设置第二时段t22的信号电压值大于第一时段t21的信号电压值,且第二时段t22的信号电压值大于第三时段t23的信号电压值的。如此使得第二晶体管T2会相对缓慢的开启,在第二晶体管T2开启后与其连接的数据线10的充电充分程度降低,由此会使得与该数据线10连接的子像素20的暗态电压变大。
在一种实施例中,以n=4为例,图12为本发明实施例提供的另一种显示面板示意图,如图12所示,子像素20包括像素电路70,多个第一子像素21的多个像素电路70沿第一方向y排列成第一像素列20L1,第二子像素22的像素电路70和第三子像素23的像素电路70交替沿第一方向y排列成第二像素列20L2。第一像素列20L1和第二像素列20L2在第二方向x上交替排列,第二方向x和第一方向y交叉。数据线10包括第一数据线11和第二数据线12;第一数据线11包括第一子数据线111和第二子数据线112,第一子数据线111与第一像素列20L1中的第奇数个像素电路70耦接,第二子数据线112与第一像素列20L1中的第偶数个像素电路70耦接;第二数据线12包括第三子数据线121和第四子数据线122,第三子数据线121与第二像素列20L2中属于第二子像素22的像素电路70耦接,第四子数据线122与第二像素列20L2中属于第三子像素23的像素电路70耦接;n=4,一个多路分配器30中的四个晶体管T包括两个第一晶体管T1和两个第二晶体管T2,两个第一晶体管T1中一个连接第一子数据线111、另一个连接第二子数据线112,两个第二晶体管T2中一个连接第三子数据线121、另一个连接第四子数据线122。控制线50包括两条第一控制线51和两条第二控制线52,第一晶体管T1的控制端与第一控制线51耦接,第二晶体管T2的控制端与第二控制线52耦接。图12实施例提供的显示面板可以采用上述实施例中设计来降低第一子像素21的暗态电压。
在另一些实施例中,以n=2为例,图13为本发明实施例提供的另一种显示面板示意图,如图13所示,多个第一子像素21的多个像素电路70沿第一方向y排列成第一像素列20L1,第二子像素22的像素电路70和第三子像素23的像素电路70沿第一方向y交替排列成第二像素列20L2;第一数据线11与第一像素列20L1中的多个像素电路70电连接,第二数据线12与第二像素列20L2中的多个像素电路70电连接;多路分配器30的输出端连接一条第一数据线11和一条第二数据线12。多路分配器30包括一个第一晶体管T1和一个第二晶体管T2,第一晶体管T1的控制端连接第一控制线51,第二晶体管T2的控制端连接第二控制线52。图13实施例提供的显示面板可以采用上述实施例中设计来降低第一子像素21的暗态电压。
本发明实施例提供一种显示装置,图14为本发明实施例提供的一种显示装置示意图,如图14所示,显示装置包括显示面板100,显示面板100为本发明实施例提供的任意一种。对于显示面板的结构在上述实施例中已经说明,在此不再赘述。本发明实施例提供的显示装置,例如可以是手机、平板、电脑、电视等电子设备。
基于同一发明构思,本发明实施例还提供一种显示面板的驱动方法,能够应用与如图12或图13实施例提供的显示面板,采用本发明实施例提供的驱动方法能够使得在一定时间内第一晶体管T1打开的更好,则能够使得向第一子像素21写入的数据电压更充足,由此可以降低第一子像素21的暗态电压,进而改善显示面板显示拖影、功耗大、灰切黑时的线串扰等问题。
在一些实施方式中,本发明实施例提供的驱动方法包括:向第一控制线51提供第一有效电平信号控制第一晶体管T1开启;向第二控制线52提供第二有效电平信号控制第二晶体管T2开启;其中,第一有效电平信号电压值的绝对值大于第二有效电平信号电压值的绝对值。采用本发明实施例提供的驱动方法能够使得第一晶体管T1打开的更好,则向与第一晶体管T1连接的数据线10写入的数据电压更充分,写入的实际数据电压更加接近预设数据电压,由此能够降低第一子像素21达到暗态是所需的预设数据电压。当显示面板的暗态电压取决于第一子像素21的暗态电压时,降低第一子像素21的暗态电压就能够降低显示面板的暗态电压。在显示面板的暗态电压降低之后,数据线10所驱动的子像素20由灰阶切黑时,数据线10上电压跳变幅度变小。那么在数据线10所连接的晶体管T关闭之后数据线10处于浮置状态时,数据线10上电压受其他信号线耦合的影响也变小,从而改善了显示面板灰切黑时数据线10与其他信号线之间的线串扰,提升了显示效果。另外,降低显示面板的暗态电压,也能够降低功耗。再一方面,降低暗态电压能够减小像素电路中驱动晶体管的阈值电压漂移量,从而能够提升帧率切换或者画面切换时首帧显示亮度,改善显示拖影问题。再一方面,第一晶体管T1打开的更好,使得向第一子像素21所连接的数据线10写入数据电压更充分,那么第一子像素21的显示灰阶更准确,当第一子像素21为三种子像素20中配合发白光时亮度占比最多的子像素时、比如第一子像素21为绿色子像素时,还能够提升低灰阶显示的视觉效果。
以第一晶体管T1和第二晶体管T2为p型晶体管为例,则有效电平信号为低电平。结合图12和图9对本发明实施例提供的驱动方法进行理解。本发明实施例提供的驱动方法中,向第一控制线51提供第一有效电平信号控制第一晶体管T1开启;向第二控制线52提供第二有效电平信号控制第二晶体管T2开启;其中,第一有效电平信号的电压值的小于第二有效电平信号的电压值。
在第一晶体管T1和第二晶体管T2为n型晶体管时,有效电平信号为高电平,则驱动方法中,控制第一有效电平信号的电压值的大于第二有效电平信号的电压值。
进一步的,在本发明一些实施例提供的驱动方法中,向第二控制线52提供第二有效电平信号控制第二晶体管T2开启,包括:控制第二有效电平信号的时段包括第一时段、第二时段和第三时段,第二时段的信号电压值的绝对值大于第一时段的信号电压值的绝对值,且第三时段的信号电压值的绝对值大于第二时段的信号电压值的绝对值。采用本发明实施例提供的驱动方法能够使得第二晶体管T2会相对缓慢的开启,在第二晶体管T2开启后与其连接的数据线10的充电充分程度降低,由此会使得与该数据线10连接的子像素20的暗态电压变大。也就是能够使得第二子像素22的暗态电压和/或第三子像素23的暗态电压与第一子像素21的暗态电压更接近。而三种子像素中一者的暗态电压会作为显示面板的暗态电压,使得三种颜色子像素的暗态电压相接近,能够便于对各颜色子像素灰阶电压的调控。
可以结合图1和图11实施例进行理解,晶体管T为p型晶体管,第二有效电平信号为负电压的低电平信号时,第二控制线52提供第二有效电平信号的时段包括第一时段t21、第二时段t22和第三时段t23,第二时段t22的信号电压值小于第一时段t21的信号电压值,且第二时段t22的信号电压值小于第三时段t23的信号电压值。
另外,当晶体管T为n型晶体管,第二有效电平信号为正电压的高电平信号时,设置第二时段t22的信号电压值大于第一时段t21的信号电压值,且第二时段t22的信号电压值大于第三时段t23的信号电压值的。
进一步的,在本发明一些实施例提供的驱动方法中,向第一控制线51提供第一有效电平信号控制第一晶体管T1开启,包括:第一有效电平信号的持续时长为t1;向第二控制线52提供第二有效电平信号控制第二晶体管T2开启,包括:第二有效电平信号的持续时长为t2,其中,t1>t2。采用该实施方式提供的驱动方法,能够增大第一晶体管T1的开启时长,从而能够增大与第一晶体管T1连接的数据线10的充电时间,而与第一晶体管T1连接的数据线10对应连接多个第一子像素21,由此就可以进一步减小第一子像素21的暗态电压,以改善显示面板显示拖影、功耗大、灰切黑时的线串扰等问题。
基于同一发明构思,本发明实施例还提供一种显示装置,显示装置包括显示面板,显示面板能够采用本发明任一实施例提供的驱动方法进行驱动。对于驱动方法在上述实施例中已经说明,在此不再赘述。本发明实施例提供的显示装置,例如可以是手机、平板、电脑、电视等电子设备。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (17)

1.一种显示面板,其特征在于,所述显示面板包括数据线、子像素、多路分配器、数据端子、控制线;
所述子像素包括颜色互不相同的第一子像素、第二子像素和第三子像素,所述数据线耦接多个所述子像素;
所述多路分配器的输入端与所述数据端子耦接,所述多路分配器的输出端与n条所述数据线耦接,n为正整数,n≥2;所述多路分配器包括n个晶体管,所述晶体管连接于所述多路分配器的输入端和输出端之间,一个所述晶体管对应连接一条所述数据线,所述晶体管的控制端与所述控制线耦接;
n个所述晶体管包括第一晶体管和第二晶体管,与所述第一晶体管连接的所述数据线耦接多个所述第一子像素,与所述第二晶体管连接的所述数据线耦接多个所述第二子像素和/或多个所述第三子像素;所述控制线包括第一控制线和第二控制线,所述第一晶体管的控制端与所述第一控制线耦接,所述第二晶体管的控制端与所述第二控制线耦接;
其中,所述第一控制线包括第一走线部;
所述第一走线部的线宽大于所述第二控制线的线宽;和/或,所述第一走线部包括异层设置的第一子走线和第二子走线,所述第一子走线和所述第二子走线通过至少两个过孔相连接。
2.根据权利要求1所述的显示面板,其特征在于,
所述第一走线部包括至少一个镂空。
3.根据权利要求2所述的显示面板,其特征在于,
所述第一子走线包括至少一个所述镂空,和/或所述第二子走线包括至少一个所述镂空。
4.根据权利要求2所述的显示面板,其特征在于,
至少一个所述镂空的延伸方向和所述第一走线部的延伸方向相同。
5.根据权利要求1所述的显示面板,其特征在于,
所述显示面板包括显示区和非显示区,所述数据线和所述子像素位于所述显示区;
所述非显示区包括第一区、弯折区和第二区,所述第一区与所述显示区相邻,所述弯折区位于所述第一区的远离所述显示区的一侧,所述第二区位于所述弯折区的远离所述第一区的一侧;所述多路分配器位于所述第一区,所述数据端子位于所述第二区,所述控制线由所述第二区延伸到所述第一区。
6.根据权利要求5所述的显示面板,其特征在于,
所述第一走线部的至少部分位于所述第二区。
7.根据权利要求1所述的显示面板,其特征在于,
所述第一晶体管的宽长比大于所述第二晶体管的宽长比。
8.根据权利要求1所述的显示面板,其特征在于,
所述第一控制线提供第一有效电平信号控制所述第一晶体管开启,所述第二控制线提供第二有效电平信号控制所述第二晶体管开启;所述第一有效电平信号电压值的绝对值大于所述第二有效电平信号电压值的绝对值。
9.根据权利要求1所述的显示面板,其特征在于,
所述第二控制线提供第二有效电平信号控制所述第二晶体管开启;
所述第二控制线提供所述第二有效电平信号的时段包括第一时段、第二时段和第三时段,所述第二时段的信号电压值的绝对值大于所述第一时段的信号电压值的绝对值,且所述第二时段的信号电压值的绝对值大于所述第三时段的信号电压值的绝对值。
10.根据权利要求1所述的显示面板,其特征在于,
所述第一控制线提供第一有效电平信号控制所述第一晶体管开启,所述第二控制线提供第二有效电平信号控制所述第二晶体管开启;
其中,所述第一有效电平信号的持续时长为t1,所述第二有效电平信号的持续时长为t2,t1>t2
11.根据权利要求1所述的显示面板,其特征在于,
所述子像素包括像素电路,
多个所述第一子像素的多个所述像素电路沿第一方向排列成第一像素列,所述第二子像素的所述像素电路和所述第三子像素的所述像素电路交替沿所述第一方向排列成第二像素列;
所述数据线包括第一数据线和第二数据线;所述第一数据线包括第一子数据线和第二子数据线,所述第一子数据线与所述第一像素列中的第奇数个所述像素电路耦接,所述第二子数据线与所述第一像素列中的第偶数个所述像素电路耦接;所述第二数据线包括第三子数据线和第四子数据线,所述第三子数据线与所述第二像素列中属于所述第二子像素的所述像素电路耦接,所述第四子数据线与所述第二像素列中属于所述第三子像素的所述像素电路耦接;
n=4,n个所述晶体管包括两个所述第一晶体管和两个所述第二晶体管,两个所述第一晶体管中一个连接所述第一子数据线、另一个连接所述第二子数据线,两个所述第二晶体管中一个连接所述第三子数据线、另一个连接所述第四子数据线。
12.根据权利要求1所述的显示面板,其特征在于,
所述第一子像素为绿色子像素,所述第二子像素和所述第三子像素中一者为红色子像素、另一者为蓝色子像素。
13.一种显示面板的驱动方法,其特征在于,
所述显示面板包括数据线、子像素、多路分配器、数据端子、控制线;
所述子像素包括颜色互不相同的第一子像素、第二子像素和第三子像素,所述数据线耦接多个所述子像素;
所述多路分配器的输入端与所述数据端子耦接,所述多路分配器的输出端与n条所述数据线耦接,n为正整数,n≥2;所述多路分配器包括n个晶体管,所述晶体管连接于所述多路分配器的输入端和输出端之间,一个所述晶体管对应连接一条所述数据线,所述晶体管的控制端与所述控制线耦接;
n个所述晶体管包括第一晶体管和第二晶体管,与所述第一晶体管连接的所述数据线耦接多个所述第一子像素,与所述第二晶体管连接的所述数据线耦接多个所述第二子像素和/或多个所述第三子像素;所述控制线包括第一控制线和第二控制线,所述第一晶体管的控制端与所述第一控制线耦接,所述第二晶体管的控制端与所述第二控制线耦接;
所述驱动方法包括:
向所述第一控制线提供第一有效电平信号控制所述第一晶体管开启;
向所述第二控制线提供第二有效电平信号控制所述第二晶体管开启;其中,所述第一有效电平信号电压值的绝对值大于所述第二有效电平信号电压值的绝对值。
14.根据权利要求13所述的驱动方法,其特征在于,
向所述第二控制线提供第二有效电平信号控制所述第二晶体管开启,包括:
控制所述第二有效电平信号的时段包括第一时段、第二时段和第三时段,所述第二时段的信号电压值的绝对值大于所述第一时段的信号电压值的绝对值,且所述第二时段的信号电压值的绝对值大于所述第三时段的信号电压值的绝对值。
15.根据权利要求13所述的驱动方法,其特征在于,
向所述第一控制线提供第一有效电平信号控制所述第一晶体管开启,包括:所述第一有效电平信号的持续时长为t1
向所述第二控制线提供第二有效电平信号控制所述第二晶体管开启,包括:所述第二有效电平信号的持续时长为t2,其中,t1>t2
16.一种显示装置,其特征在于,包括权利要求1至12任一项所述的显示面板。
17.一种显示装置,其特征在于,包括显示面板,所述显示面板采用权利要求13至15任一项所述的驱动方法进行驱动。
CN202410205037.1A 2024-02-23 2024-02-23 显示面板、显示面板的驱动方法和显示装置 Pending CN118042876A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202410205037.1A CN118042876A (zh) 2024-02-23 2024-02-23 显示面板、显示面板的驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202410205037.1A CN118042876A (zh) 2024-02-23 2024-02-23 显示面板、显示面板的驱动方法和显示装置

Publications (1)

Publication Number Publication Date
CN118042876A true CN118042876A (zh) 2024-05-14

Family

ID=90996543

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410205037.1A Pending CN118042876A (zh) 2024-02-23 2024-02-23 显示面板、显示面板的驱动方法和显示装置

Country Status (1)

Country Link
CN (1) CN118042876A (zh)

Similar Documents

Publication Publication Date Title
EP3355358B1 (en) Display device including an emission layer
US10872945B2 (en) Display device including an emission layer
CN113078174B (zh) 阵列基板、显示面板及显示装置
US6611107B2 (en) Image display apparatus
EP3255672B1 (en) Display device
US8330711B2 (en) Display device
US11250786B2 (en) Array substrate, display panel and display apparatus
US20090224665A1 (en) Display device
US20220376003A1 (en) Display panel and display apparatus
CN113327517B (zh) 显示面板和显示装置
CN114902320B (zh) 显示基板及其驱动方法、显示装置
CN100539777C (zh) 电致发光显示装置
CN116249398A (zh) 发光显示装置及其制造方法
CN118042876A (zh) 显示面板、显示面板的驱动方法和显示装置
CN114743504A (zh) 像素电路、显示面板及显示装置
CN115836597A (zh) 显示面板及显示装置
KR100637304B1 (ko) 유기 el 디스플레이 및 액티브 매트릭스 기판
JP2006195255A (ja) ディスプレイパネル
CN218004858U (zh) 阵列基板和显示面板
US11925080B2 (en) Display device
US12016207B2 (en) Array substrate, display panel and display device
WO2023230817A1 (zh) 驱动背板、显示面板及显示装置
US20240006574A1 (en) Display panel and display device
CN116782711A (zh) 显示面板和显示装置
US20230042146A1 (en) Display panel and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination