CN116598327A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN116598327A
CN116598327A CN202310004110.4A CN202310004110A CN116598327A CN 116598327 A CN116598327 A CN 116598327A CN 202310004110 A CN202310004110 A CN 202310004110A CN 116598327 A CN116598327 A CN 116598327A
Authority
CN
China
Prior art keywords
electrode
light emitting
emitting element
electrodes
disposed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310004110.4A
Other languages
English (en)
Inventor
韦德海斯·巴斯拉
康起宁
孙玉秀
车锺焕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN116598327A publication Critical patent/CN116598327A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Nonlinear Science (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Geometry (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

提供了一种显示装置,所述显示装置包括:第一组电极和第二组电极,第一组电极在第一方向上分别与第二组电极间隔开;发光元件,设置在第一组电极和第二组电极上;第一连接电极和第二连接电极,设置在第一组电极上并且在第一方向上延伸;第三连接电极和第四连接电极,设置在第一组电极和第二组电极上,并且在第一方向上延伸;以及第五连接电极,设置在第二组电极的至少两个电极上,并且在第一方向上与第一连接电极和第二连接电极间隔开。第一连接电极、第二连接电极和第五连接电极中的每个在第二方向上设置在第三连接电极与第四连接电极之间。

Description

显示装置
技术领域
实施例涉及一种显示装置。
背景技术
随着多媒体的发展,显示装置的重要性已经增加。诸如有机发光显示器(OLED)和液晶显示器(LCD)的各种类型的显示装置已经用于各种领域。
显示装置包括自发光显示装置,该自发光显示装置包括发光元件作为显示显示装置的图像的装置。自发光显示装置包括使用有机材料作为发光材料的有机发光显示装置、使用无机材料作为发光材料的无机发光显示装置等。
发明内容
实施例提供了一种能够通过电极和发光元件的特定布置结构来改善亮度的显示装置。
然而,公开的实施例不限于这里阐述的那些实施例。通过参照下面呈现的公开的详细描述,以上和其他实施例对于公开所属领域的普通技术人员将变得更加明显。
根据实施例,显示装置可以包括:多个第一组电极,在第一方向上延伸并且在与第一方向交叉的第二方向上彼此间隔开;多个第二组电极,在第一方向上延伸并且在第二方向上彼此间隔开,多个第二组电极在第一方向上分别与多个第一组电极间隔开;多个发光元件,设置在多个第一组电极和多个第二组电极上,多个发光元件在第二方向上彼此间隔开;第一连接电极和第二连接电极,设置在多个第一组电极中的至少一个上并且在第一方向上延伸;第三连接电极和第四连接电极,设置在多个第一组电极中的至少一个和多个第二组电极中的至少一个上,并且在第一方向上延伸;以及第五连接电极,设置在多个第二组电极的至少两个电极上,并且在第一方向上与第一连接电极和第二连接电极间隔开,其中,第一连接电极、第二连接电极、第三连接电极、第四连接电极和第五连接电极中的每个与发光元件中的至少一个接触,并且第一连接电极、第二连接电极和第五连接电极中的每个在第二方向上设置在第三连接电极与第四连接电极之间。
第五连接电极在第二方向上的宽度可以比第一连接电极、第二连接电极、第三连接电极和第四连接电极在第二方向上的宽度大。
第三连接电极和第四连接电极在第一方向上的长度可以比第一连接电极、第二连接电极和第五连接电极在第一方向上的长度大。
显示装置还可以包括:堤层,围绕发射区域,发光元件设置在发射区域中,堤层包括在第一方向和第二方向上延伸的部分,其中,第一连接电极和第二连接电极可以在第一方向上从发射区域延伸超过堤层。
多个第一组电极可以包括:第一电极;第二电极,朝向第二方向的正向方向与第一电极间隔开;第三电极,朝向第二方向的反向方向与第一电极间隔开;以及第四电极,朝向第二方向的正向方向与第二电极间隔开,并且多个第二组电极可以包括:第五电极,在第一方向上与第一电极间隔开;第六电极,在第一方向上与第二电极间隔开;第七电极,在第一方向上与第三电极间隔开;以及第八电极,在第一方向上与第四电极间隔开。
第一连接电极可以设置在第一电极上,第二连接电极可以设置在第二电极上,第三连接电极可以设置在第三电极和第七电极上,第四连接电极可以设置在第四电极和第八电极上,并且第五连接电极可以设置在第五电极和第六电极上。
显示装置还可以包括:第一壁和第二壁,在第一方向上延伸并且在第二方向上彼此间隔开;以及第三壁,设置在第一壁与第二壁之间,其中,发光元件可以设置在第一壁与第三壁之间或第三壁与第二壁之间。
第一电极、第二电极、第五电极和第六电极可以与第三壁叠置,第三电极和第七电极可以与第一壁叠置,并且第四电极和第八电极可以与第二壁叠置。
发光元件可以包括:第一发光元件,设置在第一电极和第三电极上;第二发光元件,设置在第二电极和第四电极上;第三发光元件,设置在第五电极和第七电极上;以及第四发光元件,设置在第六电极和第八电极上。
第一发光元件和第二发光元件可以包括朝向第二方向的正向方向定向的第一端部,并且第三发光元件和第四发光元件可以包括朝向第二方向的反向方向定向的第一端部。
第一连接电极可以与第一发光元件的第一端部接触,第二连接电极可以与第二发光元件的第二端部接触,第三连接电极可以与第一发光元件的第二端部和第三发光元件的第一端部接触,第四连接电极可以与第二发光元件的第一端部和第四发光元件的第二端部接触,并且第五连接电极可以与第三发光元件的第二端部和第四发光元件的第一端部接触。
显示装置还可以包括:第一信号线和第二信号线,在第二方向上延伸并且在第一方向上彼此间隔开,其中,多个第一组电极和多个第二组电极中的每个可以电连接到第一信号线或第二信号线。
多个第一组电极和多个第二组电极之中的在第二方向上彼此相邻的两个相邻的电极中的一个电极可以电连接到第一信号线,并且两个相邻的电极中的另一电极可以电连接到第二信号线。
多个第一组电极和多个第二组电极之中的一对电极在第一方向上彼此间隔开并且在第一方向上布置,一对电极中的一个电极可以电连接到第一信号线,并且一对电极中的另一电极可以电连接到第二信号线。
第一连接电极、第二连接电极和第五连接电极可以设置在与第三连接电极和第四连接电极不同的层。
第一连接电极、第二连接电极、第三连接电极、第四连接电极和第五连接电极可以设置在同一层。
根据实施例,显示装置可以包括多个像素,多个像素在第一方向和与第一方向交叉的第二方向上布置,多个像素中的每个可以包括:多个电极对,均包括在第一方向上延伸并且在第一方向上彼此间隔开的一对电极;多个发光元件,设置在沿第二方向彼此间隔开的多个电极对上;第一类型连接电极,设置在多个电极对中的一对电极中的一个电极上;第二类型连接电极,设置在多个电极对中的与一对电极不同的另一对电极上;以及第三类型连接电极,设置在多个电极对中的一对电极中的另一电极上并且在第一方向上与第一类型连接电极间隔开,第一类型连接电极和第三类型连接电极在第二方向上设置在第二类型连接电极之间,第一类型连接电极与发光元件中的一些发光元件的端部接触,第二类型连接电极与在第一方向上彼此间隔开的发光元件接触,并且第三类型连接电极设置在两个不同的电极对上,并且与在第二方向上彼此间隔开的一些发光元件接触。
多个电极对可以包括:第一电极对;第二电极对,朝向第二方向的正向方向与第一电极对间隔开;第三电极对,朝向第二方向的反向方向与第一电极对间隔开;以及第四电极对,朝向第二方向的正向方向与第二电极对间隔开,并且发光元件可以包括:第一发光元件,设置在第一电极对和第三电极对中的每个的一个电极上;第二发光元件,设置在第二电极对和第四电极对中的每个的一个电极上;第三发光元件,设置在第一电极对和第三电极对中的每个的另一电极上;以及第四发光元件,设置在第二电极对和第四电极对中的每个的另一电极上。
第一类型连接电极可以包括:第一连接电极,与第一发光元件接触;以及第二连接电极,与第二发光元件接触,第二类型连接电极可以包括:第三连接电极,与第一发光元件和第三发光元件接触;以及第四连接电极,与第二发光元件和第四发光元件接触,并且第三类型连接电极可以与第三发光元件和第四发光元件接触。
多个像素可以包括第一像素行,在第一像素行中,第一发光元件的第一端部和第二发光元件的第一端部朝向第二方向的正向方向定向,并且第三发光元件的第一端部和第四发光元件的第一端部朝向第二方向的反向方向定向。
多个像素可以包括与第一像素行相邻的第二像素行,在第二像素行中,第一发光元件的第一端部和第二发光元件的第一端部朝向第二方向的反向方向定向,并且第三发光元件的第一端部和第四发光元件的第一端部朝向第二方向的正向方向定向。
多个像素可以包括:第一像素行,在第一像素行中,第一类型连接电极设置在第三类型连接电极的在第一方向上的一侧;以及第二像素行,在第二像素行中,第一类型连接电极设置在第三类型连接电极的在第一方向上的另一侧。
在根据实施例的显示装置中,设置在像素中的每个中的电极可以分别连接到信号线,并且发光元件的定向方向可以根据电极与信号线之间的连接而彼此不同。发光元件可以被设置为使得发光元件的两个端部(例如,相对端部)与其接触的连接电极可以具有线型图案形状,并且显示装置具有其中设置有连接电极的空间减小的优点。因此,每单位面积的大量的发光元件可以电连接到连接电极,并且显示装置具有亮度被改善的优点。
公开的效果不限于上述效果,并且各种其他效果包括在说明书中。
附图说明
通过参照附图详细描述公开的实施例,以上和公开的其他方面和特征将变得更加明显,在附图中:
图1是根据实施例的显示装置的示意性平面图;
图2是示出根据实施例的包括在显示装置中的线的布局的示意性平面图;
图3和图4是根据实施例的显示装置的子像素的等效电路的示意图;
图5是示出根据实施例的显示装置的像素的示意性平面图;
图6是示出图5的第一子像素的示意性平面图;
图7是沿着图6的线N1-N1'截取的示意性剖视图;
图8是沿着图6的线N2-N2'截取的示意性剖视图;
图9是沿着图6的线N3-N3'截取的示意性剖视图;
图10是沿着图6的线N4-N4'截取的示意性剖视图;
图11是根据实施例的发光元件的示意图;
图12是示出根据实施例的设置在显示装置的子像素中的发光元件的定向方向的示意性平面图;
图13是示出根据实施例的在显示装置中在第一方向上彼此相邻的像素行的电极、发光元件和连接电极的布局的示意性平面图;
图14是示出根据实施例的显示装置的子像素的示意性平面图;
图15是示出根据实施例的在显示装置中在第一方向上彼此相邻的像素行的电极、发光元件和连接电极的布局的示意性平面图;
图16是沿着图15的线N5-N5'截取的示意性剖视图;
图17是示出根据又一实施例的在显示装置中在第一方向上彼此相邻的像素行的电极、发光元件和连接电极的布局的示意性平面图;
图18是示出根据实施例的在显示装置中在第一方向上彼此相邻的像素行的电极、发光元件和连接电极的布局的示意性平面图;
图19和图20是示出根据其他实施例的在显示装置中在第一方向上彼此相邻的像素行的电极、发光元件和连接电极的布局的示意性平面图;
图21是示出根据实施例的显示装置的子像素的示意性平面图;
图22是沿着图21的线N6-N6'截取的示意性剖视图;
图23是示出根据实施例的显示装置的一部分的示意性剖视图;
图24是示出根据实施例的显示装置的子像素的示意性平面图;以及
图25是根据实施例的显示装置的一部分的示意性剖视图。
具体实施方式
在以下的描述中,为了解释的目的,阐述了许多特定细节,以提供对发明的各种实施例或实施方式的透彻理解。如在这里使用的“实施例”和“实施方式”是作为在这里公开的装置或方法的非限制性示例的可交换词语。然而,明显的是,可以在没有这些特定细节的情况下或者在具有一个或更多个等同布置的情况下实践各种实施例。这里,各种实施例不必是排他性的,也不必限制公开。例如,实施例的特定形状、构造和特性可以在另一实施例中使用或实施。
除非另外说明,否则示出的实施例将被理解为提供发明的特征。因此,在不脱离发明构思的情况下,除非另有说明,否则各种实施例的特征、组件、模块、层、膜、面板、区域和/或方面等(在下文中单独地或统一地被称为“元件”)可以另外组合、分离、交换和/或重新布置。
通常在附图中提供交叉影线和/或阴影的使用以使相邻的元件之间的边界清楚。如此,除非说明,否则交叉影线或阴影的存在与否都不传达或指示对元件的具体材料、材料性质、尺寸、比例、示出的元件之间的共性和/或元件的任何其他特性、属性、性质等的任何偏好或要求。此外,在附图中,为了清楚和/或描述性目的,可以夸大元件的尺寸和相对尺寸。当可以不同地实施实施例时,可以以不同于所描述的顺序来执行特定工艺顺序。例如,可以基本上同时执行或者以与描述的顺序相反的顺序执行两个连续描述的工艺。另外,同样的附图标记表示同样的元件。
当诸如层的元件被称为“在”另一元件或层“上”、“连接到”或“结合到”另一元件或层时,它可以直接在所述另一元件或层上、直接连接到或直接结合到所述另一元件或层,或者可以存在中间元件或层。然而,当元件或层被称为“直接在”另一元件或层“上”、“直接连接到”或“直接结合到”另一元件或层时,不存在中间元件或层。为此,术语“连接”可以指在具有或不具有居间元件的情况下的物理连接、电连接和/或流体连接。此外,DR1轴、DR2轴和DR3轴不限于直角坐标系的诸如X轴、Y轴和Z轴的三个轴,而是可以以更广泛的意义来解释。例如,DR1轴、DR2轴和DR3轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。此外,X轴、Y轴和Z轴不限于直角坐标系的诸如x轴、y轴和z轴的三个轴,而是可以以更广泛的意义来解释。例如,X轴、Y轴和Z轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。为了本公开的目的,“X、Y和Z中的至少一个(种/者)”和“从由X、Y和Z组成的组中选择的至少一个(种/者)”可以被解释为仅X、仅Y、仅Z,或者X、Y和Z中的两个或更多个的任意组合,诸如以XYZ、XYY、YZ和ZZ为例。如在这里使用的,术语“和/或”包括相关所列项中的一个或更多个的任何组合和所有组合。
尽管术语“第一”、“第二”等在这里可以用于描述各种类型的元件,但是这些元件不应受这些术语限制。这些术语用于将一个元件与另一元件区分开来。因此,在不脱离公开的教导的情况下,下面讨论的第一元件可以被命名为第二元件。
出于描述的目的,可以在这里使用诸如“在……之下”、“在……下方”、“在……下面”、“下”、“在……上方”、“上”、“在……之上”、“更/较高”、“侧”(例如,如在“侧壁”中)等的空间相对术语,并由此描述如附图中所示的一个元件与另外的元件的关系。空间相对术语意图包含设备在使用、操作和/或制造中除了在附图中描绘的方位之外的不同方位。例如,如果附图中的设备被翻转,则被描述为“在”其他元件或特征“下方”或“之下”的元件于是将被定向为“在”所述其他元件或特征“上方”。因此,术语“在……下方”可以包含上方和下方两种方位。此外,设备可以被另外定向(例如,旋转90度或在其他方位处),并且如此,相应地解释在这里使用的空间相对描述语。
这里使用的术语是为了描述具体实施例的目的,而不意图成为限制。除非上下文另外清楚地指出,否则如在这里使用的单数形式“一”、“一个(种/者)”和“所述/该”也意图包括复数形式。此外,当术语“包含”、“包括”和/或其变型用在本说明书中时,说明存在所陈述的特征、整体、步骤、操作、元件、组件和/或它们的组,但是不排除存在或添加一个或更多个其他特征、整体、步骤、操作、元件、组件和/或它们的组。还注意的是,如在这里使用的,术语“基本上”、“大约(约)”和其他类似术语被用作近似术语而不是用作程度术语,并且如此被用来解释本领域普通技术人员将认识到的测量值、计算值和/或提供值的固有偏差。
这里,参照作为实施例和/或中间结构的示意性图示的剖视图和/或分解图来描述各种实施例。如此,将预料到例如由制造技术和/或公差引起的图示的形状的变化。因此,这里公开的实施例应不必被解释为限于具体示出的区域的形状,而是将包括由例如制造引起的形状上的偏差。以这种方式,附图中示出的区域本质上可以是示意性的,这些区域的形状可以不反映装置的区域的实际形状,并且不必意图成为限制。
在下文中,将参照附图描述实施例。
图1是根据实施例的显示装置的示意性平面图。
参照图1,显示装置10可以显示运动图像或静止图像。显示装置10可以指包括显示屏幕的所有电子装置。例如,显示装置10可以包括电视、膝上型计算机、监视器、广告牌、物联网(IoT)装置、移动电话、智能电话、平板个人计算机(PC)、电子手表、智能手表、手表电话、头戴式显示器、移动通信终端、电子笔记本、电子书、便携式多媒体播放器(PMP)、导航装置、游戏机、数码相机、摄像机等。
显示装置10可以包括包含显示屏幕的显示面板。显示面板可以包括无机发光二极管显示面板、有机发光显示面板、量子点发光显示面板、等离子体显示面板、场发射显示面板等。在下文中,将通过示例的方式描述无机发光二极管显示面板作为显示面板的示例的情况,但是实施例不限于此。
显示装置10的形状可以不同地修改。例如,显示装置10可以具有诸如具有比长度大的宽度的矩形形状、具有比宽度大的长度的矩形形状、正方形形状、具有倒角(圆形)拐角(或倒角顶点)的矩形形状、其他多边形形状或圆形形状的形状。显示装置10的显示区域DPA的形状也可以类似于显示装置10的整体形状。在图1中,示出了具有在第二方向DR2上具有大的长度的矩形形状的显示装置10。
显示装置10可以包括显示区域DPA和非显示区域NDA。显示区域DPA可以是其中可以显示有画面的区域,非显示区域NDA是其中不显示画面的区域。显示区域DPA也可以被称为有效区域,非显示区域NDA也可以被称为非有效区域。显示区域DPA可以基本上占据显示装置10的中心。
显示区域DPA可以包括像素PX。像素PX可以以矩阵形式布置。每个像素PX的形状在平面图中可以是矩形形状或正方形形状,但是实施例不限于此,并且也可以是每条边相对于一方向倾斜的菱形形状。各个像素PX可以以条带类型或岛类型交替地布置。例如,像素PX中的每个可以包括发射特定波长带的光以显示特定颜色的一个或更多个发光元件。
非显示区域NDA可以设置在显示区域DPA周围。非显示区域NDA可以完全地或部分地围绕显示区域DPA。显示区域DPA可以具有矩形形状,非显示区域NDA可以被设置为与显示区域DPA的四条边相邻。非显示区域NDA可以形成显示装置10的边框。包括在显示装置10中的线或电路驱动器可以设置在非显示区域NDA中,或者外部装置可以安装在非显示区域NDA中。
图2是示出根据实施例的包括在显示装置中的线的布局的示意性平面图。
参照图2,显示装置10可以包括线。显示装置10可以包括扫描线SL(例如,SL1、SL2和SL3)、数据线DTL(例如,DTL1、DTL2和DTL3)、初始化电压线VIL和电压线VL(例如,VL1、VL2、VL3和VL4)。例如,还可以在显示装置10中设置其他线。线可以包括由第一导电层形成并在第一方向DR1上延伸的一些线以及由第三导电层形成并在第二方向DR2上延伸的其他线。然而,各条线的延伸方向不限于此。
第一扫描线SL1和第二扫描线SL2可以在第一方向DR1上延伸。第一扫描线SL1和第二扫描线SL2可以以其中第一扫描线SL1和第二扫描线SL2彼此相邻的状态设置,并且可以在第二方向DR2上与其他第一扫描线SL1和其他第二扫描线SL2间隔开。第一扫描线SL1和第二扫描线SL2可以连接到与扫描驱动器连接的扫描布线垫(pad,或称为“焊盘”)WPD_SC。第一扫描线SL1和第二扫描线SL2可以从设置在非显示区域NDA中的垫区域PDA延伸到显示区域DPA。
第三扫描线SL3可以在第二方向DR2上延伸,并且可以在第一方向DR1上与其他第三扫描线SL3间隔开。第三扫描线SL3中的至少一条可以连接到一条或更多条第一扫描线SL1或者一条或更多条第二扫描线SL2。扫描线SL可以在显示区域DPA中具有网状结构,但是实施例不限于此。
数据线DTL可以在第一方向DR1上延伸。数据线DTL可以包括第一数据线DTL1、第二数据线DTL2和第三数据线DTL3。例如,第一数据线DTL1、第二数据线DTL2和第三数据线DTL3中的每条可以形成一对(或一组),并且可以被设置为彼此相邻。数据线DTL1、DTL2和DTL3中的每条可以从设置在非显示区域NDA中的垫区域PDA延伸到显示区域DPA。然而,实施例不限于此,数据线DTL也可以在下面将描述的第一电压线VL1与第二电压线VL2之间以基本上相等的距离(或间隙)彼此间隔开。
初始化电压线VIL可以在第一方向DR1上延伸。初始化电压线VIL可以设置在数据线DTL与第一电压线VL1之间。初始化电压线VIL可以从设置在非显示区域NDA中的垫区域PDA延伸到显示区域DPA。
第一电压线VL1和第二电压线VL2可以被设置为在第一方向DR1上延伸,第三电压线VL3和第四电压线VL4可以被设置为在第二方向DR2上延伸。第一电压线VL1和第二电压线VL2可以在第二方向DR2上交替地设置,第三电压线VL3和第四电压线VL4可以在第一方向DR1上交替地设置。第一电压线VL1和第二电压线VL2可以在第一方向DR1上延伸以跨过显示区域DPA,第三电压线VL3和第四电压线VL4中的每者中的一些可以设置在显示区域DPA中,并且第三电压线VL3和第四电压线VL4中的每者中的其他电压线可以设置在位于显示区域DPA的在第一方向DR1上的两侧(例如,相对侧)的非显示区域NDA中。第一电压线VL1和第二电压线VL2可以由第一导电层形成,第三电压线VL3和第四电压线VL4可以由设置在与第一导电层设置在其处的水平不同的水平处的第三导电层形成。第一电压线VL1可以连接到至少一条第三电压线VL3,第二电压线VL2可以连接(例如,电连接)到至少一条第四电压线VL4。电压线VL可以在显示区域DPA中具有网状结构。然而,实施例不限于此。
第一扫描线SL1、第二扫描线SL2、数据线DTL、初始化电压线VIL、第一电压线VL1和第二电压线VL2可以连接(例如,电连接)到至少一个布线垫WPD。每个布线垫WPD可以设置在非显示区域NDA中。在实施例中,布线垫WPD中的每个可以设置在位于显示区域DPA的作为显示区域DPA的在第一方向DR1上的另一侧的下侧的垫区域PDA中。第一扫描线SL1和第二扫描线SL2可以连接到设置在垫区域PDA中的扫描布线垫WPD_SC,数据线DTL可以分别连接到不同的数据布线垫WPD_DT。初始化电压线VIL可以连接到初始化布线垫WPD_Vint,第一电压线VL1可以连接到第一电压布线垫WPD_VL1,第二电压线VL2可以连接到第二电压布线垫WPD_VL2。外部装置可以安装在布线垫WPD上。外部装置可以通过各向异性导电膜、超声波接合等安装在布线垫WPD上。在图2中已经示出布线垫WPD中的每个设置在被设置在显示区域DPA的下侧的垫区域PDA中,但是实施例不限于此。布线垫WPD中的一些也可以设置在显示区域DPA的上侧或者显示区域DPA的左侧和右侧中的任何一者。
显示装置10的每个像素PX或子像素SPXn(其中n是1至3的整数)可以包括像素驱动电路。上述线可以向各个像素驱动电路施加驱动信号并且经过各个像素PX或在各个像素PX周围。像素驱动电路可以包括晶体管和电容器。每个像素驱动电路中的晶体管和电容器的数量可以各种修改。根据实施例,显示装置10的每个子像素SPXn可以具有其中像素驱动电路包括三个晶体管和一个电容器的3T-1C结构。在下文中,将使用3T-1C结构作为示例来描述像素驱动电路,但是实施例不限于此,并且可以应用诸如2T-1C结构、7T-1C结构和6T-1C结构的各种其他修改结构。
图3和图4是根据实施例的显示装置的子像素的等效电路的示意图。
参照图3,除了发光二极管EL之外,根据实施例的显示装置10的每个子像素SPXn还可以包括三个晶体管T1、T2和T3以及一个存储电容器Cst。
发光二极管EL根据通过第一晶体管T1供应的电流来发射光。发光二极管EL可以包括第一电极、第二电极和设置在第一电极与第二电极之间的至少一个发光元件。发光元件EL可以通过从第一电极和第二电极传输的电信号来发射特定波长带的光。
发光二极管EL的端部可以连接到第一晶体管T1的源电极,发光二极管EL的另一端部可以连接到比第一电压线VL1的高电位电压(在下文中,称为第一电源电压)低的低电位电压(在下文中,称为第二电源电压)供应到其的第二电压线VL2。
第一晶体管T1可以根据第一晶体管T1的栅电极与源电极之间的电压差来调节从第一电源电压供应到其的第一电压线VL1流到发光二极管EL的电流。作为示例,第一晶体管T1可以是用于驱动发光二极管EL的驱动晶体管。第一晶体管T1的栅电极可以连接到第二晶体管T2的源电极,第一晶体管T1的源电极可以连接到发光二极管EL的第一电极,第一晶体管T1的漏电极可以连接到第一电源电压施加到其的第一电压线VL1。
第二晶体管T2可以通过第一扫描线SL1的扫描信号而导通,以使数据线DTL连接到第一晶体管T1的栅电极。第二晶体管T2的栅电极可以连接到第一扫描线SL1,第二晶体管T2的源电极可以连接到第一晶体管T1的栅电极,第二晶体管T2的漏电极可以连接到数据线DTL。
第三晶体管T3可以通过第二扫描线SL2的扫描信号而导通,以使初始化电压线VIL连接到发光二极管EL的端部。第三晶体管T3的栅电极可以连接到第二扫描线SL2,第三晶体管T3的漏电极可以连接到初始化电压线VIL,第三晶体管T3的源电极可以连接到发光二极管EL的端部或第一晶体管T1的源电极。
在实施例中,晶体管T1、T2和T3中的每个的源电极和漏电极不限于上述源电极和漏电极,且反之亦然。晶体管T1、T2和T3中的每个可以形成为薄膜晶体管。在图3中已经描述了晶体管T1、T2和T3中的每个形成为N沟道金属氧化物半导体场效应晶体管(MOSFET),但是实施例不限于此。例如,晶体管T1、T2和T3中的每个可以形成为P沟道MOSFET,或者晶体管T1、T2和T3中的一些可以形成为N沟道MOSFET,而晶体管T1、T2和T3中的其他晶体管可以形成为P沟道MOSFET。
存储电容器Cst可以形成在第一晶体管T1的栅电极与源电极之间。存储电容器Cst可以存储第一晶体管T1的栅极电压与源极电压之间的电压差。
在图3的实施例中,第二晶体管T2的栅电极可以连接到第一扫描线SL1,第三晶体管T3的栅电极可以连接到第二扫描线SL2。第一扫描线SL1和第二扫描线SL2可以是不同的扫描线,第二晶体管T2和第三晶体管T3可以通过从不同扫描线施加的扫描信号而导通。然而,实施例不限于此。
参照图4,第二晶体管T2和第三晶体管T3的栅电极可以连接到同一扫描线SL。第二晶体管T2和第三晶体管T3可以通过从同一扫描线SL施加的扫描信号而同时地导通。
在下文中,将参照其他附图详细描述根据实施例的显示装置10的像素PX的结构。
图5是示出根据实施例的显示装置的像素的示意性平面图。图6是示出图5的第一子像素的示意性平面图。
图5以平面图示出了设置在显示装置10的像素PX中的电极RME(例如,RME1、RME2、RME3、RME4、RME5、RME6、RME7和RME8)、壁BP1、BP2和BP3、堤层BNL、发光元件ED(例如,ED1、ED2、ED3和ED4)以及连接电极CNE(例如,CNE1、CNE2、CNE3、CNE4和CNE5)的布局。图6示出了设置在图5的第一子像素SPX1中的电极RME、发光元件ED和连接电极CNE的布局。
参照图5和图6,显示装置10的像素PX中的每个可以包括子像素SPXn。例如,像素PX可以包括第一子像素SPX1、第二子像素SPX2和第三子像素SPX3。第一子像素SPX1可以发射第一颜色的光,第二子像素SPX2可以发射第二颜色的光,第三子像素SPX3可以发射第三颜色的光。作为示例,第一颜色可以是蓝色,第二颜色可以是绿色,第三颜色可以是红色。然而,实施例不限于此,各个子像素SPXn也可以发射相同颜色的光。在实施例中,各个子像素SPXn可以发射蓝光。在图5中已经示出像素PX包括三个子像素SPXn,但是实施例不限于此,像素PX可以包括更多数量的子像素SPXn。
显示装置10的子像素SPXn中的每个可以包括发射区域EMA和非发射区域。发射区域EMA可以是其中设置有发光元件ED以发射特定波长带的光的区域。非发射区域可以是其中不设置发光元件ED并且从发光元件ED发射的光可以不到达的区域,因此,可以不发射光。
发射区域EMA可以包括其中设置有发光元件ED的区域以及与发光元件ED相邻且其中发射从发光元件ED发射的光的区域。例如,发射区域EMA也可以包括其中从发光元件ED发射的光通过其他构件反射或折射而发射的区域。发光元件ED可以设置在每个子像素SPXn中,并且可以形成包括其中设置有发光元件ED的区域和与发光元件ED相邻的区域的发射区域EMA。
在图5中已经示出各个子像素SPXn的发射区域EMA具有一致的面积,但是实施例不限于此。在一些实施例中,各个子像素SPXn的各个发射区域EMA也可以根据从设置在相应子像素SPXn中的发光元件ED发射的光的颜色或波长带而具有不同的面积。
像素PX还可以包括设置在非发射区域中的子区域SA。子区域SA可以在第一方向DR1上与发射区域EMA间隔开。发射区域EMA和子区域SA可以沿着第一方向DR1交替地布置,子区域SA可以设置在沿第一方向DR1彼此间隔开的不同子像素SPXn的发射区域EMA之间。例如,发射区域EMA和子区域SA可以在第一方向DR1上交替地布置,发射区域EMA可以在第二方向DR2上重复地布置,子区域SA可以在第二方向DR2上延伸。然而,实施例不限于此,像素PX中的发射区域EMA和子区域SA也可以具有与图5的布置不同的布置。
可以针对每个子像素SPXn设置发射区域EMA,子区域SA可以被设置为横跨多个子像素SPXn。如下所述,发射区域EMA和子区域SA可以通过堤层BNL划分,堤层BNL可以围绕发射区域EMA以针对每个子像素SPXn划分发射区域EMA,子区域SA可以被设置为不在不同的子像素SPXn之间被划分。
因为发光元件ED没有设置在子区域SA中,所以可以不在子区域SA中发射光,但是设置在子像素SPXn中的每个中的电极RME的部分可以设置在子区域SA中。设置在不同子像素SPXn中的电极RME可以在子区域SA的分离部ROP(见图17)中彼此分离。
显示装置10可以包括电极RME、壁BP1、BP2和BP3、堤层BNL、发光元件ED以及连接电极CNE。
壁BP1、BP2和BP3可以设置在每个子像素SPXn的发射区域EMA中。壁BP1、BP2和BP3可以基本上在第一方向DR1上延伸,并且可以在第二方向DR2上彼此间隔开。
例如,在每个子像素SPXn的发射区域EMA中,壁BP1、BP2和BP3可以包括在第二方向DR2上彼此间隔开的第一壁BP1和第二壁BP2以及设置在第一壁BP1与第二壁BP2之间的第三壁BP3。第一壁BP1可以设置在作为发射区域EMA的中心的在第二方向DR2上的一侧的左侧,第二壁BP2可以与第一壁BP1间隔开并且可以设置在作为发射区域EMA的中心的在第二方向DR2上的另一侧的右侧。第三壁BP3可以在第一壁BP1与第二壁BP2之间设置在发射区域EMA的中心处。第一壁BP1、第三壁BP3和第二壁BP2可以沿着第二方向DR2交替地设置并且在显示区域DPA中以岛状图案设置。发光元件ED可以设置在第一壁BP1与第三壁BP3之间和第三壁BP3与第二壁BP2之间。
第三壁BP3在第二方向DR2上测量的宽度可以比第一壁BP1和第二壁BP2的宽度大。如下所述,与其他壁BP1和BP2相比,第三壁BP3可以与更多数量的电极RME叠置,并且因此可以在第二方向DR2上具有比其他壁BP1和BP2大的宽度。然而,实施例不限于此,壁BP1、BP2和BP3的宽度也可以基本上彼此相同。
在图5和图6中已经示出第一壁BP1和第二壁BP2中的每个被设置为与对应的子像素SPXn的发射区域EMA对应。然而,实施例不限于此,第一壁BP1和第二壁BP2中的每个也可以被设置为横跨在第二方向DR2上彼此相邻的子像素SPXn的发射区域EMA。例如,第一壁BP1和第二壁BP2也可以与下面将描述的堤层BNL的在第一方向DR1上延伸的部分叠置。
壁BP1、BP2和BP3在第一方向DR1上的长度可以基本上彼此相同,并且可以比被堤层BNL围绕的发射区域EMA在第一方向DR1上的长度大。壁BP1、BP2和BP3可以与堤层BNL的在第二方向DR2上延伸的部分叠置。然而,实施例不限于此,壁BP1、BP2和BP3也可以与堤层BNL成一体,或者与堤层BNL的在第二方向DR2上延伸的部分间隔开。例如,壁BP1、BP2和BP3在第一方向DR1上的长度可以基本上等于或小于被堤层BNL围绕的发射区域EMA在第一方向DR1上的长度。
在图5和图6中已示出针对每个子像素SPXn设置三个壁BP1、BP2和BP3,但是实施例不限于此。壁BP1、BP2和BP3的数量和形状可以根据电极RME的数量或布置结构而改变。
电极RME可以具有在一个方向上延伸的形状,并且可以针对每个子像素SPXn设置。电极RME可以在第一方向DR1上延伸以设置在子像素SPXn的发射区域EMA和子区域SA中,并且可以在第一方向DR1和第二方向DR2上彼此间隔开。
根据实施例,在显示装置10中,设置在每个子像素SPXn中的电极RME可以构成不同的电极组RMG1和RMG2或者电极对RMP1、RMP2、RMP3和RMP4。例如,显示装置10可以包括设置在子像素SPXn的发射区域EMA的上侧的第一电极RME1、第二电极RME2、第三电极RME3和第四电极RME4,子像素SPXn的发射区域EMA的上侧作为子像素SPXn的发射区域EAM的在第一方向DR1上的一侧。显示装置10可以包括设置在子像素SPXn的发射区域EMA的下侧的第五电极RME5、第六电极RME6、第七电极RME7和第八电极RME8,子像素SPXn的发射区域EMA的下侧作为子像素SPXn的发射区域EAM在第一方向DR1上的另一侧。
第一电极RME1和第二电极RME2可以分别设置在子像素SPXn的中心处,并且第一电极RME1的部分和第二电极RME2的部分可以设置在第三壁BP3上。第一电极RME1和第二电极RME2可以在第二方向DR2上彼此间隔开,并且可以分别与第三壁BP3叠置(例如,部分地叠置)。第三电极RME3可以在第二方向DR2上与第一电极RME1间隔开并且设置在第一壁BP1上。
第三电极RME3可以与第一壁BP1叠置(例如,部分地叠置)。第四电极RME4可以在第二方向DR2上与第二电极RME2间隔开并且设置在第二壁BP2上。第四电极RME4可以与第二壁BP2叠置(例如,部分地叠置)。
第五电极RME5和第六电极RME6可以分别设置在子像素SPXn的中心处,第五电极RME5的部分和第六电极RME6的部分可以设置在第三壁BP3上。第五电极RME5和第六电极RME6可以在第二方向DR2上彼此间隔开,并且可以分别与第三壁BP3叠置(例如,部分地叠置)。第五电极RME5可以在第一方向DR1上与第一电极RME1间隔开,第六电极RME6可以在第一方向DR1上与第二电极RME2间隔开。
第七电极RME7可以在第二方向DR2上与第五电极RME5间隔开并且设置在第一壁BP1上。第七电极RME7可以在第一方向DR1上与第三电极RME3间隔开,并且可以与第一壁BP1叠置(例如,部分地叠置)。第八电极RME8可以在第二方向DR2上与第六电极RME6间隔开并且设置在第二壁BP2上。第八电极RME8可以在第一方向DR1上与第四电极RME4间隔开,并且可以与第二壁BP2叠置(例如,部分地叠置)。
在第二方向DR2上彼此间隔开的电极RME之间的距离(或间隙)可以比在第二方向DR2上彼此间隔开的壁BP1、BP2和BP3之间的距离(或间隙)小。例如,第一电极RME1与第三电极RME3之间的距离(或间隙)可以比第一壁BP1与第三壁BP3之间的距离(或间隙)小。各个电极RME可以设置在壁BP1、BP2和BP3上,但是各个电极RME的部分可以被设置为不与壁BP1、BP2和BP3叠置。
电极RME之中的在第二方向DR2上彼此间隔开的电极可以构成一个电极组RMG1或RMG2。例如,第一电极RME1、第二电极RME2、第三电极RME3和第四电极RME4可以构成设置在发射区域EMA的上侧的第一电极组RMG1,第五电极RME5、第六电极RME6、第七电极RME7和第八电极RME8可以构成设置在发射区域EMA的下侧的第二电极组RMG2。例如,第一电极组RMG1可以包括多个第一组电极(例如,第一电极RME1、第二电极RME2、第三电极RME3和第四电极RME4),第二电极组RMG2可以包括多个第二组电极(例如,第五电极RME5、第六电极RME6、第七电极RME7和第八电极RME8)。第一电极组RMG1的电极可以设置在发射区域EMA和设置在发射区域EMA的上侧的子区域SA中。第二电极组RMG2的电极可以设置在发射区域EMA和设置在发射区域EMA的下侧的子区域SA中。
电极RME之中的在第一方向DR1上彼此间隔开的电极可以构成一个电极对RMP1、RMP2、RMP3或RMP4。例如,第一电极RME1和第五电极RME5可以构成第一电极对RMP1,第二电极RME2和第六电极RME6可以构成第二电极对RMP2。第三电极RME3和第七电极RME7可以构成第三电极对RMP3,第四电极RME4和第八电极RME8可以构成第四电极对RMP4。
设置在每个子像素SPXn中的第一电极组RMG1和第二电极组RMG2的电极可以在发射区域EMA中在第一方向DR1上彼此间隔开。例如,电极组RMG1和RMG2中的任何一个的电极可以在子区域SA中在第一方向DR1上与在第一方向DR1上相邻的另一子像素SPXn的电极组RMG1和RMG2的电极间隔开。例如,图6中所示的第一子像素SPX1的第一电极组RMG1可以在发射区域EMA中在第一方向DR1上与对应的子像素SPXn的第二电极组RMG2间隔开。在子区域SA中,第一电极组RMG1可以与设置在第一子像素SPX1的上侧的子像素SPXn的第二电极组RMG2间隔开。例如,在子区域SA中,图6中所示的第一子像素SPX1的第二电极组RMG2可以与设置在第一子像素SPX1的下侧的子像素SPXn的第一电极组RMG1间隔开。
根据实施例,发光元件ED可以设置在显示装置10的电极RME上,电极RME可以用于使发光元件ED对准。各个电极RME可以连接(例如,电连接)到子区域SA中的不同的信号线AL1和AL2。
在第二方向DR2上延伸的信号线AL1和AL2可以设置在设置在子像素SPXn的发射区域EMA之间的子区域SA中。信号线AL1和AL2可以包括在第一方向DR1上彼此间隔开的第一信号线AL1和第二信号线AL2。第一信号线AL1和第二信号线AL2可以是设置在电极RME下方的线。在实施例中,信号线AL1和AL2中的每条可以是图2的第三电压线VL3和第四电压线VL4中的任何一者。
第一信号线AL1可以设置在第二信号线AL2的上侧,第一信号线AL1和第二信号线AL2可以形成一对并且可以设置在发射区域EMA的上侧和下侧中的每者。在图5中所示的像素PX中,一对第一信号线AL1和第二信号线AL2可以设置在子像素SPXn中的每个的发射区域EMA的上侧和下侧中的每者。例如,即使在设置在图5的像素PX的上侧和下侧的像素PX中,一对第一信号线AL1和第二信号线AL2也可以设置在发射区域EMA的上侧和下侧中的每者。因此,在第一方向DR1上彼此相邻的不同子像素SPXn或像素PX之间的子区域SA中,两对第一信号线AL1和第二信号线AL2可以在第一方向DR1上彼此间隔开。
第一电极组RMG1的电极可以分别连接(例如,电连接)到设置在发射区域EMA的上侧的信号线AL1和AL2,第二电极组RMG2的电极可以分别连接(例如,电连接)到设置在发射区域EMA的下侧的信号线AL1和AL2。根据实施例,在第二方向DR2上彼此相邻的两个不同的电极RME可以连接(例如,电连接)到不同的信号线AL1和AL2,并且构成一个电极对RMP1、RMP2、RMP3或RMP4的两个不同的电极RME也可以连接(例如,电连接)到不同的信号线AL1和AL2。
例如,第一电极RME1可以连接(例如,电连接)到设置在发射区域EMA的上侧的第一信号线AL1。在第二方向DR2上与第一电极RME1相邻的第二电极RME2和第三电极RME3中的每个可以连接(例如,电连接)到第二信号线AL2。在第二方向DR2上与第二电极RME2相邻的第四电极RME4可以连接(例如,电连接)到第一信号线AL1。
第二电极组RMG2的与第一电极组RMG1的电极一起构成电极对RMP1、RMP2、RMP3和RMP4的电极可以连接(例如,电连接)到与第一电极组RMG1的电极连接到其的信号线不同的信号线AL1和AL2。第五电极RME5可以是第二电极组RMG2的与第一电极RME1一起构成第一电极对RMP1的电极,并且可以连接(例如,电连接)到第二信号线AL2。第六电极RME6可以是第二电极组RMG2的与第二电极RME2一起构成第二电极对RMP2的电极,并且可以连接(例如,电连接)到第一信号线AL1。类似地,第七电极RME7和第八电极RME8可以分别连接(例如,电连接)到第一信号线AL1或第二信号线AL2。
如下所述,电信号可以从信号线AL1和AL2施加到各个电极RME,并且可以在连接(例如,电连接)到不同的信号线AL1和AL2的电极RME上产生电场。在发光元件ED的位置和定向方向因电场而改变的情况下,发光元件ED可以设置在电极RME上。作为同一电极组RMG1和RMG2中的电极的在第二方向DR2上彼此相邻的电极RME可以连接(例如,电连接)到不同的信号线AL1和AL2,并且发光元件ED可以设置在沿第二方向DR2彼此相邻的两个电极RME上。然而,由于发光元件ED设置在彼此间隔开的壁BP1、BP2和BP3之间,因此发光元件ED可以不设置在沿第二方向DR2彼此相邻但设置在同一壁上的电极RME上。
在图5和图6中已经示出,针对每个子像素SPXn,八个电极RME具有基本上在第一方向DR1上延伸的形状,但是实施例不限于此。例如,在显示装置10中,更多数量的电极RME可以设置在每个子像素SPXn中。例如,电极组RMG1和RMG2中的每个可以包括四个或更少的电极RME或者四个或更多的电极RME。例如,电极组RMG1和RMG2中的每个的电极RME可以在第二方向DR2上彼此间隔开,并且不同的电极组RMG1和RMG2的电极RME可以在第一方向DR1上彼此间隔开。例如,电极RME可以根据位置具有部分地弯曲并且具有彼此不同的宽度的形状。
堤层BNL可以围绕子像素SPXn、发射区域EMA和子区域SA。堤层BNL可以设置在沿第一方向DR1和第二方向DR2彼此相邻的子像素SPXn之间的边界处,并且也可以设置在发射区域EMA与子区域SA之间的边界处。显示装置10的子像素SPXn、发射区域EMA和子区域SA可以是按照堤层BNL的布置而划分的区域。子像素SPXn、发射区域EMA和子区域SA之间的距离(或间隙)可以根据堤层BNL的宽度而改变。
在平面图中,堤层BNL可以通过包括在第一方向DR1和第二方向DR2上延伸的部分而以网格状图案设置在显示区域DPA中。堤层BNL可以被设置为横跨各个子像素SPXn之间的边界,以划分邻近子像素SPXn。例如,堤层BNL可以在围绕针对每个子像素SPXn设置的发射区域EMA的情况下围绕在第二方向DR2上延伸的子区域SA。
发光元件ED可以设置在发射区域EMA中。发光元件ED可以设置在壁BP1、BP2和BP3之间并且被布置为在第一方向DR1或第二方向DR2上彼此间隔开。在实施例中,发光元件ED可以具有在一个方向上延伸的形状,并且可以具有各自设置在不同的电极RME上的两个端部(例如,相对端部)。发光元件ED可以具有比在第二方向DR2上彼此间隔开的电极RME之间的距离(或间隙)大的长度。发光元件ED可以被布置为使得其延伸方向可以与电极RME延伸所沿的第一方向DR1基本上垂直。然而,实施例不限于此,发光元件ED可以被设置为使得其延伸方向可以是第二方向DR2或相对于第二方向DR2斜地倾斜的方向。
根据实施例,发光元件ED可以在壁BP1、BP2和BP3之间设置在沿第二方向DR2彼此间隔开的电极RME上,并且可以被划分为设置在不同的电极RME上的发光元件ED(例如,ED1、ED2、ED3和ED4)。发光元件ED中的一些可以设置在第一壁BP1与第三壁BP3之间,并且发光元件ED中的其他发光元件可以设置在第三壁BP3与第二壁BP2之间。根据实施例,发光元件ED可以包括设置在第一壁BP1与第三壁BP3之间的第一发光元件ED1和第三发光元件ED3以及设置在第三壁BP3与第二壁BP2之间的第二发光元件ED2和第四发光元件ED4。
第一发光元件ED1可以设置在第一电极组RMG1的第一电极RME1和第三电极RME3上,第二发光元件ED2可以设置在第一电极组RMG1的第二电极RME2和第四电极RME4上。第三发光元件ED3可以设置在第二电极组RMG2的第五电极RME5和第七电极RME7上,第四发光元件ED4可以设置在第二电极组RMG2的第六电极RME6和第八电极RME8上。第一发光元件ED1和第二发光元件ED2可以在对应的子像素SPXn的发射区域EMA中被设置为与上侧相邻,第三发光元件ED3和第四发光元件ED4可以在对应的子像素SPXn的发射区域EMA中被设置为与下侧相邻。
然而,各个发光元件ED可以不根据它们设置在发射区域EMA中的位置来划分,而可以根据与下面将描述的连接电极CNE的连接关系来划分。各个发光元件ED可以根据连接电极CNE的布置结构在其两个端部(例如,相对端部)处与不同的连接电极CNE接触(例如,直接接触),并且可以根据它们与其接触的连接电极CNE的类型而被划分为不同的发光元件ED。
连接电极CNE(例如,CNE1、CNE2、CNE3、CNE4和CNE5)可以设置在电极RME以及壁BP1、BP2和BP3上。连接电极CNE均可以具有在一个方向上延伸的形状,并且可以被设置为彼此间隔开。连接电极CNE中的每个可以与发光元件ED接触(例如,直接接触)并且连接(例如,电连接)到下导电层。
连接电极CNE可以包括设置在每个子像素SPXn中的第一连接电极CNE1、第二连接电极CNE2、第三连接电极CNE3、第四连接电极CNE4和第五连接电极CNE5。
第一连接电极CNE1可以具有在第一方向DR1上延伸的形状,并且可以设置在第一电极RME1上。第一连接电极CNE1可以与第一电极RME1和第三壁BP3叠置(例如,部分地叠置),并且可以被设置为横跨发射区域EMA和子区域SA。第二连接电极CNE2可以具有在第一方向DR1上延伸的形状,并且可以设置在第二电极RME2上。第二连接电极CNE2可以与第二电极RME2和第三壁BP3叠置(例如,部分地叠置),并且可以被设置为横跨发射区域EMA和子区域SA。
第三连接电极CNE3可以具有在第一方向DR1上延伸的形状,并且可以设置在第三电极RME3和第七电极RME7上。第三连接电极CNE3可以与第一壁BP1、第三电极RME3和第七电极RME7叠置,并且可以设置在发射区域EMA中。第四连接电极CNE4可以具有在第一方向DR1上延伸的形状,并且可以设置在第四电极RME4和第八电极RME8上。第四连接电极CNE4可以与第二壁BP2、第四电极RME4和第八电极RME8叠置,并且可以设置在发射区域EMA中。第五连接电极CNE5可以具有在第一方向DR1上延伸的形状,并且可以设置在第五电极RME5和第六电极RME6上。第五连接电极CNE5可以在第一方向DR1上与第一连接电极CNE1和第二连接电极CNE2间隔开,可以与第三壁BP3、第五电极RME5和第六电极RME6叠置,并且可以设置在发射区域EMA内。
第一连接电极CNE1、第二连接电极CNE2和第五连接电极CNE5中的每个可以(例如,在第二方向DR2上)设置在第三连接电极CNE3与第四连接电极CNE4之间。在发射区域EMA中,第一连接电极CNE1、第二连接电极CNE2和第五连接电极CNE5可以是设置在内部的内连接电极,第三连接电极CNE3和第四连接电极CNE4可以是设置在外部的外连接电极。
根据实施例,连接电极CNE可以根据其位置或形状划分为不同类型的连接电极。第一连接电极CNE1和第二连接电极CNE2可以设置在第一电极组RMG1的电极中的任何一个上,并且可以设置为横跨发射区域EMA和子区域SA。第一连接电极CNE1和第二连接电极CNE2可以是第一类型连接电极。第一连接电极CNE1和第二连接电极CNE2可以通过形成在子区域SA中的接触孔CT1和CT2与下导电层接触(例如,直接接触)或连接(例如,电连接)到下导电层。
第三连接电极CNE3和第四连接电极CNE4可以被设置为在发射区域EMA中横跨第一电极组RMG1和第二电极组RMG2的电极或电极对RMP1、RMP2、RMP3和RMP4中的任何一个电极对。第三连接电极CNE3可以设置在第三电极对RMP3的电极上,第四连接电极CNE4可以设置在第四电极对RMP4的电极上。第三连接电极CNE3和第四连接电极CNE4可以是第二类型连接电极。
第五连接电极CNE5可以在发射区域EMA中设置在第二电极组RMG2的彼此相邻的两个电极(例如,第五电极RME5和第六电极RME6)上。第五连接电极CNE5可以具有在第二方向DR2上比第一连接电极CNE1的宽度W1、第二连接电极CNE2的宽度W2、第三连接电极CNE3的宽度W3和第四连接电极CNE4的宽度W4大的宽度W5。第五连接电极CNE5可以是第三类型连接电极。
不同类型的连接电极可以分别与发光元件ED接触(例如,直接接触),并且可以使不同的发光元件ED彼此连接(例如,电连接)。第一连接电极CNE1可以与第一发光元件ED1接触(例如,直接接触),第二连接电极CNE2可以与第二发光元件ED2接触(例如,直接接触)。第三连接电极CNE3可以与第一发光元件ED1和第三发光元件ED3接触(例如,直接接触),第四连接电极CNE4可以与第二发光元件ED2和第四发光元件ED4接触(例如,直接接触)。第五连接电极CNE5可以与第三发光元件ED3和第四发光元件ED4接触(例如,直接接触)。
不同类型的连接电极CNE可以根据它们的形状和与其他层的连接关系来划分。例如,第一连接电极CNE1和第二连接电极CNE2(作为第一类型连接电极)在第一方向DR1上的长度L1和L2以及第三连接电极CNE3和第四连接电极CNE4(作为第二类型连接电极)在第一方向DR1上的长度L3和L4可以比第五连接电极CNE5(作为第三类型连接电极)在第一方向DR1上的长度L5大。例如,第一连接电极CNE1和第二连接电极CNE2(作为第一类型连接电极)在第二方向DR2上的宽度W1和W2以及第三连接电极CNE3和第四连接电极CNE4(作为第二类型连接电极)在第二方向DR2上的宽度W3和W4可以比第五连接电极CNE5(作为第三类型连接电极)在第二方向DR2上的宽度W5小。如下所述,第一类型连接电极和第三类型连接电极可以是设置在与第二类型连接电极设置在其处的水平不同的水平处的连接电极。例如,第一类型连接电极和第三类型连接电极可以由与第二类型连接电极可以由其形成的层不同的层形成。
第一类型连接电极可以在子区域SA中与另一导电层的导电图案层或线接触(例如,直接接触),第二类型连接电极和第三类型连接电极可以仅与发光元件ED接触(例如,直接接触)。第二类型连接电极和第三类型连接电极可以不直接连接到另一导电层,并且可以与发光元件ED接触(例如,直接接触)且可以与其他连接电极CNE一起构成发光元件ED的电连接电路。
发光元件ED可以响应于连接电极CNE的布置结构根据发光元件ED的两个端部(例如,相对端部)与其接触的连接电极CNE划分为不同的发光元件ED。第一发光元件ED1和第二发光元件ED2可以具有与第一类型连接电极和第二类型连接电极接触(例如,直接接触)的两个端部(例如,相对端部)。第一发光元件ED1可以与第一连接电极CNE1和第三连接电极CNE3接触(例如,直接接触),第二发光元件ED2可以与第二连接电极CNE2和第四连接电极CNE4接触(例如,直接接触)。第三发光元件ED3和第四发光元件ED4可以具有与第二类型连接电极和第三类型连接电极接触(例如,直接接触)的两个端部(例如,相对端部)。第三发光元件ED3可以与第三连接电极CNE3和第五连接电极CNE5接触(例如,直接接触),第四发光元件ED4可以与第四连接电极CNE4和第五连接电极CNE5接触(例如,直接接触)。
如下所述,发光元件ED可以具有在它们延伸所沿的方向上彼此区分开的两个端部(例如,相对端部),并且可以通过两个端部(例如,相对端部)与其接触的连接电极CNE彼此串联连接。显示装置10可以针对每个子像素SPXn包括更大数量的发光元件ED,并且可以构造发光元件ED之间的串联连接,从而可以增大每单位面积发射的光的量。
在任何一个发光元件ED的第一端部连接(例如,电连接)到另一发光元件ED的第二端部的情况下,任何一个发光元件ED和另一发光元件ED可以彼此串联连接。可以通过使与不同的发光元件ED接触(例如,直接接触)的连接电极CNE与两个发光元件ED的不同端部接触来实现这些发光元件ED之间的电连接。这可以通过设计连接电极CNE的图案形状或发光元件ED的定向方向来实现。在根据实施例的显示装置10中,连接电极CNE可以具有其中它们在一个方向上延伸的图案形状,并且可以通过相应地设计与连接电极CNE接触(例如,直接接触)的发光元件ED的定向方向来构造发光元件ED之间的串联连接。例如,由于彼此串联连接的发光元件ED被设置为具有不同的定向方向,因此即使连接电极CNE仅在一个方向上延伸并且不具有弯曲或绕过的图案形状,也可以实现发光元件ED之间的串联连接。由于连接电极CNE具有在一个方向上延伸的形状,因此考虑到发射区域EMA中的连接电极CNE的图案形状,显示装置10可以具有确保空间的优点。下面将参照其他附图提供其详细描述。
图7是沿着图6的线N1-N1'截取的示意性剖视图。图8是沿着图6的线N2-N2'截取的示意性剖视图。图9是沿着图6的线N3-N3'截取的示意性剖视图。图10是沿着图6的线N4-N4'截取的示意性剖视图。
图7示出了跨过第一电极组RMG1以及第一发光元件ED1和第二发光元件ED2的两个端部(例如,相对端部)的剖面,图8示出了跨过第二电极组RMG2以及第三发光元件ED3和第四发光元件ED4的两个端部(例如,相对端部)的剖面。图9和图10示出了跨过第一电极组RMG1和第二电极组RMG2中的每个分别通过其连接到信号线AL1和AL2的电极接触孔CTD和CTS的剖面。
除了图5和图6以外,还将参照图7至图10描述显示装置10的剖面结构。显示装置10可以包括第一基底SUB以及设置在第一基底SUB上的半导体层、导电层和绝缘层。例如,显示装置10可以包括电极RME、发光元件ED和连接电极CNE。
第一基底SUB可以是绝缘基底。第一基底SUB可以由诸如玻璃、石英或聚合物树脂的绝缘材料制成。例如,第一基底SUB可以是刚性基底,但是也可以是柔性基底,柔性基底可以是可弯曲、可折叠或可卷曲的。第一基底SUB可以包括显示区域DPA和围绕显示区域DPA的非显示区域NDA,显示区域DPA可以包括发射区域EMA和作为非发射区域的一部分的子区域SA。
第一导电层可以包括下金属层BML、第一电压线VL1和第二电压线VL2。下金属层BML可以被设置为与第一晶体管T1的第一有源层ACT1叠置。下金属层BML可以防止光入射在第一晶体管T1的第一有源层ACT1上,或者可以连接(例如,电连接)到第一有源层ACT1以用于使第一晶体管T1的电特性稳定。在另一示例中,可以省略下金属层BML。
传输到第一电极RME1的高电位电压(或第一电源电压)可以施加到第一电压线VL1,传输到第二电极RME2的低电位电压(或第二电源电压)可以施加到第二电压线VL2。第一电压线VL1可以通过第三导电层的导电图案层(例如,第二导电图案层CDP2)连接(例如,电连接)到第一晶体管T1。第二电压线VL2可以通过第三导电层的导电图案层(例如,第二信号线AL2)连接(例如,电连接)到第二电极RME2。
在附图中已经示出第一电压线VL1和第二电压线VL2由第一导电层形成,但是实施例不限于此。在一些实施例中,第一电压线VL1和第二电压线VL2可以由第三导电层形成,并且分别连接(例如,直接电连接)到第一晶体管T1和第二电极RME2。例如,第一电压线VL1和第二电压线VL2可以是图5和图6的第一信号线AL1或第二信号线AL2。
缓冲层BL可以设置在第一导电层和第一基底SUB上。缓冲层BL可以形成在第一基底SUB上,以保护像素PX的晶体管免受渗透通过第一基底SUB的湿气的影响,并且可以执行表面平坦化功能,其中,第一基底SUB易受湿气渗透。
半导体层可以设置在缓冲层BL上。半导体层可以包括第一晶体管T1的第一有源层ACT1和第二晶体管T2的第二有源层ACT2。第二导电层可以包括第一栅电极G1和第二栅电极G2。第一有源层ACT1和第二有源层ACT2可以分别与下面将描述的第二导电层的第一栅电极G1和第二栅电极G2叠置(例如,部分地叠置)。
半导体层可以包括多晶硅、单晶硅、氧化物半导体等。在实施例中,半导体层可以包括多晶硅或氧化物半导体。氧化物半导体可以包括铟(In)。例如,氧化物半导体可以是氧化铟锡(ITO)、氧化铟锌(IZO)、氧化铟镓(IGO)、氧化铟锌锡(IZTO)、氧化铟镓锡(IGTO)、氧化铟镓锌(IGZO)和氧化铟镓锌锡(IGZTO)中的至少一种。
在图7中已经示出单个第一晶体管T1和单个第二晶体管T2设置在显示装置10的子像素SPXn中,但是实施例不限于此,显示装置10可以包括更多数量的晶体管。
第一栅极绝缘层GI可以设置在半导体层上。第一栅极绝缘层GI可以用作晶体管T1和T2中的每个的栅极绝缘膜。在图7中已经示出第一栅极绝缘层GI与第二导电层的栅电极G1和G2一起被图案化,以部分地设置在第二导电层与半导体层的有源层ACT1和ACT2之间,但是实施例不限于此。在一些实施例中,第一栅极绝缘层GI可以设置(例如,完全地设置)在缓冲层BL上,且覆盖半导体层。
第二导电层可以设置在第一栅极绝缘层GI上。第二导电层可以包括第一晶体管T1的第一栅电极G1和第二晶体管T2的第二栅电极G2。第一栅电极G1可以在作为厚度方向的第三方向DR3上与第一有源层ACT1的沟道区叠置,第二栅电极G2可以在作为厚度方向的第三方向DR3上与第二有源层ACT2的沟道区叠置。例如,第二导电层还可以包括存储电容器的电极。
第一层间绝缘层IL1可以设置在第二导电层上。第一层间绝缘层IL1可以用作第二导电层与设置在第二导电层上的其他层之间的绝缘膜,并且可以保护第二导电层。
第三导电层可以设置在第一层间绝缘层IL1上。第三导电层可以包括导电图案层CDP1、CDP2和CDP3、各个晶体管T1和T2的源电极S1和S2以及漏电极D1和D2以及信号线AL1和AL2。导电图案层CDP1、CDP2和CDP3中的一些可以使导电层或半导体层(作为不同的层)彼此连接(例如,电连接),并且用作晶体管T1和T2的源电极/漏电极。
第一导电图案层CDP1可以通过穿过第一层间绝缘层IL1的接触孔与第一晶体管T1的第一有源层ACT1接触(例如,直接接触)。第一导电图案层CDP1可以通过穿过第一层间绝缘层IL1和缓冲层BL的接触孔与下金属层BML接触(例如,直接接触)。第一导电图案层CDP1可以用作第一晶体管T1的第一源电极S1。第一导电图案层CDP1可以连接(例如,电连接)到第一电极RME1或第一连接电极CNE1。第一晶体管T1可以向第一电极RME1或第一连接电极CNE1传输从第一电压线VL1施加的第一电源电压。
第二导电图案层CDP2可以通过穿过第一层间绝缘层IL1和缓冲层BL的接触孔与第一电压线VL1接触(例如,直接接触)。例如,第二导电图案层CDP2可以通过穿过第一层间绝缘层IL1的接触孔与第一晶体管T1的第一有源层ACT1接触(例如,直接接触)。第二导电图案层CDP2可以使第一电压线VL1连接(例如,电连接)到第一晶体管T1并且用作第一晶体管T1的第一漏电极D1。
第三导电图案层CDP3可以通过穿过第一层间绝缘层IL1和缓冲层BL的接触孔与第二电压线VL2接触(例如,直接接触)。第二电压线VL2可以通过第三导电图案层CDP3向第二连接电极CNE2传输第二电源电压。然而,在一些实施例中,可以省略第三导电图案层CDP3并用第二信号线AL2代替。
第二晶体管T2的第二源电极S2和第二漏电极D2可以分别通过穿过第一层间绝缘层IL1的接触孔与第二晶体管T2的第二有源层ACT2接触(例如,直接接触)。第二晶体管T2可以向第一晶体管T1传输数据信号或传输初始化信号。
第一信号线AL1和第二信号线AL2可以分别连接(例如,电连接)到第一电压线VL1和第二电压线VL2。第一信号线AL1可以通过穿过第一层间绝缘层IL1和缓冲层BL的接触孔与第一电压线VL1接触(例如,直接接触)。第二信号线AL2可以通过穿过第一层间绝缘层IL1和缓冲层BL的接触孔与第二电压线VL2接触(例如,直接接触)。施加到第一电压线VL1和第二电压线VL2的电信号可以分别传输到第一信号线AL1和第二信号线AL2。然而,实施例不限于此。信号线AL1和AL2可以分别不连接(例如,不电连接)到电压线VL1和VL2。
第一钝化层PV1可以设置在第三导电层上。第一钝化层PV1可以用作第三导电层与其他层之间的绝缘膜并保护第三导电层。
上述缓冲层BL、第一栅极绝缘层GI、第一层间绝缘层IL1和第一钝化层PV1中的每个可以形成为交替地堆叠的无机层。例如,缓冲层BL、第一栅极绝缘层GI、第一层间绝缘层IL1和第一钝化层PV1中的每个可以形成为其中堆叠有包括氧化硅(SiOx)、氮化硅(SiNx)和氮氧化硅(SiOxNy)中的至少一种的无机层的双层或者其中交替地堆叠有这些层的多层。然而,实施例不限于此,缓冲层BL、第一栅极绝缘层GI、第一层间绝缘层IL1和第一钝化层PV1中的每个也可以形成为包括上述绝缘材料的(一)无机层。在一些实施例中,第一层间绝缘层IL1也可以由诸如聚酰亚胺(PI)的有机绝缘材料制成。
过孔层VIA可以在显示区域DPA中设置在第一钝化层PV1上。过孔层VIA可以包括有机绝缘材料(例如,诸如聚酰亚胺(PI)的有机绝缘材料),以补偿由于下导电层引起的台阶差并使上表面平坦。然而,在一些实施例中,可以省略过孔层VIA。
显示装置10可以包括作为设置在过孔层VIA上的显示元件层的壁BP1、BP2和BP3、电极RME、堤层BNL、发光元件ED以及连接电极CNE。例如,显示装置10可以包括绝缘层PAS1、PAS2和PAS3。
壁BP1、BP2和BP3可以设置在过孔层VIA上。例如,壁BP1、BP2和BP3可以设置(例如,直接设置)在过孔层VIA上,并且可以具有其中其至少部分从过孔层VIA的上表面突出的结构。如上所述,第一壁BP1和第二壁BP2可以彼此间隔开,第三壁BP3可以设置在第一壁BP1与第二壁BP2之间。壁BP1、BP2和BP3的突出部分可以具有以一曲率(例如,预定曲率)倾斜或弯曲的侧表面(或横向表面),从发光元件ED发射的光可以被设置在壁BP1、BP2和BP3上的电极RME反射并在过孔层VIA的向上方向上发射。在另一示例中,壁BP1、BP2和BP3可以具有外表面在剖面图中以一曲率(例如,预定曲率)弯曲的形状,例如,半圆形或半椭圆形。壁BP1、BP2和BP3可以包括诸如聚酰亚胺(PI)的有机绝缘材料,但是实施例不限于此。
电极RME可以设置在壁BP1、BP2和BP3以及过孔层VIA上。例如,各个电极RME可以至少设置在壁BP1、BP2和BP3的倾斜的侧表面上。电极RME在第二方向DR2上测量的宽度可以比壁BP1、BP2和BP3在第二方向DR2上测量的宽度小,并且在第二方向DR2上彼此间隔开的电极RME之间的距离(或间隙)可以比壁BP1、BP2和BP3之间的距离(或间隙)小。电极RME可以在过孔层VIA的至少部分区域处设置(例如,直接设置)在过孔层VIA上,并且因此可以设置在同一平面。
如上所述,第一电极对RMP1和第二电极对RMP2,或者第一电极RME1和第五电极RME5以及第二电极RME2和第六电极RME6可以设置在第三壁BP3上。第三电极对RMP3的第三电极RME3和第七电极RME7可以设置在第一壁BP1上,第四电极对RMP4的第四电极RME4和第八电极RME8可以设置在第二壁BP2上。
设置在壁BP1、BP2和BP3之间的发光元件ED可以朝向其两个端部(例如,相对端部)发射光,并且发射的光可以被引导到设置在壁BP1、BP2和BP3上的电极RME。各个电极RME可以具有其中其设置在壁BP1、BP2和BP3上的部分可以反射从发光元件ED发射的光的结构。电极RME可以覆盖壁BP1、BP2和BP3的至少一个侧表面,以反射从发光元件ED发射的光。
电极RME可以在子区域SA中通过电极接触孔CTD和CTS与第三导电层接触(例如,直接接触)。例如,第一电极接触孔CTD可以形成在其中电极RME和第一信号线AL1彼此叠置的部分中,第二电极接触孔CTS可以形成在其中电极RME和第二信号线AL2彼此叠置的部分中。第一电极RME1、第四电极RME4、第六电极RME6和第七电极RME7可以分别通过穿过过孔层VIA和第一钝化层PV1的第一电极接触孔CTD连接(例如,电连接)到第一信号线AL1。第二电极RME2、第三电极RME3、第五电极RME5和第八电极RME8可以分别通过穿过过孔层VIA和第一钝化层PV1的第二电极接触孔CTS连接(例如,电连接)到第二信号线AL2。如上所述,在第二方向DR2上彼此相邻的两个不同的电极RME可以连接(例如,电连接)到不同的信号线AL1和AL2,并且电极对RMP1、RMP2、RMP3和RMP4中的每个的两个不同的电极也可以连接(例如,电连接)到不同的信号线AL1和AL2。施加到第一信号线AL1的电信号可以传输到第一电极RME1、第四电极RME4、第六电极RME6和第七电极RME7,施加到第二信号线AL2的电信号可以传输到第二电极RME2、第三电极RME3、第五电极RME5和第八电极RME8。
然而,连接到特定信号线AL1和AL2的电极RME可以不限于附图中所示的电极。例如,与图6的实施例不同,第一电极RME1、第四电极RME4、第六电极RME6和第七电极RME7可以连接(例如,电连接)到第二信号线AL2,第二电极RME2、第三电极RME3、第五电极RME5和第八电极RME8可以连接(例如,电连接)到第一信号线AL1。电极RME连接到其的信号线AL1和AL2的类型可以被改变或修改,只要在第二方向DR2上彼此相邻的电极RME连接(例如,电连接)到不同的信号线AL1和AL2即可。
在附图中已经示出了其中各个信号线AL1和AL2连接(例如,电连接)到电压线VL1和VL2的实施例。因此,施加到电压线VL1和VL2的电信号可以通过信号线AL1和AL2传输到相应的电极RME。然而,实施例不限于此。在另一示例中,信号线AL1和AL2可以不连接(例如,不电连接)到电压线VL1和VL2,而施加到电压线VL1和VL2的电信号可以不传输到电极RME。在另一示例中,仅施加到信号线AL1和AL2的电信号可以传输到电极RME。
电极RME可以包括具有高反射率的导电材料。例如,电极RME可以包括诸如银(Ag)、铜(Cu)或铝(Al)的金属,包括包含铝(Al)、镍(Ni)、镧(La)等的合金,或者具有其中堆叠有由钛(Ti)、钼(Mo)和铌(Nb)制成的金属层与合金的结构。在一些实施例中,电极RME可以形成为其中堆叠有包括铝(Al)的合金以及由钛(Ti)、钼(Mo)和铌(Nb)制成的一个或更多个金属层的双层或多层。
实施例不限于此,电极RME中的每个还可以包括透明导电材料。例如,电极RME中的每个可以包括诸如ITO、IZO或ITZO的材料。在一些实施例中,电极RME中的每个可以具有其中堆叠有由透明导电材料制成的一个或更多个层以及由具有高反射率的金属制成的一个或更多个层的结构,或者可以形成为包括透明导电材料的层和具有高反射率的金属。例如,电极RME中的每个可以具有诸如ITO/Ag/ITO、ITO/Ag/IZO或ITO/Ag/ITZO/IZO的堆叠结构。电极RME可以在第一基底SUB的向上方向(例如,在第三方向DR3上)上反射从发光元件ED发射的光中的一些,且连接(例如,电连接)到发光元件ED。
第一绝缘层PAS1可以设置在显示区域DPA中,并且可以设置在过孔层VIA和电极RME上。例如,第一绝缘层PAS1可以完全地覆盖显示区域DPA。第一绝缘层PAS1可以使不同的电极RME彼此绝缘,且保护电极RME。第一绝缘层PAS1可以被设置为在形成堤层BNL之前覆盖电极RME,并且因此可以防止电极RME在形成堤层BNL的工艺中被损坏。例如,第一绝缘层PAS1可以防止设置在第一绝缘层PAS1上的发光元件ED与其他构件接触(例如,直接接触)并被其他构件损坏。
在实施例中,第一绝缘层PAS1可以具有台阶差,使得第一绝缘层PAS1的上表面的一部分可以在沿第二方向DR2彼此间隔开的电极RME之间凹陷。发光元件ED可以设置在第一绝缘层PAS1的其中形成有台阶差的上表面上,并且空间可以形成在发光元件ED与第一绝缘层PAS1之间。
第一绝缘层PAS1可以包括设置在子区域SA中的接触孔CT1和CT2。接触孔CT1和CT2可以被设置为分别不与电极RME叠置,并且可以穿过过孔层VIA以暴露第三导电层的导电图案层。例如,第一接触孔CT1可以穿过第一绝缘层PAS1、过孔层VIA和第一钝化层PV1以暴露第一导电图案层CDP1,第二接触孔CT2可以穿过第一绝缘层PAS1、过孔层VIA和第一钝化层PV1以暴露第三导电图案层CDP3。第一接触孔CT1和第二接触孔CT2还可以分别穿过设置在第一绝缘层PAS1上的其他绝缘层的部分。由相应的接触孔CT1和CT2暴露的导电图案层可以与下面将描述的连接电极CNE接触(例如,直接接触)。
堤层BNL可以设置在第一绝缘层PAS1上。堤层BNL可以包括在第一方向DR1和第二方向DR2上延伸的部分,并且围绕子像素SPXn中的每个。堤层BNL可以在围绕每个子像素SPXn的发射区域EMA和子区域SA的情况下划分每个子像素SPXn的发射区域EMA和子区域SA,并且可以在围绕显示区域DPA的最外部分的情况下划分显示区域DPA和非显示区域NDA。
堤层BNL可以具有类似于壁BP1、BP2和BP3的高度(例如,预定高度)。在一些实施例中,堤层BNL的上表面的高度可以比壁BP1、BP2和BP3的上表面的高度大,堤层BNL的厚度可以与壁BP1、BP2和BP3的厚度基本上相同或者比壁BP1、BP2和BP3的厚度大。在制造显示装置10的工艺的喷墨印刷工艺中,堤层BNL可以防止墨溢出到相邻的子像素SPXn中。与壁BP1、BP2和BP3一样,堤层BNL可以包括诸如聚酰亚胺的有机绝缘材料。
发光元件ED可以设置在发射区域EMA中。发光元件ED可以设置在壁BP1、BP2和BP3之间的第一绝缘层PAS1上。发光元件ED可以被设置为与第一基底SUB的上表面平行。如下所述,发光元件ED可以包括沿着一个方向设置的半导体层,并且半导体层可以沿着与第一基底SUB的上表面平行的方向顺序地设置。然而,实施例不限于此,在发光元件ED具有不同结构的情况下,半导体层也可以在与第一基底SUB垂直的方向上设置。
设置在每个子像素SPXn中的发光元件ED可以根据上述半导体层的材料发射不同波长带的光。然而,实施例不限于此,设置在每个子像素SPXn中的发光元件ED可以包括由相同材料制成的半导体层以发射相同颜色的光。
发光元件ED可以与连接电极CNE接触(例如,直接接触)以连接(例如,电连接)到电极RME和过孔层VIA下方的导电层,并且可以接收施加到其的电信号以发射特定波长带的光。
第二绝缘层PAS2可以设置在发光元件ED、第一绝缘层PAS1和堤层BNL上。第二绝缘层PAS2可以包括在壁BP1、BP2和BP3之间在第一方向DR1上延伸并且设置在发光元件ED上的图案部。图案部可以围绕(例如,部分地围绕)发光元件ED的外表面,并且可以不覆盖发光元件ED的两侧(例如,相对侧)或两个端部(例如,相对端部)。在平面图中,图案部可以在每个子像素SPXn中形成线型图案或岛状图案。第二绝缘层PAS2的图案部可以在制造显示装置10的工艺中固定发光元件ED,且保护发光元件ED。例如,第二绝缘层PAS2可以填充发光元件ED与发光元件ED下方的第一绝缘层PAS1之间的空间。例如,第二绝缘层PAS2的部分可以设置在堤层BNL上和子区域SA中。
连接电极CNE可以设置在电极RME以及壁BP1、BP2和BP3上。连接电极CNE可以被划分为设置在第二绝缘层PAS2与下面将描述的第三绝缘层PAS3之间的第一连接电极层的连接电极和设置在第三绝缘层PAS3上的第二连接电极层的连接电极。第三连接电极CNE3和第四连接电极CNE4可以是第一连接电极层的连接电极,第一连接电极CNE1、第二连接电极CNE2和第五连接电极CNE5可以是第二连接电极层的连接电极。
第一连接电极CNE1可以设置在第一电极RME1和第三壁BP3上。第一连接电极CNE1可以与第一电极RME1叠置(例如,部分地叠置),并且可以被设置为从发射区域EMA越过堤层BNL到子区域SA。第二连接电极CNE2可以设置在第二电极RME2和第三壁BP3上。第二连接电极CNE2可以与第二电极RME2叠置(例如,部分地叠置),并且可以被设置为从发射区域EMA越过堤层BNL到子区域SA。
第三连接电极CNE3可以设置在第三电极RME3、第七电极RME7和第一壁BP1上。第三连接电极CNE3可以设置在第三电极对RMP3的第三电极RME3和第七电极RME7上,并且可以设置在发射区域EMA中。第四连接电极CNE4可以设置在第四电极RME4、第八电极RME8和第二壁BP2上。第四连接电极CNE4可以设置在第四电极对RMP4的第四电极RME4和第八电极RME8上,并且可以设置在发射区域EMA中。第五连接电极CNE5可以设置在第五电极RME5、第六电极RME6和第三壁BP3上。
第一连接电极CNE1和第二连接电极CNE2可以分别与第一发光元件ED1和第二发光元件ED2接触(例如,直接接触)。第一连接电极CNE1可以与第一发光元件ED1的第一端部接触(例如,直接接触),并且第二连接电极CNE2可以与第二发光元件ED2的第二端部接触(例如,直接接触)。第三连接电极CNE3可以与第一发光元件ED1和第三发光元件ED3接触(例如,直接接触)。第三连接电极CNE3可以与第一发光元件ED1的第二端部和第三发光元件ED3的第一端部接触(例如,直接接触)。第四连接电极CNE4可以与第二发光元件ED2和第四发光元件ED4接触(例如,直接接触)。第四连接电极CNE4可以与第二发光元件ED2的第一端部和第四发光元件ED4的第二端部接触(例如,直接接触)。第五连接电极CNE5可以与第三发光元件ED3和第四发光元件ED4接触(例如,直接接触)。第五连接电极CNE5可以与第三发光元件ED3的第二端部和第四发光元件ED4的第一端部接触(例如,直接接触)。
第一连接电极CNE1可以在子区域SA中通过穿过第一钝化层PV1、过孔层VIA、第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3的第一接触孔CT1与第一导电图案层CDP1接触(例如,直接接触)。第二连接电极CNE2可以在子区域SA中通过穿过第一钝化层PV1、过孔层VIA、第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3的第二接触孔CT2与第三导电图案层CDP3接触(例如,直接接触)。第一连接电极CNE1可以通过第一导电图案层CDP1连接(例如,电连接)到第一晶体管T1以接收传输到其的第一电源电压,第二连接电极CNE2可以通过第三导电图案层CDP3连接(例如,电连接)到第二电压线VL2以接收施加到其的第二电源电压。发光元件ED可以凭借通过第一连接电极CNE1和第二连接电极CNE2传输的源电压来发射光。
连接电极CNE可以包括导电材料。例如,连接电极CNE可以包括ITO、IZO、ITZO、铝(Al)等。作为示例,连接电极CNE可以包括透明导电材料,并且从发光元件ED发射的光可以穿过连接电极CNE传输并发射。
第三绝缘层PAS3可以设置在第一连接电极层的连接电极和第二绝缘层PAS2上。第三绝缘层PAS3可以设置(例如,完全地设置)在第二绝缘层PAS2上以覆盖第三连接电极CNE3和第四连接电极CNE4,第一连接电极CNE1、第二连接电极CNE2和第五连接电极CNE5可以设置在第三绝缘层PAS3上。除了其中设置有第三连接电极CNE3和第四连接电极CNE4的区域之外,第三绝缘层PAS3还可以设置(例如,完全地设置)在过孔层VIA上。第三绝缘层PAS3可以使第一连接电极层的连接电极和第二连接电极层的连接电极彼此绝缘,使得第一连接电极层的连接电极和第二连接电极层的连接电极可以彼此不直接接触。
例如,还可以在第三绝缘层PAS3上设置另一绝缘层。这种绝缘层可以用于保护设置在第一基底SUB上的构件免受外部环境的影响。
上述第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的每个可以包括无机绝缘材料或有机绝缘材料。作为示例,第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的每个可以包括无机绝缘材料,或者第一绝缘层PAS1和第三绝缘层PAS3可以包括无机绝缘材料,但是第二绝缘层PAS2可以包括有机绝缘材料。第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的每个或至少一个可以以其中绝缘层交替地或重复地堆叠的结构形成。在实施例中,第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的每个可以由氧化硅(SiOx)、氮化硅(SiNx)和氮氧化硅(SiOxNy)中的任何一种制成。第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的全部可以由相同的材料制成,第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的一些可以由相同的材料制成,并且它们中的另一些绝缘层可以由不同的材料制成,或者第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的全部可以由不同的材料制成。
图11是根据实施例的发光元件的示意图。
参照图11,发光元件ED可以是发光二极管。例如,发光元件ED可以是具有纳米级至微米级的尺寸并由无机材料制成的无机发光二极管。在彼此面对的两个电极之间在特定方向上形成电场的情况下,发光元件ED可以在具有不同极性的两个电极之间对准。
根据实施例的发光元件ED可以具有在一个方向上延伸的形状。发光元件ED可以具有诸如圆柱形状、棒形状、线形状或管形状的形状。然而,发光元件ED不限于具有上述形状,并且可以具有各种形状。例如,发光元件ED可以具有诸如立方体形状、长方体形状或六边形棱柱形状的多边形棱柱形状,或者具有在一个方向上延伸但具有部分地倾斜的外表面的形状。
发光元件ED可以包括掺杂有任何导电类型(例如,p型或n型)掺杂剂的半导体层。半导体层可以接收从外部电源施加的电信号以发射特定波长带的光。发光元件ED可以包括第一半导体层31、第二半导体层32、发光层36、电极层37和绝缘膜38。
第一半导体层31可以是n型半导体。第一半导体层31可以包括具有化学式AlxGayIn1-x-yN(0≤x≤1,0≤y≤1,并且0≤x+y≤1)的半导体材料。例如,第一半导体层31的半导体材料可以是掺杂有n型掺杂剂的AlGaInN、GaN、AlGaN、InGaN、AlN和InN中的一种或更多种。掺杂在第一半导体层31中的n型掺杂剂可以是Si、Ge、Sn、Se等。
第二半导体层32可以设置在第一半导体层31上,且发光层36置于第二半导体层32与第一半导体层31之间。第二半导体层32可以是p型半导体,并且可以包括具有化学式AlxGayIn1-x-yN(0≤x≤1,0≤y≤1,并且0≤x+y≤1)的半导体材料。例如,第二半导体层32的半导体材料可以是掺杂有p型掺杂剂的AlGaInN、GaN、AlGaN、InGaN、AlN和InN中的一种或更多种。掺杂在第二半导体层32中的p型掺杂剂可以是Mg、Zn、Ca、Ba等。
在图11中已经示出第一半导体层31和第二半导体层32中的每个被构造为层,但是实施例不限于此。根据发光层36的材料,第一半导体层31和第二半导体层32中的每个还可以包括更多数量的层(例如,盖层或拉伸应变势垒减小(TSBR)层)。例如,发光元件ED还可以包括设置在第一半导体层31与发光层36之间或第二半导体层32与发光层36之间的另一半导体层。设置在第一半导体层31与发光层36之间的半导体层可以由掺杂有n型掺杂剂的AlGaInN、GaN、AlGaN、InGaN、AlN和InN中的一种或更多种制成,设置在第二半导体层32和发光层36之间的半导体层可以由掺杂有p型掺杂剂的AlGaInN、GaN、AlGaN、InGaN、AlN和InN中的一种或更多种制成。
发光层36可以设置在第一半导体层31与第二半导体层32之间。发光层36可以包括具有单量子阱结构或多量子阱结构的材料。在发光层36包括具有多量子阱结构的材料的情况下,发光层36可以具有其中量子层和阱层交替地堆叠的结构。发光层36可以根据通过第一半导体层31和第二半导体层32施加的电信号通过电子-空穴对的结合来发射光。发光层36可以包括诸如AlGaN、AlGaInN或InGaN的材料。在发光层36具有多量子阱结构(其中量子层和阱层交替地堆叠的结构)的情况下,量子层可以包括诸如AlGaN或AlGaInN的材料,阱层可以包括诸如GaN或AlInN的材料。
发光层36可以具有其中具有大能带隙的半导体材料和具有小能带隙的半导体材料交替地堆叠的结构,并且可以根据发射光的波长带而包括其他III族至V族半导体材料。由发光层36发射的光不限于蓝色波长带的光,并且在一些情况下,发光层36也可以发射红色波长带和绿色波长带的光。
电极层37可以是欧姆连接电极。然而,实施例不限于此,电极层37也可以是肖特基连接电极。发光元件ED可以包括至少一个电极层37。发光元件ED可以包括一个或更多个电极层37,但是实施例不限于此。在另一示例中,也可以省略电极层37。
在发光元件ED连接(例如,电连接)到显示装置10中的电极RME或连接电极CNE的情况下,电极层37可以减小发光元件ED与电极RME或连接电极CNE之间的电阻。电极层37可以包括具有导电性的金属。电极层37可以包括铝(Al)、钛(Ti)、铟(In)、金(Au)、银(Ag)、ITO、IZO和ITZO中的至少一种。
绝缘膜38可以被设置为围绕上述半导体层和电极层的外表面。例如,绝缘膜38可以至少围绕发光层36的外表面,但是可以形成为暴露发光元件ED在长度方向上的两个端部(例如,相对端部)。例如,绝缘膜38也可以形成为使得其上表面在与发光元件ED的至少一个端部相邻的区域中在剖面中可以是倒圆的(圆形的)。
绝缘膜38可以包括诸如氧化硅(SiOx)、氮化硅(SiNx)、氮氧化硅(SiOxNy)、氮化铝(AlNx)、氧化铝(AlOx)、氧化锆(ZrOx)、氧化铪(HfOx)和氧化钛(TiOx)的具有绝缘性质的材料中的至少一种。在图11中已经示出绝缘膜38形成为单层,但是实施例不限于此,在一些实施例中,绝缘膜38也可以以其中堆叠有多层的多层结构形成。
绝缘膜38可以用于保护发光元件ED的半导体层和电极层。绝缘膜38可以防止在发光层36与电信号通过其传输到发光元件ED的电极直接接触的情况下在发光层36中可能发生的电短路。例如,绝缘膜38可以防止发光元件ED的发光效率降低或劣化。
例如,可以对绝缘膜38的外表面进行表面处理。发光元件ED可以在其中它们分散在墨(例如,预定墨)中的状态下被注入或喷涂到电极上并在电极上对准。这里,为了使发光元件ED以其中发光元件ED分散而不与墨中的其他相邻的发光元件ED团聚(或凝聚)的状态保持,可以对绝缘膜38的表面执行疏水或亲水处理。
在包括在显示装置10中的发光元件ED中,在其处设置有第一半导体层31的端部和在其处设置有第二半导体层32和电极层37的另一端部可以彼此区分开。发光元件ED在发光元件ED延伸所沿的方向上的两个端部(例如,相对端部)可以彼此区分开,设置在电极RME上的发光元件ED的定向方向可以彼此不同。
图12是示出根据实施例的设置在显示装置的子像素中的发光元件的定向方向的示意性平面图。图12示出了在图6的第一子像素SPX1中的发光元件ED(例如,ED1、ED2、ED3和ED4)的定向方向。
参照图12,发光元件ED中的每个可以包括第一端部(例如,图12中的黑色部分)和第二端部(例如,图12中的白色部分)。在诸如图11的发光元件ED的实施例中,发光元件ED的第一端部可以是其中设置有第二半导体层32和电极层37的部分,发光元件ED的第二端部可以是其中设置有第一半导体层31的部分。在壁BP1、BP2和BP3之间设置在沿第二方向DR2间隔开的电极RME上的发光元件ED可以被设置为使得其第一端部可以在特定方向上定向,并且不同的发光元件ED1、ED2、ED3和ED4的定向方向可以彼此相同或不同。
例如,第一发光元件ED1可以被设置为使得其第一端部可以朝向发射区域EMA的右侧(例如,朝向第二方向DR2的正向方向)定向,第二发光元件ED2也可以被设置为使得其第一端部可以朝向发射区域EMA的右侧(例如,朝向第二方向DR2的正向方向)定向。第三发光元件ED3可以被设置为使得其第一端部可以朝向发射区域EMA的左侧(例如,朝向第二方向DR2的反向方向)定向,第四发光元件ED4也可以被设置为使得其第一端部可以朝向发射区域EMA的左侧(例如,朝向第二方向DR2的反向方向)定向。设置在第一电极组RMG1的电极上并且在第二方向DR2上彼此间隔开的第一发光元件ED1和第二发光元件ED2可以分别具有在同一方向上定向的第一端部。设置在第二电极组RMG2的电极上并且在第二方向DR2上彼此间隔开的第三发光元件ED3和第四发光元件ED4可以分别具有在同一方向上定向的第一端部。例如,设置在第一壁BP1与第三壁BP3之间并且在第一方向DR1上彼此间隔开的第一发光元件ED1和第三发光元件ED3可以分别具有在彼此相反的方向上定向的第一端部。设置在第三壁BP3与第二壁BP2之间并且在第一方向DR1上彼此间隔开的第二发光元件ED2和第四发光元件ED4可以分别具有在彼此相反的方向上定向的第一端部。
发光元件ED的定向方向可以影响连接电极CNE的图案形状。例如,第一连接电极CNE1和第二连接电极CNE2可以分别设置在第一电极RME1和第二电极RME2上,第一连接电极CNE1可以与第一发光元件ED1的第一端部接触(例如,直接接触),第二连接电极CNE2可以与第二发光元件ED2的第二端部接触(例如,直接接触)。第一连接电极CNE1和第二连接电极CNE2可以分别与任何一种类型的发光元件ED接触(例如,直接接触),并且可以在子区域SA中与第三导电层的导电图案层接触(例如,直接接触)。第一连接电极CNE1可以连接(例如,电连接)到第一发光元件ED1和第一电压线VL1,第二连接电极CNE2可以连接(例如,电连接)到第二发光元件ED2和第二电压线VL2。
第一发光元件ED1和第三发光元件ED3可以被设置为使得第一发光元件ED1的第二端部和第三发光元件ED3的第一端部可以朝向发射区域EMA的左侧(例如,朝向第二方向DR2的反向方向)定向,第三连接电极CNE3可以具有在第一方向DR1上延伸的形状并且可以与第一发光元件ED1的第二端部和第三发光元件ED3的第一端部接触(例如,直接接触)。尽管第三连接电极CNE3不具有部分地弯曲或绕过的形状而具有在一个方向上延伸的图案形状,但是第三连接电极CNE3可以与第一发光元件ED1的第二端部和第三发光元件ED3的第一端部接触(例如,直接接触)。第一发光元件ED1和第三发光元件ED3可以通过第三连接电极CNE3彼此连接(例如,电连接)。
例如,第二发光元件ED2和第四发光元件ED4可以被设置为使得第二发光元件ED2的第一端部和第四发光元件ED4的第二端部可以朝向发射区域EMA的右侧(例如,朝向第二方向DR2的正向方向)定向,第四连接电极CNE4可以具有在第一方向DR1上延伸的形状并且可以与第二发光元件ED2的第一端部和第四发光元件ED4的第二端部接触(例如,直接接触)。尽管第四连接电极CNE4不具有部分地弯曲或绕过的形状并且具有在一个方向上延伸的图案形状,但是第四连接电极CNE4可以与第二发光元件ED2的第一端部和第四发光元件ED4的第二端部接触(例如,直接接触)。第二发光元件ED2和第四发光元件ED4可以通过第四连接电极CNE4彼此连接(例如,电连接)。
第三发光元件ED3可以被设置为使得其第二端部可以朝向发射区域EMA的右侧(例如,朝向第二方向DR2的正向方向)定向,第四发光元件ED4可以被设置为使得其第一端部可以朝向发射区域EMA的左侧(例如,朝向第二方向DR2的方向方向)定向。第五连接电极CNE5可以在第二方向DR2上形成在第五电极RME5和第六电极RME6上,以在第二方向DR2上具有比其他连接电极CNE大的宽度,因此可以与第三发光元件ED3的第二端部和第四发光元件ED4的第一端部接触(例如,直接接触)。尽管第五连接电极CNE5不具有部分地弯曲或绕过的形状并且具有在一个方向上延伸的图案形状,但是第五连接电极CNE5可以与第三发光元件ED3的第二端部和第四发光元件ED4的第一端部接触(例如,直接接触)。第三发光元件ED3和第四发光元件ED4可以通过第五连接电极CNE5彼此连接(例如,电连接)。
第一电压线VL1的传输到第一连接电极CNE1的电信号可以流过第一发光元件ED1、第三连接电极CNE3、第三发光元件ED3、第五连接电极CNE5、第四发光元件ED4、第四连接电极CNE4、第二发光元件ED2和第二连接电极CNE2。
发光元件ED的这种定向方向可以根据连接到其上设置有发光元件ED的两个端部(例如,相对端部)的电极RME的信号线AL1和AL2而改变。其上设置有发光元件ED的第一端部的电极RME可以是连接(例如,电连接)到第一信号线AL1的电极,其上设置有发光元件ED的第二端部的电极RME可以是连接(例如,电连接)到第二信号线AL2的电极。例如,第一电极RME1、第四电极RME4、第六电极RME6和第七电极RME7可以是连接(例如,电连接)到第一信号线AL1的电极,发光元件ED的第一端部可以设置在第一电极RME1、第四电极RME4、第六电极RME6和第七电极RME7上。第二电极RME2、第三电极RME3、第五电极RME5和第八电极RME8可以是连接(例如,电连接)到第二信号线AL2的电极,并且发光元件ED的第二端部可以设置在第二电极RME2、第三电极RME3、第五电极RME5和第八电极RME8上。
在根据实施例的显示装置10中,发光元件ED的定向方向可以被设计为使得连接电极CNE可以具有在一个方向上延伸的形状并且连接电极CNE不具有弯曲或绕过的形状,因此,可以减小用于使连接电极CNE设置在发射区域EMA中的空间。因此,还可以减小在壁BP1、BP2和BP3之间的空间中第一电极组RMG1与第二电极组RMG2之间的区域,并且可以增大设置在发射区域EMA中的发光元件ED之中的可以连接到连接电极CNE以发射光的有效发光元件的数量。显示装置10可以具有以下优点:可以增大每单位面积的亮度,并且可以减少设置在发射区域EMA中以具有在制造显示装置10的工艺中所需的亮度的发光元件的数量。
图13是示出根据实施例的在显示装置中在第一方向上彼此相邻的像素行的电极、发光元件和连接电极的布局的示意性平面图。
图13示出了在第一方向DR1上彼此相邻的两个像素行PXC1和PXC2中的每个的子像素SPXn。
参照图13,在第一像素行PXC1的子像素SPXn中,第一电极组RMG1和第二电极组RMG2的相应电极RME可以分别连接(例如,电连接)到设置在第一像素行PXC1的下侧和上侧的两对信号线AL1和AL2。在第二像素行PXC2的子像素SPXn中,第一电极组RMG1和第二电极组RMG2的相应电极RME也可以分别连接(例如,电连接)到设置在第二像素行PXC2的下侧和上侧的两对信号线AL1和AL2。
第一像素行PXC1和第二像素行PXC2的电极RME中的每个可以连接(例如,电连接)到与对应的像素行PXC1和PXC2连接的信号线AL1和AL2。例如,第一像素行PXC1的第二电极组RMG2的电极RME连接(例如,电连接)到其的信号线AL1、AL2和第二像素行PXC2的第一电极组RMG1的电极RME连接(例如,电连接)到其的信号线AL1、AL2可以彼此区分开。因此,两对信号线AL1和AL2(总共四条信号线AL1和AL2)可以设置在第一像素行PXC1与第二像素行PXC2之间并且在子区域SA中。
因此,第一像素行PXC1和第二像素行PXC2的各个电极RME与信号线AL1和AL2之间的电连接关系可以基本上彼此相同。这意味着发光元件ED的定向方向以及第一像素行PXC1和第二像素行PXC2的连接电极CNE的图案形状基本上彼此相同。例如,第一像素行PXC1的第一电极RME1和第二像素行PXC2的第一电极RME1可以分别连接(例如,电连接)到彼此区分开的第一信号线AL1,像素行PXC1和PXC2中的每个的第一发光元件ED1可以被设置为使得其第一端部可以朝向发射区域EMA的右侧。像素行PXC1和PXC2中的每个的第一连接电极CNE1可以设置在第一电极RME1上,并且可以通过第一接触孔CT1连接(例如,电连接)到第一晶体管T1。其他发光元件ED和连接电极CNE的布置和图案形状可以与上述基本上相同。
然而,实施例不限于此。在图13的实施例中已经示出两对信号线AL1和AL2设置在第一像素行PXC1与第二像素行PXC2之间的子区域SA中,使得子区域SA具有足够的面积。在一些实施例中,设置在同一子区域SA中并连接到不同的像素行PXC1和PXC2的信号线AL1和AL2可以由不同的层形成,或者设置在同一子区域SA中的信号线AL1和AL2可以连接(例如,电连接)到不同的像素行PXC1和PXC2的电极RME。例如,可以改变不同的像素行PXC1和PXC2的相同电极RME与信号线AL1和AL2之间的电连接关系,因此,可以改变发光元件ED的定向方向和连接电极CNE的布置。这将参照其他实施例进行描述。
在下文中,将参照其他附图描述显示装置10的其他实施例。
图14是示出根据实施例的显示装置的子像素的示意性平面图。
参照图14,在根据实施例的显示装置10_1中,壁BP1、BP2和BP3中的每个可以包括在第一方向DR1上彼此间隔开的壁图案层P1、P2、P3、P4、P5和P6。第一壁BP1可以包括在第一方向DR1上彼此间隔开的第一壁图案层P1和第二壁图案层P2,第二壁BP2可以包括在第一方向DR1上彼此间隔开的第三壁图案层P3和第四壁图案层P4。第三壁BP3可以包括在第一方向DR1上彼此间隔开的第五壁图案层P5和第六壁图案层P6。图14的实施例与图6的实施例的不同之处在于,类似于被划分为在第一方向DR1上彼此间隔开的两个电极组RMG1和RMG2的电极RME,壁BP1、BP2和BP3也被划分为在第一方向DR1上彼此间隔开的壁图案层P1、P2、P3、P4、P5和P6。
包括在电极对RMP1、RMP2、RMP3和RMP4中的电极RME可以设置在不同的壁图案层P1、P2、P3、P4、P5和P6上。第一电极RME1和第二电极RME2可以设置在第三壁BP3的第五壁图案层P5上,第五电极RME5和第六电极RME6可以设置在第三壁BP3的第六壁图案层P6上。例如,第三电极RME3可以设置在第一壁BP1的第一壁图案层P1上,第七电极RME7可以设置在第一壁BP1的第二壁图案层P2上。第四电极RME4可以设置在第二壁BP2的第三壁图案层P3上,第八电极RME8可以设置在第二壁BP2的第四壁图案层P4上。
在显示装置10_1中,类似于电极RME,壁BP1、BP2和BP3可以包括在发射区域EMA中在第一方向DR1上彼此间隔开的壁图案层P1、P2、P3、P4、P5和P6,并且电极RME以及壁图案层P1、P2、P3、P4、P5和P6可以具有对应的布置结构。
图15是示出根据实施例的在显示装置中在第一方向上彼此相邻的像素行的电极、发光元件和连接电极的布局的示意性平面图。图16是沿着图15的线N5-N5'截取的示意性剖视图。
参照图15和图16,在根据实施例的显示装置10_2中,第一电极组RMG1的电极RME1至RME4可以与第三导电层的信号线AL1和AL2接触(例如,直接接触),第二电极组RMG2的电极RME5至RME8可以与第二导电层的信号线AL3和AL4接触(例如,直接接触)。
像素行PXC1和PXC2中的每个的第一电极组RMG1的电极可以连接(例如,电连接)到由第三导电层形成的第一信号线AL1或第二信号线AL2。第二电极组RMG2的电极可以连接(例如,电连接)到由第二导电层形成的第三信号线AL3或第四信号线AL4。第六电极RME6和第七电极RME7可以分别通过第一电极接触孔CTD连接(例如,电连接)到第三信号线AL3,第五电极RME5和第八电极RME8可以分别通过第二电极接触孔CTS连接(例如,电连接)到第四信号线AL4。
第三信号线AL3可以通过穿过第一栅极绝缘层GI和缓冲层BL的接触孔连接(例如,电连接)到第一电压线VL1。与施加到第一信号线AL1的电信号相同的电信号可以施加到第三信号线AL3。第四信号线AL4可以通过穿过第一栅极绝缘层GI和缓冲层BL的接触孔连接(例如,电连接)到第二电压线VL2。与施加到第二信号线AL2的电信号相同的电信号可以施加到第四信号线AL4。
第一电极组RMG1和第二电极组RMG2的电极可以连接(例如,电连接)到不同的信号线AL1、AL2、AL3和AL4,但是施加到第一电极组RMG1和第二电极组RMG2的电极的电信号可以基本上彼此相同。因此,设置在第一电极组RMG1和第二电极组RMG2的电极上的发光元件ED的定向方向可以与图12的实施例中的发光元件ED基本上相同。例如,像素行PXC1和PXC2中的每个的连接电极CNE的布置和图案形状可以与图12的实施例中的布置和图案形状基本上相同。
在根据实施例的显示装置10_2中,两对信号线AL1和AL2以及AL3和AL4可以设置在第一像素行PXC1与第二像素行PXC2之间的子区域SA中,但是两对信号线AL1和AL2以及AL3和AL4可以由不同的导电层形成。因此,在图15中已经示出子区域SA的空间几乎类似于图12的实施例中的空间,但是第一信号线AL1和第二信号线AL2以及第三信号线AL3和第四信号线AL4可以形成为彼此叠置(例如,部分地叠置),并且子区域SA的空间可以减小。显示装置10_2可以具有以下优点:可以在不改变发光元件ED、电极RME和连接电极CNE的布置和图案形状的情况下减小子区域SA的空间。
图17是示出根据实施例的在显示装置中在第一方向上彼此相邻的像素行的电极、发光元件和连接电极的布局的示意性平面图。
参照图17,在根据实施例的显示装置10_3中,第一电极组RMG1和第二电极组RMG2中的任何一个的电极RME可以连接到信号线AL1或AL2,第一电极组RMG1和第二电极组RMG2中的另一个的电极RME可以不连接(例如,电连接)到信号线AL1和AL2。不同的像素行PXC1和PXC2的两个相邻的电极组RMG1和RMG2的电极RME可以在它们彼此连接的状态下形成,并且在后续工艺中在子区域SA的分离部ROP中彼此分离。在显示装置10_3中,即使仅一对信号线AL1和AL2设置在子区域SA中,信号线AL1和AL2也可以向设置在显示装置10_3的上侧和下侧的像素行PXC1和PXC2中的每个的电极RME传输电信号。在图17中,示出了其中第一电极组RMG1的电极不连接(例如,电连接)到信号线AL1和AL2而第二电极组RMG2的电极连接(例如,电连接)到信号线AL1和AL2的实施例。然而,实施例不限于此,以下描述可以类似地应用于相反的情况。
在制造显示装置10_3的工艺中,不同的像素行PXC1和PXC2的第一电极组RMG1和第二电极组RMG2的电极RME可以形成为彼此连接的电极线(见图17的分离部ROP内的虚线部分),并且在后续工艺中彼此分离。例如,在制造显示装置10_3的工艺中,第一像素行PXC1的第二电极组RMG2的电极可以与第二像素行PXC2的第一电极组RMG1的电极成一体,然后与第二像素行PXC2的第一电极组RMG1的电极分离。第一像素行PXC1的第二电极组RMG2的第五电极RME5、第六电极RME6、第七电极RME7和第八电极RME8可以是从分别与第二像素行PXC2的第一电极组RMG1的第一电极RME1、第二电极RME2、第三电极RME3和第四电极RME4成一体的电极线衍生(或形成)的电极。在第一像素行PXC1的第二电极组RMG2的电极连接(例如,电连接)到第一信号线AL1或第二信号线AL2的情况下,电信号也可以传输到第二像素行PXC2的第一电极组RMG1的电极。在以其中不同的像素行PXC1和PXC2的相邻的电极组RMG1和RMG2的电极彼此成一体的状态设置发光元件ED的情况下,不同的像素行PXC1和PXC2的相邻的电极组RMG1和RMG2的电极可以通过在子区域SA的分离部ROP中执行使电极线分离的工艺而被分离为不同的电极。
在显示装置10_3中,一对信号线AL1和AL2可以同时地向设置在不同的像素行PXC1和PXC2中的电极RME传输电信号,并且可以减少设置在子区域SA中的信号线AL1和AL2的数量。然而,因此,设置在不同的像素行PXC1和PXC2中的发光元件ED的定向方向可以彼此不同,并且可以相应地改变连接电极CNE的布置和连接关系。
例如,在其中在第一像素行PXC1中第六电极RME6和第七电极RME7连接(例如,电连接)到第一信号线AL1而第五电极RME5和第八电极RME8连接(例如,电连接)到第二信号线AL2的实施例中,第三发光元件ED3可以被设置为使得其第一端部可以朝向发射区域EMA的左侧(例如,朝向第二方向DR2的反向方向)定向,并且第四发光元件ED4可以被设置为使得其第一端部可以朝向发射区域EMA的左侧(例如,朝向第二方向DR2的反向方向)定向。
第二像素行PXC2的第一电极RME1和第四电极RME4可以是分别与第一像素行PXC1的第五电极RME5和第八电极RME8成一体的电极,并且可以在使发光元件ED对准的工艺中连接(例如,电连接)到第二信号线AL2。第二像素行PXC2的第二电极RME2和第三电极RME3可以是分别与第一像素行PXC1的第六电极RME6和第七电极RME7成一体的电极,并且可以在使发光元件ED对准的工艺中连接(例如,电连接)到第一信号线AL1。与第一像素行PXC1的第三发光元件ED3和第四发光元件ED4一样,第二像素行PXC2的第一发光元件ED1和第二发光元件ED2可以被设置为使得其第一端部可以朝向发射区域EMA的左侧(例如,朝向第二方向DR2的反向方向)定向。
考虑到每个子像素SPXn中的电极对RMP1、RMP2、RMP3和RMP4的电极连接(例如,电连接)到不同的信号线AL1和AL2,第一像素行PXC1的第一电极组RMG1的电极可以连接(例如,电连接)到与第二电极组RMG2的电极之中的在第一方向DR1上与第一电极组RMG1的电极间隔开的电极连接(例如,电连接)到其的信号线相反的信号线AL1和AL2。例如,在第一像素行PXC1的第一电极组RMG1中,第一电极RME1和第四电极RME4可以连接(例如,电连接)到第一信号线AL1,第二电极RME2和第三电极RME3可以连接(例如,电连接)到第二信号线AL2。在第二像素行PXC2的第二电极组RMG2中,第五电极RME5和第八电极RME8可以连接(例如,电连接)到第一信号线AL1,第六电极RME6和第七电极RME7可以连接(例如,电连接)到第二信号线AL2。
设置在第一像素行PXC1的第一电极组RMG1上的第一发光元件ED1和第二发光元件ED2可以被设置为使得其第一端部朝向发射区域EMA的右侧(例如,朝向第二方向DR2的正向方向)定位(或面对发射区域EMA的右侧(例如,朝向第二方向DR2的正向方向))。例如,设置在第二像素行PXC2的第二电极组RMG2上的第三发光元件ED3和第四发光元件ED4可以被设置为使得其第一端部可以朝向发射区域EMA的右侧(例如,朝向第二方向DR2的正向方向)定向(或面对发射区域EMA的右侧(例如,朝向第二方向DR2的正向方向))。在显示装置10_3中,设置在第一像素行PXC1和第二像素行PXC2中的发光元件ED的定向方向可以彼此相反。例如,第一像素行PXC1的第一发光元件ED1和第二像素行PXC2的第一发光元件ED1可以分别具有朝向相反方向定向的第一端部。
根据发光元件ED的定向方向,可以改变第一像素行PXC1和第二像素行PXC2的连接电极CNE与发光元件ED之间的接触关系以及这些连接电极CNE与第三导电层之间的连接关系。例如,第一像素行PXC1的连接电极CNE的布置关系和接触关系可以与上面参照图12描述的布置关系和接触关系基本上相同。基于上述描述的那些来描述第二像素行PXC2的连接电极CNE,第一连接电极CNE1可以设置在第一电极RME1上并且与第一发光元件ED1的第二端部接触(例如,直接接触)。第二连接电极CNE2可以设置在第二电极RME2上并且与第二发光元件ED2的第一端部接触(例如,直接接触)。第三连接电极CNE3可以设置在第三电极RME3和第七电极RME7上并且与第一发光元件ED1的第一端部和第三发光元件ED3的第二端部接触(例如,直接接触),第四连接电极CNE4可以设置在第四电极RME4和第八电极RME8上并且与第二发光元件ED2的第二端部和第四发光元件ED4的第一端部接触(例如,直接接触)。第五连接电极CNE5可以设置在第五电极RME5和第六电极RME6上并且与第三发光元件ED的第一端部和第四发光元件ED4的第二端部接触(例如,直接接触)。
与第二像素行PXC2的连接电极CNE叠置的电极RME的类型可以同与第一像素行PXC1的连接电极CNE叠置的电极RME的类型基本上相同,但是发光元件ED的同第二像素行PXC2的连接电极CNE接触的端部可以与发光元件ED的同第一像素行PXC1的连接电极CNE接触的端部不同。例如,第一像素行PXC1的第一连接电极CNE1可以通过第一接触孔CT1连接(例如,电连接)到第一晶体管T1,第一像素行PXC1的第二连接电极CNE2可以通过第二接触孔CT2连接(例如,电连接)到第二电压线VL2。例如,第二像素行PXC2的第一连接电极CNE1可以通过第二接触孔CT2连接(例如,电连接)到第二电压线VL2,第二像素行PXC2的第二连接电极CNE2可以通过第一接触孔CT1连接(例如,电连接)到第一晶体管T1。在第一像素行PXC1中,第一电源电压可以通过第一连接电极CNE1传输到发光元件ED,在第二像素行PXC2中的情况下,第一电源电压可以通过第二连接电极CNE2传输到发光元件ED。在显示装置10_3中,在显示区域DPA中,奇数像素行可以具有与第一像素行PXC1中的发光元件ED的定向方向和连接电极CNE的布置基本上相同的发光元件ED的定向方向和连接电极CNE的布置,偶数像素行可以具有与第二像素行PXC2中的发光元件ED的定向方向和连接电极CNE的布置基本上相同的发光元件ED的定向方向和连接电极CNE的布置。
在图17的实施例中,第一像素行PXC1和第二像素行PXC2中的连接电极CNE的布置可以实质上基本上彼此相同,并且在第一像素行PXC1和第二像素行PXC2中仅第一连接电极CNE1和第二连接电极CNE2与下导电层之间的连接关系可以彼此不同。然而,实施例不限于此,第一像素行PXC1和第二像素行PXC2中的连接电极CNE的布置也可以彼此不同。
图18是示出根据实施例的在显示装置中在第一方向上彼此相邻的像素行的电极、发光元件和连接电极的布局的示意性平面图。
参照图18,在根据实施例的显示装置10_4中,第一像素行PXC1的连接电极CNE的布置可以与第二像素行PXC2的连接电极CNE的布置不同。图18的实施例在第二像素行PXC2的连接电极CNE的布置方面与图17的实施例不同。
第一像素行PXC1和第二像素行PXC2的电极RME和发光元件ED的布置的描述与图17的实施例中的布置基本上相同。例如,在第一像素行PXC1和第二像素行PXC2中的每个中,仅第二电极组RMG2的电极RME可以连接(例如,电连接)到信号线AL1和AL2。因此,第一像素行PXC1和第二像素行PXC2的发光元件ED的定向方向可以彼此相反。
在第二像素行PXC2的连接电极CNE的布置与第一像素行PXC1的连接电极CNE的布置不同的情况下,第一像素行PXC1的连接电极CNE的布置可以与图17的实施例中的连接电极CNE的布置基本上相同。例如,在第二像素行PXC2中,第一连接电极CNE1和第二连接电极CNE2可以分别设置在第五电极RME5和第六电极RME6上。第一连接电极CNE1可以在第五电极RME5上在第一方向DR1上延伸并且设置在被设置在发射区域EMA的下侧的子区域SA中。第二连接电极CNE2可以在第六电极RME6上在第一方向DR1上延伸并且设置在被设置在发射区域EMA的下侧的子区域SA中。
第五连接电极CNE5可以在第一方向DR1上与第一连接电极CNE1和第二连接电极CNE2间隔开并且设置在第一电极RME1和第二电极RME2上。第二像素行PXC2的连接电极CNE在第一连接电极CNE1、第二连接电极CNE2和第五连接电极CNE5的布置方面与图17的实施例中的第一连接电极CNE1、第二连接电极CNE2和第五连接电极CNE5的布置不同。在第一像素行PXC1中,第一连接电极CNE1和第二连接电极CNE2可以设置在发射区域EMA的上侧的第一电极组RMG1上,第五连接电极CNE5可以设置在发射区域EMA的下侧的第二电极组RMG2上。在第二像素行PXC2中,第一连接电极CNE1和第二连接电极CNE2可以设置在发射区域EMA的下侧的第二电极组RMG2上,第五连接电极CNE5可以设置在发射区域EMA的上侧的第一电极组RMG1上。
在第二像素行PXC2中,第三连接电极CNE3和第四连接电极CNE4设置在其处的位置可以与第一像素行PXC1中的位置基本上相同。第三连接电极CNE3可以在第一方向DR1上延伸并且设置在第三电极RME3和第七电极RME7上。第四连接电极CNE4可以在第一方向DR1上延伸并且设置在第四电极RME4和第八电极RME8上。
在图17的实施例中,作为第一类型连接电极的第一连接电极CNE1和第二连接电极CNE2可以在第一方向DR1上与作为第三类型连接电极并设置在第二像素行PXC2的下部的第五连接电极CNE5间隔开。例如,在图18的实施例中,作为第一类型连接电极的第一连接电极CNE1和第二连接电极CNE2可以在第一方向DR1上与作为第三类型连接电极并设置在第二像素行PXC2的上部的第五连接电极CNE5间隔开。
在第二像素行PXC2中,第一连接电极CNE1可以与第三发光元件ED3的第一端部接触(例如,直接接触),第二连接电极CNE2可以与第四发光元件ED4的第二端部接触(例如,直接接触)。第一连接电极CNE1可以通过设置在子区域SA中的第一接触孔CT1与第一导电图案层CDP1接触(例如,直接接触)。第一连接电极CNE1可以连接(例如,电连接)到第一晶体管T1。第二连接电极CNE2可以通过第二接触孔CT2与第三导电图案层CDP3接触(例如,直接接触)。第二连接电极CNE2可以连接(例如,电连接)到第二电压线VL2。
第三连接电极CNE3可以与第三发光元件ED3的第二端部和第一发光元件ED1的第一端部接触(例如,直接接触)。第四连接电极CNE4可以与第四发光元件ED4的第一端部和第二发光元件ED2的第二端部接触(例如,直接接触)。第五连接电极CNE5可以与第一发光元件ED1的第二端部和第二发光元件ED2的第一端部接触(例如,直接接触)。
在图17的显示装置10_3和图18的显示装置10_4中,与图12的实施例相比,可以减少设置在子区域SA中的信号线AL1和AL2的数量。因此,可以改变设置在第一像素行PXC1和第二像素行PXC2中的电极RME与信号线AL1和AL2之间的电连接、发光元件ED的定向方向以及连接电极CNE的布置。然而,在显示装置10_3和显示装置10_4中的每个中,连接电极CNE可以具有在一个方向上延伸的图案形状,并且在发射区域EMA中其中设置有连接电极CNE的空间可以减小。例如,在显示装置10_3和显示装置10_4中,电极RME的布置和发光元件ED的定向方向可以适当地改变,只要连接电极CNE的图案形状可以保持即可。
例如,显示装置10可以用于通过经由信号线AL1、AL2向电极RME施加电信号来使发光元件ED对准的工艺。由于连接电极CNE连接(例如,直接连接)到第三导电层以连接(例如,电连接)到电压线VL1和VL2,因此电极RME可以不连接(例如,不电连接)到发光元件ED。因此,不同的像素行PXC1和PXC2的电极RME也可以以其中它们彼此连接的状态设置。
图19和图20是示出根据其他实施例的在显示装置中在第一方向上彼此相邻的像素行的电极、发光元件和连接电极的布局的示意性平面图。
参照图19和图20,在根据实施例的显示装置10_5和显示装置10_6中,各个电极RME可以被设置为横跨不同的像素行PXC。包括在一个电极组中的电极RME可以被设置为横跨在第一方向DR1上彼此相邻的两个像素行PXC1和PXC2,不同电极组的电极RME可以设置在一个像素行PXC1或PXC2中。图19的实施例和图20的实施例彼此不同之处在于,连接电极CNE的布置分别类似于图17和图18的实施例中的连接电极CNE的布置。在下文中,将描述图19的显示装置10_5和图20的显示装置10_6的电极RME的布置。
显示装置10_5和显示装置10_6中的每个可以包括作为第一电极组RMG1设置在第一像素行PXC1和第二像素行PXC2中的第一电极RME1、第二电极RME2、第三电极RME3和第四电极RME4。第一电极RME1、第二电极RME2、第三电极RME3和第四电极RME4可以设置在像素行PXC1和PXC2的在第一方向DR1上彼此相邻的发射区域EMA以及像素行PXC1和PXC2之间的子区域SA中。第一电极组RMG1的任何一个电极RME可以从第一像素行PXC1的发射区域EMA在第一方向DR1上延伸,并且被设置为直到子区域SA和第二像素行PXC2的发射区域EMA。在像素行PXC1和PXC2中的每个的发射区域EMA中,不同电极组的电极RME可以在第一方向DR1上彼此间隔开。
显示装置10_5和显示装置10_6中的每个可以包括作为在第一方向DR1上与第一电极组RMG1间隔开的第二电极组RMG2的第五电极RME5、第六电极RME6、第七电极RME7和第八电极RME8。第五电极RME5、第六电极RME6、第七电极RME7和第八电极RME8可以设置在沿第一方向DR1彼此相邻的像素行PXC1和PXC2的发射区域EMA以及第一像素行PXC1与设置在第一像素行PXC1的上侧的另一像素行之间的子区域SA和第二像素行PXC2与设置在第二像素行PXC2的下侧的另一像素行之间的子区域SA中。第二电极组RMG2的任何一个电极RME可以从第一像素行PXC1的发射区域EMA在第一方向DR1上延伸,并且被设置为直到设置在第一像素行PXC1的上侧的子区域SA和另一像素行的发射区域EMA。在另一示例中,第二电极组RMG2的任何一个电极RME可以从第二像素行PXC2的发射区域EMA在第一方向DR1上延伸,并且被设置为直到设置在第二像素行PXC2的下侧的子区域SA和另一像素行的发射区域EMA。
第一电极组RMG1的第一电极RME1和第四电极RME4可以连接(例如,电连接)到设置在第一像素行PXC1与第二像素行PXC2之间的子区域SA中的第二信号线AL2。第一电极组RMG1的第二电极RME2和第三电极RME3可以连接(例如,电连接)到设置在第一像素行PXC1与第二像素行PXC2之间的子区域SA中的第一信号线AL1。第二电极组RMG2的第五电极RME5和第八电极RME8可以连接(例如,电连接)到设置在第二像素行PXC2的下侧的子区域SA中的第一信号线AL1。第二电极组RMG2的第六电极RME6和第七电极RME7可以连接(例如,电连接)到设置在第二像素行PXC2的下侧的子区域SA中的第二信号线AL2。
设置在第一像素行PXC1的第一电极组RMG1上的发光元件ED的定向方向可以与设置在第二像素行PXC2的第一电极组RMG1上的发光元件ED的定向方向基本上相同。例如,设置在第一像素行PXC1的发射区域EMA中的下侧的第三发光元件ED3和第四发光元件ED4的定向方向可以与设置在第二像素行PXC2的发射区域EMA中的上侧的第一发光元件ED1和第二发光元件ED2的定向方向基本上相同。这些发光元件ED的第一端部可以朝向发射区域EMA的左侧(例如,朝向第二方向DR2的反向方向)定向(或面对发射区域EMA的左侧(例如,朝向第二方向DR2的反向方向))。
设置在第一像素行PXC1的第二电极组RMG2上的发光元件ED的定向方向可以与设置在第二像素行PXC2的第二电极组RMG2上的发光元件ED的定向方向基本上相同。例如,设置在第一像素行PXC1的发射区域EMA中的上侧的第一发光元件ED1和第二发光元件ED2的定向方向可以与设置在第二像素行PXC2的发射区域EMA中的下侧的第三发光元件ED3和第四发光元件ED4的定向方向基本上相同。这些发光元件ED的第一端部可以朝向发射区域EMA的右侧(例如,朝向第二方向DR2的正向方向)定向(或面对发射区域EMA的右侧(例如,朝向第二方向DR2的正向方向))。
在图19的显示装置10_5中,第一像素行PXC1和第二像素行PXC2中的连接电极CNE的布置以及连接电极CNE与发光元件ED之间的连接关系可以与图17的实施例中的连接电极CNE的布置以及连接电极CNE与发光元件ED之间的连接关系基本上相同。在图20的显示装置10_6中,第一像素行PXC1和第二像素行PXC2中的连接电极CNE的布置以及连接电极CNE与发光元件ED之间的连接关系可以与图18的实施例中的连接电极CNE的布置以及连接电极CNE与发光元件ED之间的连接关系基本上相同。
图21是示出根据实施例的显示装置的子像素的示意性平面图。图22是沿着图21的线N6-N6'截取的示意性剖视图。
参照图21和图22,根据实施例的显示装置10_7还可以包括连接到连接电极CNE和第三导电层的导电图案层的线连接电极EP1和EP2。显示装置10_7还可以包括设置在子区域SA中并被设置为与第一连接电极CNE1叠置的第一线连接电极EP1和设置在子区域SA中并被设置为与第二连接电极CNE2叠置的第二线连接电极EP2。
第一线连接电极EP1和第二线连接电极EP2以及电极RME可以设置在同一层。例如,第一线连接电极EP1和第二线连接电极EP2以及电极RME可以包括相同的材料。第一线连接电极EP1和第二线连接电极EP2可以设置(例如,直接设置)在过孔层VIA上,并且第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3可以设置在第一线连接电极EP1和第二线连接电极EP2上。第一线连接电极EP1和第二线连接电极EP2可以分别与同第一线连接电极EP1和第二线连接电极EP2相邻的电极RME间隔开。
第一线连接电极EP1可以通过穿过过孔层VIA和第一钝化层PV1的接触孔与第一导电图案层CDP1接触(例如,直接接触)。第一连接电极CNE1可以通过穿过第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3的第一接触孔CT1与第一线连接电极EP1接触(例如,直接接触)。第二线连接电极EP2可以通过穿过过孔层VIA和第一钝化层PV1的接触孔与第三导电图案层CDP3接触(例如,直接接触)。第二连接电极CNE2可以通过穿过第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3的第二接触孔CT2与第二线连接电极EP2接触(例如,直接接触)。图21的实施例与上述实施例的不同之处在于,连接电极CNE不与第三导电层的导电图案层直接接触,而是通过由与电极RME相同的层形成的线连接电极EP1和EP2连接(例如,电连接)到第三导电层。
图23是示出根据实施例的显示装置的一部分的示意性剖视图。
参照图23,在根据实施例的显示装置10_8中,连接电极CNE可以通过第二导电层的桥接图案层GP1和GP2连接(例如,电连接)到第一晶体管T1或第二电压线VL2。显示装置10_8还可以包括由第二导电层形成并连接(例如,电连接)到第三导电层的导电图案层的桥接图案层GP1和GP2。第一连接电极CNE1和第二连接电极CNE2可以分别通过桥接图案层GP1和GP2连接(例如,电连接)到第三导电层的导电图案层或第一晶体管T1和第二电压线VL2。
第一桥接图案层GP1可以与第一导电图案层CDP1接触(例如,直接接触)。第一连接电极CNE1可以通过第一接触孔CT1连接(例如,直接连接)到第一桥接图案层GP1,并且可以连接(例如,电连接)到第一导电图案层CDP1和第一晶体管T1。第二桥接图案层GP2可以与第三导电图案层CDP3接触(例如,直接接触)。第二连接电极CNE2可以通过第二接触孔CT2连接(例如,直接连接)到第二桥接图案层GP2,并且可以连接(例如,电连接)到第三导电图案层CDP3和第二电压线VL2。
图24是示出根据实施例的显示装置的子像素的示意性平面图。
参照图24,在根据实施例的显示装置10_9中,电极RME与信号线AL1和AL2之间的连接以及连接电极CNE的布置可以与上述实施例中的电极RME与信号线AL1和AL2之间的连接以及连接电极CNE的布置不同。
在上述实施例中,构成电极对RMP1、RMP2、RMP3和RMP4的不同电极RME可以分别连接(例如,电连接)到不同的信号线AL1和AL2。例如,第一电极对RMP1的第一电极RME1和第五电极RME5可以分别连接到第一信号线AL1和第二信号线AL2。然而,实施例不限于此,电极对RMP1、RMP2、RMP3和RMP4可以分别连接到相同的信号线AL1和AL2。
参照图24,第一电极对RMP1的第一电极RME1和第五电极RME5中的每个可以连接到第一信号线AL1。第二电极对RMP2的第二电极RME2和第六电极RME6中的每个也可以连接(例如,电连接)到第一信号线AL1。第三电极对RMP3的第三电极RME3和第七电极RME7中的每个可以连接(例如,电连接)到第二信号线AL2,第四电极对RMP4的第四电极RME4和第八电极RME8中的每个也可以连接(例如,电连接)到第二信号线AL2。
根据电极RME与信号线AL1和AL2之间的连接,发光元件ED的定向方向可以与上述实施例的定向方向不同。例如,第一发光元件ED1和第三发光元件ED3可以被设置为使得其第一端部可以在同一方向上定向,第二发光元件ED2和第四发光元件ED4可以被设置为使得其第一端部可以在同一方向上定向。例如,第一发光元件ED1和第三发光元件ED3的第一端部定向所沿的方向可以与第二发光元件ED2和第四发光元件ED4的第一端部定向所沿的方向不同。
连接电极CNE的图案形状和布置可以根据发光元件ED的定向方向而改变。第一连接电极CNE1和第二连接电极CNE2可以设置在相对于发射区域EMA的中心的上侧。第一连接电极CNE1和第二连接电极CNE2可以被设置为横跨对应的子像素SPXn的发射区域EMA和子区域SA,并且可以分别通过形成在子区域SA中的接触孔CT1和CT2与第三导电层直接接触。第一连接电极CNE1可以设置在第一电极RME1上并且与第一发光元件ED1的第一端部接触(例如,直接接触),第二连接电极CNE2可以设置在第四电极RME4上并与第二发光元件ED2的第二端部接触(例如,直接接触)。
第三连接电极CNE3可以包括设置在第三电极RME3上的第一延伸部CN_E1、设置在第五电极RME5上的第二延伸部CN_E2以及使第一延伸部CN_E1和第二延伸部CN_E2彼此连接的第一连接部CN_B1。第一延伸部CN_E1可以在第二方向DR2上与第一连接电极CNE1间隔开并面对第一连接电极CNE1,第二延伸部CN_E2可以在第一方向DR1上与第一连接电极CNE1间隔开。第一延伸部CN_E1可以设置在对应的子像素SPXn的发射区域EMA的上侧,第二延伸部CN_E2可以设置在对应的子像素SPXn的发射区域EMA的下侧。第一延伸部CN_E1和第二延伸部CN_E2可以设置在发射区域EMA中。第一连接部CN_B1可以在发射区域EMA的中心部分处设置在第一电极组RMG1与第二电极组RMG2之间。第三连接电极CNE3可以具有基本上在第一方向DR1上延伸的形状,但是可以具有在第二方向DR2上弯曲然后再次在第一方向DR1上延伸的形状。第三连接电极CNE3可以被设置为横跨第三电极RME3和第五电极RME5。第一延伸部CN_E1可以与第一发光元件ED1的第二端部接触(例如,直接接触),第二延伸部CN_E2可以与第三发光元件ED3的第一端部接触(例如,直接接触)。
第四连接电极CNE4可以包括设置在第二电极RME2上的第三延伸部CN_E3、设置在第八电极RME8上的第四延伸部CN_E4以及使第三延伸部CN_E3和第四延伸部CN_E4彼此连接的第二连接部CN_B2。第三延伸部CN_E3可以在第二方向DR2上与第二连接电极CNE2间隔开并面对第二连接电极CNE2,第四延伸部CN_E4可以在第一方向DR1上与第二连接电极CNE2间隔开。第三延伸部CN_E3可以设置在对应的子像素SPXn的发射区域EMA的上侧,第四延伸部CN_E4可以设置在对应的子像素SPXn的发射区域EMA的下侧。第三延伸部CN_E3和第四延伸部CN_E4可以设置在发射区域EMA中。第二连接部CN_B2可以设置在第一电极组RMG1与第二电极组RMG2之间以与发射区域EMA的中心相邻。第四连接电极CNE4可以具有基本上在第一方向DR1上延伸的形状,但是可以具有在第二方向DR2上弯曲然后再次在第一方向DR1上延伸的形状。第四连接电极CNE4可以被设置为横跨第二电极RME2和第八电极RME8。第三延伸部CN_E3可以与第二发光元件ED2的第一端部接触(例如,直接接触),第四延伸部CN_E4可以与第四发光元件ED4的第二端部接触(例如,直接接触)。
第五连接电极CNE5可以包括设置在第七电极RME7上的第五延伸部CN_E5、设置在第六电极RME6上的第六延伸部CN_E6以及使第五延伸部CN_E5和第六延伸部CN_E6彼此连接的第三连接部CN_B3。第五延伸部CN_E5可以在第二方向DR2上与第三连接电极CNE3的第二延伸部CN_E2间隔开并面对第三连接电极CNE3的第二延伸部CN_E2,第六延伸部CN_E6可以在第二方向DR2上与第四连接电极CNE4的第四延伸部CN_E4间隔开并面对第四连接电极CNE4的第四延伸部CN_E4。第五延伸部CN_E5和第六延伸部CN_E6中的每个可以设置在发射区域EMA的下侧,第三连接部CN_B3可以在堤层BNL上在第二方向DR2上延伸。第五连接电极CNE5可以具有在平面图中围绕第三连接电极CNE3的第二延伸部CN_E2的形状,并且可以被设置为横跨第七电极RME7和第六电极RME6。第五延伸部CN_E5可以与第三发光元件ED3的第二端部接触(例如,直接接触),第六延伸部CN_E6可以与第四发光元件ED4的第一端部接触(例如,直接接触)。
作为第二类型连接电极的第三连接电极CNE3和第四连接电极CNE4可以是其在第一方向DR1上延伸的电极延伸部在第二方向DR2上彼此不平行的连接电极,作为第三类型连接电极的第五连接电极CNE5可以是其在第一方向DR1上延伸的电极延伸部在第二方向DR2上彼此平行的连接电极。第三连接电极CNE3和第四连接电极CNE4可以具有在第一方向DR1上延伸但弯曲的形状,第五连接电极CNE5可以具有围绕另一连接电极的一部分的形状。
图25是根据实施例的显示装置的一部分的示意性剖视图。
参照图25,在显示装置10中,可以省略第三绝缘层PAS3,连接电极CNE1、CNE2、CNE3和CNE4可以设置在同一层。图25的实施例在连接电极层的布置方面与图7的实施例不同。
在根据实施例的显示装置10中,第二绝缘层PAS2可以仅设置在发光元件ED1和ED2上。与图7的实施例相比,第二绝缘层PAS2可以具有在壁BP1、BP2和BP3之间沿第一方向DR1延伸的图案的形状。第二绝缘层PAS2可以被设置为不与电极RME和堤层BNL叠置。在一些实施例中,第二绝缘层PAS2可以包括有机绝缘材料,并且可以具有比图7的实施例大的厚度。
连接电极CNE1、CNE2、CNE3和CNE4可以与发光元件ED1和ED2接触(例如,直接接触)并且设置在第二绝缘层PAS2的侧表面上。与图7的实施例相比,彼此间隔开的连接电极CNE1、CNE2、CNE3和CNE4可以在同一工艺中形成,并且可以设置在基本上同一层或同一水平处。例如,图8的第五连接电极CNE5和其他连接电极也可以设置在同一层或同一水平处。
实施例可以具有以下优点:通过改变第二绝缘层PAS2的材料,连接电极CNE1、CNE2、CNE3和CNE4可以设置在同一层,并且因为省略了第三绝缘层PAS3,所以制造工艺的数量可以减少。
在总结详细描述时,本领域技术人员将理解的是,在基本上不脱离发明的原理的情况下,可以对实施例进行许多变动和修改。因此,所公开的发明的实施例仅在一般性和描述性意义上使用,而不是为了限制的目的。

Claims (22)

1.一种显示装置,所述显示装置包括:
多个第一组电极,在第一方向上延伸并且在与所述第一方向交叉的第二方向上彼此间隔开;
多个第二组电极,在所述第一方向上延伸并且在所述第二方向上彼此间隔开,所述多个第二组电极在所述第一方向上分别与所述多个第一组电极间隔开;
多个发光元件,设置在所述多个第一组电极和所述多个第二组电极上,所述多个发光元件在所述第二方向上彼此间隔开;
第一连接电极和第二连接电极,设置在所述多个第一组电极中的至少一个第一组电极上并且在所述第一方向上延伸;
第三连接电极和第四连接电极,设置在所述多个第一组电极中的所述至少一个第一组电极和所述多个第二组电极中的至少一个第二组电极上,并且在所述第一方向上延伸;以及
第五连接电极,设置在所述多个第二组电极的至少两个电极上,并且在所述第一方向上与所述第一连接电极和所述第二连接电极间隔开,其中,
所述第一连接电极、所述第二连接电极、所述第三连接电极、所述第四连接电极和所述第五连接电极中的每个与所述多个发光元件中的至少一个接触,并且
所述第一连接电极、所述第二连接电极和所述第五连接电极中的每个在所述第二方向上设置在所述第三连接电极与所述第四连接电极之间。
2.根据权利要求1所述的显示装置,其中,所述第五连接电极在所述第二方向上的宽度比所述第一连接电极、所述第二连接电极、所述第三连接电极和所述第四连接电极在所述第二方向上的宽度大。
3.根据权利要求1所述的显示装置,其中,所述第三连接电极和所述第四连接电极在所述第一方向上的长度比所述第一连接电极、所述第二连接电极和所述第五连接电极在所述第一方向上的长度大。
4.根据权利要求1所述的显示装置,所述的显示装置还包括:
堤层,围绕发射区域,所述多个发光元件设置在所述发射区域中,所述堤层包括在所述第一方向和所述第二方向上延伸的部分,其中,
所述第一连接电极和所述第二连接电极在所述第一方向上从所述发射区域延伸超过所述堤层。
5.根据权利要求1所述的显示装置,其中,
所述多个第一组电极包括:第一电极;第二电极,朝向所述第二方向的正向方向与所述第一电极间隔开;第三电极,朝向所述第二方向的反向方向与所述第一电极间隔开;以及第四电极,朝向所述第二方向的所述正向方向与所述第二电极间隔开,并且
所述多个第二组电极包括:第五电极,在所述第一方向上与所述第一电极间隔开;第六电极,在所述第一方向上与所述第二电极间隔开;第七电极,在所述第一方向上与所述第三电极间隔开;以及第八电极,在所述第一方向上与所述第四电极间隔开。
6.根据权利要求5所述的显示装置,其中,
所述第一连接电极设置在所述第一电极上,
所述第二连接电极设置在所述第二电极上,
所述第三连接电极设置在所述第三电极和所述第七电极上,
所述第四连接电极设置在所述第四电极和所述第八电极上,并且
所述第五连接电极设置在所述第五电极和所述第六电极上。
7.根据权利要求5所述的显示装置,所述显示装置还包括:
第一壁和第二壁,在所述第一方向上延伸并且在所述第二方向上彼此间隔开;以及
第三壁,设置在所述第一壁与所述第二壁之间,其中,
所述多个发光元件设置在所述第一壁与所述第三壁之间或所述第三壁与所述第二壁之间。
8.根据权利要求7所述的显示装置,其中,
所述第一电极、所述第二电极、所述第五电极和所述第六电极与所述第三壁叠置,
所述第三电极和所述第七电极与所述第一壁叠置,并且
所述第四电极和所述第八电极与所述第二壁叠置。
9.根据权利要求5所述的显示装置,其中,所述多个发光元件包括:
第一发光元件,设置在所述第一电极和所述第三电极上;
第二发光元件,设置在所述第二电极和所述第四电极上;
第三发光元件,设置在所述第五电极和所述第七电极上;以及
第四发光元件,设置在所述第六电极和所述第八电极上。
10.根据权利要求9所述的显示装置,其中,
所述第一发光元件和所述第二发光元件包括朝向所述第二方向的所述正向方向定向的第一端部,并且
所述第三发光元件和所述第四发光元件包括朝向所述第二方向的所述反向方向定向的第一端部。
11.根据权利要求9所述的显示装置,其中,
所述第一连接电极与所述第一发光元件的第一端部接触,
所述第二连接电极与所述第二发光元件的第二端部接触,
所述第三连接电极与所述第一发光元件的第二端部和所述第三发光元件的第一端部接触,
所述第四连接电极与所述第二发光元件的第一端部和所述第四发光元件的第二端部接触,并且
所述第五连接电极与所述第三发光元件的第二端部和所述第四发光元件的第一端部接触。
12.根据权利要求1所述的显示装置,所述显示装置还包括:
第一信号线和第二信号线,在所述第二方向上延伸并且在所述第一方向上彼此间隔开,其中,
所述多个第一组电极和所述多个第二组电极中的每个电连接到所述第一信号线或所述第二信号线。
13.根据权利要求12所述的显示装置,其中,
所述多个第一组电极和所述多个第二组电极之中的在所述第二方向上彼此相邻的两个相邻的电极中的一个电极电连接到所述第一信号线,并且
所述两个相邻的电极中的另一电极电连接到所述第二信号线。
14.根据权利要求12所述的显示装置,其中,
所述多个第一组电极和所述多个第二组电极之中的一对电极在所述第一方向上彼此间隔开并且在所述第一方向上布置,
所述一对电极中的一个电极电连接到所述第一信号线,并且
所述一对电极中的另一电极电连接到所述第二信号线。
15.根据权利要求1所述的显示装置,其中,所述第一连接电极、所述第二连接电极和所述第五连接电极设置在与所述第三连接电极和所述第四连接电极不同的层。
16.根据权利要求1所述的显示装置,其中,所述第一连接电极、所述第二连接电极、所述第三连接电极、所述第四连接电极和所述第五连接电极设置在同一层。
17.一种显示装置,所述显示装置包括多个像素,所述多个像素在第一方向和与所述第一方向交叉的第二方向上布置,其中,所述多个像素中的每个包括:
多个电极对,在所述第二方向上彼此间隔开,所述多个电极对中的每个电极对包括在所述第一方向上延伸并且在所述第一方向上彼此间隔开的一对电极;
多个发光元件,设置在所述多个电极对上;
第一类型连接电极,设置在所述多个电极对中的所述一对电极中的一个电极上;
第二类型连接电极,设置在所述多个电极对中的与所述一对电极不同的另一对电极上;以及
第三类型连接电极,设置在所述多个电极对中的所述一对电极中的另一电极上并且在所述第一方向上与所述第一类型连接电极间隔开,
所述第一类型连接电极和所述第三类型连接电极在所述第二方向上设置在所述第二类型连接电极之间,
所述第一类型连接电极与所述多个发光元件中的一些发光元件的端部接触,
所述第二类型连接电极与在所述第一方向上彼此间隔开的所述多个发光元件接触,并且
所述第三类型连接电极设置在两个不同的电极对上,并且与在所述第二方向上彼此间隔开的一些发光元件接触。
18.根据权利要求17所述的显示装置,其中,
所述多个电极对包括:第一电极对;第二电极对,朝向所述第二方向的正向方向与所述第一电极对间隔开;第三电极对,朝向所述第二方向的反向方向与所述第一电极对间隔开;以及第四电极对,朝向所述第二方向的所述正向方向与所述第二电极对间隔开,并且
所述多个发光元件包括:第一发光元件,设置在所述第一电极对和所述第三电极对中的每个的一个电极上;第二发光元件,设置在所述第二电极对和所述第四电极对中的每个的一个电极上;第三发光元件,设置在所述第一电极对和所述第三电极对中的每个的另一电极上;以及第四发光元件,设置在所述第二电极对和所述第四电极对中的每个的另一电极上。
19.根据权利要求18所述的显示装置,其中,
所述第一类型连接电极包括:第一连接电极,与所述第一发光元件接触;以及第二连接电极,与所述第二发光元件接触,
所述第二类型连接电极包括:第三连接电极,与所述第一发光元件和所述第三发光元件接触;以及第四连接电极,与所述第二发光元件和所述第四发光元件接触,并且
所述第三类型连接电极与所述第三发光元件和所述第四发光元件接触。
20.根据权利要求18所述的显示装置,其中,所述多个像素包括第一像素行,在所述第一像素行中,所述第一发光元件的第一端部和所述第二发光元件的第一端部朝向所述第二方向的所述正向方向定向,并且所述第三发光元件的第一端部和所述第四发光元件的第一端部朝向所述第二方向的所述反向方向定向。
21.根据权利要求20所述的显示装置,其中,所述多个像素包括与所述第一像素行相邻的第二像素行,在所述第二像素行中,所述第一发光元件的第一端部和所述第二发光元件的第一端部朝向所述第二方向的所述反向方向定向,并且所述第三发光元件的第一端部和所述第四发光元件的第一端部朝向所述第二方向的所述正向方向定向。
22.根据权利要求18所述的显示装置,其中,所述多个像素包括:
第一像素行,在所述第一像素行中,所述第一类型连接电极设置在所述第三类型连接电极的在所述第一方向上的一侧;以及
第二像素行,在所述第二像素行中,所述第一类型连接电极设置在所述第三类型连接电极的在所述第一方向上的另一侧。
CN202310004110.4A 2022-02-11 2023-01-03 显示装置 Pending CN116598327A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020220018216A KR20230121656A (ko) 2022-02-11 2022-02-11 표시 장치
KR10-2022-0018216 2022-02-11

Publications (1)

Publication Number Publication Date
CN116598327A true CN116598327A (zh) 2023-08-15

Family

ID=87559104

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310004110.4A Pending CN116598327A (zh) 2022-02-11 2023-01-03 显示装置

Country Status (3)

Country Link
US (1) US20230260981A1 (zh)
KR (1) KR20230121656A (zh)
CN (1) CN116598327A (zh)

Also Published As

Publication number Publication date
KR20230121656A (ko) 2023-08-21
US20230260981A1 (en) 2023-08-17

Similar Documents

Publication Publication Date Title
KR20210148539A (ko) 표시 장치
CN113707686A (zh) 显示装置
CN116057614A (zh) 显示装置
CN115917751A (zh) 显示装置
CN115668504A (zh) 显示装置
EP3971969A1 (en) Display device and method of fabricating the same
CN116368617A (zh) 显示装置
KR20210141801A (ko) 표시 장치
US20230260981A1 (en) Display device
CN219513108U (zh) 显示装置
CN220210915U (zh) 显示装置
CN220358090U (zh) 显示装置
US20230317910A1 (en) Display device
US20230163247A1 (en) Light emitting element and display device including the same
US20230317885A1 (en) Display device
US20220302235A1 (en) Display device
US20230207610A1 (en) Display device
CN116722012A (zh) 显示装置及该显示装置的制造方法
CN117637970A (zh) 显示装置
CN117637797A (zh) 显示装置
CN115050780A (zh) 显示装置
CN116544235A (zh) 显示装置及其制造方法
CN116114063A (zh) 显示装置
KR20240109639A (ko) 표시 장치
CN116598328A (zh) 显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication