CN115934598B - 节点与用户接口板通信方法、装置、电子设备和存储介质 - Google Patents

节点与用户接口板通信方法、装置、电子设备和存储介质 Download PDF

Info

Publication number
CN115934598B
CN115934598B CN202310061508.1A CN202310061508A CN115934598B CN 115934598 B CN115934598 B CN 115934598B CN 202310061508 A CN202310061508 A CN 202310061508A CN 115934598 B CN115934598 B CN 115934598B
Authority
CN
China
Prior art keywords
user interface
interface board
node
storage controller
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310061508.1A
Other languages
English (en)
Other versions
CN115934598A (zh
Inventor
陈江
李平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202310061508.1A priority Critical patent/CN115934598B/zh
Publication of CN115934598A publication Critical patent/CN115934598A/zh
Application granted granted Critical
Publication of CN115934598B publication Critical patent/CN115934598B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Programmable Controllers (AREA)

Abstract

本申请公开了一种节点与用户接口板通信方法、装置、电子设备和存储介质,涉及计算机技术领域。方法包括:用户接口板的复杂可编程逻辑器件获取用户接口板状态数据;用户接口板的复杂可编程逻辑器件每间隔第一预设时间通过第二两线式串行总线对所有存储控制器节点发起轮询,获取每个存储控制器节点的节点状态数据,并同时将用户接口板状态数据同步至每个存储控制器节点;存储控制器节点内部的复杂可编程逻辑器件在每次完成与用户接口板的复杂可编程逻辑器件通过第二两线式串行总线通信之后,存储控制器节点将节点状态数据对应的寄存器的设置更改为无效值。本申请能够优化节点与用户接口板间的通信方法,简化设计复杂度,降低成本。

Description

节点与用户接口板通信方法、装置、电子设备和存储介质
技术领域
本申请涉及计算机技术领域,特别是涉及一种节点与用户接口板通信方法、装置、电子设备和存储介质。
背景技术
以包含四个节点的存储控制器整机为例,目前四个节点内部的BMC(BaseboardManagement Controller,基板管理控制器)通过I2C(Inter-Integrated Circuit,两线式串行总线)与UI(User Interface,用户接口)板上的CPLD(Complex Programmable LogicDevice,复杂可编程逻辑器件)和SENSOR互连。当前的软件机制可以确保多个节点中,最多只有一个节点的BMC通过UI板的CPLD对UI板上的指示灯和显示模块进行控制,不存在多个节点的BMC同时与UI板上CPLD进行I2C通信而造成数据冲突问题。但是,由于每个节点的BMC都需要获取UI板上的温度信息,故存在多个节点的BMC同时与UI板上的SENSOR进行I2C通信,由于BMC内部没有I2C通信的仲裁机制,就会导致当多个节点(大于或等于两个节点)同时对UI板的SENSOR进行访问时,由于在I2C总线上有多个主设备,多主通信造成数据冲突,从而导致BMC获取温度信息失败。
另外,存储控制器内部节点与UI板的通信涉及到5根信号线,信号线数量多,由于每根信号线的硬件链路涉及到多个单板、多个连接器及线缆,这不仅增加了硬件、结构和线缆的设计的复杂度,而且增加了成本。
同时,UI板位于整机的挂耳内部,挂耳内部的空间狭小,导致UI板尺寸及UI板上的元器件的布局受到很大限制。由于存储控制器内部节点与UI板的通信涉及到5根信号线,同时考虑到电源及GND信号的传输,就会给UI板上的连接器选型带来很大困难。目前常用的解决方案是直接将线缆焊接在UI板上,不再使用UI板上的线对板连接器,但这样会由于UI板与线缆焊接为一体,从而导致UI板的更换或者维修极为不便。
因此,如何优化节点与用户接口板间的通信方法,简化链路复杂度,是目前亟待解决的问题。
发明内容
为了解决上述背景技术中提到的至少一个问题,本申请提供了一种节点与用户接口板通信方法、装置、电子设备和存储介质,能够优化节点与用户接口板间的通信方法,简化硬件、结构以及线缆的设计复杂度,降低成本。
本申请实施例提供的具体技术方案如下:
第一方面,提供一种节点与用户接口板通信方法,应用于服务器,所述服务器包括用户接口板以及多个存储控制器节点,每个所述存储控制器节点内的基板管理控制器以及节点内的复杂可编程逻辑器件之间通过第一两线式串行总线互连,每个所述存储控制器节点内的复杂可编程逻辑器件与所述用户接口板的复杂可编程逻辑器件之间通过第二两线式串行总线互连,所述用户接口板的复杂可编程逻辑器件作为所述第二两线式串行总线的主设备,所述方法包括:
所述用户接口板的复杂可编程逻辑器件获取用户接口板状态数据;
所述用户接口板的复杂可编程逻辑器件每间隔第一预设时间通过所述第二两线式串行总线对所有所述存储控制器节点发起轮询,获取每个所述存储控制器节点的节点状态数据,并同时将所述用户接口板状态数据同步至每个所述存储控制器节点;
其中,所述存储控制器节点内部的复杂可编程逻辑器件在每次完成与所述用户接口板的复杂可编程逻辑器件通过所述第二两线式串行总线通信之后,所述存储控制器节点将所述节点状态数据对应的寄存器的设置更改为无效值。
进一步的,所述存储控制器节点内的基板管理控制器作为所述第一两线式串行总线的主设备,所述存储控制器节点内的复杂可编程逻辑器件作为所述第一两线式串行总线的从设备。
进一步的,所述节点状态数据包括节点指示灯控制数据以及节点显示模块控制数据中的至少一种。
进一步的,所述寄存器包括节点指示灯控制寄存器以及节点显示模块控制寄存器中的至少一种;
其中,所述节点指示灯控制寄存器用于所述基板管理控制器写入需要所述用户接口板设置的指示灯状态,所述节点显示模块控制寄存器用于所述基板管理控制器写入需要所述用户接口板设置的显示模块的显示状态。
进一步的,所述获取每个所述存储控制器节点的节点状态数据,包括:
获取每个所述存储控制器节点的节点指示灯控制数据以及节点显示模块控制数据。
进一步的,所述方法还包括:
响应于所述用户接口板的复杂可编程逻辑器件检测到任一所述存储控制器节点的节点指示灯控制数据和/或节点显示模块控制数据有效,根据对应的节点指示灯控制寄存器和/或节点显示模块控制寄存器的值设置对应存储控制器节点的指示灯状态和/或显示模块的显示状态。
进一步的,所述方法还包括:
响应于所述用户接口板的复杂可编程逻辑器件检测到所有所述存储控制器节点的节点指示灯控制数据和/或节点显示模块控制数据均无效,所述用户接口板维持最近一次指示灯状态和/或显示模块的显示状态。
进一步的,所述节点状态数据还包括中央处理器上电状态数据,所述方法还包括:
所述用户接口板的复杂可编程逻辑器件根据所有所述存储控制器节点的中央处理器上电状态数据设置所述用户接口板的电源指示灯的显示状态。
进一步的,所述用户接口板的复杂可编程逻辑器件根据所有所述存储控制器节点的中央处理器上电状态数据设置所述用户接口板的电源指示灯的显示状态,包括:
响应于检测到任一所述存储控制器节点的中央处理器上电状态为处于上电状态,所述用户接口板的复杂可编程逻辑器件设置所述用户接口板的电源指示灯为常亮。
进一步的,所述用户接口板的复杂可编程逻辑器件根据所有所述存储控制器节点的中央处理器上电状态数据设置所述用户接口板的电源指示灯的显示状态,还包括:
响应于检测到所有所述存储控制器节点的中央处理器上电状态均为未上电状态,所述用户接口板的复杂可编程逻辑器件设置所述用户接口板的电源指示灯为按照预设频率闪烁状态。
进一步的,所述用户接口板状态数据包括用户接口板指示灯状态数据、用户接口板显示模块状态数据、用户接口板按键状态数据、用户接口板温度数据以及用户接口板在位信息中的至少一种。
进一步的,所述寄存器还包括用户接口板指示灯状态寄存器、用户接口板显示模块状态寄存器以及用户接口板温度数据寄存器中的至少一种;
其中,所述用户接口板指示灯状态寄存器用于所述基板管理控制器读取以获取所述用户接口板指示灯状态数据,所述用户接口板显示模块状态寄存器用于所述基板管理控制器读取以获取所述用户接口板显示模块状态数据,所述用户接口板温度数据寄存器用于所述基板管理控制器读取以获取所述用户接口板温度数据。
进一步的,所述第一两线式串行总线包括第一串行时钟线以及第一串行数据线,每个所述存储控制器节点内的基板管理控制器以及节点内的复杂可编程逻辑器件之间通过所述第一串行时钟线以及所述第一串行数据线互连。
进一步的,所述第二两线式串行总线包括第二串行时钟线以及第二串行数据线,所有所述存储控制器节点的第二串行时钟线在背板上合路后进行上拉处理,上拉后的时钟信号连接至所述用户接口板;
所述存储控制器节点的第二串行数据线在背板上合路后进行上拉处理,上拉后的数据信号连接至所述用户接口板。
进一步的,每个所述存储控制器节点内的复杂可编程逻辑器件还与所述用户接口板的温度传感器之间通过所述第二两线式串行总线互连;
所述用户接口板的复杂可编程逻辑器件还与所述用户接口板的按键开关通过按键信号线互连,所述按键信号线用于所述用户接口板的复杂可编程逻辑器件获取用户接口板按键状态数据。
进一步的,所述方法还包括:
响应于检测到所述用户接口板与任一所述存储控制器节点通信失败,所述用户接口板将通信失败的存储控制器节点对应获取到的节点状态数据设置为无效值。
进一步的,所述节点指示灯控制数据包括定位指示灯控制数据以及告警指示灯控制数据中的至少一种;所述节点指示灯控制寄存器包括定位指示灯控制寄存器以及告警指示灯控制寄存器中的至少一种。
第二方面,提供一种节点与用户接口板通信装置,所述装置包括:
用户接口板数据获取模块,用于用户接口板的复杂可编程逻辑器件获取用户接口板状态数据;
节点通信模块,用于所述用户接口板的复杂可编程逻辑器件每间隔第一预设时间通过第二两线式串行总线对所有存储控制器节点发起轮询,获取每个所述存储控制器节点的节点状态数据,并同时将所述用户接口板状态数据同步至每个所述存储控制器节点;
其中,所述存储控制器节点内部的复杂可编程逻辑器件在每次完成与所述用户接口板的复杂可编程逻辑器件通过所述第二两线式串行总线通信之后,所述存储控制器节点将所述节点状态数据对应的寄存器的设置更改为无效值。
第三方面,提供一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现所述节点与用户接口板通信方法。
第四方面,提供一种计算机可读存储介质,存储有计算机可执行指令,所述计算机可执行指令用于执行所述节点与用户接口板通信方法。
本申请实施例具有如下有益效果:
本申请实施例提供的一种节点与用户接口板通信方法、装置、电子设备和存储介质,能够使得存储控制器各个节点与UI板之间仅通过I2C总线进行通信,避免多个节点的BMC与UI板通信发生多主通信而造成数据冲突的问题出现;同时,能够将需要的信号线数量由原来5根降低到2根信号线,在节省硬件资源的同时,降低了硬件、结构以及线缆的设计复杂度;另外,能够便利UI板的连接器选型,增大了UI板的可用布局空间。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示出本申请实施例提供的节点与用户接口板通信方法的总流程图;
图2示出根据本申请一个实施例的节点与用户接口板通信方法的背板连接链路示意图;
图3示出根据本申请一个实施例的节点与用户接口板通信方法的用户接口板连接链路示意图;
图4示出本申请实施例提供的节点与用户接口板通信装置的结构示意图;
图5示出可被用于实施本申请中所述的各个实施例的示例性***。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
应当理解,在本申请的描述中,除非上下文明确要求,否则整个说明书和权利要求书中的“包括”、“包含”等类似词语应当解释为包含的含义而不是排他或穷举的含义;也就是说,是“包括但不限于”的含义。
还应当理解,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。此外,在本申请的描述中,除非另有说明,“多个”的含义是两个或两个以上。
实施例一
本申请提供了一种节点与用户接口板通信方法,应用于服务器,服务器包括用户接口板以及多个存储控制器节点,每个存储控制器节点内的基板管理控制器以及节点内的复杂可编程逻辑器件之间通过第一两线式串行总线互连,每个存储控制器节点内的复杂可编程逻辑器件与用户接口板的复杂可编程逻辑器件之间通过第二两线式串行总线互连,用户接口板的复杂可编程逻辑器件作为第二两线式串行总线的主设备,参照图1,方法包括:
S1、用户接口板的复杂可编程逻辑器件获取用户接口板状态数据;
S2、用户接口板的复杂可编程逻辑器件每间隔第一预设时间通过第二两线式串行总线对所有存储控制器节点发起轮询,获取每个存储控制器节点的节点状态数据,并同时将用户接口板状态数据同步至每个存储控制器节点;
其中,存储控制器节点内部的复杂可编程逻辑器件在每次完成与用户接口板的复杂可编程逻辑器件通过第二两线式串行总线通信之后,存储控制器节点将节点状态数据对应的寄存器的设置更改为无效值。
具体的,服务器包括用户接口板(UI板)以及多个存储控制器节点,下面以包含四个存储控制器节点的存储服务器整机为例进行说明。每个存储控制器节点内的基板管理控制器BMC以及节点内的复杂可编程逻辑器件CPLD之间通过第一I2C总线互连,每个存储控制器节点内的CPLD与UI板的CPLD之间通过第二I2C总线互连,其中UI板的CPLD作为第二I2C总线链路的主设备,存储控制器节点内的CPLD作为第二I2C总线链路的从设备。在此基础上,UI板的CPLD每隔第一预设时间(例如100ms)会主动发起一次与所有节点内部CPLD的通信(例如按照ABCD四个节点的顺序轮询),完成一次通信之后,用户接口板状态数据会同步至每个存储控制器节点;同时,UI板获取到每个节点的节点状态数据,UI板的CPLD通过对所有节点的信息进行处理之后,设置UI板上的指示灯和显示模块的显示状态。需要注意的是,存储控制器节点内部的复杂可编程逻辑器件CPLD在每次完成与UI板的CPLD通过第二I2C总线通信后,存储控制器节点会将节点状态数据对应的寄存器的设置更改为无效值,这就使得不会存在多个节点与UI板通信发生多主通信造成数据冲突的问题。
在一些实施方式中,存储控制器节点内的基板管理控制器作为第一两线式串行总线的主设备,存储控制器节点内的复杂可编程逻辑器件作为第一两线式串行总线的从设备。
具体的,节点的BMC作为第一I2C总线通信的主设备,节点的CPLD作为第一I2C总线通信的从设备。节点内部的BMC与CPLD互连,再通过CPLD与UI板通过第二I2C总线进行通信,这样四个节点内部的BMC就不再通过I2C总线与UI板上的CPLD以及sensor互连了,从而使得不存在多个节点的BMC与UI板通信发生多主通信造成数据冲突的问题,同时由于存储控制器各个节点与UI板之间仅通过第二I2C总线进行通信,所需要的信号线数量由原来的5根减少至两根信号线(参照图2),节省了硬件资源的同时也降低了硬件、结构以及线缆设计的复杂度。
在一些实施方式中,节点状态数据包括节点指示灯控制数据以及节点显示模块控制数据中的至少一种。
在一些实施方式中,寄存器包括节点指示灯控制寄存器以及节点显示模块控制寄存器中的至少一种;
其中,节点指示灯控制寄存器用于基板管理控制器写入需要用户接口板设置的指示灯状态,节点显示模块控制寄存器用于基板管理控制器写入需要用户接口板设置的显示模块的显示状态。
在一些实施方式中,基于此,S2包括:
S21、获取每个存储控制器节点的节点指示灯控制数据以及节点显示模块控制数据。
具体的,UI板获取到每个节点的节点状态数据,该节点状态数据可以包括节点指示灯控制数据以及节点显示模块控制数据,对应的存储控制器节点就需要在内部设置节点指示灯控制寄存器以及节点显示模块控制寄存器。其中,节点指示灯控制寄存器用于基板管理控制器写入需要用户接口板设置的指示灯状态,节点显示模块控制寄存器用于基板管理控制器写入需要用户接口板设置的显示模块的显示状态。UI板的CPLD通过对所有节点的节点指示灯控制数据以及节点显示模块控制数据进行处理之后,设置UI板上的指示灯和显示模块的显示状态。
在一些实施方式中,基于此,方法还包括:
101、响应于用户接口板的复杂可编程逻辑器件检测到任一存储控制器节点的节点指示灯控制数据和/或节点显示模块控制数据有效,根据对应的节点指示灯控制寄存器和/或节点显示模块控制寄存器的值设置对应存储控制器节点的指示灯状态和/或显示模块的显示状态。
或者,
102、响应于用户接口板的复杂可编程逻辑器件检测到所有存储控制器节点的节点指示灯控制数据和/或节点显示模块控制数据均无效,用户接口板维持最近一次指示灯状态和/或显示模块的显示状态。
具体的,由于当前的软件机制可以确保多个节点中,最多只有一个节点的节点指示灯控制数据以及节点显示模块控制数据是有效的,当UI板检测到某个节点的节点指示灯控制数据以及节点显示模块控制数据有效之后,即可根据寄存器的值设置定位指示灯的状态、告警指示灯的状态和显示模块的显示状态;同时,若UI板检测到所有节点的节点指示灯控制数据以及节点显示模块控制数据均无效,则UI板维持之前对指示灯状态和显示模块显示状态的设置。
在一些实施方式中,节点状态数据还包括中央处理器上电状态数据,基于此,方法还包括:
201、用户接口板的复杂可编程逻辑器件根据所有存储控制器节点的中央处理器上电状态数据设置用户接口板的电源指示灯的显示状态。
在一些实施方式中,201包括:
响应于检测到任一存储控制器节点的中央处理器上电状态为处于上电状态,用户接口板的复杂可编程逻辑器件设置用户接口板的电源指示灯为常亮。
在一些实施方式中,201还包括:
响应于检测到所有存储控制器节点的中央处理器上电状态均为未上电状态,用户接口板的复杂可编程逻辑器件设置用户接口板的电源指示灯为按照预设频率闪烁状态。
具体的,UI板获取到每个节点的节点状态数据,该节点状态数据还可以包括CPU上电状态数据。参照图3,UI板上的指示灯包括服务器整机的电源指示灯、定位指示灯以及告警指示灯。其中,电源指示灯一般使用绿色灯。特别的,当任意一个控制器节点中的CPU***上电后电源指示灯即为常亮;同样的,所有的控制器节点中的CPU***均未上电时绿色灯可为0.5Hz闪烁状态。
在一些实施方式中,节点指示灯控制数据包括定位指示灯控制数据以及告警指示灯控制数据中的至少一种;节点指示灯控制寄存器包括定位指示灯控制寄存器以及告警指示灯控制寄存器中的至少一种。
具体的,定位灯一般用蓝色灯,蓝色灯常亮表示定位信号有效,蓝色灯灭表示定位信号无效;告警灯一般用红色灯,红色灯常亮表示告警信号有效,红色灯灭表示告警信号无效。定位指示灯以及告警指示灯均属于指示灯的一种,在存储控制器节点中分别由对应的寄存器控制,定位指示灯控制寄存器用于设置定位指示灯的状态,告警指示灯控制寄存器用于设置告警指示灯的状态。
在一些实施方式中,用户接口板状态数据包括用户接口板指示灯状态数据、用户接口板显示模块状态数据、用户接口板按键状态数据、用户接口板温度数据以及用户接口板在位信息中的至少一种。
在一些实施方式中,基于此,寄存器还包括用户接口板指示灯状态寄存器、用户接口板显示模块状态寄存器以及用户接口板温度数据寄存器中的至少一种;
其中,用户接口板指示灯状态寄存器用于基板管理控制器读取以获取用户接口板指示灯状态数据,用户接口板显示模块状态寄存器用于基板管理控制器读取以获取用户接口板显示模块状态数据,用户接口板温度数据寄存器用于基板管理控制器读取以获取用户接口板温度数据。
具体的,UI板的CPLD与节点内部的CPLD通过第二I2C总线进行通信,UI板将UI板指示灯状态数据、UI板显示模块状态数据、UI板按键状态数据、UI板温度数据以及UI板在位信息同步至各个存储控制器节点。同样的,节点中的BMC需要将UI板设置的指示灯状态数据和显示模块状态数据写入节点内部的CPLD寄存器中,就需要在内部设置对应的UI板指示灯状态寄存器、UI板显示模块状态寄存器以及UI板温度数据寄存器等。其中,用户接口板指示灯状态寄存器用于基板管理控制器读取以获取用户接口板指示灯状态数据,用户接口板显示模块状态寄存器用于基板管理控制器读取以获取用户接口板显示模块状态数据,用户接口板温度数据寄存器用于基板管理控制器读取以获取用户接口板温度数据。
在一些实施方式中,第一两线式串行总线包括第一串行时钟线以及第一串行数据线,每个存储控制器节点内的基板管理控制器以及节点内的复杂可编程逻辑器件之间通过第一串行时钟线以及第一串行数据线互连。
在一些实施方式中,参照图2,第二两线式串行总线包括第二串行时钟线以及第二串行数据线,所有存储控制器节点的第二串行时钟线在背板上合路后进行上拉处理,上拉后的时钟信号连接至用户接口板;
存储控制器节点的第二串行数据线在背板上合路后进行上拉处理,上拉后的数据信号连接至用户接口板。
具体的,节点内部的BMC与节点内部的CPLD通过第一I2C总线互连,I2C串行总线有两根信号线,一根是双向的数据线SDA,另一根是时钟线SCL。这两根线中,SCL是时钟线,用来同步时钟信号;SDA是数据线,用来传输数据。所有接到I2C总线设备上的串行数据SDA都接到总线的SDA上,各设备的时钟线SCL接到总线的SCL上,属于一主多从总线。主机一次只能跟一个从机通信,如果要跟多个从机传输数据,则需要采用轮询的方式。节点内部CPLD与连接器之间通过第二I2C总线互连,此第二I2C总线经过背板连接到UI板,并于UI板上的CPLD和sensor互连。四个节点的第二两线式串行总线IIC_SCL在背板上合路后做上拉处理,上拉后的信号接到UI板;同样的,四个节点的IIC_SDA在背板上合路后做上拉处理,上拉后的信号接到UI板。这样最终只有两根信号线,降低硬件、结构以及线缆的设计复杂度,同时降低成本。
在一些实施方式中,参照图3,每个存储控制器节点内的复杂可编程逻辑器件还与用户接口板的温度传感器之间通过第二两线式串行总线互连;
用户接口板的复杂可编程逻辑器件还与用户接口板的按键开关通过按键信号线互连,按键信号线用于用户接口板的复杂可编程逻辑器件获取用户接口板按键状态数据。
具体的,UI板连接器与CPLD、SENSOR通过第二I2C总线互连。UI板内部CPLD与开关之间通过UI_BUTTON_N信号线互连,此信号线用于实现节点内部CPLD获取开关状态;UI板上的CPLD与指示灯和显示模块之间有信号线连接,UI板的CPLD可以通过相关的信号线控制指示灯的状态及显示模块的显示状态。通过这样的硬件链路,最终存储控制器各节点与UI板之间仅通过第二I2C总线进行通信,所需要的信号线数量由原来的5根减少到2根信号线。不仅节省了硬件资源,同时还降低了硬件、结构和线缆的设计的复杂度,降低了成本,另外,还能够便利UI板上的连接器选型,增大了UI板的可用布局空间。
在一些实施方式中,方法还包括:
响应于检测到用户接口板与任一存储控制器节点通信失败,用户接口板将通信失败的存储控制器节点对应获取到的节点状态数据设置为无效值。
具体的,如果UI板与某个节点的通信失败,则UI板将该节点的节点指示灯控制数据、节点显示模块控制数据以及CPU上电状态数据等信息全部设置为无效值。
在本实施例中,能够使得存储控制器各个节点与UI板之间仅通过I2C总线进行通信,避免多个节点的BMC与UI板通信发生多主通信而造成数据冲突的问题出现;同时,能够将需要的信号线数量由原来5根降低到2根信号线,在节省硬件资源的同时,降低了硬件、结构以及线缆的设计复杂度;另外,能够便利UI板的连接器选型,增大了UI板的可用布局空间。
需要注意的是,术语“S1”、“S2”等仅用于步骤的描述目的,并非特别指称次序或顺位的意思,亦非用以限定本申请,其仅仅是为了方便描述本申请的方法,而不能理解为指示步骤的先后顺序。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
实施例二
对应上述实施例,本申请还提供了一种节点与用户接口板通信装置,参照图4,装置包括用户接口板数据获取模块以及节点通信模块。
其中,用户接口板数据获取模块,用于用户接口板的复杂可编程逻辑器件获取用户接口板状态数据;节点通信模块,用于所述用户接口板的复杂可编程逻辑器件每间隔第一预设时间通过第二两线式串行总线对所有存储控制器节点发起轮询,获取每个所述存储控制器节点的节点状态数据,并同时将所述用户接口板状态数据同步至每个所述存储控制器节点。其中,所述存储控制器节点内部的复杂可编程逻辑器件在每次完成与所述用户接口板的复杂可编程逻辑器件通过所述第二两线式串行总线通信之后,所述存储控制器节点将所述节点状态数据对应的寄存器的设置更改为无效值。
进一步的,所述存储控制器节点内的基板管理控制器作为所述第一两线式串行总线的主设备,所述存储控制器节点内的复杂可编程逻辑器件作为所述第一两线式串行总线的从设备。
进一步的,所述节点状态数据包括节点指示灯控制数据以及节点显示模块控制数据中的至少一种。
进一步的,所述寄存器包括节点指示灯控制寄存器以及节点显示模块控制寄存器中的至少一种;
其中,所述节点指示灯控制寄存器用于所述基板管理控制器写入需要所述用户接口板设置的指示灯状态,所述节点显示模块控制寄存器用于所述基板管理控制器写入需要所述用户接口板设置的显示模块的显示状态。
进一步的,节点通信模块还用于获取每个所述存储控制器节点的节点指示灯控制数据以及节点显示模块控制数据。
进一步的,节点通信模块还用于响应于所述用户接口板的复杂可编程逻辑器件检测到任一所述存储控制器节点的节点指示灯控制数据和/或节点显示模块控制数据有效,根据对应的节点指示灯控制寄存器和/或节点显示模块控制寄存器的值设置对应存储控制器节点的指示灯状态和/或显示模块的显示状态。
进一步的,节点通信模块还用于响应于所述用户接口板的复杂可编程逻辑器件检测到所有所述存储控制器节点的节点指示灯控制数据和/或节点显示模块控制数据均无效,所述用户接口板维持最近一次指示灯状态和/或显示模块的显示状态。
进一步的,所述节点状态数据还包括中央处理器上电状态数据,节点通信模块还用于所述用户接口板的复杂可编程逻辑器件根据所有所述存储控制器节点的中央处理器上电状态数据设置所述用户接口板的电源指示灯的显示状态。
进一步的,节点通信模块还用于响应于检测到任一所述存储控制器节点的中央处理器上电状态为处于上电状态,所述用户接口板的复杂可编程逻辑器件设置所述用户接口板的电源指示灯为常亮。
进一步的,节点通信模块还用于响应于检测到所有所述存储控制器节点的中央处理器上电状态均为未上电状态,所述用户接口板的复杂可编程逻辑器件设置所述用户接口板的电源指示灯为按照预设频率闪烁状态。
进一步的,所述用户接口板状态数据包括用户接口板指示灯状态数据、用户接口板显示模块状态数据、用户接口板按键状态数据、用户接口板温度数据以及用户接口板在位信息中的至少一种。
进一步的,所述寄存器还包括用户接口板指示灯状态寄存器、用户接口板显示模块状态寄存器以及用户接口板温度数据寄存器中的至少一种;
其中,所述用户接口板指示灯状态寄存器用于所述基板管理控制器读取以获取所述用户接口板指示灯状态数据,所述用户接口板显示模块状态寄存器用于所述基板管理控制器读取以获取所述用户接口板显示模块状态数据,所述用户接口板温度数据寄存器用于所述基板管理控制器读取以获取所述用户接口板温度数据。
进一步的,所述第一两线式串行总线包括第一串行时钟线以及第一串行数据线,每个所述存储控制器节点内的基板管理控制器以及节点内的复杂可编程逻辑器件之间通过所述第一串行时钟线以及所述第一串行数据线互连。
进一步的,所述第二两线式串行总线包括第二串行时钟线以及第二串行数据线,所有所述存储控制器节点的第二串行时钟线在背板上合路后进行上拉处理,上拉后的时钟信号连接至所述用户接口板;
所述存储控制器节点的第二串行数据线在背板上合路后进行上拉处理,上拉后的数据信号连接至所述用户接口板。
进一步的,每个所述存储控制器节点内的复杂可编程逻辑器件还与所述用户接口板的温度传感器之间通过所述第二两线式串行总线互连;
所述用户接口板的复杂可编程逻辑器件还与所述用户接口板的按键开关通过按键信号线互连,所述按键信号线用于所述用户接口板的复杂可编程逻辑器件获取用户接口板按键状态数据。
进一步的,节点通信模块还用于响应于检测到所述用户接口板与任一所述存储控制器节点通信失败,所述用户接口板将通信失败的存储控制器节点对应获取到的节点状态数据设置为无效值。
进一步的,所述节点指示灯控制数据包括定位指示灯控制数据以及告警指示灯控制数据中的至少一种;所述节点指示灯控制寄存器包括定位指示灯控制寄存器以及告警指示灯控制寄存器中的至少一种。
关于节点与用户接口板通信装置的具体限定可以参见上文中对于节点与用户接口板通信方法实施例中的相关限定,故此处不作赘述。上述节点与用户接口板通信装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
实施例三
对应上述实施例,本申请还提供了一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,处理器执行程序时可以实现上述节点与用户接口板通信方法。
如图5所示,在一些实施例中,***能够作为各所述实施例中的任意一个用于节点与用户接口板通信方法的上述电子设备。在一些实施例中,***可包括具有指令的一个或多个计算机可读介质(例如,***存储器或NVM/存储设备)以及与该一个或多个计算机可读介质耦合并被配置为执行指令以实现模块从而执行本申请中所述的动作的一个或多个处理器(例如,(一个或多个)处理器)。
对于一个实施例,***控制模块可包括任意适当的接口控制器,以向(一个或多个)处理器中的至少一个和/或与***控制模块通信的任意适当的设备或组件提供任意适当的接口。
***控制模块可包括存储器控制器模块,以向***存储器提供接口。存储器控制器模块可以是硬件模块、软件模块和/或固件模块。
***存储器可被用于例如为***加载和存储数据和/或指令。对于一个实施例,***存储器可包括任意适当的易失性存储器,例如,适当的DRAM。在一些实施例中,***存储器可包括双倍数据速率类型四同步动态随机存取存储器(DDR4SDRAM)。
对于一个实施例,***控制模块可包括一个或多个输入/输出(I/O)控制器,以向NVM/存储设备及(一个或多个)通信接口提供接口。
例如,NVM/存储设备可被用于存储数据和/或指令。NVM/存储设备可包括任意适当的非易失性存储器(例如,闪存)和/或可包括任意适当的(一个或多个)非易失性存储设备(例如,一个或多个硬盘驱动器(HDD)、一个或多个光盘(CD)驱动器和/或一个或多个数字通用光盘(DVD)驱动器)。
NVM/存储设备可包括在物理上作为***被安装在其上的设备的一部分的存储资源,或者其可被该设备访问而不必作为该设备的一部分。例如,NVM/存储设备可通过网络经由(一个或多个)通信接口进行访问。
(一个或多个)通信接口可为***提供接口以通过一个或多个网络和/或与任意其他适当的设备通信。***可根据一个或多个无线网络标准和/或协议中的任意标准和/或协议来与无线网络的一个或多个组件进行无线通信。
对于一个实施例,(一个或多个)处理器中的至少一个可与***控制模块的一个或多个控制器(例如,存储器控制器模块)的逻辑封装在一起。对于一个实施例,(一个或多个)处理器中的至少一个可与***控制模块的一个或多个控制器的逻辑封装在一起以形成***级封装(SiP)。对于一个实施例,(一个或多个)处理器中的至少一个可与***控制模块的一个或多个控制器的逻辑集成在同一模具上。对于一个实施例,(一个或多个)处理器中的至少一个可与***控制模块的一个或多个控制器的逻辑集成在同一模具上以形成片上***(SoC)。
在各个实施例中,***可以但不限于是:服务器、工作站、台式计算设备或移动计算设备(例如,膝上型计算设备、手持计算设备、平板电脑、上网本等)。在各个实施例中,***可具有更多或更少的组件和/或不同的架构。例如,在一些实施例中,***包括一个或多个摄像机、键盘、液晶显示器(LCD)屏幕(包括触屏显示器)、非易失性存储器端口、多个天线、图形芯片、专用集成电路(ASIC)和扬声器。
需要注意的是,本申请可在软件和/或软件与硬件的组合体中被实施,例如,可采用专用集成电路(ASIC)、通用目的计算机或任何其他类似硬件设备来实现。在一个实施例中,本申请的软件程序可以通过处理器执行以实现上文所述步骤或功能。同样地,本申请的软件程序(包括相关的数据结构)可以被存储到计算机可读记录介质中,例如,RAM存储器,磁或光驱动器或软磁盘及类似设备。另外,本申请的一些步骤或功能可采用硬件来实现,例如,作为与处理器配合从而执行各个步骤或功能的电路。
另外,本申请的一部分可被应用为计算机程序产品,例如计算机程序指令,当其被计算机执行时,通过该计算机的操作,可以调用或提供根据本申请的方法和/或技术方案。本领域技术人员应能理解,计算机程序指令在计算机可读介质中的存在形式包括但不限于源文件、可执行文件、安装包文件等,相应地,计算机程序指令被计算机执行的方式包括但不限于:该计算机直接执行该指令,或者该计算机编译该指令后再执行对应的编译后程序,或者该计算机读取并执行该指令,或者该计算机读取并安装该指令后再执行对应的安装后程序。在此,计算机可读介质可以是可供计算机访问的任意可用的计算机可读存储介质或通信介质。
通信介质包括藉此包含例如计算机可读指令、数据结构、程序模块或其他数据的通信信号被从一个***传送到另一***的介质。通信介质可包括有导的传输介质(诸如电缆和线(例如,光纤、同轴等))和能传播能量波的无线(未有导的传输)介质,诸如声音、电磁、RF、微波和红外。计算机可读指令、数据结构、程序模块或其他数据可被体现为例如无线介质(诸如载波或诸如被体现为扩展频谱技术的一部分的类似机制)中的已调制数据信号。术语“已调制数据信号”指的是其一个或多个特征以在信号中编码信息的方式被更改或设定的信号。调制可以是模拟的、数字的或混合调制技术。
在此,根据本申请的一个实施例包括一个装置,该装置包括用于存储计算机程序指令的存储器和用于执行程序指令的处理器,其中,当该计算机程序指令被该处理器执行时,触发该装置运行基于前述根据本申请的多个实施例的方法和/或技术方案。
实施例四
对应上述实施例,本申请还提供了一种计算机可读存储介质,存储有计算机可执行指令,计算机可执行指令用于执行节点与用户接口板通信方法。
在本实施例中,计算机可读存储介质可包括以用于存储诸如计算机可读指令、数据结构、程序模块或其它数据的信息的任何方法或技术实现的易失性和非易失性、可移动和不可移动的介质。例如,计算机可读存储介质包括,但不限于,易失性存储器,诸如随机存储器(RAM,DRAM,SRAM);以及非易失性存储器,诸如闪存、各种只读存储器(ROM,PROM,EPROM,EEPROM)、磁性和铁磁/铁电存储器(MRAM,FeRAM);以及磁性和光学存储设备(硬盘、磁带、CD、DVD);或其它现在已知的介质或今后开发的能够存储供计算机***使用的计算机可读信息/数据。
尽管已描述了本申请实施例中的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请实施例中范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (17)

1.一种节点与用户接口板通信方法,应用于服务器,其特征在于,所述服务器包括用户接口板以及多个存储控制器节点,每个所述存储控制器节点内的基板管理控制器以及节点内的复杂可编程逻辑器件之间通过第一两线式串行总线互连,每个所述存储控制器节点内的复杂可编程逻辑器件与所述用户接口板的复杂可编程逻辑器件之间通过第二两线式串行总线互连,所述用户接口板的复杂可编程逻辑器件作为所述第二两线式串行总线的主设备,所述第一两线式串行总线包括第一串行时钟线以及第一串行数据线,所述第二两线式串行总线包括第二串行时钟线以及第二串行数据线,所述方法包括:
所述用户接口板的复杂可编程逻辑器件获取用户接口板状态数据;
所述用户接口板的复杂可编程逻辑器件每间隔第一预设时间通过所述第二两线式串行总线对所有所述存储控制器节点发起轮询,获取每个所述存储控制器节点的节点状态数据,并同时将所述用户接口板状态数据同步至每个所述存储控制器节点;
其中,所述存储控制器节点内部的复杂可编程逻辑器件在每次完成与所述用户接口板的复杂可编程逻辑器件通过所述第二两线式串行总线通信之后,所述存储控制器节点将所述节点状态数据对应的寄存器的设置更改为无效值;所述节点状态数据包括节点指示灯控制数据以及节点显示模块控制数据中的至少一种;所述方法还包括:
响应于所述用户接口板的复杂可编程逻辑器件检测到所有所述存储控制器节点的节点指示灯控制数据和/或节点显示模块控制数据无效,所述用户接口板维持最近一次指示灯状态和/或显示模块的显示状态。
2.根据权利要求1所述的节点与用户接口板通信方法,其特征在于,所述存储控制器节点内的基板管理控制器作为所述第一两线式串行总线的主设备,所述存储控制器节点内的复杂可编程逻辑器件作为所述第一两线式串行总线的从设备。
3.根据权利要求1所述的节点与用户接口板通信方法,其特征在于,所述寄存器包括节点指示灯控制寄存器以及节点显示模块控制寄存器中的至少一种;
其中,所述节点指示灯控制寄存器用于所述基板管理控制器写入需要所述用户接口板设置的指示灯状态,所述节点显示模块控制寄存器用于所述基板管理控制器写入需要所述用户接口板设置的显示模块的显示状态。
4.根据权利要求3所述的节点与用户接口板通信方法,其特征在于,所述方法还包括:
响应于所述用户接口板的复杂可编程逻辑器件检测到任一所述存储控制器节点的节点指示灯控制数据和/或节点显示模块控制数据有效,根据对应的节点指示灯控制寄存器和/或节点显示模块控制寄存器的值设置对应存储控制器节点的指示灯状态和/或显示模块的显示状态。
5.根据权利要求1所述的节点与用户接口板通信方法,其特征在于,所述节点状态数据还包括中央处理器上电状态数据,所述方法还包括:
所述用户接口板的复杂可编程逻辑器件根据所有所述存储控制器节点的中央处理器上电状态数据设置所述用户接口板的电源指示灯的显示状态。
6.根据权利要求5所述的节点与用户接口板通信方法,其特征在于,所述用户接口板的复杂可编程逻辑器件根据所有所述存储控制器节点的中央处理器上电状态数据设置所述用户接口板的电源指示灯的显示状态,包括:
响应于检测到任一所述存储控制器节点的中央处理器上电状态为处于上电状态,所述用户接口板的复杂可编程逻辑器件设置所述用户接口板的电源指示灯为常亮。
7.根据权利要求5所述的节点与用户接口板通信方法,其特征在于,所述用户接口板的复杂可编程逻辑器件根据所有所述存储控制器节点的中央处理器上电状态数据设置所述用户接口板的电源指示灯的显示状态,还包括:
响应于检测到所有所述存储控制器节点的中央处理器上电状态均为未上电状态,所述用户接口板的复杂可编程逻辑器件设置所述用户接口板的电源指示灯为按照预设频率闪烁状态。
8.根据权利要求1所述的节点与用户接口板通信方法,其特征在于,所述用户接口板状态数据包括用户接口板指示灯状态数据、用户接口板显示模块状态数据、用户接口板按键状态数据、用户接口板温度数据以及用户接口板在位信息中的至少一种。
9.根据权利要求8所述的节点与用户接口板通信方法,其特征在于,所述寄存器还包括用户接口板指示灯状态寄存器、用户接口板显示模块状态寄存器以及用户接口板温度数据寄存器中的至少一种;
其中,所述用户接口板指示灯状态寄存器用于所述基板管理控制器读取以获取所述用户接口板指示灯状态数据,所述用户接口板显示模块状态寄存器用于所述基板管理控制器读取以获取所述用户接口板显示模块状态数据,所述用户接口板温度数据寄存器用于所述基板管理控制器读取以获取所述用户接口板温度数据。
10.根据权利要求1所述的节点与用户接口板通信方法,其特征在于,每个所述存储控制器节点内的基板管理控制器以及节点内的复杂可编程逻辑器件之间通过所述第一串行时钟线以及所述第一串行数据线互连。
11.根据权利要求1所述的节点与用户接口板通信方法,其特征在于,所有所述存储控制器节点的第二串行时钟线在背板上合路后进行上拉处理,上拉后的时钟信号连接至所述用户接口板;
所述存储控制器节点的第二串行数据线在背板上合路后进行上拉处理,上拉后的数据信号连接至所述用户接口板。
12.根据权利要求1所述的节点与用户接口板通信方法,其特征在于,每个所述存储控制器节点内的复杂可编程逻辑器件还与所述用户接口板的温度传感器之间通过所述第二两线式串行总线互连;
所述用户接口板的复杂可编程逻辑器件还与所述用户接口板的按键开关通过按键信号线互连,所述按键信号线用于所述用户接口板的复杂可编程逻辑器件获取用户接口板按键状态数据。
13.根据权利要求1所述的节点与用户接口板通信方法,其特征在于,所述方法还包括:
响应于检测到所述用户接口板与任一所述存储控制器节点通信失败,所述用户接口板将通信失败的存储控制器节点对应获取到的节点状态数据设置为无效值。
14.根据权利要求3所述的节点与用户接口板通信方法,其特征在于,所述节点指示灯控制数据包括定位指示灯控制数据以及告警指示灯控制数据中的至少一种;所述节点指示灯控制寄存器包括定位指示灯控制寄存器以及告警指示灯控制寄存器中的至少一种。
15.一种节点与用户接口板通信装置,其特征在于,所述装置包括:
用户接口板数据获取模块,用于用户接口板的复杂可编程逻辑器件获取用户接口板状态数据;
节点通信模块,用于所述用户接口板的复杂可编程逻辑器件每间隔第一预设时间通过第二两线式串行总线对所有存储控制器节点发起轮询,获取每个所述存储控制器节点的节点状态数据,并同时将所述用户接口板状态数据同步至每个所述存储控制器节点;
其中,所述存储控制器节点内部的复杂可编程逻辑器件在每次完成与所述用户接口板的复杂可编程逻辑器件通过所述第二两线式串行总线通信之后,所述存储控制器节点将所述节点状态数据对应的寄存器的设置更改为无效值;所述节点状态数据包括节点指示灯控制数据以及节点显示模块控制数据中的至少一种;
所述节点通信模块还用于响应于所述用户接口板的复杂可编程逻辑器件检测到所有所述存储控制器节点的节点指示灯控制数据和/或节点显示模块控制数据无效,所述用户接口板维持最近一次指示灯状态和/或显示模块的显示状态。
16.一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1至14中任意一项所述节点与用户接口板通信方法。
17.一种计算机可读存储介质,存储有计算机可执行指令,其特征在于,所述计算机可执行指令用于执行权利要求1至14中任意一项所述节点与用户接口板通信方法。
CN202310061508.1A 2023-01-19 2023-01-19 节点与用户接口板通信方法、装置、电子设备和存储介质 Active CN115934598B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310061508.1A CN115934598B (zh) 2023-01-19 2023-01-19 节点与用户接口板通信方法、装置、电子设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310061508.1A CN115934598B (zh) 2023-01-19 2023-01-19 节点与用户接口板通信方法、装置、电子设备和存储介质

Publications (2)

Publication Number Publication Date
CN115934598A CN115934598A (zh) 2023-04-07
CN115934598B true CN115934598B (zh) 2023-05-30

Family

ID=85827173

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310061508.1A Active CN115934598B (zh) 2023-01-19 2023-01-19 节点与用户接口板通信方法、装置、电子设备和存储介质

Country Status (1)

Country Link
CN (1) CN115934598B (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102479148A (zh) * 2010-11-30 2012-05-30 英业达股份有限公司 周边元件的输入输出端口状态的监控***与其方法
CN110659171A (zh) * 2019-09-25 2020-01-07 苏州浪潮智能科技有限公司 一种测试方法、电子设备和计算机可读存储介质
CN111176939B (zh) * 2019-12-20 2023-01-06 苏州浪潮智能科技有限公司 一种基于cpld的多节点服务器的管理***及方法

Also Published As

Publication number Publication date
CN115934598A (zh) 2023-04-07

Similar Documents

Publication Publication Date Title
US7725742B2 (en) Remote monitor module for power initialization of computer system
US8898358B2 (en) Multi-protocol communication on an I2C bus
US8386764B2 (en) BIOS architecture
US10936524B2 (en) Bus system with slave devices
US7685325B2 (en) Synchronous bus controller system
US8397053B2 (en) Multi-motherboard server system
US20120137159A1 (en) Monitoring system and method of power sequence signal
US10175296B2 (en) Testing a board assembly using test cards
US10783109B2 (en) Device management messaging protocol proxy
US11216049B2 (en) Bus system
US10019402B2 (en) Flexible NVME drive management solution via multiple processor and registers without multiple input/output expander chips
CN111124803A (zh) 一种指示灯状态的控制方法、装置及计算机可读存储介质
CN113868051B (zh) 一种PCIe故障检测装置、方法、设备和存储介质
CN104571294A (zh) 服务器***
US8909844B2 (en) Inter-integrated circuit (I2C) multiplexer switching as a function of clock frequency
CN112667483B (zh) 用于服务器主板的内存信息读取装置、方法及服务器
CN115934598B (zh) 节点与用户接口板通信方法、装置、电子设备和存储介质
CN115129552B (zh) I2c总线的传输状态监测方法、装置、设备及存储介质
US20230367508A1 (en) Complex programmable logic device and communication method
CN115328707A (zh) 一种计算机设备、管理方法和存储介质
CN116627729A (zh) 外接线缆、外接线缆在位检测装置、开机自检方法及***
CN114924998B (zh) 内存信息读取装置及方法、计算设备主板、设备和介质
CN115303203A (zh) 车载控制器的调试板、车载控制器主板及车辆
CN111338911B (zh) 服务器硬盘指示灯控制***及其控制方法
US10409940B1 (en) System and method to proxy networking statistics for FPGA cards

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant