CN115831031A - 电平转换电路、显示面板和显示装置 - Google Patents

电平转换电路、显示面板和显示装置 Download PDF

Info

Publication number
CN115831031A
CN115831031A CN202310070273.2A CN202310070273A CN115831031A CN 115831031 A CN115831031 A CN 115831031A CN 202310070273 A CN202310070273 A CN 202310070273A CN 115831031 A CN115831031 A CN 115831031A
Authority
CN
China
Prior art keywords
circuit
signal
level
display panel
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310070273.2A
Other languages
English (en)
Inventor
陈晓春
戴兴科
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Weiyuan Semiconductor Co ltd
Original Assignee
Shenzhen Weiyuan Semiconductor Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Weiyuan Semiconductor Co ltd filed Critical Shenzhen Weiyuan Semiconductor Co ltd
Priority to CN202310070273.2A priority Critical patent/CN115831031A/zh
Publication of CN115831031A publication Critical patent/CN115831031A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提出一种电平转换电路、显示面板和显示装置,其中,电平转换电路集成设置于显示面板上并与设置于显示面板上的GOA驱动电路连接,电平转换电路包括第一开关电路、第二开关电路和电平切换电路,显示面板正常工作时,电平切换电路触发控制第二开关电路导通,输出栅关闭信号至GOA驱动电路,GOA驱动电路正常输出行扫描信号驱动各行像素单元逐行开启和关闭,显示面板关机时,电平切换电路触发控制第一开关电路导通,并通过GOA驱动电路输出栅开启信号至显示面板,从而驱动各行像素单元开启并进行电荷泄放,解决显示面板关机残影问题,同时,简化了显示面板的结构。

Description

电平转换电路、显示面板和显示装置
技术领域
本申请属于显示面板技术领域,尤其涉及一种电平转换电路、显示面板和显示装置。
背景技术
显示面板广泛应用于手机、电脑、液晶电视等电子设备中,GOA(Gate Driver onArray)技术即阵列基板行驱动技术,是利用阵列制程将栅极扫描驱动电路制作在薄膜晶体管阵列基板上,以实现逐行扫描的驱动方式,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。
显示面板在显示过程中,由于像素电容和存储电容在显示过程中存储电荷,在显示面板关机时,像素电容和存储电容依然存储电荷,会导致显示面板出现残影。
为解决显示面板关机残影问题,在显示面板关机时,通常控制显示面板的薄膜晶体管同时开启一定时间,泄放像素电容和存储电容内的电荷,这个功能通常叫XON(allturn on)。
目前XON过程一般如下:显示面板关机后,前端模块提供XON信号给专用的电平转换芯片,GOA驱动电路在电平转换芯片的输出信号的控制下,将栅关闭信号端从VGL负电压拉高至VGH正电压,从而打开显示的像素电压,泄放像素电容和存储电容的残余电荷。但是实现电荷泄放需要专门的电平转换芯片,电平转换芯片由于其结构特征,无法集成到GOA架构的显示面板的阵列基板上,需设置于显示面板的外部,导致显示面板结构更为复杂。
发明内容
本申请的目的在于提供一种电平转换电路,旨在解决因传统的电平转换芯片存在无法集成到阵列基板上导致显示面板结构复杂的问题。
本申请实施例的第一方面提出了一种电平转换电路,所述电平转换电路集成设置于显示面板上,所述显示面板还包括GOA驱动电路和阵列排布的像素单元,所述GOA驱动电路通过多行扫描线分别与各行所述像素单元分别连接,所述电平转换电路的信号输出端与所述GOA驱动电路的栅关闭信号端连接,所述电平转换电路包括:
第一开关电路,所述第一开关电路的输入端用于输入栅开启信号,所述第一开关电路,受第一电平信号触发导通,并输出所述栅开启信号至所述GOA驱动电路以及通过所述GOA驱动电路输出至所述像素单元,以控制所述像素单元开启;
第二开关电路,所述第二开关电路的输入端用于输入栅关闭信号,所述第二开关电路的输出端与所述第一开关电路的输出端连接构成所述电平转换电路的信号输出端,所述第二开关电路,受第二电平信号触发导通,所述第二电平信号和所述第一电平信号为极性相反的电平信号;
电平切换电路,所述电平切换电路的输入端用于接收关机信号,所述电平切换电路的输出端分别与所述第一开关电路和所述第二开关电路连接,所述电平切换电路,在未接收到所述关机信号时切换输出所述第二电平信号,以及在接收到所述关机信号时切换输出所述第一电平信号。
可选地,电源管理集成电路通过驱动电路连接所述电平转换电路并输出所述栅开启信号、所述栅关闭信号和所述关机信号,所述驱动电路还与时序控制电路的信号端连接。
可选地,所述第一开关电路包括第一电子开关管和第一电阻;
所述第一电子开关管的第一端和所述第一电阻的第一端共接构成所述第一开关电路的输入端,所述第一电子开关管的控制端和所述第一电阻的第二端共接构成所述第一开关电路的控制端,所述第一电子开关管的第二端构成所述第一开关电路的输出端。
可选地,所述第二开关电路包括第二电子开关管和第二电阻;
所述第二电子开关管的第一端和所述第二电阻的第一端共接构成所述第二开关电路的输入端,所述第二电子开关管的控制端和所述第二电阻的第二端共接构成所述第二开关电路的控制端,所述第二电子开关管的第二端构成所述第二开关电路的输出端。
可选地,所述电平切换电路的输出端包括第一输出端和第二输出端,所述电平切换电路的第一输出端与所述第一开关电路的控制端连接,所述电平切换电路的第二输出端与所述第二开关电路的控制端连接;
所述电平切换电路包括第三电阻、第四电阻、第三电子开关管、第四电子开关管和第五电子开关管;
所述第三电阻的第一端和所述第三电子开关管的控制端共接构成所述电平切换电路的输入端,所述第三电阻的第二端、所述第三电子开关管的第一端和所述第四电子开关管的第一端共接接地,所述第三电子开关管的第二端、所述第四电子开关管的控制端、所述第四电阻的第一端和所述第五电子开关管的控制端连接,所述第四电阻的第一端和所述第五电子开关管的第一端共接并与正电源端连接,所述第四电子开关管的第二端构成所述电平切换电路的第一输出端,所述第五电子开关管的第二端构成所述电平切换电路的第二输出端。
可选地,所述电平转换电路还包括:
第一降压电路,所述第一降压电路的输入端用于输入所述关机信号,所述第一降压电路的输出端与所述电平切换电路的输入端连接;
第二降压电路,所述第二降压电路的输入端与所述电平切换电路的第一输出端连接,所述第二降压电路的输出端与所述第一开关电路的控制端连接;
第三降压电路,所述第三降压电路的输入端与所述电平切换电路的第二输出端连接,所述第二降压电路的输出端与所述第二开关电路的控制端连接。
可选地,所述第一降压电路包括第五电阻,所述第五电阻的第一端和第二端分别构成所述第一降压电路的输入端和输出端;
所述第二降压电路包括第六电阻,所述第六电阻的第一端和第二端分别构成所述第二降压电路的输入端和输出端;
所述第三降压电路包括第七电阻,所述第七电阻的第一端和第二端分别构成所述第三降压电路的输入端和输出端。
本申请实施例的第二方面提出了一种显示面板,包括GOA驱动电路、阵列排布的像素单元和如上所述的电平转换电路;
所述电平转换电路集成设置于所述显示面板上,所述GOA驱动电路通过多行扫描线分别与各行所述像素单元分别连接,所述电平转换电路的信号输出端与所述GOA驱动电路的栅关闭信号端连接。
可选地,所述GOA驱动电路包括多个级联的GOA单元,所述电平转换电路的信号输出端分别与多个所述GOA单元的信号输入端共接。
本申请实施例的第三方面提出了一种显示装置,包括电源管理集成电路、时序控制电路、驱动电路和如上所述的显示面板,所述电源管理集成电路通过所述驱动电路和所述显示面板连接,所述驱动电路设置于所述显示面板上并通过多列数据线与多列所述像素单元连接,所述驱动电路还与所述时序控制电路连接。
本申请实施例与现有技术相比存在的有益效果是:上述的电平转换电路集成设置于显示面板上并与设置于显示面板上的GOA驱动电路连接,电平转换电路包括第一开关电路、第二开关电路和电平切换电路,显示面板正常工作时,电平切换电路触发控制第二开关电路导通,输出栅关闭信号至GOA驱动电路,GOA驱动电路正常输出行扫描信号驱动各行像素单元逐行开启和关闭,显示面板关机时,电平切换电路触发控制第一开关电路导通,并通过GOA驱动电路输出栅开启信号至显示面板,从而驱动各行像素单元开启并进行电荷泄放,解决显示面板关机残影问题,同时,简化了显示面板的结构。
附图说明
图1为本申请实施例提供的显示装置的结构示意图;
图2为图1所示的显示装置的中像素阵列的结构示意图;
图3为图2所示的像素阵列的中像素单元的结构示意图;
图4为图1所示的显示装置的中GOA驱动电路的结构示意图;
图5为图4所示的GOA驱动电路的中GO单元的电路示意图;
图6为图1所示的显示装置的中电平转换电路的第一种电路示意图;
图7为图6所示的电平转换电路的信号波形示意图;
图8为图1所示的显示装置的中电平转换电路的第二种电路示意图。
具体实施方式
为了使本申请所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
需要说明的是,当元件被称为“固定于”或“设置于”另一个元件,它可以直接在另一个元件上或者间接在该另一个元件上。当一个元件被称为是“连接于”另一个元件,它可以是直接连接到另一个元件或间接连接至该另一个元件上。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
本申请实施例的第一方面提出了一种电平转换电路10,电平转换电路10接收关机信号XON,并输出栅开启信号VGH至GOA驱动电路20,从而在显示面板100关机时通过GOA驱动电路20开启各行像素单元31,对像素单元31内的像素电容Cls和存储电容Cst进行电荷泄放,解决关机残影问题。
其中,如图1所示,电平转换电路10集成设置于显示面板100上,显示面板100还包括GOA驱动电路20和阵列排布的像素单元31,像素单元31组成像素阵列30并位于显示区,如图2所示,显示面板100还包括平行且间隔设置的多列数据线和平行且间隔设置的多行扫描线,例如第一行第一列的红色的像素单元31与第一数据线S1和第一扫描线G1连接,像素单元31分别与相邻的数据线和扫描线连接,GOA驱动电路20通过多行扫描线分别与各行像素单元31分别连接,驱动电路300通过多条数据线与各列数据线连接,其中,显示面板100由彩膜基板、阵列基板和设置于彩膜基板和阵列基板之间的液晶层组成,GOA驱动电路20、电平转换电路10、数据线S1~Sn、扫描线G1~Gn、第一公共电极线和像素单元31设置于阵列基板上,第二公共电极线设置于彩膜基板上,其中,如图3所示,像素单元31包括薄膜晶体管T和像素电极,像素电极与第一公共电极线形成存储电容Cst,像素电极与第二公共电极线形成像素电容Cls。
驱动电路300还通过控制信号线与GOA驱动电路20连接,用于传递GOA控制信号至GOA驱动电路20,GOA驱动电路20根据接收到的GOA控制信号逐行输出栅开启信号VGH,其余各行输出栅关闭信号VGL,从而驱动各行像素单元31开启和关闭,并在每一行像素单元31开启时,像素单元31接收数据线传递的数据信号,并在数据信号的驱动下显示对应图像信息。
GOA控制信号包括时钟信号和栅关闭信号VGL,GOA驱动电路20的栅关闭信号端Vss与驱动电路300的信号端连接,并接收栅关闭信号VGL,如图4所示,GOA驱动电路20包括多个级联的GOA单元21,电平转换电路10的信号输出端分别与多个GOA单元21的信号输入端共接,即与各GOA单元21的栅关闭信号端Vss连接,GOA单元21逐个输出栅开启信号VGH和栅关闭信号VGL至各行扫描线,在正常显示工作时,逐行开启和关闭各行像素单元31。
其中,GOA单元21可采用对应4T1C、7T1C等结构,例如图5所示,GOA单元21采用4T1C结构,4T1C的GOA单元21工作时序分析如下。
第一步:当上一级GOA单元21的输出信号来临之前,CLK信号线虽然有高电位输入到M3的源极,但是PU点处于低电位,M3处于关断状态,此时 Output没有输出高电位。
第二步:上一级GOA单元21Output N -1为该级GOA单元21提供输入信号,M1开启,PU点电位提升到V1,M3也处于开启状态,但是由于此时连接M3源极的CLK信号仍然为低电位,故GOA单元21的Output N依然没有输出高电位。
第三步:CLK信号在此时刻输出高电位,在M3的栅极和源极寄生电容C gd的电容耦合作用下,PU点的电位也同步被拉高,即PU点电位由V1提升到 V2 ,此时M3的导通能力也大增,输出电流,使Output输出高电位,连接的该行像素单元31的薄膜晶体管T开启。
第四步:因为当前GOA单元21的Output是下一级GOA单元21的输入信号,在Output输出期间,下一级也在预充电。随着CLK信号电位由高电位变为低电位,下一级的高电位信号Output N +1输入到当前级作为复位信号,使PD点为高电位,则M2与M4开启,使电容Cgd两端与栅关闭信号端相连通进行放电,OutputN也连接到低电位的栅关闭信号端Vss,连接的该行像素单元31的薄膜晶体管T关闭。
其中,由于像素电容Cls和存储电容Cst在显示过程中存储电荷,在关机时,像素电容Cls和存储电容Cst依然存储电荷,导致显示面板100出现关机残影,因此,在简化显示面板100的前提下,设置了电平转换电路10,电平转换电路10的信号输出端与GOA驱动电路20的栅关闭信号端Vss连接,并在关机时输出栅开启信号VGH至GOA驱动电路20的各GOA单元21的栅关闭信号端Vss,并通过各GOA单元21输出栅开启信号VGH至各行像素单元31,以对像素单元31中的像素电容Cls和存储电容Cst的残余电荷进行泄放,解决关机残影问题。
具体地,如图1所示,电平转换电路10包括:
第一开关电路11,第一开关电路11的输入端用于输入栅开启信号VGH,第一开关电路11,受第一电平信号触发导通,并输出栅开启信号VGH至GOA驱动电路20以及通过GOA驱动电路20输出至像素单元31,以控制像素单元31开启;
第二开关电路12,第二开关电路12的输入端用于输入栅关闭信号VGL,第二开关电路12的输出端与第一开关电路11的输出端连接构成电平转换电路10的信号输出端,第二开关电路12,受第二电平信号触发导通,第二电平信号和第一电平信号为极性相反的电平信号;
电平切换电路13,电平切换电路13的输入端用于接收关机信号XON,电平切换电路13的输出端分别与第一开关电路11和第二开关电路12连接,电平切换电路13,在未接收到关机信号XON时切换输出第二电平信号,以及在接收到关机信号XON时切换输出第一电平信号。
显示面板100正常工作时,驱动电路300输出数据信号至数据线,GOA驱动电路20输出行扫描信号至扫描线,显示面板100接收到对应的数据信号和行扫描信号显示图像信息,同时,电平切换电路13未接收到关机信号XON,电平切换电路13触发输出第二电平信号,第二电平信号触发第二开关电路12导通,栅关闭信号VGL输出至GOA驱动电路20的各GOA单元21的栅关闭信号端Vss,栅开启信号VGH为高电平信号,栅关闭信号VGL为低电位信号,GOA驱动电路20接收到低电位的栅关闭信号VGL后,正常驱动显示面板100工作。
同时,当显示面板100关机时,电平切换电路13接收到前端模块输出的关机信号XON,并触发输出第一电平信号至第一开关电路11,第一开关电路11触发导通,并将高电位的栅开启信号VGH输出至GOA驱动电路20的各GOA单元21,GOA单元21将栅开启信号VGH同步输出至各行像素单元31,像素单元31开启,并对自身内部的像素电容Cls和存储电容Cst进行电荷泄放,泄放显示面板100内的残余电荷,消除关机残影。
上述的电平转换电路10集成设置于显示面板100上并与设置于显示面板100上的GOA驱动电路20连接,简化了显示面板100的结构,电平转换电路10可通过对应制程方式设置于阵列基板上,可选地,电平转换电路10采用印制的方式印制于阵列基板上,减少了显示面板100的设计制程,同时降低了生产成本。
同时,栅开启信号VGH、栅关闭信号VGL、关机信号XON可由驱动电路300生成,或者由前端的时序控制电路200生成,还可以由电源管理集成电路400生成,其中,电源管理集成电路400用于提供时序控制电路200、驱动电路300和GOA驱动电路20所需的工作电源和/或控制信号,时序控制电路200用于提供GOA驱动电路20和驱动电路300所需的时序控制信号。
为了提高泄放及时性和提高开口率,可选地,电源管理集成电路400通过驱动电路300连接电平转换电路10并输出栅开启信号VGH、栅关闭信号VGL和关机信号XON,驱动电路300还与时序控制电路200的信号端连接。
其中,显示面板100开关机时,电源管理集成电路400为最先反应的模块,为此,通过电源管理集成电路400对应输出关机信号XON泄放的时效性高,同时,当采用GOA驱动架构时,驱动电路300由多个覆晶薄膜组成,覆晶薄膜绑定于显示面板100上并通过信号线连接像素单元31和GOA驱动电路20,覆晶薄膜内部设置有驱动芯片和多个传输通道,驱动芯片与时序控制电路200和电源管理集成电路400连接,驱动芯片通过多个传输通道传输对应信号至像素单元31和GOA驱动电路20,为了提高开口率,减少显示面板100上的额外布线,电源管理集成电路400通过驱动电路300间接输出栅开启信号VGH、栅关闭信号VGL和关机信号XON至电平转换电路10,提高显示面板100的开口率。
第一开关电路11、第二开关电路12和电平切换电路13可采用对应开关管、信号转换电路等结构,可选地,如6所示,第一开关电路11包括第一电子开关管Q1和第一电阻R1;
第一电子开关管Q1的第一端和第一电阻R1的第一端共接构成第一开关电路11的输入端,第一电子开关管Q1的控制端和第一电阻R1的第二端共接构成第一开关电路11的控制端,第一电子开关管Q1的第二端构成第一开关电路11的输出端。
第二开关电路12包括第二电子开关管Q2和第二电阻R2;
第二电子开关管Q2的第一端和第二电阻R2的第一端共接构成第二开关电路12的输入端,第二电子开关管Q2的控制端和第二电阻R2的第二端共接构成第二开关电路12的控制端,第二电子开关管Q2的第二端构成第二开关电路12的输出端。
电平切换电路13的输出端包括第一输出端和第二输出端,电平切换电路13的第一输出端与第一开关电路11的控制端连接,电平切换电路13的第二输出端与第二开关电路12的控制端连接;
电平切换电路13包括第三电阻R3、第四电阻R4、第三电子开关管Q3、第四电子开关管Q4和第五电子开关管Q5;
第三电阻R3的第一端和第三电子开关管Q3的控制端共接构成电平切换电路13的输入端,第三电阻R3的第二端、第三电子开关管Q3的第一端和第四电子开关管Q4的第一端共接接地,第三电子开关管Q3的第二端、第四电子开关管Q4的控制端、第四电阻R4的第一端和第五电子开关管Q5的控制端连接,第四电阻R4的第一端和第五电子开关管Q5的第一端共接并与正电源端连接,第四电子开关管Q4的第二端构成电平切换电路13的第一输出端,第五电子开关管Q5的第二端构成电平切换电路13的第二输出端。
本实施例中,正电源端输入的正电压VDD可由电源管理集成电路400提供或者由其他模块提供,如图7所示,显示面板100正常工作时,关机信号XON为高电位,第三电子开关管Q3导通,A点即第四电子开关管Q4和第五电子开关管Q5的控制端为低电位,第五电子开关管Q5受控导通,第二开关电路12接收到高电平,第二电子开关管Q2受控导通,并输出栅关闭信号VGL至GOA驱动电路20的栅关闭信号端Vss,第四电子开关管Q4关断,第一电子开关管Q1同步关断,GOA驱动电路20正常驱动显示面板100逐行开启和关闭。
当显示面板100关机时,关机信号XON为低电位,第三电子开关管Q3关闭,A点为高电位,第四电子开关管Q4触发导通,第五电子开关管Q5触发关断,第一电子开关管Q1触发导通,并输出栅开启信号VGH至GOA驱动电路20的栅关闭信号端Vss,并通过GOA驱动电路20输出至像素单元31,从而驱动各行像素单元31的薄膜晶体管T开启并对像素电容Cls和存储电容Cst进行电荷泄放,消除显示面板100关机残影,同时,简化了显示面板100的结构。
第三电子开关管Q3对应关机信号XON的通断方式可采用对应开关结构,例如NPN三极管、NMOS管,可选地,第三电子开关管Q3为NMOS管,对应地,第四电子开关管Q4为NMOS管,第五电子开关管Q5为PMOS管,第一电子开关管Q1为PMOS管,第二电子开关管Q2为NMOS管,第一电平信号为低电平,第二电平信号为高电平。
本实施例中,通过采用多个电子开关管和多个电阻的简单结构,可直接通过印刷形成于阵列基板上,简化了设计制程。
为了保证各电子开关管输入正常工作电压范围的工作电压,避免过压导致电子开关管损坏,如图8所示,可选地,电平转换电路10还包括:
第一降压电路14,第一降压电路14的输入端用于输入关机信号XON,第一降压电路14的输出端与电平切换电路13的输入端连接;
第二降压电路15,第二降压电路15的输入端与电平切换电路13的第一输出端连接,第二降压电路15的输出端与第一开关电路11的控制端连接;
第三降压电路16,第三降压电路16的输入端与电平切换电路13的第二输出端连接,第二降压电路15的输出端与第二开关电路12的控制端连接。
其中,第一降压电路14用于对输入的关机信号XON的高低电位进行降压处理,避免第三电子开关管Q3过压损坏,第二降压电路15用于对电平切换电路13与第一开关电路11之间的电压进行降压处理,避免第一电子开关管Q1过压损坏,同时,第三降压电路16用于对电平切换电路13与第二开关电路12之间的电压进行降压处理,避免第二电子开关管Q2过压损坏。
其中,各降压电路可采用BUCK电路、稳压电路、分压电阻等结构,如图8所示,可选地,第一降压电路14包括第五电阻R5,第五电阻R5的第一端和第二端分别构成第一降压电路14的输入端和输出端;
第二降压电路15包括第六电阻R6,第六电阻R6的第一端和第二端分别构成第二降压电路15的输入端和输出端;
第三降压电路16包括第七电阻R7,第七电阻R7的第一端和第二端分别构成第三降压电路16的输入端和输出端。
本实施例中,通过第五电阻R5、第六电阻R6和第七电阻R7进行降压限流,实现对各自对应连接的电子开关管进行过压和过流保护,提高了电平转换电路10的可靠性,并且,采用简单的电阻结构,降低了设计成本,同时,方便电平转换电路10的印刷制程。
本申请实施例与现有技术相比存在的有益效果是:上述的电平转换电路10集成设置于显示面板100上并与设置于显示面板100上的GOA驱动电路20连接,电平转换电路10包括第一开关电路11、第二开关电路12和电平切换电路13,显示面板100正常工作时,电平切换电路13触发控制第二开关电路12导通,输出栅关闭信号VGL至GOA驱动电路20,GOA驱动电路20正常输出行扫描信号驱动各行像素单元31逐行开启和关闭,显示面板100关机时,电平切换电路13触发控制第一开关电路11导通,并通过GOA驱动电路20输出栅开启信号VGH至显示面板100,从而驱动各行像素单元31开启并进行电荷泄放,解决显示面板100关机残影问题,同时,简化了显示面板100的结构。
本申请还提出一种显示面板100,该显示面板100包括GOA驱动电路20、阵列排布的像素单元31和电平转换电路10,该电平转换电路10的具体结构参照上述实施例,由于本显示面板100采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。其中,电平转换电路10集成设置于显示面板100上,GOA驱动电路20通过多行扫描线分别与各行像素单元31分别连接,电平转换电路10的信号输出端与GOA驱动电路20的栅关闭信号端Vss连接。
本实施例中,如图1所示,电平转换电路10集成设置于显示面板100上,显示面板100还包括GOA驱动电路20和阵列排布的像素单元31,像素单元31组成像素阵列30并位于显示区,如图2所示,显示面板100还包括平行且间隔设置的多列数据线和平行且间隔设置的多行扫描线,像素单元31分别与相邻的数据线和扫描线连接,GOA驱动电路20通过多行扫描线分别与各行像素单元31分别连接,驱动电路300通过多条数据线与各列数据线连接,其中,显示面板100由彩膜基板、阵列基板和设置于彩膜基板和阵列基板之间的液晶层组成,GOA驱动电路20、电平转换电路10、数据线S1~Sn、扫描线G1~Gn、第一公共电极线和像素单元31设置于阵列基板上,第二公共电极线设置于彩膜基板上,其中,如图3所示,像素单元31包括薄膜晶体管T和像素电极,像素电极与第一公共电极线形成存储电容Cst,像素电极与第二公共电极线形成像素电容Cls。
驱动电路300还通过控制信号线与GOA驱动电路20连接,用于传递GOA控制信号至GOA驱动电路20,GOA驱动电路20根据接收到的GOA控制信号逐行输出栅开启信号VGH,其余各行输出栅关闭信号VGL,从而驱动各行像素单元31开启和关闭,并在每一行像素单元31开启时,像素单元31接收数据线传递的数据信号,并在数据信号的驱动下显示对应图像信息。
GOA控制信号包括时钟信号和栅关闭信号VGL,GOA驱动电路20的栅关闭信号端Vss与驱动电路300的信号端连接,并接收栅关闭信号VGL,如图4所示,可选地,GOA驱动电路20包括多个级联的GOA单元21,电平转换电路10的信号输出端分别与多个GOA单元21的信号输入端共接,即与各GOA单元21的栅关闭信号端Vss连接,GOA单元21逐个输出栅开启信号VGH和栅关闭信号VGL至各行扫描线,在正常显示工作时,逐行开启和关闭各行像素单元31。
其中,GOA单元21可采用对应4T1C、7T1C等结构,例如图5所示,GOA单元21采用4T1C结构,4T1C的GOA单元21工作时序分析如下。
第一步:当上一级GOA单元21的输出信号来临之前,CLK信号线虽然有高电位输入到 M3的源极,但是 PU点处于低电位,M3处于关断状态,此时 Output没有输出高电位。
第二步:上一级GOA单元21Output N -1为该级GOA单元21提供输入信号,M1开启,PU点电位提升到V1,M3也处于开启状态,但是由于此时连接M3源极的CLK信号仍然为低电位,故GOA单元21的Output N 依然没有输出高电位。
第三步:CLK信号在此时刻输出高电位,在M3的栅极和源极寄生电容C gd的电容耦合作用下,PU点的电位也同步被拉高,即PU点电位由V1 提升到 V2,此时M3的导通能力也大增,输出电流,使Output输出高电位,连接的该行像素单元31的薄膜晶体管T开启。
第四步:因为当前GOA单元21的Output是下一级GOA单元21的输入信号,在Output输出期间,下一级也在预充电。随着CLK信号电位由高电位变为低电位,下一级的高电位信号Output N +1输入到当前级作为复位信号,使PD点为高电位,则M2与M4开启,使电容Cgd两端与栅关闭信号端相连通进行放电,Output N 也连接到低电位的栅关闭信号端Vss,连接的该行像素单元31的薄膜晶体管T关闭。
其中,由于像素电容Cls和存储电容Cst在显示过程中存储电荷,在关机时,像素电容Cls和存储电容Cst依然存储电荷,导致显示面板100出现关机残影,因此,在简化显示面板100的前提下,设置了电平转换电路10,电平转换电路10的信号输出端与GOA驱动电路20的栅关闭信号端Vss连接,并在关机时输出栅开启信号VGH至GOA驱动电路20的各GOA单元21的栅关闭信号端Vss,并通过各GOA单元21输出栅开启信号VGH至各行像素单元31,以对像素单元31中的像素电容Cls和存储电容Cst的残余电荷进行泄放,解决关机残影问题。
本申请还提出一种显示装置,如图1所示,该显示装置包括电源管理集成电路400、时序控制电路200、驱动电路300和显示面板100,该显示面板100的具体结构参照上述实施例,由于本显示装置采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。其中,所述电源管理集成电路400通过所述驱动电路300和所述显示面板100连接,所述驱动电路300设置于所述显示面板100上并通过多列数据线与多列所述像素单元31连接,所述驱动电路300还与所述时序控制电路200连接。
本实施例中,显示面板100正常工作时,驱动电路300输出数据信号至数据线,GOA驱动电路20输出行扫描信号至扫描线,显示面板100接收到对应的数据信号和行扫描信号显示图像信息,同时,电平切换电路13未接收到关机信号XON,电平切换电路13触发输出第二电平信号,第二电平信号触发第二开关电路12导通,栅关闭信号VGL输出至GOA驱动电路20的各GOA单元21的栅关闭信号端Vss,栅开启信号VGH为高电平信号,栅关闭信号VGL为低电位信号,GOA驱动电路20接收到低电位的栅关闭信号VGL后,正常驱动显示面板100工作。
同时,当显示面板100关机时,电平切换电路13接收到前端模块输出的关机信号XON,并触发输出第一电平信号至第一开关电路11,第一开关电路11触发导通,并将高电位的栅开启信号VGH输出至GOA驱动电路20的各GOA单元21,GOA单元21将栅开启信号VGH同步输出至各行像素单元31,像素单元31开启,并对自身内部的像素电容Cls和存储电容Cst进行电荷泄放,泄放显示面板100内的残余电荷,消除关机残影。
上述的电平转换电路10集成设置于显示面板100上并与设置于显示面板100上的GOA驱动电路20连接,简化了显示面板100的结构,电平转换电路10可通过对应制程方式设置于阵列基板上,可选地,电平转换电路10采用印制的方式印制于阵列基板上,减少了显示面板100的设计制程,同时降低了生产成本。
同时,栅开启信号VGH、栅关闭信号VGL、关机信号XON可由驱动电路300生成,或者由前端的时序控制电路200生成,还可以由电源管理集成电路400生成,其中,电源管理集成电路400用于提供时序控制电路200、驱动电路300和GOA驱动电路20所需的工作电源和/或控制信号,时序控制电路200用于提供GOA驱动电路20和驱动电路300所需的时序控制信号。
为了提高泄放及时性和提高开口率,可选地,电源管理集成电路400通过驱动电路300连接电平转换电路10并输出栅开启信号VGH、栅关闭信号VGL和关机信号XON,驱动电路300还与时序控制电路200的信号端连接。
其中,显示面板100开关机时,电源管理集成电路400为最先反应的模块,为此,通过电源管理集成电路400对应输出关机信号XON泄放的时效性高,同时,当采用GOA驱动架构时,驱动电路300由多个覆晶薄膜组成,覆晶薄膜绑定于显示面板100上并通过信号线连接像素单元31和GOA驱动电路20,覆晶薄膜内部设置有驱动芯片和多个传输通道,驱动芯片与时序控制电路200和电源管理集成电路400连接,驱动芯片通过多个传输通道传输对应信号至像素单元31和GOA驱动电路20,为了提高开口率,减少显示面板100上的额外布线,电源管理集成电路400通过驱动电路300间接输出栅开启信号VGH、栅关闭信号VGL和关机信号XON至电平转换电路10,提高显示面板100的开口率。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (10)

1.一种电平转换电路,其特征在于,所述电平转换电路集成设置于显示面板上,所述显示面板还包括GOA驱动电路和阵列排布的像素单元,所述GOA驱动电路通过多行扫描线分别与各行所述像素单元分别连接,所述电平转换电路的信号输出端与所述GOA驱动电路的栅关闭信号端连接,所述电平转换电路包括:
第一开关电路,所述第一开关电路的输入端用于输入栅开启信号,所述第一开关电路,受第一电平信号触发导通,并输出所述栅开启信号至所述GOA驱动电路以及通过所述GOA驱动电路输出至所述像素单元,以控制所述像素单元开启;
第二开关电路,所述第二开关电路的输入端用于输入栅关闭信号,所述第二开关电路的输出端与所述第一开关电路的输出端连接构成所述电平转换电路的信号输出端,所述第二开关电路,受第二电平信号触发导通,所述第二电平信号和所述第一电平信号为极性相反的电平信号;
电平切换电路,所述电平切换电路的输入端用于接收关机信号,所述电平切换电路的输出端分别与所述第一开关电路和所述第二开关电路连接,所述电平切换电路,在未接收到所述关机信号时切换输出所述第二电平信号,以及在接收到所述关机信号时切换输出所述第一电平信号。
2.如权利要求1所述的电平转换电路,其特征在于,电源管理集成电路通过驱动电路连接所述电平转换电路并输出所述栅开启信号、所述栅关闭信号和所述关机信号,所述驱动电路还与时序控制电路的信号端连接。
3.如权利要求1所述的电平转换电路,其特征在于,所述第一开关电路包括第一电子开关管和第一电阻;
所述第一电子开关管的第一端和所述第一电阻的第一端共接构成所述第一开关电路的输入端,所述第一电子开关管的控制端和所述第一电阻的第二端共接构成所述第一开关电路的控制端,所述第一电子开关管的第二端构成所述第一开关电路的输出端。
4.如权利要求1所述的电平转换电路,其特征在于,所述第二开关电路包括第二电子开关管和第二电阻;
所述第二电子开关管的第一端和所述第二电阻的第一端共接构成所述第二开关电路的输入端,所述第二电子开关管的控制端和所述第二电阻的第二端共接构成所述第二开关电路的控制端,所述第二电子开关管的第二端构成所述第二开关电路的输出端。
5.如权利要求1所述的电平转换电路,其特征在于,所述电平切换电路的输出端包括第一输出端和第二输出端,所述电平切换电路的第一输出端与所述第一开关电路的控制端连接,所述电平切换电路的第二输出端与所述第二开关电路的控制端连接;
所述电平切换电路包括第三电阻、第四电阻、第三电子开关管、第四电子开关管和第五电子开关管;
所述第三电阻的第一端和所述第三电子开关管的控制端共接构成所述电平切换电路的输入端,所述第三电阻的第二端、所述第三电子开关管的第一端和所述第四电子开关管的第一端共接接地,所述第三电子开关管的第二端、所述第四电子开关管的控制端、所述第四电阻的第一端和所述第五电子开关管的控制端连接,所述第四电阻的第一端和所述第五电子开关管的第一端共接并与正电源端连接,所述第四电子开关管的第二端构成所述电平切换电路的第一输出端,所述第五电子开关管的第二端构成所述电平切换电路的第二输出端。
6.如权利要求5所述的电平转换电路,其特征在于,所述电平转换电路还包括:
第一降压电路,所述第一降压电路的输入端用于输入所述关机信号,所述第一降压电路的输出端与所述电平切换电路的输入端连接;
第二降压电路,所述第二降压电路的输入端与所述电平切换电路的第一输出端连接,所述第二降压电路的输出端与所述第一开关电路的控制端连接;
第三降压电路,所述第三降压电路的输入端与所述电平切换电路的第二输出端连接,所述第二降压电路的输出端与所述第二开关电路的控制端连接。
7.如权利要求6所述的电平转换电路,其特征在于,所述第一降压电路包括第五电阻,所述第五电阻的第一端和第二端分别构成所述第一降压电路的输入端和输出端;
所述第二降压电路包括第六电阻,所述第六电阻的第一端和第二端分别构成所述第二降压电路的输入端和输出端;
所述第三降压电路包括第七电阻,所述第七电阻的第一端和第二端分别构成所述第三降压电路的输入端和输出端。
8.一种显示面板,其特征在于,包括GOA驱动电路、阵列排布的像素单元和如权利要求1~7任一项所述的电平转换电路;
所述电平转换电路集成设置于所述显示面板上,所述GOA驱动电路通过多行扫描线分别与各行所述像素单元分别连接,所述电平转换电路的信号输出端与所述GOA驱动电路的栅关闭信号端连接。
9.如权利要求8所述的显示面板,其特征在于,所述GOA驱动电路包括多个级联的GOA单元,所述电平转换电路的信号输出端分别与多个所述GOA单元的信号输入端共接。
10.一种显示装置,其特征在于,包括电源管理集成电路、时序控制电路、驱动电路和如权利要求8或9所述的显示面板,所述电源管理集成电路通过所述驱动电路和所述显示面板连接,所述驱动电路设置于所述显示面板上并通过多列数据线与多列所述像素单元连接,所述驱动电路还与所述时序控制电路连接。
CN202310070273.2A 2023-02-07 2023-02-07 电平转换电路、显示面板和显示装置 Pending CN115831031A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310070273.2A CN115831031A (zh) 2023-02-07 2023-02-07 电平转换电路、显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310070273.2A CN115831031A (zh) 2023-02-07 2023-02-07 电平转换电路、显示面板和显示装置

Publications (1)

Publication Number Publication Date
CN115831031A true CN115831031A (zh) 2023-03-21

Family

ID=85520859

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310070273.2A Pending CN115831031A (zh) 2023-02-07 2023-02-07 电平转换电路、显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN115831031A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117275431A (zh) * 2023-11-14 2023-12-22 惠科股份有限公司 驱动电路与显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101320171A (zh) * 2007-06-08 2008-12-10 群康科技(深圳)有限公司 液晶显示器及改善其关机残影的方法
US20120206430A1 (en) * 2011-02-16 2012-08-16 Sct Technology, Ltd. Circuits for eliminating ghosting phenomena in display panel having light emitters
CN104575433A (zh) * 2015-02-04 2015-04-29 京东方科技集团股份有限公司 Goa复位电路及驱动方法、阵列基板、显示面板和装置
CN107146590A (zh) * 2017-07-06 2017-09-08 深圳市华星光电技术有限公司 Goa电路的驱动方法
CN207425330U (zh) * 2017-11-17 2018-05-29 四川长虹电器股份有限公司 快速消除液晶电视关机残影的电路
CN109785788A (zh) * 2019-03-29 2019-05-21 京东方科技集团股份有限公司 电平处理电路、栅极驱动电路及显示装置
CN214203169U (zh) * 2021-01-14 2021-09-14 昆山龙腾光电股份有限公司 显示模组
CN114974150A (zh) * 2021-02-24 2022-08-30 京东方科技集团股份有限公司 一种放电电路及放电方法、显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101320171A (zh) * 2007-06-08 2008-12-10 群康科技(深圳)有限公司 液晶显示器及改善其关机残影的方法
US20120206430A1 (en) * 2011-02-16 2012-08-16 Sct Technology, Ltd. Circuits for eliminating ghosting phenomena in display panel having light emitters
CN104575433A (zh) * 2015-02-04 2015-04-29 京东方科技集团股份有限公司 Goa复位电路及驱动方法、阵列基板、显示面板和装置
CN107146590A (zh) * 2017-07-06 2017-09-08 深圳市华星光电技术有限公司 Goa电路的驱动方法
CN207425330U (zh) * 2017-11-17 2018-05-29 四川长虹电器股份有限公司 快速消除液晶电视关机残影的电路
CN109785788A (zh) * 2019-03-29 2019-05-21 京东方科技集团股份有限公司 电平处理电路、栅极驱动电路及显示装置
CN214203169U (zh) * 2021-01-14 2021-09-14 昆山龙腾光电股份有限公司 显示模组
CN114974150A (zh) * 2021-02-24 2022-08-30 京东方科技集团股份有限公司 一种放电电路及放电方法、显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117275431A (zh) * 2023-11-14 2023-12-22 惠科股份有限公司 驱动电路与显示装置
CN117275431B (zh) * 2023-11-14 2024-02-23 惠科股份有限公司 驱动电路与显示装置

Similar Documents

Publication Publication Date Title
US10978114B2 (en) Shift register unit, gate driving circuit, display device and driving method to reduce noise
US11127478B2 (en) Shift register unit and driving method thereof, gate driving circuit, and display device
US11328672B2 (en) Shift register unit and driving method thereof, gate driving circuit, and display device
CN107578741B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US11302276B2 (en) Gate drive circuit, touch display device and driving method
US11688351B2 (en) Shift register unit and driving method, gate driving circuit, and display device
CN108346405B (zh) 移位寄存器单元、栅极驱动电路、显示面板及显示装置
CN100397446C (zh) 脉冲输出电路、移位寄存器和显示器件
US11100878B2 (en) Shift register unit and driving method thereof, gate drive circuit and display device
US11581051B2 (en) Shift register and driving method thereof, gate drive circuit, and display device
US11217148B2 (en) Shift register unit, driving method, gate driver on array and display device
US10796780B2 (en) Shift register unit and driving method thereof, gate driving circuit and display apparatus
CN108597430A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
US10629154B2 (en) Circuit for powering off a liquid crystal panel, peripheral drive device and liquid crystal panel
CN103578402A (zh) 显示面板
US11373576B2 (en) Shift register and method of driving the same, gate driving circuit
CN112017613A (zh) 电荷共享电路、方法、显示驱动模组和显示装置
US11393402B2 (en) OR logic operation circuit and driving method, shift register unit, gate drive circuit, and display device
CN115831031A (zh) 电平转换电路、显示面板和显示装置
US20180330685A1 (en) Shift register and driving method therefor, gate driving circuit and display apparatus
US11195450B2 (en) Shift register unit using clock signals, gate drive circuit, display panel, display device and driving method
US10971102B2 (en) Shift register unit and driving method, gate driving circuit, and display device
CN111477193B (zh) 移位寄存器及其驱动方法
CN114639361A (zh) 栅极驱动电路和显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20230321