CN115372793B - 一种用于集成电路的电路检测方法 - Google Patents

一种用于集成电路的电路检测方法 Download PDF

Info

Publication number
CN115372793B
CN115372793B CN202210947188.5A CN202210947188A CN115372793B CN 115372793 B CN115372793 B CN 115372793B CN 202210947188 A CN202210947188 A CN 202210947188A CN 115372793 B CN115372793 B CN 115372793B
Authority
CN
China
Prior art keywords
circuit
integrated circuit
detection
map
connection map
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN202210947188.5A
Other languages
English (en)
Other versions
CN115372793A (zh
Inventor
龙薇丽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tongling Weibo Electronic Technology Co ltd
Original Assignee
Tongling Weibo Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tongling Weibo Electronic Technology Co ltd filed Critical Tongling Weibo Electronic Technology Co ltd
Priority to CN202210947188.5A priority Critical patent/CN115372793B/zh
Publication of CN115372793A publication Critical patent/CN115372793A/zh
Application granted granted Critical
Publication of CN115372793B publication Critical patent/CN115372793B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N21/00Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
    • G01N21/84Systems specially adapted for particular applications
    • G01N21/88Investigating the presence of flaws or contamination
    • G01N21/8851Scan or image signal processing specially adapted therefor, e.g. for scan signal adjustment, for detecting different kinds of defects, for compensating for structures, markings, edges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/0002Inspection of images, e.g. flaw detection
    • G06T7/0004Industrial image inspection
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N21/00Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
    • G01N21/84Systems specially adapted for particular applications
    • G01N21/88Investigating the presence of flaws or contamination
    • G01N21/8851Scan or image signal processing specially adapted therefor, e.g. for scan signal adjustment, for detecting different kinds of defects, for compensating for structures, markings, edges
    • G01N2021/8887Scan or image signal processing specially adapted therefor, e.g. for scan signal adjustment, for detecting different kinds of defects, for compensating for structures, markings, edges based on image processing techniques
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2207/00Indexing scheme for image analysis or image enhancement
    • G06T2207/30Subject of image; Context of image processing
    • G06T2207/30108Industrial image inspection
    • G06T2207/30141Printed circuit board [PCB]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Immunology (AREA)
  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Biochemistry (AREA)
  • General Health & Medical Sciences (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Pathology (AREA)
  • Quality & Reliability (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种用于集成电路的电路检测方法,涉及集成电路检测技术领域,解决了现有技术在集成电路检测过程中,仅通过上电状态下集成电路的电气参数来判断质量隐患,无法对集成电路布线问题精确检测,导致集成电路的检测精度低,且无法高效准确定位隐患位置的技术问题;本发明设置了若干图像采集装置用于采集集成电路的检测图像,根据检测图像确定目标元件,并建立集成电路的元件连接图谱,将其与电路标准图谱进行对比,能够精准识别集成电路的布局布线问题;本发明在构建元件连接图谱时,按照规则选择目标元件,并以目标元件为中心进行扩展获取元件连接图谱,提高了元件连接图谱的构建效率,进一步提高了集成电流的检测效率。

Description

一种用于集成电路的电路检测方法
技术领域
本发明属于集成电路检测领域,涉及一种用于集成电路的电路检测技术,具体是一种用于集成电路的电路检测方法。
背景技术
印刷电路板集成有许多不同的集成电路以实现某种功能,任一集成电路出现质量隐患都会影响印刷电路板的功能,因此对集成电路进行高效无损检测是一个急需解决的问题。
现有技术(申请号为2015100529240的发明专利)公开了一种集成电路检测方法、装置及***,通过设置若干检测电路实现了上电状态下印刷电路板上集成电路的电气参数检测问题。现有技术在集成电路检测过程中,仅通过上电状态下集成电路的电气参数来判断质量隐患,无法对集成电路布线问题精确检测,导致集成电路的检测精度低,且无法高效准确定位隐患位置;因此,亟须一种用于集成电路的电路检测方法。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一;为此,本发明提出了一种用于集成电路的电路检测方法,用于解决现有技术在集成电路检测过程中,仅通过上电状态下集成电路的电气参数来判断质量隐患,无法对集成电路布线问题精确检测,导致集成电路的检测精度低,且无法高效准确定位隐患位置的技术问题。
本发明通过设置的图像采集装置从多角度采集集成电路的检测图像,再以目标元件为中心向四周扩展构建获取元件连接图谱,在保证元件连接图谱准确性的同时,能够提高构建效率;将元件连接图谱与电路标准图谱进行对比获取布局评估标签,联合电路功能标签评估集成电路的质量隐患。
为实现上述目的,本发明的第一方面提供了一种用于集成电路的电路检测方法,包括:
通过若干图像采集装置同时对集成电路进行多角度采集,获取若干检测图像;从所述集成电路中选择至少两个电路元件作为目标元件;
以所述目标元件为中心,基于若干所述检测图像建立元件连接图谱;根据所述元件连接图谱与电路标准图谱的立体对比结果设置布局评估标签;
对所述集成电路进行上电测试获取对应的电气参数,根据所述电气参数与参数范围的对比结果设置电路功能标签;
根据所述布局评估标签和所述电路功能标签评估所述集成电路是否存在质量隐患;当所述集成电路存在质量隐患时,则对质量隐患进行排查消除。
优选的,所述集成电路被传输至检测区域,若干所述图像采集装置设置在所述检测区域的四周;
若干所述图像采集装置在集成电路到达所述检测区域时,同时进行数据采集以获取若干所述检测图像;其中,所述图像采集装置为摄像头。
优选的,基于若干所述检测图像从所述集成电路中选择所述目标元件,包括:
根据若干所述检测图像建立集成电路的平面模型;
根据所述平面模型的特征信息设置参考线;其中,所述特征信息包括形状和尺寸,且平面模型中心点与边界点之间线段的中点或者等分点位于参考线上;
基于所述参考线均匀选择至少两个电路元件作为所述目标元件。
优选的,以所述目标元件为中心,建立对应的中间连接图谱,包括:
筛选出包含所述目标元件的检测图像,并标记为图像一;
识别所述图像一中与目标元件存在连接关系的电路元件,并以所述目标元件为中心向四周扩展建立所述中间连接图谱。
优选的,在基于所述目标元件为中心扩展建立所述中间连接图谱的过程中,对建立的若干所述中间连接图谱进行对比;
根据对比结果分析若干所述中间连接图谱是否能够拼接成完整的元件连接图谱;当能够拼接成完整的所述元件连接图谱时,则不进行扩展。
优选的,基于所述电路标准图谱获取所述布局评估标签,包括:
获取所述电路标准图谱;其中,所述电路标准图谱根据集成电路的原理设计图生成;
将所述元件连接图谱和所述电路标准图谱进行细节对比,当二者一致时,则设置所述布局评估标签为0;否则,设置所述布局评估标签为1。
优选的,对所述集成电路进行参数测试,获取对应的电气参数;其中,所述电气参数包括电路参数和管脚参数;
当所述电气参数均处于对应的参数范围内时,则设置所述电路功能标签为0;否则,设置所述电路功能标签为1。
优选的,当所述布局评估标签和所述电路功能标签均为0时,则判定对应集成电路不存在质量隐患;否则,
当所述布局评估标签为1时,则对集成电路的线路布局进行隐患检测;当所述电路功能标签为1时,则对集成电路中电路元件和电路管脚的功能进行隐患检测;其中,所述电路管脚包括功能管脚和接地管脚。
与现有技术相比,本发明的有益效果是:
1、本发明设置了若干图像采集装置用于采集集成电路的检测图像,根据检测图像确定目标元件,并建立集成电路的元件连接图谱,将其与电路标准图谱进行对比,能够精准识别集成电路的布局布线问题。
2、本发明在构建元件连接图谱时,按照规则选择目标元件,并以目标元件为中心进行扩展获取中间连接图谱,进而获取元件连接图谱,提高了元件连接图谱的构建效率,进一步提高了集成电流的检测效率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明的工作步骤示意图。
具体实施方式
下面将结合实施例对本发明的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
现有技术在集成电路检测过程中,仅通过上电状态下集成电路的电气参数来判断质量隐患,功能正常并不能代表集成电路的布局以及布线满足质量要求,即无法对集成电路布线问题精确检测,导致集成电路的检测精度低,且无法高效准确定位隐患位置。
本发明通过多角度获取的若干检测图像建立对应的元件连接图谱,在构建过程中通过改变识别阈值能够识别出漏焊、虚焊等问题,将构建的元件连接图谱与标准电路图谱进行对比,能够判断布局是否满足要求;在对集成电力进行功能测试,判断各模块功能是否正常;当布局和功能均满足要求时,则判定集成电路检测通过,不存在质量隐患。
请参阅图1,本发明第一方面实施例提供了一种用于集成电路的电路检测方法,包括:
S101:通过若干图像采集装置同时对集成电路进行多角度采集,获取若干检测图像;从集成电路中选择至少两个电路元件作为目标元件;
S102:以目标元件为中心,基于若干检测图像建立元件连接图谱;根据元件连接图谱与电路标准图谱的立体对比结果设置布局评估标签;
S103:对集成电路进行上电测试获取对应的电气参数,根据电气参数与参数范围的对比结果设置电路功能标签;
S104:根据布局评估标签和电路功能标签评估集成电路是否存在质量隐患;当集成电路存在质量隐患时,则对质量隐患进行排查消除。
本发明申请在现有技术仅对集成电路进行功能性检测的基础上,增加了布局和布线的检测内容;在对集成电路进行布线检测时,一般通过图像识别技术实现,但简单的图像识别无法检测出布线交叉、虚焊等问题,因此通过多角度的检测图像来解决这个问题。
本发明申请中集成电路被传输至检测区域,若干图像采集装置设置在检测区域的四周;若干图像采集装置在集成电路到达检测区域时,同时进行数据采集以获取若干检测图像;其中,图像采集装置为摄像头。
在集成电路需要检测时,将其输送至检测区域,然后通过检测区域周围的多个图像采集装置来采集集成电路的图像数据,即获取若干检测图像。需要理解的是,集成电路实质是立体的,因此检测图像也尽可能体现其立体特性,即在检测区域中需要保证采集到集成电路360°的图像数据,可以将检测区域设置为透明,或者对集成电路进行翻转拍摄。
本发明申请基于若干检测图像从集成电路中选择目标元件,包括:
根据若干检测图像建立集成电路的平面模型;根据平面模型的特征信息设置参考线;基于参考线均匀选择至少两个电路元件作为目标元件。
平面模型可以理解为平面图像,选择目标元件只是为了提高元件连接图谱的构建效率,因此要综合考虑目标原件在整个集成电路中的位置。根据平面模型的特征信息设置参考线,在参考线的帮助下选择目标元件。可以理解的是,特征信息包括形状和尺寸,且平面模型中心点与边界点之间线段的中点或者等分点位于参考线上,等分点包括三等分点或者四等分点。
举例说明参考线的设置:
假设集成电路的平面模型为正方形,则连接正方向四个角或者对角线;
三等分对角线即可在每条对角线上获取两个点,连接对角线上的三等分点也可以获取一个正方形,该正方形小于平面模型;
小一点的正方形的边长即可作为参考线,从该参考线上或者两侧的电路元件中选择几个作为目标元件。
本发明申请以目标元件为中心,建立对应的中间连接图谱,包括:
筛选出包含目标元件的检测图像,并标记为图像一;识别图像一中与目标元件存在连接关系的电路元件,并以目标元件为中心向四周扩展建立中间连接图谱。
根据目标元件筛选出图像一,识别图像一中目标元件与其他电路元件,以及其他电路元件之间的连接关系,根据这些连接关系建立中间连接图谱,其建立方法类似于知识图谱的建立。
本发明申请中在基于目标元件为中心扩展建立中间连接图谱的过程中,对建立的若干中间连接图谱进行对比;根据对比结果分析若干中间连接图谱是否能够拼接成完整的元件连接图谱;当能够拼接成完整的元件连接图谱时,则不进行扩展。
中间连接图谱并不是完整的元件连接图谱,需要基于多个目标元件建立的中间连接图谱拼接成元件连接图谱。因此在中间连接图谱向四周扩展更新的过程中,还需要对比几个中间连接图谱中是否存在重复内容,若存在重复内容则不需要继续扩展了,将多个元件连接图谱拼接后即可获取元件连接图谱。值得注意的是,因为集成电路的立体特性,其对应的元件连接图谱可有多个,以清晰表达其布局信息。
本发明申请中基于电路标准图谱获取布局评估标签,包括:
获取电路标准图谱;将元件连接图谱和电路标准图谱进行细节对比,当二者一致时,则设置布局评估标签为0;否则,设置布局评估标签为1。
电路标准图谱根据集成电路的原理设计图生成,将元件连接图谱与电路标准图谱对比可以识别布局集成电路布局是否合理,通过多角度对比可以识别出虚焊、漏焊等问题。
本发明申请对集成电路进行参数测试,获取对应的电气参数;其中,电气参数包括电路参数和管脚参数;当电气参数均处于对应的参数范围内时,则设置电路功能标签为0;否则,设置电路功能标签为1。需要说明的是,对集成电路进行功能测试的相关方案可以参考申请号为2015100529240的发明专利。
当布局评估标签和电路功能标签均为0时,则判定对应集成电路不存在质量隐患;否则,当布局评估标签为1时,则对集成电路的线路布局进行隐患检测;当电路功能标签为1时,则对集成电路中电路元件和电路管脚的功能进行隐患检测;其中,电路管脚包括功能管脚和接地管脚。
本发明的工作原理:
通过若干图像采集装置同时对集成电路进行多角度采集,获取若干检测图像;从集成电路中选择至少两个电路元件作为目标元件。
以目标元件为中心,基于若干检测图像建立元件连接图谱;根据元件连接图谱与电路标准图谱的立体对比结果设置布局评估标签。
对集成电路进行上电测试获取对应的电气参数,根据电气参数与参数范围的对比结果设置电路功能标签。
根据布局评估标签和电路功能标签评估集成电路是否存在质量隐患;当集成电路存在质量隐患时,则对质量隐患进行排查消除。
以上实施例仅用以说明本发明的技术方法而非限制,尽管参照较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方法进行修改或等同替换,而不脱离本发明技术方法的精神和范围。

Claims (6)

1.一种用于集成电路的电路检测方法,其特征在于,包括:
通过若干图像采集装置同时对集成电路进行多角度采集,获取若干检测图像;从所述集成电路中选择至少两个电路元件作为目标元件;
以所述目标元件为中心,基于若干所述检测图像建立元件连接图谱;根据所述元件连接图谱与电路标准图谱的立体对比结果设置布局评估标签;
对所述集成电路进行上电测试获取对应的电气参数,根据所述电气参数与参数范围的对比结果设置电路功能标签;
根据所述布局评估标签和所述电路功能标签评估所述集成电路是否存在质量隐患;当所述集成电路存在质量隐患时,则对质量隐患进行排查消除;
基于若干所述检测图像从所述集成电路中选择所述目标元件,包括:
根据若干所述检测图像建立集成电路的平面模型;
根据所述平面模型的特征信息设置参考线;其中,所述特征信息包括形状和尺寸,且平面模型中心点与边界点之间线段的中点或者等分点位于参考线上;
基于所述参考线均匀选择至少两个电路元件作为所述目标元件;
以所述目标元件为中心,建立对应的中间连接图谱,包括:
筛选出包含所述目标元件的检测图像,并标记为图像一;
识别所述图像一中与目标元件存在连接关系的电路元件,并以所述目标元件为中心向四周扩展建立所述中间连接图谱。
2.根据权利要求1所述的一种用于集成电路的电路检测方法,其特征在于,所述集成电路被传输至检测区域,若干所述图像采集装置设置在所述检测区域的四周;
若干所述图像采集装置在集成电路到达所述检测区域时,同时进行数据采集以获取若干所述检测图像;其中,所述图像采集装置为摄像头。
3.根据权利要求1所述的一种用于集成电路的电路检测方法,其特征在于,在基于所述目标元件为中心扩展建立所述中间连接图谱的过程中,对建立的若干所述中间连接图谱进行对比;
根据对比结果分析若干所述中间连接图谱是否能够拼接成完整的元件连接图谱;当能够拼接成完整的所述元件连接图谱时,则不进行扩展。
4.根据权利要求1或3所述的一种用于集成电路的电路检测方法,其特征在于,基于所述电路标准图谱获取所述布局评估标签,包括:
获取所述电路标准图谱;其中,所述电路标准图谱根据集成电路的原理设计图生成;
将所述元件连接图谱和所述电路标准图谱进行细节对比,当二者一致时,则设置所述布局评估标签为0;否则,设置所述布局评估标签为1。
5.根据权利要求1所述的一种用于集成电路的电路检测方法,其特征在于,对所述集成电路进行参数测试,获取对应的电气参数;其中,所述电气参数包括电路参数和管脚参数;
当所述电气参数均处于对应的参数范围内时,则设置所述电路功能标签为0;否则,设置所述电路功能标签为1。
6.根据权利要求5所述的一种用于集成电路的电路检测方法,其特征在于,当所述布局评估标签和所述电路功能标签均为0时,则判定对应集成电路不存在质量隐患;否则,
当所述布局评估标签为1时,则对集成电路的线路布局进行隐患检测;当所述电路功能标签为1时,则对集成电路中电路元件和电路管脚的功能进行隐患检测;其中,所述电路管脚包括功能管脚和接地管脚。
CN202210947188.5A 2022-08-09 2022-08-09 一种用于集成电路的电路检测方法 Expired - Fee Related CN115372793B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210947188.5A CN115372793B (zh) 2022-08-09 2022-08-09 一种用于集成电路的电路检测方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210947188.5A CN115372793B (zh) 2022-08-09 2022-08-09 一种用于集成电路的电路检测方法

Publications (2)

Publication Number Publication Date
CN115372793A CN115372793A (zh) 2022-11-22
CN115372793B true CN115372793B (zh) 2023-04-07

Family

ID=84063316

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210947188.5A Expired - Fee Related CN115372793B (zh) 2022-08-09 2022-08-09 一种用于集成电路的电路检测方法

Country Status (1)

Country Link
CN (1) CN115372793B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN118226236A (zh) * 2024-05-23 2024-06-21 联觉(深圳)科技有限公司 一种pcb缺陷的智能识别方法及装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113238142A (zh) * 2021-06-07 2021-08-10 马鞍山骏展科技有限公司 用于集成电路的方法和***

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2143944B (en) * 1983-07-25 1986-12-03 Lloyd Doyle Ltd Inspection of printed wiring boards
JPH0766036B2 (ja) * 1985-02-28 1995-07-19 日本電信電話株式会社 集積回路の試験方法および試験装置
JPH06102328A (ja) * 1992-09-22 1994-04-15 Nippon Steel Corp 半導体装置の故障診断装置及びそれを用いた故障診断方法
JPH08285785A (ja) * 1995-04-14 1996-11-01 Seiwa Denki Kk はんだ付け良否検査装置
CN114022407A (zh) * 2021-09-18 2022-02-08 国营芜湖机械厂 一种基于红外热像和深度学习的电路板智能检测诊断方法
CN114518526A (zh) * 2022-02-14 2022-05-20 深圳市微特精密科技股份有限公司 一种适用于pcb板ict的自动测试机控制***

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113238142A (zh) * 2021-06-07 2021-08-10 马鞍山骏展科技有限公司 用于集成电路的方法和***

Also Published As

Publication number Publication date
CN115372793A (zh) 2022-11-22

Similar Documents

Publication Publication Date Title
US10475179B1 (en) Compensating for reference misalignment during inspection of parts
CN103091328B (zh) 对检查结果的目视检验操作进行辅助的***、装置及方法
US20040120571A1 (en) Apparatus and methods for the inspection of objects
CN105510348A (zh) 一种印制电路板的缺陷检测方法、装置及检测设备
US20190195939A1 (en) Printed circuit board inspecting apparatus, method for detecting anomaly in solder paste and computer readable recording medium
CN113971654A (zh) 焊点检测模型训练方法、焊点检测方法及焊点检测装置
CN115372793B (zh) 一种用于集成电路的电路检测方法
JP5045591B2 (ja) 検査領域の領域設定データの作成方法および基板外観検査装置
CN116309518A (zh) 一种基于计算机视觉的pcb电路板检测方法及***
KR101441326B1 (ko) 자동광학검사기의 티칭데이터 자동 생성 장치 및 그 방법
KR102174424B1 (ko) 서버 기반 부품 검사방법 및 그를 위한 시스템 및 장치
Caliskan et al. Design and realization of an automatic optical inspection system for PCB solder joints
Leta et al. Computer vision system for printed circuit board inspection
US6795186B2 (en) Adaptive tolerance reference inspection system
CN108303640B (zh) 一种线路检测的方法和装置
US4734980A (en) Printed circuit board wiring method
US20070217675A1 (en) Z-axis optical detection of mechanical feature height
CN113723039B (zh) 一种pcb文件检查方法、装置和设备
Kaufmann et al. Visual inspection using linear features
CN118011190B (zh) 一种印刷电路板可靠性分析方法、***及存储介质
WO2001011565A2 (en) Apparatus and methods for the inspection of objects
CN114254583B (zh) 一种检查器件引脚连接的方法、装置、设备、存储介质
KR20190046225A (ko) 빅 데이터와 인공지능을 이용한 pcb 패널 자동검사방법 및 그 장치
JPS62127987A (ja) プリント板パタ−ン検査方法
Brunelle et al. Line scan vision system

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20230407