CN114974171B - 基于显示装置的刷新率控制方法、装置、显示终端及介质 - Google Patents

基于显示装置的刷新率控制方法、装置、显示终端及介质 Download PDF

Info

Publication number
CN114974171B
CN114974171B CN202210233422.8A CN202210233422A CN114974171B CN 114974171 B CN114974171 B CN 114974171B CN 202210233422 A CN202210233422 A CN 202210233422A CN 114974171 B CN114974171 B CN 114974171B
Authority
CN
China
Prior art keywords
frame
input
refresh rate
output
storage areas
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210233422.8A
Other languages
English (en)
Other versions
CN114974171A (zh
Inventor
梁宁
郭斌
黄秋升
付玉红
鲁文怡
梁桂孟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Konka Group Co Ltd
Original Assignee
Konka Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Konka Group Co Ltd filed Critical Konka Group Co Ltd
Priority to CN202210233422.8A priority Critical patent/CN114974171B/zh
Publication of CN114974171A publication Critical patent/CN114974171A/zh
Application granted granted Critical
Publication of CN114974171B publication Critical patent/CN114974171B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了基于显示装置的刷新率控制方法、装置、显示终端及介质,方法包括:获取多路信源的输入信号,其中,多路信源的输入信号包括多种不同输入刷新率的输入信号;将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域;采用双线性插值算法生成一***帧,并将生成的***帧、***存储在对应的每两个相邻输入帧之间的间隔帧存储区域;帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度。本发明提供了一种实现8K超高清50~240Hz可配置刷新率控制方法,使得运动画面更加流畅清晰,同时可减少运动拖影、运动抖动的问题,可以避免产生帧撕裂现象。

Description

基于显示装置的刷新率控制方法、装置、显示终端及介质
技术领域
本发明涉及显示终端技术领域,尤其涉及的是一种基于显示装置的刷新率控制方法、装置、显示终端及介质。
背景技术
随着电子技术的发展和人们生活水平的不断提高,各种显示终端例如智能电视的使用越来越普及,智能电视已经成为人们生活中不可缺少的通信工具。
影音行业的发展一直以追求更加完美、清晰的图像和声音为目标,尤其在显示领域,数字化的进程促使分辨率不断提升,从超高清4K电视的普及,再到超高清8K电视的推出,均显示出当前电视及视听行业迅猛的发展趋势,特别是8K-120Hz高刷新率的影视效果出色,成为消费者关注的热点之一。
目前显示行业在8K-120Hz的生态链前后发展并不平衡,前端节目信源质量最高只有8K-60Hz,而后端的8K-120Hz显示模组早已成熟量产。另外,在电竞领域,游戏软件画面的刷新率是按照人眼所能感受到的最高刷新率144Hz设计的,因此,电竞专用显示器的刷新率高达144Hz甚至240Hz。现有技术已有8K-60Hz、8K-120Hz方案的显示装置,但其刷新率是固定的,使用不够灵活,并且还容易出现运动拖影、运动抖动的问题。
因此,现有技术还有待改进和发展。
发明内容
本发明的主要目的在于提供一种基于显示装置的刷新率控制方法、装置、显示终端及计算机可读存储介质,本发明提供了一种实现8K超高清50~240Hz可配置刷新率控制方法,本发明刷新率最高可达240Hz输出并驱动显示面板,保障最真实细腻的显示效果,同时可减少运动拖影、运动抖动的问题,通过本发明使得运动画面更加流畅清晰。
为了实现上述目的,本发明第一方面提供一种基于显示装置的刷新率控制方法,其中,所述方法包括:
获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号;
将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域;
在存储的每两个相邻输入帧之间,采用双线性插值算法生成一***帧,并将生成的***帧、***存储在对应的每两个相邻输入帧之间的间隔帧存储区域;
帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度;并基于控制的输入帧写入速度和控制的输出帧的读取速度,将存储在多个帧存储区域的输入帧、***帧依次读取输出为显示数据;
将读取的显示数据驱动显示面板显示。
所述的基于显示装置的刷新率控制方法,其中,所述获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号的步骤之前包括:
预先将存储单元的存储区域划分为多个帧存储区域,其中,所述多个帧存储区域中的每个帧存储区域的容量大小相等,且多个帧存储区域内地址为连续的地址,采用首地址表示帧存储区域。
所述的基于显示装置的刷新率控制方法,其中,所述获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号的步骤包括:
通过设置在主电路板与显示屏之的FPGA板接收获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号。
所述的基于显示装置的刷新率控制方法,其中,所述将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域的步骤包括:
将获取的所述多路信源的输入信号,根据输入信号帧的时间顺序,将输入信号帧、在预先划分的多个帧存储区域中采用跳跃式方式,依次间隔存储;并在所述预先划分的多个帧存储区域循环间隔存储;
其中,所述预先划分的多个帧存储区域中每一个帧存储区域设置1bit有效位wn;当某一帧存储区域n存储完成,置位wn=1;当某一帧存储区域n读取完成,复位wn=0。
所述的基于显示装置的刷新率控制方法,其中,所述帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度;并基于控制的输入帧写入速度和控制的输出帧的读取速度,将存储在多个帧存储区域的输入帧、***帧依次读取输出为显示数据的步骤包括:
帧读取时,根据应用场景,设定输出刷新率Y;
以及根据选定的输入信源,确定输入刷新率X;
判断输出刷新率Y与输入刷新率X的大小;
当输出刷新率Y>2倍输入刷新率X时,控制在下一处理帧wn=0时,重复读取当前帧;
当输出刷新率Y=2倍输入刷新率X时,帧读取时按连续区域依次循环读取;
当输出刷新率Y<2倍输入刷新率X时,控制在下一处理帧wn=1时、如果当前帧是***帧,忽略;如果当前帧是输入帧,重复写入当前输入帧。
一种基于显示装置的刷新率控制装置,其中,包括:
信号获取模块,用于获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号;
输入帧跳跃存储控制模块,用于将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域;
***帧生成与存储控制模块,用于在存储的每两个相邻输入帧之间,采用双线性插值算法生成一***帧,并将生成的***帧、***存储在对应的每两个相邻输入帧之间的间隔帧存储区域;
刷新率控制模块,用于帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度;并基于控制的输入帧写入速度和控制的输出帧的读取速度,将存储在多个帧存储区域的输入帧、***帧依次读取输出为显示数据;
显示模块,用于将读取的显示数据驱动显示面板显示。
所述的基于显示装置的刷新率控制装置,其中,其还包括:
预先设置模块,用于预先将存储单元的存储区域划分为多个帧存储区域,其中,所述多个帧存储区域中的每个帧存储区域的容量大小相等,且多个帧存储区域内地址为连续的地址,采用首地址表示帧存储区域。
一种显示终端,其中,所述显示终端包括:
主板、FPGA板、存储器、显示面板;所述主板、FPGA板、显示面板依次连接;所述存储器与所述FPGA板连接,所述主板上设置有处理器;所述存储器的存储区域划分为多个帧存储区域,其中,所述多个帧存储区域中的每个帧存储区域的容量大小相等,且多个帧存储区域内地址为连续的地址,采用首地址表示帧存储区域;
所述存储器上存储有可在所述处理器上运行的基于显示装置的刷新率控制程序,所述基于显示装置的刷新率控制程序被所述处理器执行时实现任意一项所述基于显示装置的刷新率控制方法的步骤。
一种计算机可读存储介质,其中,所述计算机可读存储介质上存储有基于显示装置的刷新率控制程序,所述基于显示装置的刷新率控制程序被处理器执行时实现任意一项所述基于显示装置的刷新率控制方法的步骤。
由上可见,本发明提供了一种基于显示装置的刷新率控制方法、装置、显示终端及计算机可读存储介质,本发明提供了一种实现8K超高清50~240Hz可配置刷新率控制方法,本发明刷新率最高可达240Hz输出并驱动显示面板,保障最真实细腻的显示效果,同时可减少运动拖影、运动抖动的问题,通过本发明使得运动画面更加流畅清晰,通过本发明的方法,可以避免产生帧撕裂现象。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。
图1是本发明实施例提供显示终端原理框结构示意图。
图2是本发明实施例提供的一种基于显示装置的刷新率控制方法的流程示意图。
图3是本发明实施例提供的一种基于显示装置的刷新率控制方法的帧序列的保存与读取示意图。
图4是本发明具体应用实施例提供的一种基于显示装置的刷新率控制方法的流程示意图。
图5是本发明实施例提供的一种基于显示装置的刷新率控制装置架构示意图。
图6是本发明实施例提供的一种显示终端的内部结构原理框图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定装置结构、技术之类的具体细节,以便透彻理解本发明实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本发明。在其它情况下,省略对众所周知的装置、装置、电路以及方法的详细说明,以免不必要的细节妨碍本发明的描述。
应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在本发明说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本发明。如在本发明说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
还应当进一步理解,在本发明说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
如在本说明书和所附权利要求书中所使用的那样,术语“如果”可以依据上下文被解释为“当…时”或“一旦”或“响应于确定”或“响应于检测到”。类似的,短语“如果确定”或“如果检测到[所描述条件或事件]”可以依据上下文被解释为意指“一旦确定”或“响应于确定”或“一旦检测到[所描述的条件或事件]”或“响应于检测到[所描述条件或事件]”。
下面结合本发明实施例的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是本发明还可以采用其它不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广,因此本发明不受下面公开的具体实施例的限制。
影音行业的发展一直以追求更加完美、清晰的图像和声音为目标,尤其在显示领域,数字化的进程促使分辨率不断提升,从超高清4K电视的普及,再到超高清8K电视的推出,均显示出当前电视及视听行业迅猛的发展趋势,特别是8K-120Hz高刷新率的影视效果出色,成为消费者关注的热点之一。
现有技术中,显示行业在8K-120Hz的生态链前后发展并不平衡,前端节目信源质量最高只有8K-60Hz,而后端的8K-120Hz显示模组早已成熟量产。另外,在电竞领域,游戏软件画面的刷新率是按照人眼所能感受到的最高刷新率144Hz设计的,因此,电竞专用显示器的刷新率高达144Hz甚至240Hz。但是现有技术已有8K-60Hz、8K-120Hz方案的显示装置,其刷新率是固定的,使用不够灵活。
为了解决现有技术的问题,本发明实施例提供了一种基于显示装置的刷新率控制方法、装置、显示终端及介质,本发明提出了一种实现8K超高清50~240Hz可配置刷新率显示装置,刷新率最高可达240Hz输出并驱动显示面板,保障最真实细腻的显示效果,同时可减少运动拖影、运动抖动的问题,使得运动画面更加流畅清晰。
示例性装置
本发明实施例的一种显示终端,包括:主板、FPGA板、存储器、显示面板;所述主板、FPGA板、显示面板依次连接;所述存储器与所述FPGA板连接,所述主板上设置有处理器;所述存储器的存储区域划分为多个帧存储区域。
本发明较佳实施例中,所述显示终端以电视为例进行说明,则本较佳实施例所述主板为电视主板20,所述存储器为DDR存储单元22,如图1所示,本发明较佳实施例的显示终端包括:电视主板20、FPGA板21、DDR存储单元22、显示面板23、开关电源24、喇叭25和遥控器26、以及各种外接信源接口例如HDMI接口,网线接口等。所述电视主板20、FPGA板21、显示面板23依次连接;所述DDR存储单元22与所述FPGA板21连接,所述电视主板20还与喇叭25连接;所述开关电源24分别与所述电视主板20、显示面板23连接,用于为所述电视主板20和显示面板23提供工作电源。所述FPGA板还与HDMI2.1、DP1.4接口、网口分别连接。
本发明实施例中FPGA板是核心部分,所述FPGA板上设置有FPGA芯片(可编程阵列逻辑芯片),所述FPGA板21可以接收来自电视主板的VByOne图像信号,也可以接收HDMI2.1、DP1.4接口的信号,以及通过网口接收8KAVS3码流。其中,VbyOne是专门面向图像传输开发出的数字接口标准。信号的输入输出水平采用LVDS(低电压差动信号).AVS3视频编码标准是中国AVS工作组制定的第三代视频编码标准。
本发明实施例所述FPGA板21输出显示数据驱动显示面板,显示面板的刷新率是固定的,如8K50Hz或60Hz,又如8K100Hz或120Hz等。可见,FPGA板输入信源多样化,导致其输入刷新率也多样化,如24Hz、30Hz、48Hz、50Hz、60Hz等等。输出刷新率在特定应用中是固定的,但不同应用场景,其输出刷新率是可配置的,例如,驱动120Hz面板,输出刷新率要求为120Hz,驱动144Hz电竞面板,输出刷新率要求为144Hz,等等。
一般情况下,本发明FPGA板输入信源多样化,导致其输入刷新率也多样化;而输出刷新率在特定应用中是固定的,但不同应用场景,其输出刷新率是可配置的。但是一般情况下相对于输入,输出是异步的,即输出帧与输入帧没有相位锁定关系,有可能出现“帧撕裂”现象,即一帧画面分为2部分,在两帧里先后显示。为了避免出现“帧撕裂”现象,本发明实施例中进一步在提出以下方法:
如图2所示,本发明还提供一种基于显示装置的刷新率控制方法具体应用实施例,本具体应用实施例的基于显示装置的刷新率控制方法包括以下步骤:
步骤S100:预先将存储单元的存储区域划分为多个帧存储区域,其中,所述多个帧存储区域中的每个帧存储区域的容量大小相等,且多个帧存储区域内地址为连续的地址,采用首地址表示帧存储区域。
本发明实施例中,需要预先将显示终端如智能电视的电视主板20与显示面板23之间增加设置FPGA板,将所述FPGA板分别与电视主板20和显示面板23连接。然后将存储器等存储单元与所述FPGA板连接,本发明具体实施时,会将存储单元的存储区域划分为多个帧存储区域,例如划分N个帧存储区域0~N-1(N=4~8),每个区域的容量大小一样,至少能保存一帧画面,且区域内地址是连续,使用首地址表示帧存储区域。例如,当将存储单元的存储区域划分为8个帧存储区域时,分别为帧存储区域0、帧存储区域1、帧存储区域2、帧存储区域3、帧存储区域4、帧存储区域5、帧存储区域6、帧存储区域7。
步骤S200:获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号;
本发明实施例中,在具体实施时可以通过设置在主电路板与显示屏之的FPGA板,例如如图1所示,通过设置在电视主板20与显示面板23之间的FPGA板21接收获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号,例如可以接收来自电视主板的VByOne图像信号,也可以接收HDMI2.1、DP1.4接口的信号,以及通过网口接收8K AVS3码流。这样,本发明实施例中所述FPGA板21输入信源多样化,导致其输入刷新率也多样化,如24Hz、30Hz、48Hz、50Hz、60Hz等等。
步骤S300:将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域;
本发明实施例,会将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域。
具体地,例如,将获取的所述多路信源的输入信号,根据输入信号帧的时间顺序,将输入信号帧、在预先划分的多个帧存储区域中采用跳跃式方式,依次间隔存储;并在所述预先划分的多个帧存储区域循环间隔存储;具体如图3所示,以N=8为例,即将存储区域划分为8个帧存储区域时,分别为帧存储区域W0、帧存储区域W1、帧存储区域W2、帧存储区域W3、帧存储区域W4、帧存储区域W5、帧存储区域W6、帧存储区域W7,本发明实施例中所述多路信源的输入信号的输入帧按帧存储区域0、2、4、6、0、2、4、6跳跃式间隔存储,并循环存储。
本发明实施例中,所述预先划分的多个帧存储区域中每一个帧存储区域设置1bit有效位wn;当某一帧存储区域n存储完成,置位wn=1;当某一帧存储区域n读取完成,复位wn=0。
步骤S400:在存储的每两个相邻输入帧之间,采用双线性插值算法生成一***帧,并将生成的***帧、***存储在对应的每两个相邻输入帧之间的间隔帧存储区域;
即本发明实施例较佳地,如图3所示,在输入帧序列存储的每两个相邻输入帧之间例如W0与W2,W2与W4,W4与W6等,采用双线性插值算法生成一***帧,并将生成的***帧、***存储在对应的每两个相邻输入帧之间的间隔帧存储区域,即将对应生成的***帧分别存储在帧存储区域W1,帧存储区域W3,帧存储区域W5,帧存储区域W7。即每2个相邻输入帧,采用双线性插值算法生成1个***帧,***帧按区域1 3 5 7 1 3 5 7循环存储。
步骤S500:帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度;并基于控制的输入帧写入速度和控制的输出帧的读取速度,将存储在多个帧存储区域的输入帧、***帧依次读取输出为显示数据;
具体地,所述步骤S500包括:
帧读取时,根据应用场景,设定输出刷新率Y;
以及根据选定的输入信源,确定输入刷新率X;
判断输出刷新率Y与输入刷新率X的大小;
当输出刷新率Y>2倍输入刷新率X时,控制在下一处理帧wn=0时,重复读取当前帧;即当Y>2X时,说明读取速度大于写入速度,在下一处理帧wn=0时,重复读取当前帧,相当于降低读取速度,控制输出与输入是同步的,即输出帧与输入帧实现相位锁定关系,可减少运动拖影、运动抖动的问题,可以避免产生帧撕裂现象。
当输出刷新率Y=2倍输入刷新率X时,帧读取时按连续区域依次循环读取;即当Y=2X时,说明写入速度等于读取速度,读写无需重复或等待;
当输出刷新率Y<2倍输入刷新率X时,控制在下一处理帧wn=1时、如果当前帧是***帧,忽略;如果当前帧是输入帧,重复写入当前输入帧。即当Y<2X时,说明写入速度大于读取速度,在下一处理帧wn=1时,如果当前帧是***帧,直接忽略;如果当前帧是输入帧,重复写入当前输入帧,相当于降低写入速度。控制输出与输入是同步的,即输出帧与输入帧实现相位锁定关系,可减少运动拖影、运动抖动的问题,可以避免产生帧撕裂现象。
步骤S600:将读取的显示数据驱动显示面板显示。
由上可见,本发明实施例,切入插帧技术的判断方法,来提高视频的流畅度以及对于输入帧、***帧的读取写入方法,控制输出与输入是同步的,即输出帧与输入帧实现相位锁定关系,可减少运动拖影、运动抖动的问题,可以避免产生帧撕裂现象。
以下通过一具体应用实施例对本发明方法做进一步详细描述:
如图4所示,本具体应用实施例的一种基于显示装置的刷新率控制方法,包括以下步骤:
步骤S31:在显示终端的存储器例如DDR存储单元划分N个帧存储区域0~N-1(N=4~8)。每个帧存储区域的容量大小一样,至少能保存一帧画面,且区域内地址是连续的,本发明同一帧区域内的地址是连续的。这样,使用首地址即可表示帧存储区域。以N=8为例,输入帧按区域0、2、4、6、0、2、4、6循环存储;每2个相邻输入帧,采用双线性插值算法生成1个***帧,***帧按区域1、3、5、7、1、3、5、7循环存储。如图4所示,图4是帧序列的保存与读取示意图。
本发明实施例中,所述双线性插值是有两个变量的插值函数的线性插值扩展,其核心思想是在两个方向分别进行一次线性插值。
本发明实施例中,关于输入帧与***帧,具体为:通过相邻输入帧,产生1个***帧,都是按帧存储的数据。摄像头产生的是输入帧,***帧是计数出来的中间虚拟帧。
步骤S32、每个存储区域引入标识位,例如引入1bit标识位(有效位)wn(n=0~N-1,例如0-7)。本发明实施例中1bit标识位用于标识读取是否完成。1bit有效位,存储完成设定为1。读取完成设定为0。
步骤S33、第n存储区域;写入完成置位wn=1,读取完成复位wn=0;
即本发明实施例中,当某一帧存储区域n存储完成,置位wn=1,说明n区域已完成存储,可以读取。如图3所示,经过这样“跳跃式”存储,帧序列w0~w7是按时间递增的序列,因此,帧读取时只需按区域0 1 2 3 4 5 6 7循环读取即可,当某一区域n读取完成,复位wn=0,说明n区域已完成读取,可以写入。
本发明实施例中,每个帧存储区域,只有存储完成,才可以读取,一个帧存储区域只存储1帧(输入帧或***帧)。
本发明实施例中,帧读取时只需按区域0 1 2 3 4 5 6 7循环读取即可,例如:输入帧按区域0 2 4 6 0 2 4 6循环存储,读取时则是从区域0 1 2 3 4 5 6 7为时间递增顺序。
步骤S34:根据应用场景,设定输出刷新率Y。
本发明实施例中,当需读取时,根据应用场景,设定输出刷新率Y。
步骤S35:选定输入信源,确定输入刷新率X,比较输入刷新率X与输出刷新率Y的大小关系。
步骤S36:当输出刷新率Y>2输入刷新率X时,说明读取速度大于写入速度,在下一处理帧wn=0时,重复读取当前帧,相当于降低读取速度。
其中,所述下一处理帧Wn=0,表示下一处理帧,正在处于”写入”动作,等到Wn=1时,表明写入完成,才会去做”读取”该处理帧的动作。
所述相当于降低读取速度具体为:比如,当Y=144Hz,X=60Hz时,有效读取速度是2*60=120Hz,余下的24Hz部分是重复读取;再比如,当Y=165Hz,X=60Hz时,有效读取速度也是2*60=120Hz,余下的45Hz部分是重复读取;也就是说,有效读取速度==2写入的速度,所以当输出刷新率Y>2输入刷新率X时,存在重复读取的现象。
步骤S37:当输出刷新率Y=输入刷新率2X时,说明写入速度等于读取速度,读写无需重复或等待。
步骤S38:当输出刷新率Y<2输入刷新率X时,说明写入速度大于读取速度,在下一处理帧wn=1时,如果当前帧是***帧,直接忽略,即不写入的意思;如果当前帧是输入帧,重复写入当前输入帧,相当于降低写入速度。比如,当Y=100Hz,X=60Hz时,那么2写入速度就是2*60=120Hz,此时读取速度是100Hz,明显写入速度120大于读取速度100,为了保证有效写入与有效读取平衡,因此余下的20Hz部分是重复写入。
步骤S39:将读取的显示数据驱动显示面板显示。
由上可见,本发明实施例,切入插帧技术的判断方法,来提高视频的流畅度以及对于输入帧、***帧的读取写入方法,控制输出与输入是同步的,即输出帧与输入帧实现相位锁定关系,可减少运动拖影、运动抖动的问题,可以避免产生帧撕裂现象。
基于上述实施例,如图5所示,本发明还提供了一种基于显示装置的刷新率控制装置,包括:
信号获取模块510,用于获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号;
输入帧跳跃存储控制模块520,用于将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域;
***帧生成与存储控制模块530,用于在存储的每两个相邻输入帧之间,采用双线性插值算法生成一***帧,并将生成的***帧、***存储在对应的每两个相邻输入帧之间的间隔帧存储区域;
刷新率控制模块540,用于帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度;并基于控制的输入帧写入速度和控制的输出帧的读取速度,将存储在多个帧存储区域的输入帧、***帧依次读取输出为显示数据;
显示模块550,用于将读取的显示数据驱动显示面板显示,具体如上所述。
进一步地,所述的基于显示装置的刷新率控制装置,其还包括:
预先设置模块501,用于预先将存储单元的存储区域划分为多个帧存储区域,其中,所述多个帧存储区域中的每个帧存储区域的容量大小相等,且多个帧存储区域内地址为连续的地址,采用首地址表示帧存储区域,具体如上所述。
基于上述实施例,本发明还提供了一种显示终端,其原理框图可以如图4所示。所述显示终端包括主板、FPGA板、存储器、显示面板;所述主板、FPGA板、显示面板依次连接;所述存储器包括DDR存储器(双倍速率同步动态随机存储器)和非易失存储介质,所述DDR存储器与所述FPGA板连接,所述主板上设置有处理器;所述存储器中DDR存储器的存储区域划分为多个帧存储区域,其中,所述多个帧存储区域中的每个帧存储区域的容量大小相等,且多个帧存储区域内地址为连续的地址,采用首地址表示帧存储区域;
上述显示终端的处理器、FPGA板、网络接口通过***总线连接。其中,该显示终端的处理器用于提供计算和控制能力。该显示终端的存储器包括非易失性存储介质、DDR存储器。该非易失性存储介质存储有操作***和基于显示装置的刷新率控制程序。该内存储器为非易失性存储介质中的操作***和基于显示装置的刷新率控制程序的运行提供环境。该显示终端的网络接口用于与外部的终端通过网络连接通信。该基于显示装置的刷新率控制程序被处理器执行时实现上述任意一种基于显示装置的刷新率控制方法的步骤。该显示终端的显示屏可以是液晶显示屏或者电子墨水显示屏。
本领域技术人员可以理解,图5中示出的原理框图,仅仅是与本发明方案相关的部分结构的框图,并不构成对本发明方案所应用于其上的显示终端的限定,具体的显示终端可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
在一个实施例中,提供了一种显示终端,上述显示终端包括存储器、处理器以及存储在上述存储器上并可在上述处理器上运行的基于显示装置的刷新率控制程序,上述基于显示装置的刷新率控制程序被上述处理器执行时进行以下操作指令:
获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号;
将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域;
在存储的每两个相邻输入帧之间,采用双线性插值算法生成一***帧,并将生成的***帧、***存储在对应的每两个相邻输入帧之间的间隔帧存储区域;
帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度;并基于控制的输入帧写入速度和控制的输出帧的读取速度,将存储在多个帧存储区域的输入帧、***帧依次读取输出为显示数据;
将读取的显示数据驱动显示面板显示。
其中,所述获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号的步骤之前包括:
预先将存储单元的存储区域划分为多个帧存储区域,其中,所述多个帧存储区域中的每个帧存储区域的容量大小相等,且多个帧存储区域内地址为连续的地址,采用首地址表示帧存储区域。
其中,所述获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号的步骤包括:
通过设置在主电路板与显示屏之的FPGA板接收获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号。
其中,所述将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域的步骤包括:
将获取的所述多路信源的输入信号,根据输入信号帧的时间顺序,将输入信号帧、在预先划分的多个帧存储区域中采用跳跃式方式,依次间隔存储;并在所述预先划分的多个帧存储区域循环间隔存储;
其中,所述预先划分的多个帧存储区域中每一个帧存储区域设置1bit有效位wn;当某一帧存储区域n存储完成,置位wn=1;当某一帧存储区域n读取完成,复位wn=0。
其中,所述帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度;并基于控制的输入帧写入速度和控制的输出帧的读取速度,将存储在多个帧存储区域的输入帧、***帧依次读取输出为显示数据的步骤包括:
帧读取时,根据应用场景,设定输出刷新率Y;
以及根据选定的输入信源,确定输入刷新率X;
判断输出刷新率Y与输入刷新率X的大小;
当输出刷新率Y>2倍输入刷新率X时,控制在下一处理帧wn=0时,重复读取当前帧;
当输出刷新率Y=2倍输入刷新率X时,帧读取时按连续区域依次循环读取;
当输出刷新率Y<2倍输入刷新率X时,控制在下一处理帧wn=1时、如果当前帧是***帧,忽略;如果当前帧是输入帧,重复写入当前输入帧。
综上所述,本发明提供了一种基于显示装置的刷新率控制方法、装置、显示终端及计算机可读存储介质,本发明提供了一种实现8K超高清50~240Hz可配置刷新率控制方法,本发明刷新率最高可达240Hz输出并驱动显示面板,保障最真实细腻的显示效果,同时可减少运动拖影、运动抖动的问题,通过本发明使得运动画面更加流畅清晰,通过本发明的方法,可以避免产生帧撕裂现象。
基于上述实施例,本发明实施例还提供一种计算机可读存储介质,上述计算机可读存储介质上存储有基于显示装置的刷新率控制程序,上述基于显示装置的刷新率控制程序被处理器执行时实现本发明实施例提供的任意一种基于显示装置的刷新率控制方法的步骤。
应理解,上述实施例中各步骤的序号大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将上述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。上述装置中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各实例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟是以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
在本发明所提供的实施例中,应该理解到,所揭露的装置/终端设备和方法,可以通过其它的方式实现。例如,以上所描述的装置/终端设备实施例仅仅是示意性的,例如,上述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以由另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个装置,或一些特征可以忽略,或不执行。
上述集成的模块/单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读存储介质中。基于这样的理解,本发明实现上述实施例方法中的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,上述计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,上述计算机程序包括计算机程序代码,上述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。上述计算机可读介质可以包括:能够携带上述计算机程序代码的任何实体或装置、记录介质、U盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,RandomAccess Memory)、电载波信号、电信信号以及软件分发介质等。需要说明的是,上述计算机可读存储介质包含的内容可以根据司法管辖区内立法和专利实践的要求进行适当的增减。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解;其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换,例如可扩展应用到监视器、安防追踪仪等的产品;而这些修改或者替换,并不是相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (8)

1.一种基于显示装置的刷新率控制方法,其特征在于,所述方法包括:获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号;
将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域;
在存储的每两个相邻输入帧之间,采用双线性插值算法生成一***帧,并将生成的***帧、***存储在对应的每两个相邻输入帧之间的间隔帧存储区域;其中,所述***帧按所述间隔帧存储区域循环存储;
帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度;并基于控制的输入帧写入速度和控制的输出帧的读取速度,将存储在多个帧存储区域的输入帧、***帧依次读取输出为显示数据;
所述帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度;并基于控制的输入帧写入速度和控制的输出帧的读取速度,将存储在多个帧存储区域的输入帧、***帧依次读取输出为显示数据的步骤包括:
帧读取时,根据应用场景,设定输出刷新率Y;
以及根据选定的输入信源,确定输入刷新率X;
判断输出刷新率Y与输入刷新率X的大小;
当输出刷新率Y>2倍输入刷新率X时,控制在下一处理帧wn=0时,重复读取当前帧;
当输出刷新率Y=2倍输入刷新率X时,帧读取时按连续区域依次循环读取;
当输出刷新率Y<2倍输入刷新率X时,控制在下一处理帧wn=1时、如果当前帧是***帧,忽略;如果当前帧是输入帧,重复写入当前输入帧;
将读取的显示数据驱动显示面板显示;
其中,所述预先划分的多个帧存储区域中每一个帧存储区域设置1bit有效位wn;当某一帧存储区域n存储完成,置位wn=1;当某一帧存储区域n读取完成,复位wn=0。
2.根据权利要求1所述的基于显示装置的刷新率控制方法,其特征在于,所述获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号的步骤之前包括:
预先将存储单元的存储区域划分为多个帧存储区域,其中,所述多个帧存储区域中的每个帧存储区域的容量大小相等,且多个帧存储区域内地址为连续的地址,采用首地址表示帧存储区域。
3.根据权利要求1所述的基于显示装置的刷新率控制方法,其特征在于,所述获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号的步骤包括:通过设置在主电路板与显示屏之的FPGA板接收获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号。
4.根据权利要求1所述的基于显示装置的刷新率控制方法,其特征在于,所述将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域的步骤包括:
将获取的所述多路信源的输入信号,根据输入信号帧的时间顺序,将输入信号帧、在预先划分的多个帧存储区域中采用跳跃式方式,依次间隔存储;并在所述预先划分的多个帧存储区域循环间隔存储。
5.一种基于显示装置的刷新率控制装置,其特征在于,包括:
信号获取模块,用于获取多路信源的输入信号,其中,所述多路信源的输入信号包括多种不同输入刷新率的输入信号;
输入帧跳跃存储控制模块,用于将获取的所述多路信源的输入信号,按输入信号帧的时间顺序,将输入信号帧采用间隔跳跃式方式,循环存储在预先划分的多个帧存储区域;
***帧生成与存储控制模块,用于在存储的每两个相邻输入帧之间,采用双线性插值算法生成一***帧,并将生成的***帧、***存储在对应的每两个相邻输入帧之间的间隔帧存储区域;
刷新率控制模块,用于帧读取时,根据输入信源的输入刷新率大小与应用场景输出刷新率的大小,控制输入帧写入速度和控制输出帧的读取速度;并基于控制的输入帧写入速度和控制的输出帧的读取速度,将存储在多个帧存储区域的输入帧、***帧依次读取输出为显示数据;其中,帧读取时,根据应用场景,设定输出刷新率Y;以及根据选定的输入信源,确定输入刷新率X;判断输出刷新率Y与输入刷新率X的大小;当输出刷新率Y>2倍输入刷新率X时,控制在下一处理帧wn=0时,重复读取当前帧;当输出刷新率Y=2倍输入刷新率X时,帧读取时按连续区域依次循环读取;当输出刷新率Y<2倍输入刷新率X时,控制在下一处理帧wn=1时、如果当前帧是***帧,忽略;如果当前帧是输入帧,重复写入当前输入帧;其中,所述预先划分的多个帧存储区域中每一个帧存储区域设置1bit有效位wn;当某一帧存储区域n存储完成,置位wn=1;当某一帧存储区域n读取完成,复位wn=0;
显示模块,用于将读取的显示数据驱动显示面板显示。
6.根据权利要求5所述的基于显示装置的刷新率控制装置,其特征在于,其还包括:
预先设置模块,用于预先将存储单元的存储区域划分为多个帧存储区域,其中,所述多个帧存储区域中的每个帧存储区域的容量大小相等,且多个帧存储区域内地址为连续的地址,采用首地址表示帧存储区域。
7.一种显示终端,其特征在于,所述显示终端包括:
主板、FPGA板、存储器、显示面板;所述主板、FPGA板、显示面板依次连接;所述存储器与所述FPGA板连接,所述主板上设置有处理器;所述存储器的存储区域划分为多个帧存储区域,其中,所述多个帧存储区域中的每个帧存储区域的容量大小相等,且多个帧存储区域内地址为连续的地址,采用首地址表示帧存储区域;
所述存储器上存储有可在所述处理器上运行的基于显示装置的刷新率控制程序,所述基于显示装置的刷新率控制程序被所述处理器执行时实现如权利要求1-4任意一项所述基于显示装置的刷新率控制方法的步骤。
8.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有基于显示装置的刷新率控制程序,所述基于显示装置的刷新率控制程序被处理器执行时实现如权利要求1-4任意一项所述基于显示装置的刷新率控制方法的步骤。
CN202210233422.8A 2022-03-09 2022-03-09 基于显示装置的刷新率控制方法、装置、显示终端及介质 Active CN114974171B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210233422.8A CN114974171B (zh) 2022-03-09 2022-03-09 基于显示装置的刷新率控制方法、装置、显示终端及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210233422.8A CN114974171B (zh) 2022-03-09 2022-03-09 基于显示装置的刷新率控制方法、装置、显示终端及介质

Publications (2)

Publication Number Publication Date
CN114974171A CN114974171A (zh) 2022-08-30
CN114974171B true CN114974171B (zh) 2024-01-26

Family

ID=82976203

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210233422.8A Active CN114974171B (zh) 2022-03-09 2022-03-09 基于显示装置的刷新率控制方法、装置、显示终端及介质

Country Status (1)

Country Link
CN (1) CN114974171B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005006275A (ja) * 2002-11-22 2005-01-06 Matsushita Electric Ind Co Ltd 補間フレーム作成装置、補間フレーム作成方法、および補間フレーム作成プログラム
CN101193253A (zh) * 2006-11-30 2008-06-04 株式会社东芝 内插帧生成方法和内插帧生成设备
CN102187665A (zh) * 2008-09-04 2011-09-14 独立行政法人科学技术振兴机构 帧频变换装置、及其对应点推测装置、对应点推测方法及对应点推测程序
CN110248132A (zh) * 2019-05-31 2019-09-17 成都东方盛行电子有限责任公司 一种视频帧率插值方法
CN112422873A (zh) * 2020-11-30 2021-02-26 Oppo(重庆)智能科技有限公司 插帧方法、装置、电子设备及存储介质
CN114079824A (zh) * 2021-11-02 2022-02-22 深圳市洲明科技股份有限公司 发送卡及其控制方法、显示设备、计算机设备和存储介质

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2578629B (en) * 2018-11-01 2022-02-23 Samsung Electronics Co Ltd Device and method for processing rendered frames

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005006275A (ja) * 2002-11-22 2005-01-06 Matsushita Electric Ind Co Ltd 補間フレーム作成装置、補間フレーム作成方法、および補間フレーム作成プログラム
CN101193253A (zh) * 2006-11-30 2008-06-04 株式会社东芝 内插帧生成方法和内插帧生成设备
CN102187665A (zh) * 2008-09-04 2011-09-14 独立行政法人科学技术振兴机构 帧频变换装置、及其对应点推测装置、对应点推测方法及对应点推测程序
CN110248132A (zh) * 2019-05-31 2019-09-17 成都东方盛行电子有限责任公司 一种视频帧率插值方法
CN112422873A (zh) * 2020-11-30 2021-02-26 Oppo(重庆)智能科技有限公司 插帧方法、装置、电子设备及存储介质
CN114079824A (zh) * 2021-11-02 2022-02-22 深圳市洲明科技股份有限公司 发送卡及其控制方法、显示设备、计算机设备和存储介质

Also Published As

Publication number Publication date
CN114974171A (zh) 2022-08-30

Similar Documents

Publication Publication Date Title
US6317165B1 (en) System and method for selective capture of video frames
US20040155847A1 (en) Display method, display apparatus and data write circuit utilized therefor
CN1981519B (zh) 用于显示图像帧序列的方法和***
US5831638A (en) Graphics display system and method for providing internally timed time-varying properties of display attributes
US7969793B2 (en) Register configuration control device, register configuration control method, and program for implementing the method
TWI442376B (zh) Semiconductor integrated circuit and data processing system
JP2002116743A (ja) 液晶表示装置の駆動方法
CN109819232B (zh) 一种图像处理方法及图像处理装置、显示装置
US8203649B2 (en) Image processing apparatus and image processing method
KR20080080040A (ko) 화상 표시 장치 및 전자기기
CN114040249A (zh) 基于画面的氛围灯调节方法、装置、智能终端及存储介质
US5880741A (en) Method and apparatus for transferring video data using mask data
JP3322613B2 (ja) 映像信号変換器
TWI749628B (zh) 縮放控制器、顯示裝置與資料處理方法
CN106341575A (zh) 一种视频信号实时输出处理***
CN114613306A (zh) 显示控制芯片、显示面板及相关设备、方法和装置
CN114974171B (zh) 基于显示装置的刷新率控制方法、装置、显示终端及介质
US8570435B2 (en) Video processing method and device thereof
CN111683077B (zh) 虚拟现实设备及数据的处理方法
CN111405362B (zh) 视频输出方法、装置、视频设备及计算机可读存储介质
JP4540191B2 (ja) 画像処理装置
JP2000050315A (ja) 立体画像の階調表示制御方法および装置
JP4489760B2 (ja) 3dビデオ信号を生成する装置
CN113948026B (zh) 缩放控制器、显示装置与数据处理方法
CN115396643B (zh) 一种自动路由图像变换方法及***

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant