CN114817096B - Bmc和bios的串口切换***、方法、设备及计算机可读介质 - Google Patents

Bmc和bios的串口切换***、方法、设备及计算机可读介质 Download PDF

Info

Publication number
CN114817096B
CN114817096B CN202210366613.1A CN202210366613A CN114817096B CN 114817096 B CN114817096 B CN 114817096B CN 202210366613 A CN202210366613 A CN 202210366613A CN 114817096 B CN114817096 B CN 114817096B
Authority
CN
China
Prior art keywords
bmc
bios
serial port
cpld
switching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210366613.1A
Other languages
English (en)
Other versions
CN114817096A (zh
Inventor
戴明甫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202210366613.1A priority Critical patent/CN114817096B/zh
Publication of CN114817096A publication Critical patent/CN114817096A/zh
Application granted granted Critical
Publication of CN114817096B publication Critical patent/CN114817096B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

本发明公开了一种BMC和BIOS的串口切换***、方法、计算机设备及计算机可读介质,该BMC和BIOS的串口切换***包括BMC、BIOS以及分别与BIOS的串口和BMC的串口连接的CPLD,且CPLD与BMC和BIOS一起通信连接耳机孔,以共用一个输出串口且通过CPLD进行BMC和BIOS的串口输出切换。该***利用CPLD启动时间短的特点能够在服务器启动时快速启动CPLD,在CPLD中设置控制器,给控制器设计控制电路来将连接到CPLD的BMC和BIOS的串口根据服务器的要求进行切换,而不考虑BMC和BIOS是否故障都可以收集器Log,提高了研发debug的针对性。

Description

BMC和BIOS的串口切换***、方法、设备及计算机可读介质
技术领域
本发明涉及计算机技术领域,尤其涉及一种BMC和BIOS的串口切换***、方法、计算机设备及计算机可读介质。
背景技术
如今,国产服务器应用场景越来越多,元器件逐渐的国产化,但是随之而来的问题也很多,经常因为某些问题导致开不了机,或者无缘无故机器出现异常,***、BMC(基板控制器)的串口使用频率越来越高,本发明就是为了更好的收集串口信息作出的改进。
目前服务器在宽度、高度都固定化的情况下,集成的元器件越来越多,国产海光某项目,设计之初为了在规格上得到提升,留给串口的空间严重压缩,无法使用9针接口,BMC、BIOS采用业界耳机孔设计,但是也无法满足同时布置两个。为了满足功能设计,同时兼顾空间设计,BMC、BIOS复用同一耳机孔,共用串口输出,但是该设计需要在BMC启动之后,才能进行***BIOS的串口信息收集,本发明主要为了解决BMC未重启之前,BIOS的串口收集的问题,或者是BMC未重启之前,串口中BMC/BIOS串口输出的切换问题。
发明内容
有鉴于此,本发明实施例的目的在于提出一种BMC和BIOS(基本输入输出***)串口切换***和方法。该***利用CPLD(复杂可编程逻辑器件)启动时间短的特点能够在服务器启动时快速启动CPLD,在CPLD中设置控制器,给控制器设计控制电路来将连接到CPLD的BMC和BIOS的串口根据服务器的要求进行切换,而不考虑BMC和BIOS是否故障都可以收集器Log(日志),提高了研发debug的针对性。
基于上述目的,本发明实施例的一方面提供了一种MC和BIOS的串口切换***。该***包括BMC、BIOS和分别与BIOS的串口和BMC的串口连接的CPLD,且CPLD与BMC和BIOS一起通信连接耳机孔,以共用一个输出串口且通过CPLD进行BMC和BIOS的串口输出切换。
在一些实施方式中,BMC的串口、BIOS的串口和CPLD串口一起连接到RS232芯片,用于耳机孔同时访问BMC和、BIOS和CPLD。
在一些实施方式中,CPLD包括控制器,所述控制器通信连接所述BMC的串口和所述BIOS的串口,以切换所述BMC和BIOS的串口信息的输出。
本发明实施例的另一方面提供了一种BMC和BIOS的串口切换方法。该方法包括:服务器上电以启动CPLD;CPLD控制BMC的串口和BIOS的串口的切换;当BMC故障时通过CPLD收集BMC故障log,且当BIOS故障时通过CPLD收集BIOS故障log;以及当BMC和BIOS正常工作时通过CPLD选择耳机孔输出BMC的串口信息或者BIOS的串口信息。
在一些实施方式中,服务器上电以启动CPLD包括:服务器启动后,经1秒的时间启动CPLD。
在一些实施方式中,CPLD控制BMC的串口和BIOS的串口的切换包括:BMC的串口和BIOS的串口连接到CPLD内,在CPLD启动后,无需启动BMC和BIOS,CPLD的内部控制器控制BMC的串口和BIOS的串口的切换且存储串口信息。
在一些实施方式中,当BMC故障时通过CPLD收集BMC故障log,且当BIOS故障时通过CPLD收集BIOS故障log包括:在启动CPLD启动,但未启动BMC和BIOS的时间段,CPLD连通BMC的串口和BIOS的串口,若BMC的串口和BIOS的串口中的一者或二者都故障无法启动,仍可通过CPLD切换BMC的串口和BIOS的串口以收集故障Log。
在一些实施方式中,当BMC和BIOS正常工作时通过CPLD选择耳机孔输出BMC的串口信息或者BIOS的串口信息包括:BMC和BIOS正常工作,CPLD控制串口的对外输出,当CPLD选择了0时,耳机孔输出BIOS的串口信息;当CPLD选择了1时,耳机孔输出BMC的串口信息。
本发明实施例的再一方面,还提供了一种计算机设备,包括:至少一个处理器;以及存储器,存储器存储有可在处理器上运行的计算机指令,指令由处理器执行时实现方法的步骤包括:服务器上电以启动CPLD;CPLD控制BMC的串口和BIOS的串口的切换;当BMC故障时通过CPLD收集BMC故障log,且当BIOS故障时通过CPLD收集BIOS故障log;以及当BMC和BIOS正常工作时通过CPLD选择耳机孔输出BMC的串口信息或者BIOS的串口信息。
在本发明的一些实施例中,服务器启动后,经1秒的时间启动CPLD,且BMC和BIOS的启动时间长于CPLD。
在本发明的一些实施例中,BMC的串口和BIOS的串口连接到CPLD内,在CPLD启动后,无需启动BMC和BIOS,CPLD的内部控制器控制BMC的串口和BIOS的串口的切换且存储串口信息。
在本发明的一些实施例中,在启动CPLD启动,但未启动BMC和BIOS的时间段,CPLD连通BMC的串口和BIOS的串口,若BMC的串口和BIOS的串口中的一者或二者都故障无法启动,仍可通过CPLD切换BMC的串口和BIOS的串口以收集故障Log。
在本发明的一些实施例中,BMC和BIOS正常工作,CPLD控制串口的对外输出,当CPLD选择了0时,耳机孔输出BIOS的串口信息;当CPLD选择了1时,耳机孔输出BMC的串口信息。
本发明实施例的再一方面,还提供了一种计算机可读存储介质,计算机可读存储介质存储有被处理器执行时实现如上方法步骤的计算机程序。
本发明至少具有以下有益技术效果:
本发明的BMC和BIOS的串口切换***采用BMC和BIOS的串口切换方法。BMC的串口和BIOS的串口连接于CPLD,且CPLD与BMC和BIOS一起通信连接耳机孔,以共用一个输出串口且通过CPLD进行BMC和BIOS的串口输出切换。CPLD启动时间仅为1s,非常短,能够在服务器启动时快速启动CPLD。在CPLD中设置控制器,给控制器设计控制电路来将连接到CPLD的BMC和BIOS的串口根据服务器的要求进行切换,而不考虑BMC和BIOS是否故障都可以收集器Log,提高了研发debug(计算机排除故障)的针对性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为本发明提供的BMC和BIOS的串口切换***的实施例的示意图;
图2为本发明提供的BMC和BIOS的串口切换方法的实施例的示意图;
图3为本发明提供的计算机设备的实施例的示意图;
图4为本发明提供的计算机可读存储介质的实施例的示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
图1示出的是本发明提供的BMC和BIOS的串口切换***的实施例的示意图。
基于上述目的,本发明实施例的第一个方面,提出了BMC和BIOS的串口切换***。该***包括BMC、BIOS以及分别与BIOS的串口和BMC的串口连接的CPLD,且CPLD与BMC和BIOS一起通信连接耳机孔,以共用一个输出串口且通过CPLD进行BMC和BIOS的串口输出切换。
如图1所示,BMC的串口和BIOS的串口同时连接于CPLD,这样可以允许CPLD访问BMC的串口和BIOS的串口,进而无需启动BMC和BIOS,即可实现BMC和BIOS的串口切换,收集所需串口信息。无需考虑BMC和BIOS的启动时间和故障情况。
由于BMC、BIOS共用一个串口,也就意味着重启过程中只能收集其中一个的信息,BMC或者***重启之后,没有连接串口线的单元,重启log就没有保存下来,出了问题也没法找到重启log。
一般服务器首次上电时,BMC/BIOS同时启动,但是在BMC未重启之前,耳机孔默认输出BMC的串口信息,BMC启动后(2~3分钟),通过BMC命令方可进行串口输出切换(切换成BIOS或者BMC),本发明把CPU、BMC的uart接口连接到CPLD上,CPLD内部设计控制电路,通过软件设计,可以控制串口的对外输出
CPLD的启动时间短(1秒内),所以可以在BMC未启动前,实现BMC/BIOS串口输出的切换。
在本发明的一些实施例中,BMC的串口、BIOS的串口和CPLD串口一起连接到RS232芯片,用于耳机孔同时访问BMC和、BIOS和CPLD。
如图1所示,RS232芯片的接口为9针或者25针串口。BMC的串口、BIOS的串口和CPLD串口同时连接到耳机孔,CPLD内置切换功能,通过耳机孔输出串口信息。
在本发明的一些实施例中,CPLD包括控制器,所述控制器通信连接所述BMC的串口和所述BIOS的串口,以切换所述BMC和BIOS的串口信息的输出。
如图1所示,CPLD内部控制电路,通过软件设计,可以控制串口的对外输出,当CPLD选择了“0”时,代表耳机孔会输出BIOS的串口信息(含CPU相关启动信息);当CPLD选择了“1”时,代表耳机孔会输出BMC的串口信息(主要是BMC的重启信息、BMC***下的log信息)。CPLD本身的重启时间小于1秒,所以在上电后即可实现BMC/BIOS的串口切换。使用个人笔记本,通过耳机孔连接服务器,笔记本运行串口助手,服务器上电后,使用串口助手直接输入CPLD切换命令,因为串口本身的设计有输出和输入两种模式,在串口输出的同时,也可以进行输入,即可实现串口输出的切换。CPLD访问链路设计:本身的重启时间小于1S,通常不会设计CPLD的debug串口,本申请通过CPLD共用BMC&BIOS的串口设计,进行CPLD的访问控制。CPLD切换功能设计:CPLD内部控制电路,CPU、BMC的uart接口连接到CPLD上,BMC、CPU的串口信息传入CPLD,CPLD接收到信息后,根据Uart的链路编号区别BMC、CPU的串口信息,CPLD根据设置进行BMC或者CPU uart信息转发,不转发的内容,CPLD不做任何处理。CPLD命令说明:通过串口工具,串口线、耳机孔,直接访问CPLD,通过CPLD的自定义命令,按照CPLD预设的软件逻辑,给标识位设置为“0”时,代表耳机孔会输出CPU的uart信息;当CPLD选择了“1”时,代表耳机孔会输出BMC的串口信息。
基于上述目的,本发明实施例的第一个方面,提出了BMC和BIOS的串口切换方法的实施例。图2示出的是本发明提供的BMC和BIOS的串口切换方法的实施例的示意图。如图2所示,本发明实施例的BMC和BIOS的串口切换方法包括如下步骤:
001、服务器上电以启动CPLD;
002、CPLD控制BMC的串口和BIOS的串口的切换;
003、当BMC故障时通过CPLD收集BMC故障log,且当BIOS故障时通过CPLD收集BIOS故障log;
004、当BMC和BIOS正常工作时通过CPLD选择耳机孔输出BMC的串口信息或者BIOS的串口信息。
如图2所示,在本实施例中,开始时在CPLD中设置控制器,并设计内部控制电路,该控制电路通过软件设计实现对其所控制的串口的通过共同连接的耳机孔对外输出,例如本申请的BMC的串口和BIOS的串口。“0”代表BIOS的串口信息,该串口信息中包含了CPU启动的相关信息,CPLD选择了“0”时,耳机孔会输出BIOS的串口信息。“1”代表BMC的串口信息,该信息主要反映出BMC的重启信息和log信息,当CPLD选择了“1”时,耳机孔会输出BMC的串口信息。优选地,还可以采用个人笔记本通过耳机孔连接服务器进行操作的方式。笔记本中运行串口助手,服务器上电后,使用串口助手直接输入CPLD切换命令,因为串口本身的设计有输出和输入两种模式,在串口输出的同时,也可以进行输入,即可实现串口输出的切换。其中,CPLD访问链路设计中,根据CPLD启动时间短的特性不设计CPLD的debug串口。通过CPLD共用BMC&BIOS的串口,采用CPLD的访问BMC&BIOS来控制串口切换,收集串口信息。CPLD切换功能设计:CPLD内部控制电路,CPU、BMC的uart接口连接到CPLD上,BMC、CPU的串口信息传入CPLD,CPLD接收到信息后,根据Uart的链路编号区别BMC、CPU的串口信息,CPLD根据设置进行BMC或者CPU的uart信息转发,不转发的内容,CPLD不做任何处理。CPLD命令说明:通过串口工具,串口线、耳机孔,直接访问CPLD,通过CPLD的自定义命令,按照CPLD预设的软件逻辑,给标识位设置为0时,代表耳机孔会输出CPU的uart信息,CPU的uart信息也就是BIOS的uart信息;给标识位设置为1时,代表耳机孔会输出BMC的串口信息。
在本发明的一些实施例中,服务器上电以启动CPLD包括:服务器启动后,经1秒的时间启动CPLD。
其中,CPLD、BMC和BIOS都设置在服务器中,服务器启动后,三者都会启动,只是启动的时间不同,CPLD的启动时间为1秒或者少于1秒,启动时间非常短。而BMC和BIOS的启动时间需要2至3分钟甚至更长。
在本发明的一些实施例中,CPLD控制BMC的串口和BIOS的串口的切换包括:BMC的串口和BIOS的串口连接到CPLD内,在CPLD启动后,无需启动BMC和BIOS,CPLD的内部控制器控制BMC的串口和BIOS的串口的切换且存储串口信息。
在本实施例中,BMC和BIOS共用一个输出串口,而且BMC和BIOS的启动时间比较长需要2至3分钟。因此,如果采用常规的方法,BMC和BIOS只能输出一个串口信息。例如,如果输出的是BMC的串口信息,则BIOS必须等到BMC启动后,才能进行串口信息的切换,这时在BMC未启动的时间段的log就无法记录下来。
在本发明的一些实施例中,当BMC故障时通过CPLD收集BMC故障log,且当BIOS故障时通过CPLD收集BIOS故障log包括:在启动CPLD启动,但未启动BMC和BIOS的时间段,CPLD连通BMC的串口和BIOS的串口,若BMC的串口和BIOS的串口中的一者或二者都故障无法启动,仍可通过CPLD切换BMC的串口和BIOS的串口以收集故障Log。当BMC和BIOS正常工作时通过CPLD选择耳机孔输出BMC的串口信息或者BIOS的串口信息包括:BMC和BIOS正常工作,CPLD控制串口的对外输出,当CPLD选择了0时,耳机孔输出BIOS的串口信息;当CPLD选择了1时,耳机孔输出BMC的串口信息。
在本实施例中,存在BMC或者BIOS在启动之前就已经故障的情况。在这种情况下,直接通过BMC的串口和BIOS的串口连接耳机孔输出的情况下,一旦二者中其一故障就无法输出。因此,采用CPLD先连接BMC的串口和BIOS的串口,可以通过CPLD的链路设计实现切换BMC的串口和BIOS的串口,即便二者故障也可以记录其串口信息。
基于上述目的,本发明实施例的第三个方面,提出了一种计算机设备。图3示出的是本发明提供的计算机设备的实施例的示意图。如图3所示,本发明实施例的计算机设备包括:至少一个处理器021;以及存储器022,存储器022存储有可在处理器上运行的计算机指令023,指令由处理器执行时实现方法的步骤包括:服务器上电以启动CPLD;CPLD控制BMC的串口和BIOS的串口的切换;当BMC故障时通过CPLD收集BMC故障log,且当BIOS故障时通过CPLD收集BIOS故障log;以及当BMC和BIOS正常工作时通过CPLD选择耳机孔输出BMC的串口信息或者BIOS的串口信息。
在本发明的一些实施例中,服务器启动后,经1秒的时间启动CPLD,且BMC和BIOS的启动时间长于CPLD。
在本发明的一些实施例中,BMC的串口和BIOS的串口连接到CPLD内,在CPLD启动后,无需启动BMC和BIOS,CPLD的内部控制器控制BMC的串口和BIOS的串口的切换且存储串口信息。
在本发明的一些实施例中,在启动CPLD启动,但未启动BMC和BIOS的时间段,CPLD连通BMC的串口和BIOS的串口,若BMC的串口和BIOS的串口中的一者或二者都故障无法启动,仍可通过CPLD切换BMC的串口和BIOS的串口以收集故障Log。
在本发明的一些实施例中,BMC和BIOS正常工作,CPLD控制串口的对外输出,当CPLD选择了0时,耳机孔输出BIOS的串口信息;当CPLD选择了1时,耳机孔输出BMC的串口信息。
本发明还提供了一种计算机可读存储介质。图4示出的是本发明提供的计算机可读存储介质的实施例的示意图。如图4所示,计算机可读存储介质031存储有被处理器执行时执行如上方法的计算机程序032。
最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,服务器集中测试的方法的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,程序的存储介质可为磁碟、光盘、只读存储记忆体(ROM)或随机存储记忆体(RAM)等。上述计算机程序的实施例,可以达到与之对应的前述任意方法实施例相同或者相类似的效果。
此外,根据本发明实施例公开的方法还可以被实现为由处理器执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机程序被处理器执行时,执行本发明实施例公开的方法中限定的上述功能。
此外,上述方法步骤以及***单元也可以利用控制器以及用于存储使得控制器实现上述步骤或单元功能的计算机程序的计算机可读存储介质实现。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个***的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
在一个或多个示例性设计中,功能可以在硬件、软件、固件或其任意组合中实现。如果在软件中实现,则可以将功能作为一个或多个指令或代码存储在计算机可读介质上或通过计算机可读介质来传送。计算机可读介质包括计算机存储介质和通信介质,该通信介质包括有助于将计算机程序从一个位置传送到另一个位置的任何介质。存储介质可以是能够被通用或专用计算机访问的任何可用介质。作为例子而非限制性的,该计算机可读介质可以包括RAM、ROM、EEPROM、CD-ROM或其它光盘存储设备、磁盘存储设备或其它磁性存储设备,或者是可以用于携带或存储形式为指令或数据结构的所需程序代码并且能够被通用或专用计算机或者通用或专用处理器访问的任何其它介质。此外,任何连接都可以适当地称为计算机可读介质。例如,如果使用同轴线缆、光纤线缆、双绞线、数字用户线路(DSL)或诸如红外线、无线电和微波的无线技术来从网站、服务器或其它远程源发送软件,则上述同轴线缆、光纤线缆、双绞线、D0L或诸如红外线、无线电和微波的无线技术均包括在介质的定义。如这里所使用的,磁盘和光盘包括压缩盘(CD)、激光盘、光盘、数字多功能盘(DVD)、软盘、蓝光盘,其中磁盘通常磁性地再现数据,而光盘利用激光光学地再现数据。上述内容的组合也应当包括在计算机可读介质的范围内。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。

Claims (10)

1.一种BMC和BIOS的串口切换***,其特征在于,包括:
BMC;
BIOS;以及
分别与BIOS的串口和BMC的串口连接的CPLD,且CPLD与BMC和BIOS一起通信连接耳机孔,以共用一个输出串口且通过CPLD进行BMC和BIOS的串口输出切换;
其中,通过CPLD进行BMC和BIOS的串口输出切换包括:在CPLD启动后,无需启动BMC和BIOS,CPLD的内部控制器控制BMC的串口和BIOS的串口的切换且存储串口信息;
当BMC故障时通过CPLD收集BMC故障log,且当BIOS故障时通过CPLD收集BIOS故障log。
2.根据权利要求1所述的BMC和BIOS的串口切换***,其特征在于,BMC的串口、BIOS的串口和CPLD串口一起连接到RS232芯片,用于耳机孔同时访问BMC、BIOS和CPLD。
3.根据权利要求2所述的BMC和BIOS的串口切换***,其特征在于,CPLD包括控制器,所述控制器通信连接所述BMC的串口和所述BIOS的串口,以切换所述BMC和BIOS的串口信息的输出。
4.一种用于如权利要求1至3中任一项所述的BMC和BIOS的串口切换***的BMC和BIOS的串口切换方法,其特征在于,包括:
服务器上电以启动CPLD;
CPLD控制BMC的串口和BIOS的串口的切换;
当BMC故障时通过CPLD收集BMC故障log,且当BIOS故障时通过CPLD收集BIOS故障log;以及
当BMC和BIOS正常工作时通过CPLD选择耳机孔输出BMC的串口信息或者BIOS的串口信息。
5.根据权利要求4所述的BMC和BIOS的串口切换方法,其特征在于,服务器上电以启动CPLD包括:服务器启动后,经1秒的时间启动CPLD。
6.根据权利要求4所述的BMC和BIOS的串口切换方法,其特征在于,CPLD控制BMC的串口和BIOS的串口的切换包括:BMC的串口和BIOS的串口连接到CPLD内,在CPLD启动后,无需启动BMC和BIOS,CPLD的内部控制器控制BMC的串口和BIOS的串口的切换且存储串口信息。
7.根据权利要求4所述的BMC和BIOS的串口切换方法,其特征在于,当BMC故障时通过CPLD收集BMC故障log,且当BIOS故障时通过CPLD收集BIOS故障log包括:在启动CPLD,但未启动BMC和BIOS的时间段,CPLD连通BMC的串口和BIOS的串口,若BMC的串口和BIOS的串口中的一者或二者都故障无法启动,仍可通过CPLD切换BMC的串口和BIOS的串口以收集故障Log。
8. 根据权利要求4所述的BMC和BIOS的串口切换方法,其特征在于,当BMC和BIOS正常工作时通过CPLD选择耳机孔输出BMC的串口信息或者BIOS的串口信息包括:BMC和BIOS正常工作,CPLD控制串口的对外输出,当CPLD 选择了0时,耳机孔输出BIOS 的串口信息;当CPLD选择了1时,耳机孔输出BMC的串口信息。
9. 一种计算机设备,其特征在于,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机指令,所述指令由所述处理器执行时实现权利要求4-8任意一项所述方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求4-8任意一项所述方法的步骤。
CN202210366613.1A 2022-04-08 2022-04-08 Bmc和bios的串口切换***、方法、设备及计算机可读介质 Active CN114817096B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210366613.1A CN114817096B (zh) 2022-04-08 2022-04-08 Bmc和bios的串口切换***、方法、设备及计算机可读介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210366613.1A CN114817096B (zh) 2022-04-08 2022-04-08 Bmc和bios的串口切换***、方法、设备及计算机可读介质

Publications (2)

Publication Number Publication Date
CN114817096A CN114817096A (zh) 2022-07-29
CN114817096B true CN114817096B (zh) 2023-07-25

Family

ID=82535150

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210366613.1A Active CN114817096B (zh) 2022-04-08 2022-04-08 Bmc和bios的串口切换***、方法、设备及计算机可读介质

Country Status (1)

Country Link
CN (1) CN114817096B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107656856A (zh) * 2017-09-25 2018-02-02 郑州云海信息技术有限公司 一种基于cpld的***状态显示方法及装置
CN212723999U (zh) * 2020-09-25 2021-03-16 苏州浪潮智能科技有限公司 一种基于服务器不断电的bios和bmc串口信息的抓取***
CN112948157A (zh) * 2021-01-29 2021-06-11 苏州浪潮智能科技有限公司 服务器故障定位方法、装置、***及计算机可读存储介质

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10846160B2 (en) * 2018-01-12 2020-11-24 Quanta Computer Inc. System and method for remote system recovery

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107656856A (zh) * 2017-09-25 2018-02-02 郑州云海信息技术有限公司 一种基于cpld的***状态显示方法及装置
CN212723999U (zh) * 2020-09-25 2021-03-16 苏州浪潮智能科技有限公司 一种基于服务器不断电的bios和bmc串口信息的抓取***
CN112948157A (zh) * 2021-01-29 2021-06-11 苏州浪潮智能科技有限公司 服务器故障定位方法、装置、***及计算机可读存储介质

Also Published As

Publication number Publication date
CN114817096A (zh) 2022-07-29

Similar Documents

Publication Publication Date Title
US20130346790A1 (en) Non-disruptive controller replacement in network storage systems
CN113360347B (zh) 一种服务器及其控制方法
CN116028094A (zh) 一种bmc的升级方法和装置
CN114817096B (zh) Bmc和bios的串口切换***、方法、设备及计算机可读介质
CN102724013B (zh) 一种光传输设备主控***主备冗余保护的倒换方法
CN103324554A (zh) 备用***设备、控制方法及其程序
CN111030851B (zh) 一种网络诊断恢复的管理方法、设备及可读介质
CN112015689A (zh) 串口输出路径切换方法、***及装置和交换机
JP4147430B2 (ja) プログラマブル・コントローラ・システム
CN117251401A (zh) 串口信息输出控制***、方法及装置
CN109960657B (zh) 一种测试环境部署方法及相关装置
CN111262745A (zh) 信息处理平台冗余***设计
JP3738378B2 (ja) システム構成設定方法及び伝送装置
JP2003345620A (ja) 多ノードクラスタシステムのプロセス監視方法
CN115002128A (zh) Opc客户端实现主备提高可靠性的控制方法
CN109308234B (zh) 一种控制板卡上多个控制器进行主备切换的方法
JP2002169693A (ja) 制御用表示装置、および、そのプログラムが記録された記録媒体
CN100490343C (zh) 一种通讯设备中主备用单元倒换的实现方法和装置
WO2020011255A1 (zh) 单板、背板式交换机以及单板上下电的方法
CN112394656A (zh) 检查微控制器的程序执行的方法、外部设备、***
CN113741990B (zh) 一种交换机主备bios数据同步方法、装置、设备及可读介质
CN101465670B (zh) 消除双机控制电路抖动的方法及抖动消除电路
KR101006611B1 (ko) 이동 통신 단말기 및 그의 원격 모니터링 방법
CN115981880B (zh) 避免主机访问从机出现死锁的方法、装置、***、存储介质及芯片
JP5360311B2 (ja) ディスクアレイ装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant