CN114783374B - 像素驱动电路、显示面板及显示装置 - Google Patents

像素驱动电路、显示面板及显示装置 Download PDF

Info

Publication number
CN114783374B
CN114783374B CN202210429588.7A CN202210429588A CN114783374B CN 114783374 B CN114783374 B CN 114783374B CN 202210429588 A CN202210429588 A CN 202210429588A CN 114783374 B CN114783374 B CN 114783374B
Authority
CN
China
Prior art keywords
electrically connected
module
voltage signal
transistor
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210429588.7A
Other languages
English (en)
Other versions
CN114783374A (zh
Inventor
王尚龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202210429588.7A priority Critical patent/CN114783374B/zh
Publication of CN114783374A publication Critical patent/CN114783374A/zh
Application granted granted Critical
Publication of CN114783374B publication Critical patent/CN114783374B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请实施例提供了像素驱动电路、显示面板及显示装置,像素驱动电路包括:驱动模块,驱动模块的控制端与第一节点电连接,驱动模块的第一端与发光元件的第一极电连接;电位调节模块,电位调节模块的控制端与目标节点电连接,目标节点与发光元件的第一极电连接,电位调节模块的第一端与第一节点电连接,电位调节模块的第二端与第一电压信号端电连接;在发光阶段,电位调节模块响应于目标节点的截止电平而截止,第一电压信号端提供的第一电压信号在电位调节模块的漏电特性下经过电位调节模块传输至第一节点,第一电压信号为正向电压信号。本申请实施例能够提高显示面板亮度的稳定性,提升显示面板的显示效果。

Description

像素驱动电路、显示面板及显示装置
技术领域
本申请属于显示技术领域,尤其涉及一种像素驱动电路、显示面板及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)是当今显示器研究领域的热点之一,与液晶显示器(Liquid Crystal Display,LCD)相比,OLED显示屏具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,目前,在手机、PDA、数码相机等显示领域OLED显示面板已经开始取代传统的LCD显示面板。
在OLED显示面板中,OLED需要利用像素驱动电路进行驱动,像素驱动电路主要由多个晶体管构成,然而晶体管存在漏电流现象,影响显示面板的显示效果。
发明内容
本申请实施例提供一种像素驱动电路、显示面板及显示装置,能够提高显示面板亮度的稳定性,提升显示面板的显示效果。
第一方面,本申请实施例提供了一种像素驱动电路,像素驱动电路包括:驱动模块,驱动模块的控制端与第一节点电连接,驱动模块的第一端与发光元件的第一极电连接;电位调节模块,电位调节模块的控制端与目标节点电连接,目标节点与发光元件的第一极电连接,电位调节模块的第一端与第一节点电连接,电位调节模块的第二端与第一电压信号端电连接;在发光阶段,电位调节模块响应于目标节点的截止电平而截止,第一电压信号端提供的第一电压信号在电位调节模块的漏电特性下经过电位调节模块传输至第一节点,第一电压信号为正向电压信号。
第二方面,本申请实施例提供了一种显示面板,显示面板包括如第一方面提供的像素驱动电路。
第三方面,本申请实施例提供了一种显示装置,其特征在于,显示装置包括如第一方面提供的显示面板。
本申请实施例的像素驱动电路、显示面板及显示装置,像素驱动电路包括:驱动模块,驱动模块的控制端与第一节点电连接,驱动模块的第一端与发光元件的第一极电连接;电位调节模块,电位调节模块的控制端与目标节点电连接,目标节点与发光元件的第一极电连接,电位调节模块的第一端与第一节点电连接,电位调节模块的第二端与第一电压信号端电连接;在发光阶段,电位调节模块响应于目标节点的截止电平而截止,第一电压信号端提供的第一电压信号在电位调节模块的漏电特性下经过电位调节模块传输至第一节点,第一电压信号为正向电压信号。一方面,在发光阶段,由于在电位调节模块的漏电特性下第一电压信号端向第一节点输送电荷,所以可以补偿第一节点因其他支路漏电流而流失的电荷,稳定第一节点的电位,进而保证发光元件稳定发光,提高显示面板亮度的稳定性;另一方面,由于不同灰阶下目标节点(即发光元件的第一极)的电位不同,所以不同灰阶下电位调节模块漏电流的程度不同,即向第一节点补偿的电荷量不同,从而实现不同灰阶对第一节点的差异化亮度补偿,如达到低灰阶多补偿、高灰阶少补偿的效果,提高亮度补偿的精准度。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单的介绍,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为像素驱动电路的一种电路示意图;
图2为本申请实施例提供的像素驱动电路的一种电路示意图;
图3为相关技术与本申请实施例在一帧时间内的发光元件的亮度对比示意图;
图4为本申请实施例提供的像素驱动电路的另一种电路示意图;
图5为本申请实施例提供的像素驱动电路的又一种电路示意图;
图6为本申请实施例提供的像素驱动电路的又一种电路示意图;
图7为本申请实施例提供的像素驱动电路的又一种电路示意图;
图8为本申请实施例提供的像素驱动电路的又一种电路示意图;
图9为图8所示的显示模组中的像素电路的一种时序示意图;
图10为本申请实施例提供的像素驱动电路的又一种电路示意图;
图11为本申请实施例提供的显示装置的一种结构示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅意在解释本申请,而不是限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
需要说明的是,本申请实施例中的晶体管以P型晶体管为例进行说明,但不限于P型晶体管,也可以替换为N型晶体管。对于N型晶体管来说,导通电平为高电平,截止电平为低电平。即,N型晶体管的栅极为高电平时,其第一极和第二极之间导通,N型晶体管的栅极为低电平时,其第一极和第二极之间关断。对于P型晶体管来说,导通电平为低电平,截止电平为高电平。即,P型晶体管的控制极为低电平时,其第一极和第二极之间导通,P型晶体管的控制端为高电平时,其第一极和第二极之间关断。在具体实施时,上述各晶体管的栅极作为其控制极,并且,根据各晶体管的栅极的信号以及其类型,可以将其第一极作为源极,第二极作为漏极,或者将其第一极作为漏极,第二极作为源极,在此不做区分,另外本发明实施例中的导通电平和截止电平均为泛指,导通电平是指任何能够使晶体管导通的电平,截止电平是指任何能够使晶体管截止/关断的电平。
在本申请实施例中,术语“电连接”可以是指两个组件直接电连接,也可以是指两个组件之间经由一个或多个其它组件电连接。
在本申请实施例中,第一节点和目标节点只是为了便于描述电路结构而定义的,第一节点和目标节点并不是一个实际的电路单元。
在不脱离本申请的精神或范围的情况下,在本申请中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本申请意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本申请的修改和变化。需要说明的是,本申请实施例所提供的实施方式,在不矛盾的情况下可以相互组合。
在阐述本申请实施例所提供的技术方案之前,为了便于对本申请实施例理解,本申请首先对现有技术中存在的问题进行具体说明:
在OLED显示面板中,发光元件需要利用像素驱动电路进行驱动,像素驱动电路主要由多个晶体管构成,受晶体管自身特性的影响,晶体管无法完全关断,存在漏电流现象。如图1所示,像素驱动电路包括驱动模块01’,驱动模块01’与发光元件02’电连接,用于驱动发光元件02’发光。为了便于理解和说明,这里引入第一节点N1。驱动模块01’的控制端与第一节点N1电连接。第一节点N1(即驱动模块01’的控制端)的电位直接影响到驱动模块01’的导通程度(或称开关程度)。以驱动模块01’为P型晶体管为例,随着第一节点N1的电位降低,驱动模块01’的导通程度逐渐增大,即驱动模块01’流过的电流逐渐增大,从而使得发光元件02’越来越亮。像素驱动电路中,第一节点N1与至少一个晶体管电连接,因晶体管漏电流,所以在发光阶段第一节点N1的电位会逐渐降低,使得发光元件02’的亮度发生变化,导致显示面板的亮度稳定性较差,显示面板的显示效果较差。
此外,经本申请的发明人发现,在低灰阶时,由于显示面板的亮度较低,而人眼对于低亮度时的亮度变化较为敏感,所以低灰阶时用户会较为容易的感受到显示面板的亮度稳定性较差,显示面板的显示效果较差。
鉴于发明人的上述研究发现,本申请实施例提供了一种像素驱动电路、显示面板及显示装置,能够解决相关技术中存在的显示面板的亮度稳定性较差,显示面板的显示效果较差的技术问题。
本申请实施例的技术构思在于:在像素驱动电路中增设电位调节模块,电位调节模块的控制端与目标节点电连接,目标节点与发光元件的第一极电连接,电位调节模块的第一端与第一节点电连接,电位调节模块的第二端与第一电压信号端电连接;在发光阶段,电位调节模块响应于目标节点的截止电平而截止,第一电压信号端提供的第一电压信号在电位调节模块的漏电特性下经过电位调节模块传输至第一节点,第一电压信号为正向电压信号。一方面,在发光阶段,由于在电位调节模块的漏电特性下第一电压信号端向第一节点输送电荷,所以可以补偿第一节点因其他支路漏电流而流失的电荷,稳定第一节点的电位,进而保证发光元件稳定发光,提高显示面板亮度的稳定性;另一方面,由于不同灰阶下目标节点(即发光元件的第一极)的电位不同,所以不同灰阶下电位调节模块漏电流的程度不同,即向第一节点补偿的电荷量不同,从而实现不同灰阶对第一节点的差异化亮度补偿,如达到低灰阶多补偿、高灰阶少补偿的效果,提高亮度补偿的精准度
下面首先对本申请实施例所提供的像素驱动电路进行介绍。
图2为本申请实施例提供的像素驱动电路的一种电路示意图。如图2所示,该像素驱动电路20可以包括驱动模块01和电位调节模块02,驱动模块01的控制端与第一节点N1电连接,驱动模块01的第一端与发光元件D1的第一极电连接。其中,发光元件D1的第一极可以为发光元件D1的阳极。发光元件D1可以包括有机发光二极管OLED。
电位调节模块02的控制端与目标节点Nm电连接,其中,目标节点Nm与发光元件D1的第一极电连接。即,目标节点Nm与发光元件D1的第一极具有相同的电位。需要说明的是,由于走线上存在压降,因此在目标节点Nm的电位与发光元件D1的第一极的电位存在一定偏差时,也可以理解为目标节点Nm与发光元件D1的第一极具有相同的电位。电位调节模块02的第一端与第一节点N1电连接,电位调节模块02的第二端与第一电压信号端V1电连接。
在发光阶段,电位调节模块02响应于目标节点Nm的截止电平而截止,其中,截止电平例如为高电平。第一电压信号端V1提供的第一电压信号在电位调节模块02的漏电特性下经过电位调节模块02传输至第一节点N1,第一电压信号为正向电压信号。即,在发光阶段,在电位调节模块02的漏电特性下,第一电压信号端V1向第一节点N1漏电,输送正电荷。可以理解的是,在发光阶段,第一电压信号的电压值大于第一节点N1的电位(即电压值),以便于第一电压信号端V1向第一节点N1漏电。
容易理解的是,虽然目标节点Nm处于截止电平,但是如果目标节点Nm的电位不同的话,电位调节模块02的开关程度(或称漏电流的程度)是不同的。以电位调节模块02为P型晶体管为例,随着目标节点Nm的电位升高,电位调节模块02的开关程度越小,即第一电压信号端V1向第一节点N1输送的电荷量减小。在不同灰阶时,目标节点Nm(即发光元件的第一极)的电位是不同的,例如高灰阶时目标节点Nm的电位较高,低灰阶时目标节点Nm的电位较低。因此,高灰阶时电位调节模块02的开关程度越小,第一电压信号端V1向第一节点N1输送的电荷量较小;低灰阶时电位调节模块02的开关程度越大,第一电压信号端V1向第一节点N1输送的电荷量较大,从而实现不同灰阶对第一节点N1的差异化亮度补偿。
本申请实施例的像素驱动电路,像素驱动电路包括:驱动模块,驱动模块的控制端与第一节点电连接,驱动模块的第一端与发光元件的第一极电连接;电位调节模块,电位调节模块的控制端与目标节点电连接,目标节点与发光元件的第一极电连接,电位调节模块的第一端与第一节点电连接,电位调节模块的第二端与第一电压信号端电连接;在发光阶段,电位调节模块响应于目标节点的截止电平而截止,第一电压信号端提供的第一电压信号在电位调节模块的漏电特性下经过电位调节模块传输至第一节点,第一电压信号为正向电压信号。一方面,在发光阶段,由于在电位调节模块的漏电特性下第一电压信号端向第一节点输送电荷,所以可以补偿第一节点因其他支路漏电流而流失的电荷,稳定第一节点的电位,进而保证发光元件稳定发光,提高显示面板亮度的稳定性;另一方面,由于不同灰阶下目标节点(即发光元件的第一极)的电位不同,所以不同灰阶下电位调节模块漏电流的程度不同,即向第一节点补偿的电荷量不同,从而实现不同灰阶对第一节点的差异化亮度补偿,如达到低灰阶多补偿、高灰阶少补偿的效果,提高亮度补偿的精准度。
图3为相关技术与本申请实施例在一帧时间内的发光元件的亮度对比示意图。图3中,曲线A为相关技术在一帧时间内的发光元件的亮度曲线,曲线B为本申请实施例在一帧时间内的发光元件的亮度曲线。如图3所示,相关技术中,在每帧的后半段,因与第一节点电连接的晶体管发生漏电流,发光元件的亮度会越来越亮。而本申请实施例中,通过对第一节点进行补偿,稳定第一节点的电位,使得发光元件的亮度保持稳定。
由于人眼特性,人眼观察到的实际是一帧时间内发光元件的亮度平均值。由于相关技术中发光元件在每帧帧尾的亮度较大,所以为了使得人眼观察到的亮度不高于预期亮度,通常会使得发光元件在每帧帧头的亮度较小。这样,帧头的亮度与帧尾的亮度取平均值,从而使得一帧时间内发光元件的亮度平均值不高于预期亮度。然而,发光元件在每帧帧头的亮度如果较小,即驱动模块流过的电流较小的话,会导致发光元件的充电时长较长,启亮较慢。而本申请实施例中,由于可以使得发光元件的亮度保持稳定,即发光元件在每帧帧尾的亮度较小,所以增大发光元件在每帧帧头的亮度,即在保证人眼观察到的亮度不高于预期亮度的同时,能够缩短发光元件的充电时长,达到快速启亮的效果。
图4为本申请实施例提供的像素驱动电路的另一种电路示意图。如图4所示,根据本申请的一些实施例,可选地,电位调节模块02可以包括第一晶体管M1,第一晶体管M1的栅极与目标节点Nm电连接,第一晶体管M1的第一极与第一节点N1电连接,第一晶体管M1的第二极与第一电压信号端V1电连接。
在发光阶段,第一晶体管M1响应于目标节点Nm的截止电平而截止,第一电压信号端V1提供的第一电压信号在第一晶体管M1的漏电特性下经过第一晶体管M1传输至第一节点N1。即,在发光阶段,在第一晶体管M1的漏电特性下,第一电压信号端V1向第一节点N1漏电,输送正电荷。
如此一来,一方面,在发光阶段,由于在第一晶体管M1的漏电特性下第一电压信号端向第一节点输送电荷,所以可以补偿第一节点因其他支路漏电流而流失的电荷,稳定第一节点的电位,进而保证发光元件稳定发光,提高显示面板亮度的稳定性;另一方面,由于不同灰阶下目标节点(即发光元件的第一极)的电位不同,所以不同灰阶下第一晶体管M1漏电流的程度不同,即向第一节点补偿的电荷量不同,从而实现不同灰阶对第一节点的差异化亮度补偿,如达到低灰阶多补偿、高灰阶少补偿的效果,提高亮度补偿的精准度;又一方面,可以为缩短发光元件的充电时长,实现快速启亮提供实施基础。
根据本申请的一些实施例,可选地,第一电压信号端V1可以为恒定电压信号端,如第一电源电压信号端PVDD或者高电平信号端VGH。图5为本申请实施例提供的像素驱动电路的又一种电路示意图。如图5所示,举例而言,驱动模块01的第二端与第一电源电压信号端PVDD电连接,第一电源电压信号端PVDD提供正向电源电压信号,如+3.5V电压信号。第一电压信号端V1可以复用第一电源电压信号端PVDD。
如此一来,通过复用第一电源电压信号端PVDD,可以减少显示面板中信号线/信号端的数量,有利于节省布线空间,节约生产成本。
继续参见图4,根据本申请的一些实施例,可选地,像素驱动电路20还可以包括第一复位模块03,第一复位模块03用于对发光元件D1的第一极进行复位。本申请的发明人研究发现,在发光元件D1的第一极复位时,与发光元件D1的第一极电连接的目标节点Nm处于导通电平(如低电平),因而第一晶体管M1可能响应于目标节点Nm的导通电平而导通。这样一来,如果第一电压信号端V1若为恒定电压信号端(如第一电源电压信号端PVDD),那么第一电源电压信号端PVDD的正向电源电压信号可能会通过第一晶体管M1传输至第一节点N1,导致第一节点N1无法复位或者影响后续的数据写入。
有鉴于此,本申请的发明人考虑增大第一晶体管M1的宽长比、阈值电压和/或开启电流,使得在发光元件D1的第一极复位时,第一晶体管M1仍处于截止状态。
继续参见图4,具体而言,驱动模块01可以包括驱动晶体管M0,驱动晶体管M0的栅极与第一节点N1电连接。第一晶体管M1与驱动晶体管M0之间满足以下至少一项:
第一晶体管M1的宽长比大于驱动晶体管M0的宽长比;
第一晶体管M1的阈值电压小于驱动晶体管M0的阈值电压;
第一晶体管M1的开启电流小于驱动晶体管M0的开启电流。
如此一来,通过增大第一晶体管M1的宽长比、阈值电压和/或开启电流,可以使得在发光元件D1的第一极复位时,第一晶体管M1仍处于截止状态,避免第一电源电压信号端PVDD的正向电源电压信号传输至第一节点N1,保证第一节点N1复位及后续数据写入的顺利进行。
根据本申请的一些实施例,可选地,第一电压信号端V1可以为时钟信号端。在发光元件D1的第一极复位时,时钟信号端可以输出负向电压信号。这样,即便第一晶体管M1导通,也不会影响第一节点N1复位及后续数据写入的顺利进行。
下面结合图5和图6所示的两种具体实施例进行详细说明。
图5为本申请实施例提供的像素驱动电路的又一种电路示意图。如图5所示,根据本申请的一些实施例,可选地,像素驱动电路20还可以包括第一复位模块03,第一复位模块03的控制端与第一扫描信号端S1电连接,第一复位模块03的第一端与参考电压信号端Vref电连接,第一复位模块03的第二端与发光元件D1的第一极电连接。在复位阶段,第一复位模块03响应于第一扫描信号端S1的导通电平而导通,将参考电压信号端Vref的参考电压信号传输至发光元件D1的第一极,以对发光元件D1的第一极进行复位。第一电压信号端V1可以为时钟信号端,在复位阶段,第一电压信号端V1提供第二电压信号,第二电压信号为负向电压信号。
在发光元件D1的第一极复位时,目标节点Nm处于导通电平。第一晶体管M1响应于目标节点Nm的导通电平而导通,第一电压信号端V1提供的第二电压信号经过第一晶体管M1传输至第一节点N1。
如此一来,由于第二电压信号为负向电压信号,所以即便第一晶体管M1导通,负向电压信号也可以实现对于第一节点N1的复位,保证第一节点N1复位及后续数据写入的顺利进行。
根据本申请的一些实施例,可选地,第二电压信号的电压值与参考电压信号的电压值相同。即,第一电压信号端V1输出的第二电压信号可以与参考电压信号端Vref输出的参考电压信号的电压值相同。
如此一来,由于第二电压信号的电压值与参考电压信号的电压值相同,所以可以保证第一节点N1按照预期的参考电压信号的电压值进行复位,保证第一节点N1复位后的电位不会过低或过高。
图6为本申请实施例提供的像素驱动电路的又一种电路示意图。如图6所示,与图5所示的实施例不同的是,根据本申请的另一些实施例,可选地,第一复位模块03的控制端可以与第二扫描信号端S2电连接,第一复位模块03可以在数据写入阶段对发光元件D1的第一极进行复位。
具体而言,像素驱动电路20还可以包括数据写入模块04,数据写入模块04的控制端与第二扫描信号端S2电连接,数据写入模块04的第一端与数据电压信号端data电连接,数据写入模块04的第二端与驱动模块01的第二端电连接。第一复位模块03的控制端与第二扫描信号端S2电连接,第一复位模块03的第一端与参考电压信号端Vref电连接,第一复位模块03的第二端与发光元件D1的第一极电连接。
在数据写入阶段,数据写入模块04响应于第二扫描信号端S2的导通电平而导通,将数据电压信号端data的数据电压信号传输至驱动模块01的第二端。在数据写入阶段,第一复位模块03响应于第二扫描信号端S2的导通电平而导通,将参考电压信号端Vref的参考电压信号传输至发光元件D1的第一极,以对发光元件D1的第一极进行复位。第一电压信号端V1为时钟信号端,在数据写入阶段,第一电压信号端V1提供第二电压信号,第二电压信号为负向电压信号。
在发光元件D1的第一极复位时,目标节点Nm处于导通电平。第一晶体管M1响应于目标节点Nm的导通电平而导通,第一电压信号端V1提供的第二电压信号经过第一晶体管M1传输至第一节点N1。
在数据写入阶段,第一节点N1预期达到的电压值例如等于数据电压信号的电压值Vdata与驱动模块的阈值电压Vth之间的差值,即Vdata-Vth。根据本申请的一些实施例,可选地,第二电压信号的电压值可以等于数据电压信号的电压值Vdata与驱动模块的阈值电压Vth之间的差值。
如此一来,由于第二电压信号的电压值与第一节点N1在数据写入阶段预期达到的电压值相同,所以可以保证第一节点N1达到预期电压值,如Vdata-Vth,进而保证后续发光元件按照预期的目标亮度进行发光。
图7为本申请实施例提供的像素驱动电路的又一种电路示意图。如图7所示,根据本申请的一些实施例,可选地,像素驱动电路20还可以包括第一开关模块05,第一开关模块05的控制端与第三扫描信号端S3电连接,第一开关模块05的第一端与电位调节模块02的控制端电连接,第一开关模块05的第二端与目标节点Nm电连接。
在发光阶段,第一开关模块05响应于第三扫描信号端S3的导通电平而导通,以使得电位调节模块02的控制端与目标节点Nm连通,进而使得在电位调节模块02的漏电特性下第一电压信号端V1向第一节点输送电荷,补偿第一节点因其他支路漏电流而流失的电荷,稳定第一节点的电位,进而保证发光元件稳定发光,提高显示面板亮度的稳定性。另一方面,使得电位调节模块漏电流的程度与目标节点的电位相关,实现不同灰阶对第一节点的差异化亮度补偿,如达到低灰阶多补偿、高灰阶少补偿的效果,提高亮度补偿的精准度。
在发光元件D1的第一极进行复位的目标阶段,第一开关模块05响应于第三扫描信号端S3的截止电平而截止。其中,目标阶段与发光阶段为不同的时间段,例如目标阶段可以为上述的复位阶段或者数据写入阶段。
如此一来,在发光元件D1的第一极进行复位时,目标节点Nm处于导通电平。但是由于第一开关模块05截止,所以目标节点Nm的导通电平无法传输至电位调节模块02的控制端,使得电位调节模块02处于截止状态。因此,第一电压信号端V1传输的电压信号不会传输至第一节点N1,可以保证第一节点N1复位及后续数据写入的顺利进行。
继续参见图7,根据本申请的一些实施例,可选地,第一开关模块05可以包括第二晶体管M2,第二晶体管M2的栅极与第三扫描信号端S3电连接,第二晶体管M2的第一极与电位调节模块02的控制端电连接,第二晶体管M2的第二端与目标节点Nm电连接。
在发光阶段,第二晶体管M2响应于第三扫描信号端S3的导通电平而导通,以使得电位调节模块02的控制端与目标节点Nm连通,进而提高显示面板亮度的稳定性,提高亮度补偿的精准度。
在发光元件D1的第一极进行复位的目标阶段,第二晶体管M2响应于第三扫描信号端S3的截止电平而截止,使得电位调节模块02处于截止状态,第一电压信号端V1传输的电压信号不会传输至第一节点N1,可以保证第一节点N1复位及后续数据写入的顺利进行。
为了便于理解,下面结合一些具体的应用实施例对于本申请实施例提供的像素驱动电路20进行详细说明。
图8为本申请实施例提供的像素驱动电路的又一种电路示意图。如图8所示,根据本申请的一些实施例,可选地,除了驱动模块01和电位调节模块02之外,像素驱动电路20还可以包括:第一复位模块03、数据写入模块04、第二复位模块06、阈值补偿模块07、第一发光控制模块08、第二发光控制模块09和存储电容Cst。
第一复位模块03的控制端与第一扫描信号端S1电连接,第一复位模块03的第一端与参考电压信号端Vref电连接,第一复位模块03的第二端与发光元件D1的第一极电连接。需要说明的是,如上述图6所示,第一复位模块03的控制端还可以与第二扫描信号端S2电连接,本申请实施例对此不作限定。
数据写入模块04的控制端与第二扫描信号端S2电连接,数据写入模块04的第一端与数据电压信号端data电连接,数据写入模块04的第二端与驱动模块01的第二端电连接。
第二复位模块06的控制端与第一扫描信号端S1电连接,第二复位模块06的第一端与参考电压信号端Vref电连接,第二复位模块06的第二端与第一节点N1电连接。
阈值补偿模块07的控制端与第二扫描信号端S2电连接,阈值补偿模块07的第一端与第一节点N1电连接,阈值补偿模块07的第二端与驱动模块01的第一端电连接。
第一发光控制模块08的控制端与发光控制信号端EM电连接,第一发光控制模块08的第一端与第一电源电压信号端PVDD电连接,第一发光控制模块08的第二端与驱动模块01的第二端电连接。
第二发光控制模块09的控制端与发光控制信号端EM电连接,第二发光控制模块09的第一端与驱动模块01的第一端电连接,第二发光控制模块09的第二端与发光元件D1的第一极电连接。
存储电容Cst,存储电容Cst的第一极板与第一电源电压信号端PVDD电连接,存储电容Cst的第二极板与第一节点N1电连接。发光元件D1的第二极与第二电源电压信号端PVEE电连接。其中,发光元件D1的第二极可以为发光元件D1的阴极。
图9为图8所示的显示模组中的像素电路的一种时序示意图。如图9所示,每帧包括初始化阶段t1、数据写入阶段t2和发光阶段t3。
在初始化阶段t1,第一扫描信号端S1提供导通电平,第二扫描信号端S2提供截止电平,发光控制信号端EM提供截止电平。第一复位模块03响应于第一扫描信号端S1传输的导通电平而导通,参考电压信号端Vref的参考电压信号通过第一复位模块03传输至发光元件D1的第一极,以对发光元件D1的第一极进行复位。第二复位模块06响应于第一扫描信号端S1传输的导通电平而导通,参考电压信号端Vref的参考电压信号通过第二复位模块06传输至第一节点N1,以对第一节点N1进行复位。
在数据写入阶段t2,第一扫描信号端S1提供截止电平,第二扫描信号端S2提供导通电平,发光控制信号端EM提供截止电平。数据写入模块04和阈值补偿模块07响应于第二扫描信号端S2传输的导通电平而导通,数据电压信号端data的数据电压信号传输至驱动模块01的第二端,阈值补偿模块07连通驱动模块01的控制端和驱动模块01的第一端,完成驱动模块01的阈值电压的补偿。
在发光阶段t3,第一扫描信号端S1提供截止电平,第二扫描信号端S2提供截止电平,发光控制信号端EM提供导通电平。第一发光控制模块08和第二发光控制模块09响应于发光控制信号端EM传输的导通电平而导通,驱动模块01响应于存储电容Cst维持的导通电平而导通,第一电源电压信号端PVDD的正向电压信号传输至发光元件D1的第一极,目标节点Nm处于截止电平(即高电位),发光元件D1发光。电位调节模块02响应于目标节点Nm的截止电平而截止,第一电压信号端V1提供的第一电压信号在电位调节模块02的漏电特性下经过电位调节模块02传输至第一节点N1。即,在发光阶段,在电位调节模块02的漏电特性下,第一电压信号端V1向第一节点N1漏电,输送正电荷。
图10为本申请实施例提供的像素驱动电路的又一种电路示意图。如图10所示,根据本申请的一些实施例,可选地,驱动模块01可以包括驱动晶体管M0,驱动晶体管M0的栅极与第一节点N1电连接。电位调节模块02可以包括第一晶体管M1,第一晶体管M1的栅极与目标节点Nm电连接,第一晶体管M1的第一极与第一节点N1电连接,第一晶体管M1的第二极与第一电压信号端V1电连接。第一复位模块03可以包括第三晶体管M3,第二复位模块06可以包括第四晶体管M4,数据写入模块04可以包括第五晶体管M5,阈值补偿模块07可以包括第六晶体管M6,第一发光控制模块08可以包括第七晶体管M7,第二发光控制模块09可以包括第八晶体管M8,其中:
第三晶体管M3的栅极与第一扫描信号端S1电连接,第三晶体管M3的第一极与参考电压信号端Vref电连接,第三晶体管M3的第二极与发光元件D1的第一极电连接。
第四晶体管M4的栅极与第一扫描信号端S1电连接,第四晶体管M4的第一极与参考电压信号端Vref电连接,第四晶体管M4的第二极与第一节点N1电连接。
第五晶体管M5的栅极与第二扫描信号端S2电连接,第五晶体管M5的第一极与数据电压信号端data电连接,第五晶体管M5的第二极与驱动模块01的第二端(即驱动晶体管M0的第二极)电连接。
第六晶体管M6的栅极与第二扫描信号端电连接,第六晶体管M6的第一极与第一节点N1电连接,第六晶体管M6的第二极与驱动模块01的第一端(即驱动晶体管M0的第一极)电连接。
第七晶体管M7的栅极与发光控制信号端EM电连接,第七晶体管M7的第一极与第一电源电压信号端PVDD电连接,第七晶体管M7的第二极与驱动模块01的第二端(即驱动晶体管M0的第二极)电连接。
第八晶体管M8的栅极与发光控制信号端EM电连接,第八晶体管M8的第一极与驱动模块01的第一端(即驱动晶体管M0的第一极)电连接,第八晶体管M8的第二极与发光元件D1的第一极电连接。
结合图9所示,在初始化阶段t1,第一扫描信号端S1提供导通电平,第二扫描信号端S2提供截止电平,发光控制信号端EM提供截止电平。第三晶体管M3响应于第一扫描信号端S1传输的导通电平而导通,参考电压信号端Vref的参考电压信号通过第三晶体管M3传输至发光元件D1的第一极,以对发光元件D1的第一极进行复位。第四晶体管M4响应于第一扫描信号端S1传输的导通电平而导通,参考电压信号端Vref的参考电压信号通过第四晶体管M4传输至第一节点N1,以对第一节点N1进行复位。
在数据写入阶段t2,第一扫描信号端S1提供截止电平,第二扫描信号端S2提供导通电平,发光控制信号端EM提供截止电平。第五晶体管M5和第六晶体管M6响应于第二扫描信号端S2传输的导通电平而导通,数据电压信号端data的数据电压信号传输至驱动晶体管M0的第二极,第六晶体管M6连通驱动晶体管M0的栅极和驱动晶体管M0的第一极,完成驱动晶体管M0的阈值电压的补偿。
在发光阶段t3,第一扫描信号端S1提供截止电平,第二扫描信号端S2提供截止电平,发光控制信号端EM提供导通电平。第七晶体管M7和第八晶体管M8响应于发光控制信号端EM传输的导通电平而导通,驱动晶体管M0响应于存储电容Cst维持的导通电平而导通,第一电源电压信号端PVDD的正向电压信号传输至发光元件D1的第一极,目标节点Nm处于截止电平(即高电位),发光元件D1发光。第一晶体管M1响应于目标节点Nm的截止电平而截止,第一电压信号端V1提供的第一电压信号在第一晶体管M1的漏电特性下经过第一晶体管M1传输至第一节点N1。即,在发光阶段,在第一晶体管M1的漏电特性下,第一电压信号端V1向第一节点N1漏电,输送正电荷。
需要说明的是,在图10所示的实施例的基础上,像素驱动电路20还可以包括上述的第二晶体管M2,第二晶体管M2的栅极与第三扫描信号端S3电连接,第二晶体管M2的第一极与电位调节模块02的控制端电连接,第二晶体管M2的第二端与目标节点Nm电连接。
基于上述实施例提供的像素驱动电路20,相应地,本申请实施例还提供了一种显示面板,显示面板包括上述实施例提供的像素驱动电路20。其中,显示面板例如可以为OLED显示面板。
基于上述实施例提供的显示面板,相应地,本申请还提供了一种显示装置,包括本申请提供的显示面板100。请参考图11,图11是本申请实施例提供的一种显示装置的结构示意图。图11提供的显示装置1000包括本申请上述任一实施例提供的显示面板100。图11实施例例如以手机为例,对显示装置1000进行说明,可以理解的是,本申请实施例提供的显示装置,可以是可穿戴产品、电脑、电视、车载显示装置等其他具有显示功能的显示装置,本申请对此不作具体限制。本申请实施例提供的显示装置,具有本申请实施例提供的显示面板的有益效果,具体可以参考上述各实施例对于显示面板的具体说明,本实施例在此不再赘述。
在一些具体的实施例中,可选地,显示装置1000包括但不限于OLED显示装置。
应当理解的是,本申请实施例附图提供的像素电路的具体结构以及显示面板的版图结构仅仅是一些示例,并不用于限定本申请。另外,在不矛盾的情况下,本申请提供的上述各实施例可以相互结合。
依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。

Claims (12)

1.一种像素驱动电路,其特征在于,包括:
驱动模块,所述驱动模块的控制端与第一节点电连接,所述驱动模块的第一端与发光元件的第一极电连接;
电位调节模块,所述电位调节模块的控制端与目标节点电连接,所述目标节点与所述发光元件的第一极电连接,所述电位调节模块的第一端与所述第一节点电连接,所述电位调节模块的第二端与第一电压信号端电连接;
在发光阶段,所述电位调节模块响应于所述目标节点的截止电平而截止,所述第一电压信号端提供的第一电压信号在所述电位调节模块的漏电特性下经过所述电位调节模块传输至所述第一节点,所述第一电压信号为正向电压信号;
所述电位调节模块包括第一晶体管,所述第一晶体管的栅极与所述目标节点电连接,所述第一晶体管的第一极与所述第一节点电连接,所述第一晶体管的第二极与所述第一电压信号端电连接;
所述驱动模块包括驱动晶体管,所述第一晶体管与所述驱动晶体管之间满足以下至少一项:
所述第一晶体管的宽长比大于所述驱动晶体管的宽长比;
所述第一晶体管的阈值电压小于所述驱动晶体管的阈值电压;
所述第一晶体管的开启电流小于所述驱动晶体管的开启电流。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动模块的第二端与第一电源电压信号端电连接,所述第一电源电压信号端提供正向电源电压信号;
所述第一电压信号端复用所述第一电源电压信号端。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第一复位模块,所述第一复位模块的控制端与第一扫描信号端电连接,所述第一复位模块的第一端与参考电压信号端电连接,所述第一复位模块的第二端与所述发光元件的第一极电连接;
在复位阶段,所述第一复位模块响应于所述第一扫描信号端的导通电平而导通,将所述参考电压信号端的参考电压信号传输至所述发光元件的第一极,以对所述发光元件的第一极进行复位;
所述第一电压信号端为时钟信号端,在所述复位阶段,所述第一电压信号端提供第二电压信号,所述第二电压信号为负向电压信号。
4.根据权利要求3所述的像素驱动电路,其特征在于,所述第二电压信号的电压值与所述参考电压信号的电压值相同。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
数据写入模块,所述数据写入模块的控制端与第二扫描信号端电连接,所述数据写入模块的第一端与数据电压信号端电连接,所述数据写入模块的第二端与所述驱动模块的第二端电连接;
第一复位模块,所述第一复位模块的控制端与所述第二扫描信号端电连接,所述第一复位模块的第一端与参考电压信号端电连接,所述第一复位模块的第二端与所述发光元件的第一极电连接;
在数据写入阶段,所述数据写入模块响应于所述第二扫描信号端的导通电平而导通,将所述数据电压信号端的数据电压信号传输至所述驱动模块的第二端;所述第一复位模块响应于所述第二扫描信号端的导通电平而导通,将所述参考电压信号端的参考电压信号传输至所述发光元件的第一极,以对所述发光元件的第一极进行复位;
所述第一电压信号端为时钟信号端,在所述数据写入阶段,所述第一电压信号端提供第二电压信号,所述第二电压信号为负向电压信号。
6.根据权利要求5所述的像素驱动电路,其特征在于,所述第二电压信号的电压值等于所述数据电压信号的电压值与所述驱动模块的阈值电压之间的差值。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第一开关模块,所述第一开关模块的控制端与第三扫描信号端电连接,所述第一开关模块的第一端与所述电位调节模块的控制端电连接,所述第一开关模块的第二端与所述目标节点电连接;
在所述发光阶段,所述第一开关模块响应于所述第三扫描信号端的导通电平而导通;在所述发光元件的第一极进行复位的目标阶段,所述第一开关模块响应于所述第三扫描信号端的截止电平而截止,所述目标阶段与所述发光阶段为不同的时间段。
8.根据权利要求7所述的像素驱动电路,其特征在于,所述第一开关模块包括第二晶体管,所述第二晶体管的栅极与所述第三扫描信号端电连接,所述第二晶体管的第一极与所述电位调节模块的控制端电连接,所述第二晶体管的第二端与所述目标节点电连接。
9.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第一复位模块,所述第一复位模块的控制端与第一扫描信号端电连接,所述第一复位模块的第一端与参考电压信号端电连接,所述第一复位模块的第二端与所述发光元件的第一极电连接;
第二复位模块,所述第二复位模块的控制端与所述第一扫描信号端电连接,所述第二复位模块的第一端与所述参考电压信号端电连接,所述第二复位模块的第二端与所述第一节点电连接;
数据写入模块,所述数据写入模块的控制端与第二扫描信号端电连接,所述数据写入模块的第一端与数据电压信号端电连接,所述数据写入模块的第二端与所述驱动模块的第二端电连接;
阈值补偿模块,所述阈值补偿模块的控制端与所述第二扫描信号端电连接,所述阈值补偿模块的第一端与所述第一节点电连接,所述阈值补偿模块的第二端与所述驱动模块的第一端电连接;
第一发光控制模块,所述第一发光控制模块的控制端与发光控制信号端电连接,所述第一发光控制模块的第一端与第一电源电压信号端电连接,所述第一发光控制模块的第二端与所述驱动模块的第二端电连接;
第二发光控制模块,所述第二发光控制模块的控制端与所述发光控制信号端电连接,所述第二发光控制模块的第一端与所述驱动模块的第一端电连接,所述第二发光控制模块的第二端与所述发光元件的第一极电连接;
存储电容,所述存储电容的第一极板与所述第一电源电压信号端电连接,所述存储电容的第二极板与所述第一节点电连接。
10.根据权利要求9所述的像素驱动电路,其特征在于,所述第一复位模块包括第三晶体管,所述第二复位模块包括第四晶体管,所述数据写入模块包括第五晶体管,所述阈值补偿模块包括第六晶体管,所述第一发光控制模块包括第七晶体管,所述第二发光控制模块包括第八晶体管,其中:
所述第三晶体管的栅极与所述第一扫描信号端电连接,所述第三晶体管的第一极与所述参考电压信号端电连接,所述第三晶体管的第二极与所述发光元件的第一极电连接;
所述第四晶体管的栅极与所述第一扫描信号端电连接,所述第四晶体管的第一极与所述参考电压信号端电连接,所述第四晶体管的第二极与所述第一节点电连接;
所述第五晶体管的栅极与所述第二扫描信号端电连接,所述第五晶体管的第一极与所述数据电压信号端电连接,所述第五晶体管的第二极与所述驱动模块的第二端电连接;
所述第六晶体管的栅极与所述第二扫描信号端电连接,所述第六晶体管的第一极与所述第一节点电连接,所述第六晶体管的第二极与所述驱动模块的第一端电连接;
所述第七晶体管的栅极与所述发光控制信号端电连接,所述第七晶体管的第一极与所述第一电源电压信号端电连接,所述第七晶体管的第二极与所述驱动模块的第二端电连接;
所述第八晶体管的栅极与所述发光控制信号端电连接,所述第八晶体管的第一极与所述驱动模块的第一端电连接,所述第八晶体管的第二极与所述发光元件的第一极电连接。
11.一种显示面板,其特征在于,所述显示面板包括如权利要求1至10中任一项所述的像素驱动电路。
12.一种显示装置,其特征在于,所述显示装置包括如权利要求11所述的显示面板。
CN202210429588.7A 2022-04-22 2022-04-22 像素驱动电路、显示面板及显示装置 Active CN114783374B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210429588.7A CN114783374B (zh) 2022-04-22 2022-04-22 像素驱动电路、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210429588.7A CN114783374B (zh) 2022-04-22 2022-04-22 像素驱动电路、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN114783374A CN114783374A (zh) 2022-07-22
CN114783374B true CN114783374B (zh) 2023-06-23

Family

ID=82431853

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210429588.7A Active CN114783374B (zh) 2022-04-22 2022-04-22 像素驱动电路、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN114783374B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008197607A (ja) * 2007-01-15 2008-08-28 Sony Corp 画素回路、画像表示装置及びその駆動方法
CN106297668A (zh) * 2016-11-02 2017-01-04 京东方科技集团股份有限公司 一种有机发光二极管驱动电路、阵列基板和显示装置
CN110517639A (zh) * 2019-08-29 2019-11-29 京东方科技集团股份有限公司 像素补偿电路、像素电路、显示装置及像素补偿方法
CN111724733A (zh) * 2020-06-19 2020-09-29 武汉天马微电子有限公司 一种像素驱动电路、其驱动方法及显示装置
CN212276788U (zh) * 2020-07-24 2021-01-01 武汉华星光电半导体显示技术有限公司 像素电路及显示装置
CN112365844A (zh) * 2020-12-09 2021-02-12 武汉华星光电半导体显示技术有限公司 像素驱动电路及显示面板
CN112562593A (zh) * 2021-01-05 2021-03-26 湖北长江新型显示产业创新中心有限公司 一种显示面板和显示装置
CN112908265A (zh) * 2021-01-27 2021-06-04 京东方科技集团股份有限公司 像素驱动电路、其驱动方法、阵列基板及显示装置
CN113870758A (zh) * 2021-09-18 2021-12-31 云谷(固安)科技有限公司 像素电路及其驱动方法、显示面板
CN114241998A (zh) * 2021-12-27 2022-03-25 昆山国显光电有限公司 像素电路、显示装置和显示装置的驱动方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130046006A (ko) * 2011-10-27 2013-05-07 삼성디스플레이 주식회사 화소 회로, 이를 포함하는 유기 발광 표시 장치 및 유기 발광 표시 장치의 구동 방법
CN111899688B (zh) * 2020-09-22 2021-08-24 上海天马有机发光显示技术有限公司 一种显示面板及其亮度补偿方法、显示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008197607A (ja) * 2007-01-15 2008-08-28 Sony Corp 画素回路、画像表示装置及びその駆動方法
CN106297668A (zh) * 2016-11-02 2017-01-04 京东方科技集团股份有限公司 一种有机发光二极管驱动电路、阵列基板和显示装置
CN110517639A (zh) * 2019-08-29 2019-11-29 京东方科技集团股份有限公司 像素补偿电路、像素电路、显示装置及像素补偿方法
CN111724733A (zh) * 2020-06-19 2020-09-29 武汉天马微电子有限公司 一种像素驱动电路、其驱动方法及显示装置
CN212276788U (zh) * 2020-07-24 2021-01-01 武汉华星光电半导体显示技术有限公司 像素电路及显示装置
CN112365844A (zh) * 2020-12-09 2021-02-12 武汉华星光电半导体显示技术有限公司 像素驱动电路及显示面板
CN112562593A (zh) * 2021-01-05 2021-03-26 湖北长江新型显示产业创新中心有限公司 一种显示面板和显示装置
CN112908265A (zh) * 2021-01-27 2021-06-04 京东方科技集团股份有限公司 像素驱动电路、其驱动方法、阵列基板及显示装置
CN113870758A (zh) * 2021-09-18 2021-12-31 云谷(固安)科技有限公司 像素电路及其驱动方法、显示面板
CN114241998A (zh) * 2021-12-27 2022-03-25 昆山国显光电有限公司 像素电路、显示装置和显示装置的驱动方法

Also Published As

Publication number Publication date
CN114783374A (zh) 2022-07-22

Similar Documents

Publication Publication Date Title
US11094260B2 (en) Pixel circuit, display panel, display device, and driving method
US11195463B2 (en) Pixel driving circuit, pixel driving method, display panel and display device
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN114758619A (zh) 一种像素电路及其驱动方法、显示面板及显示装置
US11335269B2 (en) Pixel circuit, display substrate and display apparatus
CN111613180A (zh) Amoled像素补偿驱动电路、方法及显示面板
CN108428434B (zh) 像素电路、有机发光显示面板及显示装置
CN109754757B (zh) 像素驱动电路、显示装置及像素驱动方法
US20180308426A1 (en) Pixel compensation circuit, driving method and display device
CN109509433A (zh) 像素电路、显示装置和像素驱动方法
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
US20220189401A1 (en) Pixel circuit, display substrate, display device and pixel driving method
CN107945740B (zh) 像素电路的驱动方法
CN115035858A (zh) 像素电路及其驱动方法、显示面板
CN113990257B (zh) 像素电路、驱动方法和显示装置
CN112164375A (zh) 一种像素补偿电路及其驱动方法、显示装置
US11302245B2 (en) Pixel circuit, driving method thereof, and display device
CN113593475A (zh) 像素电路、驱动方法和显示装置
CN110767165B (zh) 一种像素电路及其驱动方法、显示装置
CN114783374B (zh) 像素驱动电路、显示面板及显示装置
CN113140182B (zh) 像素电路、显示基板、显示面板和像素驱动方法
US20230028312A1 (en) Pixel circuit, pixel driving method and display device
CN115705823A (zh) 像素驱动电路及其驱动方法、显示基板和显示装置
US11710452B2 (en) Pixel circuit, pixel driving method, display panel, and display device
US12014683B2 (en) Pixel circuit, pixel driving method and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant