CN114758605B - 一种demux驱动电路及其控制方法 - Google Patents
一种demux驱动电路及其控制方法 Download PDFInfo
- Publication number
- CN114758605B CN114758605B CN202210512172.1A CN202210512172A CN114758605B CN 114758605 B CN114758605 B CN 114758605B CN 202210512172 A CN202210512172 A CN 202210512172A CN 114758605 B CN114758605 B CN 114758605B
- Authority
- CN
- China
- Prior art keywords
- transistor
- demux
- pixel
- sub
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开一种demux驱动电路及其控制方法,至少包括Demux_R线、Demux_G线和Demux_B线,Demux_R线电连接第四晶体管并通过第四晶体管连接VGL电位,Demux_G线电连接第五晶体管并通过第五晶体管连接VGL电位,Demux_B线电连接第六晶体管并通过第六晶体管连接VGL电位,第四晶体管、第五晶体管和第六晶体管的控制端一一对应连接第一控制信号OE1、第二控制信号OE2和第三控制信号OE3;第一控制信号OE1、第二控制信号OE2、第三控制信号OE3分别控制对应的晶体管分时段打开使得Demux_R、Demux_G、Demux_B信号在非充电时间保持VGL低电位。本发明将非充电时段的Demux信号维持在VGL准位,以预防错充问题。
Description
技术领域
本发明涉及面板显示技术,尤其涉及一种demux驱动电路及其控制方法。
背景技术
随着显示技术的更新迭代,一种分时复用souce线的技术(Demux)应运而生,Demux信号是IC提供的。如图1所示,现有技术中TFT1,TFT2,TFT3分时段打开,所以S1充电时间被分为T1,T2,T3三段,T1为R1画素充电时间,T2为G1画素充电时间,T3为B1画素充电时间。如图2所示,当Demux信号从两边往中间传导时,传导到中间部分时Demux就会出现拖尾,假如当Demux_R信号出现拖尾时且拖尾长度越过T1时间段而到了T2时间的时候,由于TFT1还未完全关紧所以T2时间段的资料就会错充到R1画素中。
即现有技术在双边驱动电路中Demux信号从Demux线左右两边往中间传导,由于RCloading的存在Demux信号在传导过程中越来越弱,从而导致Demux信号传导到中间部分时出现严重拖尾,如图2所示的倾斜虚线部分,进而导致错充然后出现显示异常。
发明内容
本发明的目的在于提供一种demux驱动电路及其控制方法,将非充电时段的Demux信号维持在VGL准位,以解决Demux信号传导过程中衰减拖尾而导致的错充问题,以避免面板显示异常。
本发明采用的技术方案是:
一种demux驱动电路,其包括多条Demux线,Demux线的两端均分别接入IC芯片的两端,Demux线至少包括Demux_R线、Demux_G线和Demux_B线,Demux_R线电连接R子像素的开关晶体管以控制R子像素充放电,Demux_G线电连接G子像素的开关晶体管以控制G子像素充放电,Demux_B线电连接B子像素的开关晶体管以控制B子像素充放电;Demux_R线电连接第四晶体管的输入端,第四晶体管的输出端连接VGL电位,第四晶体管的控制端连接第一控制信号OE1;Demux_G线电连接第五晶体管的输入端,第五晶体管的输出端连接VGL电位,第五晶体管的控制端连接第二控制信号OE2;Demux_B线电连接第六晶体管的输入端,第六晶体管的输出端连接VGL电位,第六晶体管的控制端连接第三控制信号OE3;
第一控制信号OE1、第二控制信号OE2、第三控制信号OE3分别对应控制第四晶体管、第五晶体管和第六晶体管分时段打开使得Demux_R、Demux_G、Demux_B信号在非充电时间保持VGL(低)电位,即在非充电时段的R子像素的开关晶体管、G子像素的开关晶体管、B子像素的开关晶体管处于关紧状态。
进一步地,R子像素的开关晶体管、G子像素的开关晶体管、B子像素的开关晶体管、第四晶体管、第五晶体管和第六晶体管均为薄膜晶体管TFT。
进一步地,第一控制信号OE1、第二控制信号OE2、第三控制信号OE3均与IC芯片,并由IC芯片驱动输出。
一种demux驱动电路的控制方法,其包括以下阶段:
T1阶段: 当Demux_R信号输出高电位时,第一控制信号OE1输出低电位,控制第二控制信号OE2和第三控制信号OE3输出高电位, R子像素的开关晶体管打开,第四晶体管关闭,R子像素充电;同时第五晶体管和第六晶体管打开使Demux_G信号和Demux_B信号维持在VGL低电位以避免错充;当Demux_R信号开始下降时,控制第一控制信号OE1和第三控制信号OE3输出高电位,第二控制信号OE2输出低电位,第五晶体管、G子像素的开关晶体管和B子像素的开关晶体管关闭,第四晶体管和第六晶体管打开,Demux_R信号的下降沿快速拉到VGL低电位使得R子像素的开关晶体管关紧以避免错充;
T2阶段:当Demux_G信号输出高电位时,控制第一控制信号OE1和第三控制信号OE3输出高电位,第二控制信号OE2输出低电位,G子像素的开关晶体管打开,第五晶体管关闭,G子像素充电;同时第四晶体管和第六晶体管打开使Demux_R信号和Demux_B信号维持在VGL低电位以避免错充;当Demux_G信号开始下降时,控制第一控制信号OE1和第二控制信号OE2输出高电位,第三控制信号OE3输出低电位,第六晶体管、R子像素的开关晶体管和B子像素的开关晶体管关闭,第四晶体管和第五晶体管打开,Demux_G信号的下降沿快速拉到VGL低电位使得G子像素的开关晶体管关紧以避免错充;
T3阶段:当Demux_B信号输出高电位时,控制第一控制信号OE1和第二控制信号OE2输出高电位,第三控制信号OE3输出低电位,B子像素的开关晶体管打开,第六晶体管关闭,B子像素充电;同时第四晶体管和第五晶体管打开使Demux_R信号和Demux_G信号维持在VGL低电位以避免错充;当Demux_B信号开始下降时,控制第一控制信号OE1、第二控制信号OE2和第三控制信号OE3输出高电位,R子像素的开关晶体管、G子像素的开关晶体管、B子像素的开关晶体管关闭,第四晶体管、第五晶体管和第六晶体管打开,Demux_G信号的下降沿快速拉到VGL低电位使得B子像素的开关晶体管关紧以避免错充。
本发明采用以上技术方案,利用OE1,OE2,OE3信号分别控制三个TFT(TFT4~6)分时段打开,使得Demux_R, Demux_G, Demux_B信号在非充电时间保持VGL准位(低电位),使得在非充电时段的TFT1,TFT2,TFT3处于关紧状态以避免错充。本发明将非充电时段的Demux信号维持在VGL准位,以预防错充问题。
附图说明
以下结合附图和具体实施方式对本发明做进一步详细说明;
图1为现有技术的demux驱动电路示意图;
图2为现有技术的demux驱动电路的demux驱动波形示意图;
图3为本发明的demux驱动电路示意图;
图4为本发明的demux驱动电路的demux驱动波形示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图对本申请实施例中的技术方案进行清楚、完整地描述
如图3或4所示,本发明公开了一种demux驱动电路,其包括多条Demux线,Demux线的两端均分别接入IC芯片的两端,Demux线至少包括Demux_R线、Demux_G线和Demux_B线,Demux_R线电连接R子像素的开关晶体管以控制R子像素充放电,Demux_G线电连接G子像素的开关晶体管以控制G子像素充放电,Demux_B线电连接B子像素的开关晶体管以控制B子像素充放电;Demux_R线电连接第四晶体管的输入端,第四晶体管的输出端连接VGL电位,第四晶体管的控制端连接第一控制信号OE1;Demux_G线电连接第五晶体管的输入端,第五晶体管的输出端连接VGL电位,第五晶体管的控制端连接第二控制信号OE2;Demux_B线电连接第六晶体管的输入端,第六晶体管的输出端连接VGL电位,第六晶体管的控制端连接第三控制信号OE3;
第一控制信号OE1、第二控制信号OE2、第三控制信号OE3分别对应控制第四晶体管、第五晶体管和第六晶体管分时段打开使得Demux_R、Demux_G、Demux_B信号在非充电时间保持VGL(低)电位,即在非充电时段的R子像素的开关晶体管、G子像素的开关晶体管、B子像素的开关晶体管处于关紧状态。
进一步地,R子像素的开关晶体管、G子像素的开关晶体管、B子像素的开关晶体管、第四晶体管、第五晶体管和第六晶体管均为薄膜晶体管TFT。
下面就本发明的具体工作原理做详细说明:
本发明利用OE1,OE2,OE3信号分别控制三个TFT(TFT4~6)分时段打开,使得Demux_R, Demux_G, Demux_B信号在非充电时间保持VGL准位(低电位),使得在非充电时段的TFT1,TFT2,TFT3处于关紧状态以避免错充。
如图4所示的EM驱动波形各阶段具体如下:
T1: 当Demux_R,OE2,OE3都是high准位时,OE1为low准位,TFT1打开,TFT4关闭,S1给R1画素充电同时TFT5,TFT6打开使Demux_G,Demux_B维持在VGL(低电位)以避免错充。当Demux_R开始下降时,OE1&OE3为high,OE2为low,TFT5/TFT2/TFT3关闭,TFT4/TFT6打开,Demux_R的下降沿尽快拉到VGL使得TFT1关紧以避免错充。
T2:当Demux_G,OE1,OE3都是high准位时,OE2为low准位,TFT2打开,TFT5关闭,S1给G1画素充电同时TFT4,TFT6打开使Demux_R,Demux_B维持在VGL(低电位)以避免错充。当Demux_G开始下降时,OE2&OE1为high,OE3为low,TFT6/TFT1/TFT3关闭,TFT4/TFT5打开,Demux_G的下降沿尽快拉到VGL使得TFT2关紧以避免错充。
T3:当Demux_B,OE1,OE2都是high准位时,OE3为low准位,TFT3打开,TFT6关闭,S1给B1画素充电同时TFT4,TFT5打开使Demux_R,Demux_G维持在VGL(低电位)以避免错充。当Demux_B开始下降时,OE3&OE2&OE1为high, TFT1/TFT2/TFT3关闭,TFT4/TFT5/TFT6打开,Demux_G的下降沿尽快拉到VGL使得TFT3关紧以避免错充。
为避免OE信号拖尾而把Demux信号拉low,可适当调整OE信号的占空比(如T1时段的OE2)。相比较于Demux信号,OE信号的RC loading要轻很多,故不存在OE信号拖尾严重的情况。
本发明采用以上技术方案,利用OE1,OE2,OE3信号分别控制三个TFT(TFT4~6)分时段打开,使得Demux_R, Demux_G, Demux_B信号在非充电时间保持VGL准位(低电位),使得在非充电时段的TFT1,TFT2,TFT3处于关紧状态以避免错充。本发明将非充电时段的Demux信号维持在VGL准位,以预防错充问题。
显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
Claims (4)
1.一种demux驱动电路,其特征在于:其包括多条Demux线,Demux线的两端均分别接入IC芯片的两端,Demux线至少包括Demux_R线、Demux_G线和Demux_B线,Demux_R线电连接R子像素的开关晶体管以控制R子像素充放电,Demux_G线电连接G子像素的开关晶体管以控制G子像素充放电,Demux_B线电连接B子像素的开关晶体管以控制B子像素充放电;Demux_R线电连接第四晶体管的输入端,第四晶体管的输出端连接VGL电位,第四晶体管的控制端连接第一控制信号OE1;Demux_G线电连接第五晶体管的输入端,第五晶体管的输出端连接VGL电位,第五晶体管的控制端连接第二控制信号OE2;Demux_B线电连接第六晶体管的输入端,第六晶体管的输出端连接VGL电位,第六晶体管的控制端连接第三控制信号OE3;
第一控制信号OE1、第二控制信号OE2、第三控制信号OE3分别对应控制第四晶体管、第五晶体管和第六晶体管分时段打开使得Demux_R、Demux_G、Demux_B信号在非充电时间保持VGL低电位,即在非充电时段的R子像素的开关晶体管、G子像素的开关晶体管、B子像素的开关晶体管处于关紧状态。
2.根据权利要求1所述的一种demux驱动电路,其特征在于:R子像素的开关晶体管、G子像素的开关晶体管、B子像素的开关晶体管、第四晶体管、第五晶体管和第六晶体管均为薄膜晶体管TFT。
3.根据权利要求1所述的一种demux驱动电路,其特征在于:第一控制信号OE1、第二控制信号OE2、第三控制信号OE3均与IC芯片,并由IC芯片驱动输出。
4.一种demux驱动电路的控制方法,采用权利要求1至3任一项所述的一种demux驱动电路,其特征在于:方法包括以下阶段:
T1阶段: 当Demux_R信号输出高电位时,第一控制信号OE1输出低电位,控制第二控制信号OE2和第三控制信号OE3输出高电位, R子像素的开关晶体管打开,第四晶体管关闭,R子像素充电;同时第五晶体管和第六晶体管打开使Demux_G信号和Demux_B信号维持在VGL低电位以避免错充;当Demux_R信号开始下降时,控制第一控制信号OE1和第三控制信号OE3输出高电位,第二控制信号OE2输出低电位,第五晶体管、G子像素的开关晶体管和B子像素的开关晶体管关闭,第四晶体管和第六晶体管打开,Demux_R信号的下降沿快速拉到VGL低电位使得R子像素的开关晶体管关紧以避免错充;
T2阶段:当Demux_G信号输出高电位时,控制第一控制信号OE1和第三控制信号OE3输出高电位,第二控制信号OE2输出低电位,G子像素的开关晶体管打开,第五晶体管关闭,G子像素充电;同时第四晶体管和第六晶体管打开使Demux_R信号和Demux_B信号维持在VGL低电位以避免错充;当Demux_G信号开始下降时,控制第一控制信号OE1和第二控制信号OE2输出高电位,第三控制信号OE3输出低电位,第六晶体管、R子像素的开关晶体管和B子像素的开关晶体管关闭,第四晶体管和第五晶体管打开,Demux_G信号的下降沿快速拉到VGL低电位使得G子像素的开关晶体管关紧以避免错充;
T3阶段:当Demux_B信号输出高电位时,控制第一控制信号OE1和第二控制信号OE2输出高电位,第三控制信号OE3输出低电位,B子像素的开关晶体管打开,第六晶体管关闭,B子像素充电;同时第四晶体管和第五晶体管打开使Demux_R信号和Demux_G信号维持在VGL低电位以避免错充;当Demux_B信号开始下降时,控制第一控制信号OE1、第二控制信号OE2和第三控制信号OE3输出高电位,R子像素的开关晶体管、G子像素的开关晶体管、B子像素的开关晶体管关闭,第四晶体管、第五晶体管和第六晶体管打开,Demux_G信号的下降沿快速拉到VGL低电位使得B子像素的开关晶体管关紧以避免错充。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210512172.1A CN114758605B (zh) | 2022-05-11 | 2022-05-11 | 一种demux驱动电路及其控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210512172.1A CN114758605B (zh) | 2022-05-11 | 2022-05-11 | 一种demux驱动电路及其控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114758605A CN114758605A (zh) | 2022-07-15 |
CN114758605B true CN114758605B (zh) | 2023-03-24 |
Family
ID=82335453
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210512172.1A Active CN114758605B (zh) | 2022-05-11 | 2022-05-11 | 一种demux驱动电路及其控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114758605B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115223481A (zh) * | 2022-07-28 | 2022-10-21 | 福建华佳彩有限公司 | 一种新型显示驱动方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108615495B (zh) * | 2018-04-27 | 2019-08-02 | 深圳市华星光电半导体显示技术有限公司 | 一种多路复用型驱动电路以及驱动方法、显示设备 |
CN111028803B (zh) * | 2019-12-18 | 2023-09-05 | 福建华佳彩有限公司 | 一种Demux驱动方法 |
CN111477142A (zh) * | 2020-04-08 | 2020-07-31 | 福建华佳彩有限公司 | 一种全面屏显示结构及其驱动方法 |
CN211980162U (zh) * | 2020-04-08 | 2020-11-20 | 福建华佳彩有限公司 | 一种全面屏显示结构 |
CN111710310B (zh) * | 2020-06-30 | 2022-04-22 | 厦门天马微电子有限公司 | 多路分配电路、阵列基板、显示面板和装置及驱动方法 |
CN112309263A (zh) * | 2020-11-09 | 2021-02-02 | 福建华佳彩有限公司 | 一种显示屏驱动结构及其驱动方法 |
CN213781448U (zh) * | 2020-11-09 | 2021-07-23 | 福建华佳彩有限公司 | 一种显示屏驱动结构 |
CN114299865B (zh) * | 2021-12-31 | 2023-06-16 | 湖北长江新型显示产业创新中心有限公司 | 一种显示面板和显示装置 |
-
2022
- 2022-05-11 CN CN202210512172.1A patent/CN114758605B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN114758605A (zh) | 2022-07-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102237062B (zh) | 栅极驱动电路和具有栅极驱动电路的显示设备 | |
JP4083581B2 (ja) | シフトレジスタ及びこれを利用した液晶表示装置 | |
US9460676B2 (en) | GOA circuit and liquid crystal display device applied to liquid crystal displays | |
CN101877202B (zh) | 栅极驱动电路及其驱动方法 | |
KR101520807B1 (ko) | 게이트 구동회로 및 이를 갖는 표시장치 | |
US7310402B2 (en) | Gate line drivers for active matrix displays | |
KR101448910B1 (ko) | 게이트 구동회로 및 이를 갖는 표시장치 | |
CN100375991C (zh) | 显示装置的驱动器电路和显示装置 | |
US8456409B2 (en) | Gate drive circuit and display apparatus having the same | |
US9053677B2 (en) | Gate driving circuit and display panel having the same | |
CN104616617A (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
US20080068326A1 (en) | Shift register, shift register array, and flat display apparatus | |
US10235955B2 (en) | Stage circuit and scan driver using the same | |
KR20100075019A (ko) | 게이트 구동 장치 및 이를 포함하는 액정 표시 장치 | |
CN101414089A (zh) | 液晶显示装置的驱动方法 | |
CN108122524B (zh) | 具有集成型扫描驱动器的显示装置 | |
US20050088391A1 (en) | Liquid crystal display and driving method thereof | |
CN102054426A (zh) | 移位缓存器电路 | |
US9786243B2 (en) | Gate driving circuit and display apparatus including the same | |
CN1975850B (zh) | 驱动液晶显示屏数据的方法和装置 | |
CN105355180A (zh) | 显示面板与控制电路 | |
CN114758605B (zh) | 一种demux驱动电路及其控制方法 | |
CN107093399A (zh) | 移位暂存电路 | |
KR101860732B1 (ko) | 게이트 구동회로 및 이를 포함하는 표시 장치 | |
CN104637430A (zh) | 栅极驱动电路及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |