CN114695062A - 用于衬底处理***的具有降低电容变化的可移动边缘环 - Google Patents
用于衬底处理***的具有降低电容变化的可移动边缘环 Download PDFInfo
- Publication number
- CN114695062A CN114695062A CN202210228466.1A CN202210228466A CN114695062A CN 114695062 A CN114695062 A CN 114695062A CN 202210228466 A CN202210228466 A CN 202210228466A CN 114695062 A CN114695062 A CN 114695062A
- Authority
- CN
- China
- Prior art keywords
- edge ring
- ring
- radially
- leg
- annular body
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32623—Mechanical discharge control means
- H01J37/32642—Focus rings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68721—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by edge clamping, e.g. clamping ring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68735—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by edge profile or support profile
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68742—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a lifting arrangement, e.g. lift pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68757—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a coating or a hardness or a material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2237/00—Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
- H01J2237/32—Processing objects by plasma generation
- H01J2237/33—Processing objects by plasma generation characterised by the type of processing
- H01J2237/334—Etching
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Analytical Chemistry (AREA)
- Plasma & Fusion (AREA)
- Drying Of Semiconductors (AREA)
- Plasma Technology (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
Abstract
一种用于等离子体处理***的可移动边缘环***包括:顶部边缘环;以及第一边缘环,其布置于所述顶部边缘环下方。第二边缘环由导电材料制成,并且包括上部、中间部和下部。所述顶部边缘环和所述第二边缘环被配置成在被升降销向上偏移时于竖直方向上相对于衬底支撑件和所述第一边缘环移动。所述第二边缘环被布置于所述顶部边缘环下方并且在所述第一边缘环的径向外侧。
Description
本申请是申请号为202080056085.9,申请日为2020年8月4日,申请人为朗姆研究公司,发明创造名称为“用于衬底处理***的具有降低电容变化的可移动边缘环”的发明专利申请的分案申请。
相关申请的交叉引用
本申请要求于2020年2月13日申请的美国临时申请No.62/976,088以及于2019年8月5日申请的美国临时申请No.62/882,890的权益。上述引用的申请其全部公开内容都通过引用合并于此。
技术领域
本公开整体涉及等离子体处理***,更具体地讲具有可移动边缘环的边缘环***。
背景技术
这里提供的背景描述是为了总体呈现本公开的背景的目的。当前指定的发明人的工作在其在此背景技术部分以及在提交申请时不能确定为现有技术的说明书的各方面中描述的范围内既不明确也不暗示地承认是针对本公开的现有技术。
衬底处理***执行衬底(例如半导体晶片)上的处理。衬底处理的示例包括沉积、灰化、蚀刻、清洁和/或其他处理。处理气体混合物可供应至处理室,以处理衬底。等离子体可用于点燃气体,以增强化学反应。
在处理期间,衬底被布置在衬底支撑件上。边缘环为环形,并且被布置为围绕并邻近衬底的径向外边缘。边缘环可用于使等离子体成形或聚焦至衬底上。在操作期间,衬底及边缘环的暴露表面被等离子体蚀刻。因此,边缘环磨损,且边缘环对等离子体的影响随时间推移而变化。
发明内容
一种用于等离子体处理***的可移动边缘环***包括:顶部边缘环;以及第一边缘环,其布置于所述顶部边缘环下方。第二边缘环由导电材料制成,并且包括上部、中间部和下部。所述顶部边缘环和所述第二边缘环被配置成在被升降销向上偏移时于竖直方向上相对于衬底支撑件和所述第一边缘环移动。所述第二边缘环被布置于所述顶部边缘环下方并且在所述第一边缘环的径向外侧。
在其他特征中,所述第二边缘环的所述下部相对于所述中间部径向朝内延伸,以在所述第二边缘环的所述下部与所述衬底支撑件的径向外表面之间限定第一间隙。所述第二边缘环的所述中间部在所述中间部与所述衬底支撑件的所述径向外表面之间限定第二间隙。所述第二间隙大于或等于所述第一间隙的两倍。
在其他特征中,当所述升降销升高所述第二边缘环和所述顶部边缘环时,所述第二边缘环的所述中间部平行于所述第一边缘环的径向外边缘而移动。所述顶部边缘环具有倒“U”形。所述顶部边缘环由导电材料制成。所述顶部边缘环由介电材料制成。所述第一边缘环由导电材料制成。所述第一边缘环由介电材料制成。所述第二边缘环的所述中间部相对于所述第二边缘环的所述上部径向朝内延伸,以限定第一环形凹部。
在其他特征中,所述第一边缘环在其上径向外表面上包括第二环形凹部。当所述顶部边缘环在下降位置时,所述顶部边缘环的径向内支脚位于所述第一环形凹部与所述第二环形凹部中。
在其他特征中,第三边缘环位于所述第一边缘环、所述第二边缘环和所述顶部边缘环下方且在径向外侧。所述第三边缘环在上径向内表面上限定环形凹部。当所述顶部边缘环在下降位置时,所述顶部边缘环的径向外支脚位于该环形凹部中。
在其他特征中,所述第三边缘环包括竖直孔以容纳所述升降销。所述第二边缘环具有大致矩形的横截面以及平行于所述衬底支撑件的径向外边缘的径向内表面。
一种用于等离子体处理***的可移动边缘环***包括顶部边缘环。第一边缘环由介电材料制成并且包括完全嵌入所述介电材料内的嵌入式导体。所述第一边缘环位于所述顶部边缘环下方。所述顶部边缘环和所述第一边缘环被配置成在被升降销向上偏移时于竖直方向上相对于衬底支撑件移动。
在其他特征中,第二边缘环被布置于所述顶部边缘环下方。所述第一边缘环包括上部、中间部和下部。所述第一边缘环被布置于所述顶部边缘环下方并且在所述第二边缘环的径向外侧。
在其他特征中,所述第一边缘环的所述下部相对于所述中间部径向朝内延伸,并且在所述第二边缘环的所述下部与所述衬底支撑件的径向外表面之间限定第一间隙。所述第一边缘环的所述中间部在所述中间部与所述衬底支撑件的所述径向外表面之间限定第二间隙。所述第二间隙大于或等于所述第一间隙的两倍。
在其他特征中,当所述升降销升高所述第一边缘环和所述顶部边缘环时,所述第一边缘环的所述中间部平行于所述第二边缘环的径向外边缘而移动。所述顶部边缘环具有倒“U”形。
在其他特征中,所述嵌入式导体包括水平导体,其布置于所述上部中且平行于所述第一边缘环的上表面。所述嵌入式导体还包括竖直导体,其平行于所述第一边缘环的径向内表面布置于所述下部中。所述嵌入式导体还包括连接所述竖直导体与所述水平导体的导体。所述顶部边缘环由导电材料制成。所述顶部边缘环由介电材料制成。所述第二边缘环由介电材料制成。所述第二边缘环由导电材料制成。
在其他特征中,第三边缘环位于所述第一边缘环、所述第二边缘环和所述顶部边缘环下方并在径向外侧。所述第三边缘环在上径向内表面上限定环形凹部。当所述顶部边缘环在下降位置时,所述顶部边缘环的径向外支脚位于该环形凹部中。所述第三边缘环包括竖直孔以容纳所述升降销。
在其他特征中,所述第一边缘环由包含有导电迹线和通孔的陶瓷生片所制成。
一种用于等离子体处理***的可移动边缘环***包括顶部边缘环。第一边缘环由介电材料制成,并且包括掺杂区域和未掺杂区域。掺杂区域比未掺杂区域更具导电性。第一边缘环位于顶部边缘环下方。顶部边缘环及第一边缘环被配置成当被升降销向上偏移时而在竖直方向上相对于衬底支撑件移动。
在其他特征中,第二边缘环布置于顶部边缘环下方。第一边缘环包括上部、中间部和下部。第一边缘环布置于顶部边缘环下方并且在第二边缘环的径向外侧。
在其他特征中,第一边缘环的下部相对于中间部径向朝内延伸,并在第二边缘环的下部与衬底支撑件的径向外表面之间限定第一间隙。第一边缘环的中间部在中间部与衬底支撑件的径向外表面之间限定第二间隙。第二间隙大于或等于第一间隙的两倍。
在其他特征中,当升降销升高第一边缘环及顶部边缘环时,第一边缘环的中间部平行于第二边缘环的径向外边缘移动。掺杂区域布置成沿着第一边缘环的上表面及径向内表面。顶部边缘环具有倒“U”形。顶部边缘环由导电材料制成。顶部边缘环由介电材料制成。第二边缘环由导电材料制成。第二边缘环由介电材料制成。
在其他特征中,第三边缘环位于第一边缘环、第二边缘环和顶部边缘环下方并且在径向外侧。第三边缘环在上径向内表面上限定环形凹部。当顶部边缘环在下降位置时,顶部边缘环的径向外支脚位于环形凹部中。第三边缘环包括竖直孔以容纳升降销。
一种用于等离子体处理***的边缘环包括由介电材料与导电材料中的至少一者所制成的环形体。环形体包括上部、中间部和下部。第一台阶部从上部与中间部之间的环形体的径向内表面径向朝外突出。第二台阶部从中间部与下部之间的环形体的径向内表面径向朝外突出。
在其他特征中,环形体由介电材料制成,且还包括完全布置于环形体内部的嵌入式导体。嵌入式导体包括水平导体,其平行于环形体的上外表面布置于上部中。嵌入式导体还包括竖直导体,其平行于环形体的径向内表面布置于环形体的下部中。嵌入式导体还包括连接竖直导体与水平导体的导体。环形体由介电材料制成,且还包括掺杂区域和未掺杂区域。环形体的掺杂区域比未掺杂区域更具导电性。掺杂区域布置于环形体的上表面和径向内表面上。环形体由包含有导电迹线和通孔的陶瓷生片制成。
一种用于等离子体处理***的边缘环包括由介电材料制成且配置成环绕等离子体处理***的衬底支撑件的环形体。嵌入式导体完全布置于环形体内部,并且包括布置于环形体内的第一导体以及布置于环形体内而横向于第一导体且连接至第一导体的第二导体。
在其他特征中,环形体具有“L”形的横截面。环形体包括连接至第二支脚的第一支脚。第一导体布置于第一支脚中,而第二导体布置于第二支脚中。
在其他特征中,第一导体布置为平行于环形体的第一外表面。第三导体布置为平行于环形体的第二外表面。第二导体连接至第一导体以及第三导体。环形体包括上部、中间部以及下部。第一台阶部位于上部与中间部的环形体的径向内表面上且从其径向朝外突出。第二台阶部位于中间部与下部间的环形体的径向内表面上且从其径向朝外突出。
在其他特征中,第一导体布置为在上部平行于环形体的第一外表面。第二导体布置为在下部平行于环状体的径向内表面。第三导体将第一导体连接至第二导体。环形体由包含有导电迹线和通孔的陶瓷生片制成。
一种用于等离子体处理***的边缘环包括被配置成环绕等离子体处理***的衬底支撑件的环形体。嵌入式导体布置于环形体内,并且被配置成与至少一个外部导电部件电容耦合但不直接耦合,所述外部导电部件选自由衬底支撑件的基板和另一边缘环所组成的群组。
一种用于等离子体处理***的边缘环包括由介电材料制成且被配置成围绕衬底支撑件布置的环形体。环形体包括掺杂区域以及未掺杂区域。掺杂区域比未掺杂区域更具导电性。
在其他特征中,掺杂区域包括沿着环形体的径向内表面布置的第一部。掺杂区域包括布置于环形体的上表面上的第二部。第一部与第二部接触。环形体包括上部、中间部和下部。第一台阶部位于上部与中间部之间的环形体的径向内表面上并从其径向朝外突出。第二台阶部位于中间部与下部之间的环形体的径向内表面上并从其径向朝外突出。
在其他特征中,介电材料包括碳化硅。介电材料掺杂有选自由硼、铝或氮所组成的群组的杂质。
一种用于等离子体处理***的可移动边缘环***包括顶部边缘环。第一边缘环布置于顶部边缘环下方并具有矩形横截面。第二边缘环由导电材料制成,具有Z形横截面,且布置于第一边缘环的径向外侧且上方。顶部边缘环以及第二边缘环配置成当被升降销偏移时而竖直地相对于第一边缘环以及衬底支撑件移动。
在其他特征中,当第二边缘环沿着第一边缘环从下降位置向上移动至升高位置时,第二边缘环在第一边缘环的径向外表面的预定间隙内保持固定表面区域。第二边缘环的剩余表面区域位于大于或等于距第一边缘环的预定间隙的两倍的距离处。
在其他特征中,第二边缘环包括环形体,所述环形体包括径向朝内突出的上部;在竖直方向上延伸并连接至上部的中间部;连接至中间部的下端并径向朝外突出的下部;以及从中间部径向朝内延伸并向下延伸至下部的下边缘的突出部。
在其他特征中,固定表面区域由突出部所限定。第三边缘环位于顶部边缘环下方并且在第一边缘环的径向内侧。第三边缘环具有“L”形的横截面。第四边缘环位于顶部边缘环以及第二边缘环的径向外侧。第四边缘环包括径向朝内延伸且布置于顶部边缘环与第二边缘环的一部分之间的突出部。顶部边缘环具有倒“U”形、主体、内支脚以及外支脚。在下降位置时,顶部边缘环紧邻第二边缘环、第三边缘环和第四边缘环。
在其他特征中,顶部边缘环由导电材料制成。顶部边缘环由介电材料制成。第一边缘环由导电材料制成。
一种用于等离子体处理***的可移动边缘环***包括由导电材料制成且配置成环绕衬底支撑件的第一边缘环。升降销由导电材料制成。升降销致动器配置成在下降位置时抵靠第一边缘环来使升降销偏移,并选择性地移动升降销以增加第一边缘环相对于衬底支撑件的高度并保持升降销与第一边缘环之间的接触。
在其他特征中,第二边缘环位于第一边缘环的径向内侧并在其下方。第二边缘环由介电材料制成。第二边缘环具有“L”形的横截面,并且包括在竖直方向上延伸的径向内支脚以及在水平方向上延伸的径向外支脚。
在其他特征中,第三边缘环位于第一边缘环和第二边缘环的径向外侧并在其下方。第三边缘环由介电材料制成。第三边缘环具有“L”形的横截面。第一边缘环具有矩形横截面。
在其他特征中,第三边缘环包括环形体;以及径向朝内突出部,其包括竖直孔以容纳升降销。
一种用于等离子体处理***的可移动边缘环***包括第一边缘环,其由介电材料制成,且包括完全布置于介电材料内部的嵌入式导体,并配置成环绕衬底支撑件。升降销由导电材料制成。升降销致动器配置成在下降位置时抵靠第一边缘环来使升降销偏移,并选择性地移动升降销以增加第一边缘环相对于衬底支撑件的高度并保持升降销与第一边缘环之间的接触。
在其他特征中,嵌入式导体包括布置成平行于第一边缘环的顶表面的第一水平导体。第二水平导体布置成平行于第一边缘环的底表面。第三导体将第一水平导体连接至第二水平导体。
在其他特征中,第二边缘环位于第一边缘环的径向内侧并在其下方。第二边缘环由介电材料制成。第二边缘环具有“L”形横截面,并包括在竖直方向上延伸的径向内支脚以及在水平方向上延伸的径向外支脚。
在其他特征中,第三边缘环位于第一边缘环以及第二边缘环的径向外侧并在其下方。第三边缘环由介电材料制成。第三边缘环具有“L”形的横截面。第一边缘环具有矩形横截面。第三边缘环包括环形体;以及径向朝内突出部,其包括竖直孔以容纳升降销。
一种用于等离子体处理***的可移动边缘环***包括顶部边缘环,其具有倒“U”形横截面,并且包括环形体、径向内支脚和径向外支脚。第一边缘环由导电材料制成,并且至少部分地布置于顶部边缘环的径向内支脚与径向外支脚之间。第二边缘环由介电材料制成,并且布置于第一边缘环与衬底支撑件之间。第三边缘环布置于第一边缘环以及第二边缘环下方并且在径向外侧,且包括N个腔体以容纳N个升降销,其中N为大于2的整数。当被N个升降销偏移时,顶部边缘环相对于第一边缘环、第二边缘环、第三边缘环以及衬底支撑件移动。
在其他特征中,第二边缘环和第三边缘环由介电材料制成。第一边缘环具有“L”形的横截面。第二边缘环具有“L”形的横截面。顶部边缘环包括以360/N隔开的N个径向凹部,其位于径向外支脚的径向内表面上,并包括从径向凹部径向朝外延伸的斜角下表面。当调整顶部边缘环的高度时,N个升降销在N个径向凹部中使顶部边缘环偏移。
一种用于等离子体处理***的边缘环包括具有倒“U”形横截面的环形体。径向内支脚从环形体延伸。径向外支脚从环形体延伸。以360°/N隔开的N个径向凹部位于径向外支脚的径向内表面上,其中N为大于2的整数,并且包括从N个径向凹部径向朝外延伸的斜角下表面。
一种可移动边缘环***包括边缘环。第一边缘环具有“U”形横截面,并且包括环形体、径向内支脚以及径向外支脚。边缘环的径向内支脚位于第一边缘环的径向内支脚与径向外支脚之间。第二边缘环布置于边缘环和第一边缘环下方并且在径向外侧,且包括N个竖直孔以容纳N个升降销。当被N个升降销偏移时,边缘环相对于第一边缘环、第二边缘环和衬底支撑件移动。
在其他特征中,第一边缘环和第二边缘环由介电材料制成。第一边缘环具有“L”形横截面。第二边缘环具有“L”形横截面。边缘环配置成在调整边缘环的高度时将N个升降销容纳于N个径向凹部中。
可移动边缘环***包括边缘环。第一边缘环具有“L”形的横截面,并且包括径向内支脚和竖直支脚。第一边缘环的竖直支脚位于边缘环的径向内支脚与径向外支脚之间。第二边缘环从第一边缘环径向朝内布置。第三边缘环被布置于边缘环下方且在径向外侧。第一边缘环和第二边缘环包括竖直孔以容纳升降销。当被升降销偏移时,边缘环相对于第一边缘环、第二边缘环、第三边缘环和衬底支撑件移动。
一种用于等离子体处理***的可移动边缘环***包括顶部边缘环,其具有倒“U”形横截面,并且包括环形体、径向内支脚和径向外支脚。第一边缘环由介电材料制成,且包括完全布置于介电材料内部的嵌入式导体,并且配置成环绕衬底支撑件且至少部分地布置于顶部边缘环的径向内支脚与径向外支脚之间。第二边缘环由介电材料制成,并且布置于衬底支撑件与第一边缘环之间。第三边缘环布置于第一边缘环和第二边缘环下方并且在径向外侧,且包括竖直孔以容纳升降销。当被升降销偏移时,顶部边缘环相对于第一边缘环、第二边缘环及第三边缘环是可移动的。
在其他特征中,第二边缘环和第三边缘环由介电材料制成。第二边缘环具有“L”形的横截面。第一边缘环具有“L”形的横截面。第一边缘环包括环形体,其具有连接至水平支脚的竖直支脚。嵌入式导体包括布置于竖直支脚中的竖直导体以及布置于水平支脚中而与竖直导体连通的水平导体。
一种用于等离子体处理***的边缘环包括环形体、连接至环形体的径向内支脚以及连接至环形体的径向外支脚。环形体的上表面的第一部平行于包括衬底的平面。环形体的上表面的第二部从第一部以锐角向下倾斜。
在其他特征中,上表面的第一部位于上表面的第二部的径向内侧。上表面的第三部平行于包括衬底的平面,并且位于上表面的第二部的径向外侧。
可移动边缘环***包括边缘环。第一边缘环由导电材料制成,且配置成环绕衬底支撑件,并且至少部分地布置于边缘环的径向内支脚与径向外支脚之间。
在其他特征中,第二边缘环由介电材料制成,并且布置于第一边缘环与衬底支撑件之间。第三边缘环布置于第一边缘环与第二边缘环下方并且在径向外侧,且包括竖直孔以容纳升降销。当被升降销偏移时,边缘环相对于第一边缘环、第二边缘环和衬底支撑件移动。
一种用于等离子体处理***的边缘环包括具有矩形横截面的环形体。径向朝内突出支脚从环形体的径向内且上表面延伸。环形体的上表面的径向内部被布置为平行于包括衬底的平面。
在其他特征中,环形体的上表面的径向外部从径向内部以锐角向下倾斜。
一种用于等离子体处理***的可移动边缘环***包括边缘环。中间边缘环被布置于径向朝内突出支脚下方并且在环形体的径向内侧。外部边缘环布置于边缘环和中间边缘环下方,并且包括竖直孔以容纳升降销。当被升降销偏移时,边缘环竖直地相对于中间边缘环和外部边缘环移动。
在其他特征中,中间边缘环具有大致矩形的横截面以及在其径向内且上表面上的环形凹部。衬底布置于环形凹部中。外部边缘环包括径向外部以及从径向外部的中间部径向朝内延伸的内部。
在其他特征中,外部边缘环在内部的上径向内表面上包括突出部。所述突出部邻近衬底支撑件的加热板与基板之间的接合处。环形体的底部位于邻近于径向外部与突出部之间的外部边缘环的上表面。
等离子体处理***包括可移动边缘环***。衬底支撑件包括基板。加热板接合至基板。加热板包括主体(其包括多个射频(RF)电极)、圆柱部以及从圆柱部径向朝外在中间边缘环下方延伸的突出部。
在其他特征中,所述多个RF电极没有位于突出部的位于中间边缘环下方的部分中。
一种用于等离子体处理***的可移动边缘环***包括配置成环绕衬底支撑件的顶部边缘环。可移动边缘环***包括环形体;从环形体的径向外表面向下突出的径向外支脚;从环形体的径向内表面向下突出的径向内支脚;以及从径向内支脚的下端径向朝内延伸的向内突出支脚。当衬底布置于衬底支撑件上时,向内突出支脚被布置于衬底下方。第一边缘环配置成环绕衬底支撑件,且布置于顶部边缘环下方,并且包括环形体和径向朝内突出支脚。当抵靠顶部边缘环而偏移第一边缘环时,第一边缘环的上表面被布置于顶部边缘环的径向内支脚与径向外支脚之间。
在其他特征中,第二边缘环布置于顶部边缘环与第一边缘环的径向外侧。第二边缘环包括环形体;从环形体的上径向外表面延伸的径向朝外突出支脚;以及从环形体的径向内且下表面径向朝内延伸的径向朝内突出支脚。
在其他特征中,第一边缘环的向内突出支脚从第一边缘环的环形体的上径向内表面径向朝内延伸。第三边缘环布置于第一边缘环的径向外侧且在顶部边缘环、第一边缘环和第二边缘环下方。第三边缘环包括环形体;从第三边缘环的径向外下表面延伸的径向朝下突出支脚;以及从第三边缘环的中间部径向朝内延伸的向内突出支脚。
在其他特征中,第三边缘环的向内突出支脚包括容纳升降销的竖直孔。当抵靠顶部边缘环而被偏移时,第一边缘环在第一边缘环的径向内支脚的下表面与衬底支撑件的表面之间限定第一竖直间隙;以及在第一边缘环的下表面与第三边缘环的向内突出支脚的上表面之间限定第二竖直间隙。
在其他特征中,当在下降位置时,第一边缘环邻接第三边缘环的向内支脚,且突出部在第一边缘环的上表面与顶部边缘环的下表面之间限定第三竖直间隙。
一种等离子体处理***包括处理室。衬底支撑件布置于处理室中。处理室包括衬底端口。机械手臂将衬底输送至衬底支撑件上。可移动边缘环***布置成围绕衬底支撑件。升降销相对于衬底支撑件而偏移顶部边缘环和第一边缘环。
在其他特征中,第一边缘环及顶部边缘环通过升降销相对于衬底支撑件而升高,机械手臂移除顶部边缘环,且机械手臂通过衬底端口将另一顶部边缘环输送至衬底支撑件。
一种用于等离子体处理***的边缘环***包括上部环,其包括配置成在等离子体处理期间环绕衬底支撑件的第一环形体。下部环包括配置成在等离子体处理期间环绕衬底支撑件的第二环形体。当配置成用于等离子体处理时,下部环的第二环形体的至少一部分套入上部环的第一环形体的一部分中相对该部分限定预定间隙。在上部环与下部环中的至少一者的表面上的N个间隔位置中布置N个间隔物,以在等离子体处理期间加热并冷却上部环和下部环时减小上部环的环形体与下部环的环形体之间预定间隙的变化,其中N为大于或等于3且小于或等于8的整数。
在其他特征中,N个间隔物中的至少一者包括垫片,其位于上部环与下部环中的至少一者的径向相对表面上的狭槽中。垫片具有矩形横截面。狭槽位于内部环的径向外表面上。N个间隔物中的至少一者包括销,其位于上部环与下部环中的至少一者的表面上的狭槽中。狭槽位于内部环的径向外表面上。N个间隔物以360°/N的间隔布置。
在其他特征中,N个间隔物中的至少一者包括形成在上部环与下部环中的至少一者的表面上的突出部。突出部位于内部环的径向外表面上。涂层覆盖突出部。所述涂层包括绝缘材料。
在其他特征中,涂层选自由聚四氟乙烯(PTFE)、全氟烷氧基聚合物(PFA)、使用原子层沉积法沉积的氧化铝、使用原子层沉积法沉积的氧化钇以及使用原子层沉积法沉积的氟化钇所组成的群组。在其他特征中,N=5。升降销相对于下部环升高上部环,以调整上部边缘环的顶表面相对于衬底支撑件上的衬底的高度。
一种用于等离子体处理***的边缘环包括第一环形体,其配置成在等离子体处理期间环绕衬底支撑件。第一环形体的至少一部分配置成在等离子体处理期间套入暴露于等离子体的上部环的第二环形体的一部分中,并相对于该部分限定预定间隙。在环形体的径向内表面与径向外表面中的至少一者上的N个间隔位置中布置N个间隔物,以在等离子体处理期间加热并冷却上部环及下部环时减小预定间隙的变化,其中N为大于或等于3且小于或等于7的整数。
在其他特征中,N个间隔物中的至少一者包括垫片,其位于环形体的径向内表面与径向外表面中的至少一者上的狭槽中。垫片具有矩形横截面。狭槽位于第一环形体的径向外表面上。N个间隔物中的至少一者包括销,其位于第一环形体的径向内表面与径向外表面中的至少一者上的狭槽中。狭槽位于第一环形体的径向外表面上。
在其他特征中,N个间隔物以360°/N的间隔布置。N个间隔物中的至少一者包括形成在第一环形体的径向内表面与径向外表面中的至少一者上的突出部。突出部位于内部环的径向外表面上。涂层覆盖突出部。所述涂层包括绝缘材料。所述涂层选自由聚四氟乙烯(PTFE)、全氟烷氧基聚合物(PFA)、使用原子层沉积法沉积的氧化铝、使用原子层沉积法沉积的氧化钇和使用原子层沉积法沉积的氟化钇所组成的群组。在其他特征中,N=5。
根据详细描述、权利要求和附图,本公开内容的适用性的其他范围将变得显而易见。详细描述和具体示例仅意在用于说明的目的,并非意在限制本公开的范围。
附图说明
根据详细描述和附图将更充分地理解本公开,其中:
图1A为根据本公开的衬底处理***的示例的功能框图;
图1B及1C为根据本公开的可移动边缘环的示例的剖视图;
图2为根据本公开的衬底处理***的另一示例的功能框图;
图3A为根据本公开的可移动边缘环的示例的剖视侧视图;
图3B为模拟图3A中对可移动边缘环的电气示意图;
图4为根据本公开的可移动边缘环的另一示例的剖视侧视图;
图5A和图5B为示出可移动边缘环的不同表面相对于相邻结构移动的示图;
图6A至图6D为根据本公开的可移动边缘环的另一示例的剖视侧视图;
图7A至图7B为根据本公开的可移动边缘环的另一示例的剖视侧视图;
图8A至图8C为根据本公开的可移动边缘环的另一示例的剖视侧视图;
图9A至图9C为根据本公开的可移动边缘环的另一示例的剖视侧视图;
图9C1为根据本公开的顶部边缘环的一部分的局部底视图;
图9C2为根据本公开的顶部边缘环的一部分的剖视图;
图9D至图9G为根据本公开的可移动边缘环的另一示例的剖视侧视图;
图10A和图10B为根据本公开的包括嵌入式导体的可移动边缘环的另一示例的剖视侧视图;
图11A和11B为根据本公开的包括嵌入式导体的可移动边缘环的另一示例的剖视侧视图;
图11C至图11E为根据本公开的可移动边缘环和嵌入式导体的示例的剖视图;
图12A和图12B为根据本公开的包括嵌入式导体的可移动边缘环的另一示例的剖视侧视图;
图13A和图13B为根据本公开的包括掺杂导电部的可移动边缘环的另一示例的剖视侧视图;
图14A、图14B以及图14C为根据本公开的可移动边缘环的另一示例的剖视侧视图;
图15为根据本公开的可移动边缘环的另一示例的剖视侧视图;
图16A至图16D为根据本公开的可移动边缘环的其他示例的剖视侧视图;
图17为根据本公开的上部和下部边缘环的一部分的剖视图;
图18为示出根据本公开的电容增大作为标称间隙的偏离百分比的函数的曲线图;
图19为根据本公开包括上部环和下部环的边缘环***的侧剖视图;
图20为根据本公开包括上部环和下部环(其包含有多个垫片)的边缘环***的侧剖视图;
图21为根据本公开包括上部环和下部环(其包含有多个销)的边缘环***的侧剖视图;
图22A为根据本公开包括上部环和下部环(其包含有多个突出部)的边缘环***的侧剖视图;以及
图22B为根据本公开的下部边缘环的放大侧剖视图,其包括具有凸起平坦部的突出部。
在附图中,可以重复使用附图标记来标识相似和/或相同的元件。
具体实施方式
在衬底处理期间,将衬底布置于例如静电卡盘(ESC)之类的基座上,供应处理气体,且在处理室中激励等离子体。处理室中部件的暴露表面由于等离子体而经受磨损。
例如,边缘环被布置成围绕衬底的径向外边缘,以使等离子体成形。在处理衬底后,边缘环的暴露表面被磨损且相对于衬底位于不同高度。因此,边缘环对等离子体的影响发生变化,其改变处理对衬底的影响。为了在不破坏真空的情况下降低由于边缘环磨损所导致的处理变化,一些处理室提高边缘环的高度,以补偿磨损。在这些***中的许多中,边缘环的高度是基于循环数和/或总等离子体处理暴露时间而自动调整。其他***则测量边缘环的高度,并且基于测得的高度来调整高度。
当调整边缘环的高度时,等离子体、鞘层和/或电容传送结构(包括边缘环)之间的电容耦合则改变。电容耦合的这些变化会导致衬底处理随时间推移而出现非均匀性。根据本公开的多种边缘环布置显著降低由于边缘环的高度变化而导致的传送结构的电容变化。
更具体地,等离子体鞘层是在等离子体与传送部件之间产生。在一些示例中,RF偏置被输出至衬底支撑件。为了在低RF偏置频率(例如,小于5MHz或小于1MHz)下保持对鞘层的控制以确保处理均匀性,在调整边缘环的高度以补偿磨损时需保持传送部件对衬底支撑件的电容值。边缘环和/或电容耦合的附近结构的区域被设计成使顶部边缘环移动时的电容耦合的变化最小化。在一些示例中,在边缘环的高度增加时而移动分开的区域中使电容最小化。在边缘环的高度增加时不发生变化(或变化较小)的其他表面区域中控制电容。
在一些示例中,边缘环由导电材料制成。如本文所使用的,导电材料是指电阻率小于或等于104Ωcm的材料。例如,掺杂硅具有0.05Ωcm的电阻率,碳化硅具有1-300Ωcm的电阻率,而金属(例如铝及铜)具有≈10-7Ωcm的电阻率。在其他示例中,边缘环由具有嵌入式导电电极的非导电或介电材料(电阻率>104Ωcm)所制成。嵌入式电极被设计成使顶部边缘环移动时的电容耦合的变化最小化。在其他示例中,边缘环由介电材料制成,并包括比未掺杂区域更具导电性的掺杂区域。掺杂区域被设计成使边缘环移动以抵消磨损时的电容耦合的变化最小化。
现参考图1A和图2,其示出了使用可移动边缘环的等离子体处理室的示例。如能理解的,可使用其他类型的等离子体处理室。在图1A中,其示出了根据本公开的衬底处理***110的示例。衬底处理***110可用于使用电容耦合式等离子体(CCP)来执行蚀刻。衬底处理***110包括处理室122,其包围衬底处理***110的其他部件并且含有RF等离子体(如果使用的话)。衬底处理***110包括上电极124和衬底支撑件126,例如静电卡盘(ESC)。在操作期间,衬底128被布置于衬底支撑件126上。
仅作为示例,上电极124可以包括气体分配设备129,例如喷头,其引入并分配处理气体。气体分配设备129可包括杆部,其包含有连接至处理室的顶表面的一端。环形体为大致圆柱形,且在与处理室的顶表面隔开的位置处从杆部的相对端朝外径向延伸。喷头的环形体的面向衬底的表面或面板包括多个孔,前体、反应物、蚀刻气体、惰性气体、载气、其他处理气体或清扫气体流过这些孔。替代地,上电极124可以包括导电板,且处理气体可以另一方式被引入。
衬底支撑件126包括用作下电极的基板130。基板130支撑加热板132,其可对应于陶瓷多区域加热板。接合和/或热阻层134可布置于加热板132与基板130之间。基板130可以包括一或更多通道136,以使冷却剂流过基板130。
RF产生***140产生RF电压并将其输出至上电极124与下电极(例如,衬底支撑件126的基板130)中的一者。上电极124与基板130中的另一者可以是DC接地、AC接地或浮置。仅作为示例,RF产生***140可包括RF产生器142,其产生由匹配和分配网络144馈送至上电极124或基板130的RF等离子体功率。在其他示例中,等离子体可感应地或远程地产生。
气体输送***150包括一或更多气体源152-1、152-2、…以及152-N(统称为气体源152),其中N为大于零的整数。气体源152通过阀154-1、154-2、…以及154-N(统称为阀154)及质量流量控制器(MFC)156-1、156-2、…以及156-N(统称为MFC156)连接至歧管160。可以在MFC156与歧管160之间使用辅助阀。尽管示出了单一气体输送***150,但是可以使用两个或更多气体输送***。
温度控制器163可连接至布置于加热板132中的多个热控制元件(TCE)164。温度控制器163可用于控制该多个TCE164,以控制衬底支撑件126和衬底128的温度。温度控制器163可以与冷却剂组件166连通,以控制流过通道136的冷却剂流。例如,冷却剂组件166可以包括冷却剂泵、贮存器和/或一或更多温度传感器。温度控制器163操作冷却剂组件166,以使冷却剂选择性地流过通道136,以冷却衬底支撑件126。
阀170和泵172可用于从处理室122中排出反应物。***控制器180可用于控制衬底处理***110的部件。在等离子体处理期间,边缘环182可布置于衬底128的径向外侧。边缘环高度调整***184可用于调整边缘环182的顶表面相对于衬底128的高度,如下文将进一步描述的。在一些示例中,边缘环182也可被升高,由机械手末端执行器移除并用另一边缘环更换而不破坏真空。
现参考图1B和图1C,在一些示例中,衬底128位于衬底支撑件126(或ESC)的上表面190上。在图1B中,边缘环182位于中间边缘环186与底部边缘环188上。中间边缘环186和底部边缘环188不移动。当边缘环182正位于中间边缘环186和底部边缘环188上且边缘环182未磨损时,边缘环182在上表面190上方限定高度h。可以在衬底支撑件126、中间边缘环186和/或底部边缘环188中的一或更多者中限定一或更多开口192,以使得高度调整件能调整边缘环182的高度,如下文将进一步描述的。
在图1C中,边缘环182磨损且厚度减小至高度h’(h’<h)。高度调整件用于升高边缘环182,以恢复边缘环182的顶表面与上表面190之间的高度关系h。当边缘环182充分磨损时,则可用新的边缘环更换边缘环182。
在图2中,示出了根据本公开的衬底处理***210的示例。衬底处理***210使用感应耦合式等离子体来执行蚀刻。衬底处理***210包括线圈驱动电路211。脉冲电路214可用于脉冲开启并且关闭RF功率或改变RF功率的幅值或电平。调谐电路213可直接连接至一或更多感应线圈216。调谐电路213将RF源212的输出调谐至所期望的频率和/或所期望的相位、匹配线圈216的阻抗并且分配线圈216之间的功率。在一些示例中,结合控制RF偏置,将线圈驱动电路211替换为下文进一步描述的驱动电路中的一者。
在一些示例中,气室220可布置于线圈216与介电窗224之间,以用热和/或冷空气流来控制介电窗224的温度。介电窗224沿着处理室228的一侧布置。处理室228还包括衬底支撑件(或基座)232。衬底支撑件232可包括静电卡盘(ESC)、或机械卡盘、或其他类型的卡盘。将处理气体供应至处理室228,并且在处理室228内部产生等离子体240。等离子体240蚀刻衬底234的暴露表面。驱动电路252(例如下述那些驱动器中的一者)可用于在操作期间向衬底支撑件232中的电极提供RF偏置。
气体输送***256可用于供应处理气体混合物至处理室228。气体输送***256可包括处理和惰性气体源257、气体计量***258(例如阀和质量流量控制器)、以及歧管259。气体输送***260可用于通过阀261将气体262输送至气室220。气体可包括用于冷却线圈216和介电窗224的冷却气体(空气)。加热器/冷却器264可用于将衬底支撑件232加热/冷却至预定温度。排出***265包括阀266和泵267,以通过清扫或抽空而从处理室228中去除反应物。
控制器254可用于控制蚀刻处理。控制器254监测***参数并控制气体混合物的输送、激励、保持并熄灭等离子体、反应物的去除、冷却气体的供应等。另外,如下文详细描述的,控制器254可控制线圈驱动电路211及驱动电路252的多个方面。在等离子体处理期间,边缘环282可以位于衬底234的径向外侧。高度调整***284可用于调整边缘环282的顶表面的高度。另外,边缘环282在磨损时可以任选地被移除并可用新的边缘环更换而不破坏真空。控制器254可用于控制高度调整***284。
在处理期间,在处理室中激励等离子体。在一些示例中,RF偏置被输出至衬底支撑件。为了在低偏置频率下保持对等离子体鞘层的控制,需在由于磨损而调整顶部边缘环的高度时保持传送部件(例如顶部、中间边缘边缘及底部边缘环)对衬底支撑件的电容CD。在以下示例中,边缘环由具有嵌入式电极的导电材料或介电材料制成。如下文将进一步描述的,提供电容耦合的区域被设计成使顶部边缘环移动时的电容耦合的变化最小化。
现在参考图3A,用于衬底支撑件的边缘环***包括顶部边缘环310、中间边缘环314和底部边缘环316。顶部边缘环310具有倒“U”形,并包括连接至径向内支脚332以及径向外支脚334的环形体330。中间边缘环314具有“U”形,并且包括连接至径向内支脚342以及径向外支脚344的环形体340。顶部边缘环310的径向内支脚332位于中间边缘环314的径向内支脚342与径向外支脚344之间。
底部边缘环316包括径向外部350、中间部352及径向内部354。环形凹入部360布置于径向外部350与中间部352之间的底部边缘环316的上部径向内表面上。环形凹入部364布置于径向内部354与中间部352之间的底部边缘环316的上部径向内表面上。底部边缘环316包括细长竖直孔374,其配置成容纳用于升高且降低顶部边缘环310的升降销372。同样,基板130可以包括细长竖直孔376,其配置成容纳升降销372并对准于细长竖直孔370。尽管示出单个升降销,但可使用N个升降销,其中N为大于2的整数。在一些示例中,N个升降销系以等于360/N的角度隔开。
在操作期间,产生等离子体380。鞘层390形成于等离子体380与传送部件392(包括顶部边缘环310、中间边缘环314和/或底部边缘环316)之间。
现参考图3B,其示出了等离子体、鞘层以及传送部件392的电模型。鞘层390具有鞘层电容Cs,而传送部件392具有传送电容CD。如果传送部件392的电容响应于部件磨损或边缘环的高度调整而变化,则处理将较不均匀,且可能发生性能变化和/或缺陷。
现在参考图4,可以调整各种参数以改变传送部件的电容。在图4中,顶部边缘环420具有倒“U”形,且包括通过环形体424连接至径向外支脚426的径向内支脚422。中间边缘环430具有“U”形且包括通过环形体436连接至径向内支脚438的径向外支脚432。顶部边缘环420的径向内支脚422布置于中间边缘环430的径向内支脚438与径向外支脚432之间。示出了基板130的静电电极410和RF电极412。
底部边缘环440包括中间部444、上部446(其从中间部444向上突出邻近于底部边缘环440的径向外边缘)和下部448(其从中间部444向下突出邻近于底部边缘环440的径向外边缘)。底部边缘环440包括径向内部450,该径向内部450在其上部径向内表面上具有向上突出部452。基板130包括台阶部456,其容纳底部边缘环440的径向内部450。底部边缘环440和基板130中的腔体462及464分别相应地容纳升降销470。
在一些示例中,顶部边缘环420和中间边缘环430由导电材料制成,而底部边缘环440由非导电材料(例如电介质)制成。在一些示例中,升降销470由导电或非导电材料(例如电介质)制成。
现在参考图5A和图5B,当相对表面之间的间隙增加时,两导电表面之间的耦合电容显著减小。当边缘环升高时,A区中相对表面一般保持相同的间隙DA。相反,当边缘环升高时,B区中相对表面的间隙DB成比例地增加。相对导电表面的耦合电容将受A区与B区两者的影响。A区在边缘环移动时将具有稳定的耦合电容,而B区在边缘环移动时将具有减小的耦合电容。
根据本公开,A区中的耦合电容因其相对恒定而最大化,而B区中的耦合电容因其变化而最小化。在一些示例中,A区的间隙DA设为最小值,而B区的间隙DB设为k*DA,其中k为大于或等于2的数值。在一些示例中,k等于3。在一些示例中,对于希望耦合的区域,将间隙设为小于或等于0.006”或6密耳(mil)的间隙,而对于不希望耦合的区域,将间隙设为大于或等于0.012”或12密耳的间隙。在一些示例中,对于希望耦合的区域,将间隙设为小于或等于0.006”或6密耳的间隙,而对于不希望耦合的区域,将间隙设为大于或等于0.018”或18密耳的间隙。
在图5A和图5B中,示出了移动期间边缘环体的相对表面。在A区中,边缘环的相对表面彼此相邻滑动,而未显著改变其间的间隙DA。在B区中,边缘环的相对表面滑动分开并且增加其间的间隙DB。
在一些示例中,间隙DA基于A区中相对表面之间的最小间隙(dmin)而设定。最小间隙dmin基于给定处理温度范围的传送部件的公差和/或热膨胀来确定。间隙DA被设置为等于电容需保持恒定的A区中的最小间隙dmin。在电容要最小化的其他区(因相对表面之间的间隙增加)中,间隙DB设为大于或等于k*dmin(其中k为大于或等于2的数值)。在其他示例中,k大于或等于3。因此,源于A区的电容决定了(dominates)传送电容,而源于B区的电容对传送电容则具有显著降低的影响。
现参考图6A和图6B,边缘环610具有“U”形,且包括通过环形体614连接至外支脚616的内支脚612。凹入部618位于内支脚612与外支脚616之间。顶部边缘环620具有倒“U”形,且包括内支脚622,其通过环形体624连接至外支脚626。
边缘环630包括通过中间部634连接至径向朝外突出部636的径向朝内突出上部632。在一些示例中,边缘环630具有“Z”形的横截面。突出表面638从中间部634的中间区域径向朝内向下(朝向边缘环640的相对表面639)延伸至边缘环630的下边缘。
边缘环640从边缘环630径向朝内定位并且在边缘环630的上部632下方。边缘环640包括具有大致矩形横截面的主体642、上部644、下部646以及突出部648(其从边缘环640的下部径向内表面向下突出)。外部边缘环650包括主体652、径向朝内突出部654(其邻近于主体652的上表面径向朝内突出)以及向下突出部656(其从外部边缘环650的径向外表面向下突出)。环形凹部658和659分别对径向朝外突出部636和基板130提供间隙。
环形密封件660布置于基板130、加热层132与边缘环640之间所限定的环形槽661中,以保护布置于加热层132与基板130之间的接合和/或热阻层134。升降销662穿过导向套件664,该导向套件664布置于基板130中的竖直孔666中。
顶部边缘环620置于在边缘环630上。顶部边缘环620的内支脚622位于边缘环610的内支脚612与边缘环630的径向朝内突出上部632之间。边缘环610置于加热层132的台阶式表面上。边缘环640位于加热层132和边缘环610的径向外侧。外部边缘环650的主体652位于边缘环630的径向外侧。外部边缘环650的向内突出部654布置于顶部边缘环620的外支脚626与边缘环630的径向朝外突出部636之间。在边缘环630与边缘环610之间限定竖直间隙690。在边缘环630与640的上部之间限定水平间隙691。在边缘环630与外部边缘环650之间限定竖直间隙。
在图6B中,当顶部边缘环620磨损时,升降销662向上移动,以向上偏移边缘环630,补偿顶部边缘环620因暴露于等离子体和/或其他处理气体混合物所导致的磨损。可以看出,突出部638被布置于边缘环640的间隙DA内。同样,边缘环630的顶表面被布置于环形体的底表面的间隙DA内。保持边缘环630与640的下部之间的最小间隙以维持恒定电容耦合。其他增大的间隙从较大间隙(≥最小间隙的两倍)开始,然后增大,以减小对电容耦合的影响。减小的间隙开始于并保持大于最小间隙的两倍,以减小对电容耦合的影响。
现在参考图6C,其示出了边缘环630的示例性变化。边缘环630’的上部632向下延伸邻近于边缘环610的外支脚616的上表面且邻近于边缘环640的上部644的上表面。边缘环630的内表面637平行于边缘环630的径向外表面641(且在其预定固定距离内)延伸。在一些示例中,基础高度(例如,顶部边缘环的顶表面至加热层132的顶表面)是在1mm至6mm的范围内。在一些示例中,基础高度为4mm。在一些示例中,边缘环630’的上部632的底表面之间的间隙在0.1mm至1mm的范围内。在一些示例中,边缘环630’的上部632的底表面之间的间隙在0.1mm至0.5mm的范围内。增加间隙则减少其间的耦合,反之亦然。
在一些示例中,顶部边缘环620由石英制成,边缘环630’由硅或碳化硅所制成,边缘环610由石英制成,而边缘环640由硅或碳化硅制成,但可以使用其他材料。
现在参考图6D,其示出了边缘环630”和顶部边缘环620’的其他变化。边缘环630’的上部632相对于上文所示边缘环630和630’径向朝内延伸较少。顶部边缘环620’的内支脚622在径向方向上较宽(并且进一步径向朝外延伸)。
在一些示例中,顶部边缘环620由石英所制成,边缘环630”由硅或碳化硅制成,边缘环610由石英制成,而边缘环640由硅或碳化硅制成,但可以使用其他材料。
现在参考图7A和7B,顶部边缘环710具有矩形横截面。中间边缘环720为“L”形,并且包括连接至径向朝外突出支脚726的竖直支脚722。底部边缘环740包括环形体744、向上突出部742、向下突出部749以及向内突出部745。
竖直孔746穿过向内突出部745,以允许升降销754相应地穿过并移动顶部边缘环710。向内突出部745包括位于邻近销754的向上突出部747,以限定环形凹部以容纳向外突出支脚726。向内突出部745还包括位于底部边缘环740的径向内表面附近的向下突出部748。导向套件750位于向下突出部748所限定的环形凹部中。
在一些示例中,顶部边缘环710和升降销754由导电材料制成。中间边缘环720和底部边缘环740为非导电性的并且由介电材料制成。在图7B中顶部边缘环710升高时,通过导电性的且与顶部边缘环710接触的升降销754保持电容耦合。
现在参考图8A和图8B,顶部边缘环810具有倒“U”形,且包括连接至内支脚814和外支脚816的环形体812。外部边缘环820包括中间部822、下部824和上部828。中间部822在上部828下方径向朝内突出,以形成环形凹部826或台阶部,以在降低顶部边缘环810时容纳顶部边缘环810的外支脚816。下部824朝向基板130径向朝内突出以形成台阶部829。
边缘环840位于顶部边缘环810下方而介于外部边缘环820与基板130之间。边缘环840包括中间部842、上部843和下部844。边缘环840径向朝内延伸,以在中间部842与上部843之间形成环形凹部846或台阶部。边缘环840径向朝内延伸,以在中间部842与下部844之间形成环形凹部848或台阶部。边缘环840包括位于基板130的相对表面的间隙DA内的下表面849。边缘环840的面向基板130并随着移动(如图8B所示)而变化的其他表面位于基板130的相对表面的间隙DB内。
边缘环850包括具有大致矩形横截面的主体部852。环形凹部或台阶部854位于主体部852的上径向外部。顶部边缘环810的内支脚位于环形凹部846和854中。
在一些示例中,顶部边缘环810由导电或介电材料制成,边缘环850和外部边缘环820由介电材料制成,且边缘环840由导电材料制成。尽管示出了升降销870穿过边缘环820中的竖直孔,但基板130可进一步径向朝外延伸,而升降销可穿过基板130而非边缘环820。在一些示例中,下部844和中间部842的径向朝内相对表面平行于基板130的径向朝外相对表面。
当顶部边缘环810和边缘环840被升高以及降低时,靠近基板130(并且面对基板)的边缘环840的下部844的第一表面区保持相同。边缘环840的中间部842的第二表面区(位于更远离基板130处)随着边缘环升高而减小(因为边缘环850位于其间)。
现在参考图8C,边缘环870具有大致矩形的横截面、上部872和下部874。环形密封件876布置为在加热板132下方的接合和/或热阻层134的径向外侧围绕基板130的上表面。边缘环880具有“L”形的横截面,并且位于边缘环870与加热板132之间。环形凹部882或台阶部被布置于边缘环880的上径向内表面上。
顶部边缘环884具有倒“U”形、环形体885、径向内支脚886和径向外支脚888。外部边缘环892具有大致矩形的横截面,并且布置于边缘环870和884的径向外侧。外部边缘环892具有大致矩形的横截面、径向内部上环形凹部894或台阶部以容纳径向外支脚888、以及径向内部下环形凹部896或台阶部以容纳基板130的下径向外部。
现在参考图9A和图9B,顶部边缘环910具有倒“U”形,并且包括环形体912、内支脚914和外支脚916。在一些示例中,外支脚916在径向方向上比内支脚914厚P倍,其中P大于或等于2且小于或等于5。边缘环920为大致“L”形,并包括指向上支脚922及径向指向内支脚924。边缘环930为大致“L”形,并且包括指向上支脚932及径向指向外支脚934,径向指向外支脚934的径向外部邻近于边缘环920的径向指向内支脚924的径向内部。
底部边缘环940包括中间部942。指向上部944从底部边缘环940的径向外部上表面延伸。指向下部948从底部边缘环940的径向外部下表面延伸。底部边缘环的径向内部946径向朝内在顶部边缘环910的外支脚916和边缘环920的一部分下方延伸。指向上突出部949从径向内部946的径向内表面向上延伸预定距离。
在一些示例中,边缘环920和顶部边缘环910由导电材料制成。在一些示例中,边缘环930和940由介电材料制成。
当顶部边缘环被完全降低时,顶部边缘环910的外支脚916延伸低于边缘环920的最下表面预定距离。因此,当升高顶部边缘环910时,顶部边缘环910和边缘环920的相对表面保持相对相同。在一些示例中,该预定距离大于或等于顶部边缘环910因磨损导致的最大高度增加。
现参考图9C,顶部边缘环950具有倒“U”形,并且包括环形体954、径向内支脚952和径向外支脚956。在一些示例中,径向外支脚956在径向方向上比径向内支脚952厚P倍。顶部边缘环950包括径向凹部957,其位于径向外支脚956的向下相对表面上。对每一升降销提供额外径向凹部957。在一些示例中,三个升降销布置成围绕边缘环并且以120°间隔隔开。径向凹部957包括斜角下表面958,其以锐角向下且径向朝外倾斜。径向凹部957与斜角下表面958被升降销偏移,并有助于使顶部边缘环950相对于基板130和衬底128居中。
在图9C1及图9C2中,示出了径向凹部的附加视图。在图9C1中,示出了边缘环的一部分的底视图。在图9C2中,示出了沿图9C1中9C2-9C2截取的剖视图。在一些示例中,表面990及992具有半径。在一些示例中,角度θ在75°至105°的范围内(例如90°)。
边缘环960为大致“U”形,并且包括环形体966、径向内支脚962和径向外支脚964。顶部边缘环950的径向内支脚952位于边缘环960的径向内支脚962与径向外支脚964之间。
边缘环970包括位于其径向内上表面上的环形凹部974。边缘环970的径向内部972被布置为邻近基板130和加热板132。升降销穿过边缘环970的径向内部972中的竖直孔。边缘环970的径向内部972在其径向内上表面上包括环形凹部973,以对边缘环960的径向外支脚964的下部提供间隙和/或支撑。边缘环970的径向内部972还包括从其下径向内表面向下延伸的突出部975。
在一些示例中,基板130包括共形密封件971,其顺应着基板130的台阶状或下部径向外表面。在一些示例中,共形密封件971由例如陶瓷之类的材料制成并且减少电弧。边缘环970的下表面包括用于容纳升降销的第一环形凹部976或台阶部以及用于容纳基板130的第二环形凹部978。
在一些示例中,基础高度为3.5mm。在一些示例中,边缘环950和980由例如硅或碳化硅之类的导电材料制成,但可使用其他材料。在其他示例中,边缘环970和986由石英制成,但可使用其他材料。
现在参考图9D,示出了图9C中的边缘环***的变化的示例。边缘环980位于顶部边缘环950下方。边缘环980为大致“L”形,并且包括径向朝内突出支脚984和竖直支脚982。竖直支脚982位于顶部边缘环950的径向内支脚952与径向外支脚956之间。边缘环986位于衬底128下方并在加热板132的径向外侧。边缘环986为大致矩形,其中环形凹部988或台阶部位于其下外表面上,以容纳径向朝内突出支脚984。
在一些示例中,基础高度(例如,顶部边缘环950的顶表面至基板130的顶表面)为3.5mm。在一些示例中,边缘环950、980、986及970分别由石英、碳化硅、硅(或碳化硅)以及石英制成,但也可使用其他材料。
现参考图9E,示出了边缘环***的其他示例性变化。在图9E中,顶部边缘环950’的径向外支脚956径向朝外延伸较少,并被边缘环990所覆盖。边缘环990具有“L”形的横截面并且包括径向朝内突出支脚992以及连接至径向朝内突出支脚992的径向外部的向下突出支脚994。在一些示例中,图9D的顶部边缘环950可能太大而无法配合穿过衬底端口进入处理室中。将顶部边缘环950拆分成如图9E中950’和990的两部分,使得边缘环990得以通过衬底端口来移除并更换(当使用真空转移模块时不破坏真空)。在一些情况下,图9D中的边缘环950可能太厚且/或太重而无法被机械手臂移动。通过使用较薄且较轻的顶部边缘环990并结合边缘环950”,由于边缘环990较不厚且较轻,因为在边缘环990磨损时可移除边缘环990。
在一些示例中,基础高度(例如,顶部边缘环950的顶表面至基板130的顶表面)为3.5mm。在一些示例中,边缘环990、950及980由碳化硅制成,边缘环986由硅制成,而边缘环970由石英制成,但也可使用其他材料。
现参考图9F,其示出了类似于图9C的顶部边缘环950且具有更严格公差的边缘环950”。在一些示例中,边缘环之间的间隙大于0.01mm并小于或等于0.5mm、0.25mm、0.2mm或0.1mm。在其他示例中,顶部边缘环与衬底之间的间隙大于100μm且小于500μm、400μm或350μm。在一些示例中,基础高度(例如,顶边缘环950’的顶表面至基板130的顶表面)为5.5mm。在一些示例中,边缘环950’、980及970由石英制成,但也可使用其他材料。
现参考图9G,外部边缘环995在其顶表面上限定环形凹部974或台阶部以及从外部边缘环995邻近于环形凹部974径向朝内延伸的突出部996。边缘环997具有大致矩形的横截面,并且包括位于径向外部上表面上的环形凹部998或台阶部,以容纳突出部996。边缘环997包括突出部999,其从边缘环997的上部径向内表面邻近于加热板132的径向外表面向上延伸。在一些示例中,边缘环950”由硅(或石英或碳化硅)制成,边缘环980由硅或碳化硅制成,边缘环997由陶瓷、铝或石英制成,且边缘环970由石英制成,但也可使用其他材料。边缘环970的突出部996以及边缘环997的环形凹部998限定蜿蜒路径,以减少等离子体电弧。
现参考图10A和图10B,代替依赖于导电边缘环的电容,边缘环可由介电材料制成并且可以包括无外部连接件的嵌入式导体。例如,在图10A和图10B中,图9A和图9B中的边缘环920可以由介电材料制成并且可以包括由金属制成的嵌入式导体1008。顶部边缘环910由导电材料制成。
嵌入式导体1008包括竖直导电部1010以及水平导电部1020。嵌入式导体1008被布置成在顶部边缘环910因磨损而升高时提供相对恒定的电容,如图10B所示。在图10A和图10B的示例中,水平导电部1020对加热板132提供耦合。当顶部边缘环910因磨损而向上移动时,水平导电部1020对加热板132保持耦合。因此,传送部件的电容保持大致相同。
现参考图11A和图11B,边缘环840由介电材料(而不是如上图8A和图8B中的导电材料)制成,并且包括无外部连接的嵌入式导体1108。顶部边缘环810由导电材料或介电材料制成。嵌入式导体1108包括布置成靠近并且平行于顶部边缘环810下表面的上水平导体1110。上水平导体1110连接至在中间边缘环840的中间附近延伸的竖直导体1112。竖直导体1112连接至水平导体1120,水平导体1120径向朝内延伸并且连接至竖直导体1122。竖直导体1122在下部附近布置于边缘环840的径向内表面附近并沿边缘环840的径向内表面延伸。
在图11B中,当边缘环840升高以补偿顶部边缘环810的磨损时,竖直导体1112与顶部边缘环810之间的耦合保持相对恒定(并小于或等于DA)。同样,竖直导体1122与基板130的导电相对表面之间的耦合保持相对恒定(并且小于或等于DA)。在其他位置,嵌入式导体具有大于或等于DB的间隙距离。
现在参考图11C至图11E,其示出了边缘环840的弧形部。边缘环840可由堆叠的并且烧结的多个陶瓷生片制成。在烧结之前,竖直导体或通孔通过在相邻陶瓷生片上切孔并用导电材料(例如导电胶)填充孔而产生。在一些示例中,使用钨膏。水平导体通过使用导电材料在陶瓷生片上印刷迹线或导电平面而形成。在一些示例中,水平导体被印刷成重迭并接触竖直导体以在其间提供连接。
在图11C中,示出了连接到限定水平导体1110的导电平面1150的竖直导体1112或通孔。在图11D中,在没有水平导体的位置处,竖直导体穿过陶瓷生片。在图11E中,代替使用图11D中所示的导电平面,可使用多个迹线1160代替导电平面1150以实现水平导体1110。
现在参考图12A和图12B,图7的顶部边缘环710可以由电介质制成,而不是由导电材料制成。顶部边缘环710包括不具有对其外部连接的嵌入式导体1208。嵌入式导体1208包括布置为平行于顶部边缘环710的顶表面的水平导体1210。水平导体1210与顶表面间隔预定距离,以允许介电材料磨损而不暴露水平导体1210。竖直导体1220在顶部边缘环710的中间部附近竖直延伸。竖直导体1220连接至水平导体1210以及水平导体1224,水平导体1224布置为平行于顶部边缘环710的底表面。水平导体1224允许与升降销754的电容耦合。升降销754由导电材料制成。如图11B中可见的,当顶部边缘环710被升高时,升降销754与水平导体1224之间的耦合保持恒定。
现在参考图13A和图13B,边缘环840由介电材料或导电材料(如本文所定义)制成,并且包括一或更多掺杂区域,其比未掺杂的其余区域更具导电性。顶部边缘环810由导电材料或介电材料制成。
在此示例中,位于顶部边缘环810下方的边缘环840的顶表面1320被掺杂至预定深度,以使该材料比未掺杂材料更具导电性。同样,边缘环840的径向内表面1322也被掺杂至预定深度,以使介电材料从顶表面1320至下表面849的底边缘更具导电性。顶表面1320与径向内表面1322电气连接。尽管示出单个连续掺杂区域,但可使用两个或更多掺杂区域。
例如,边缘环840可以由掺杂有硼、铝或氮的碳化硅制成,以使其所选部分比未掺杂区域更具导电性。在图13B中,当中间边缘环因顶部边缘环810的磨损而被升高时,边缘环840的导电部对相邻表面提供均匀耦合。
现在参考图14A,顶部边缘环1410布置于边缘环1412、1416及1420上方。顶部边缘环1410具有倒“U”形,并包括环形体1434、径向内支脚1432及径向外支脚1436。环形体1434具有厚度t以允许在处理期间有足够材料来获得边缘环的稳定性,并有足够材料以允许在因腐蚀而更换之前有足够的循环数。在一些示例中,厚度t在0.5mm至10mm的范围内,但是可以使用其他厚度。在一些示例中,厚度t在0.5mm至5mm的范围内,但可使用其他厚度。
径向外支脚1436的顶表面1438在顶部边缘环1410的中间部附近1438’处线性向下倾斜(以产生倾斜表面)至顶部边缘环1410的径向外边缘。倾斜部1438’从顶表面1438以竖直距离d线性向下倾斜。从“U”形的径向外边缘到顶表面1438开始向下倾斜的位置提供水平距离h。在一些示例中,取决于厚度t,水平距离h在0mm至10mm的范围内,但可以使用其他水平距离。在一些示例中,d大于或等于t。在一些示例中,d在从t至3t的范围内。在一些示例中,d小于或等于t。在一些示例中,d在0.25*t至t的范围内。边缘环1412和1416具有“L”形横截面。
在一些示例中,顶表面1438具有总厚度H。在一些示例中,边缘环的总厚度H在5mm至20mm的范围内。在一些示例中,距离d大于或等于高度H的5%、10%、20%、30%、40%或50%。在一些示例中,倾斜部1438’以锐角线性地倾斜。在一些示例中,倾斜部1438’以范围为20°至70°的锐角倾斜。
边缘环1410为大致高于先前的边缘环,以允许更久的磨损并顺应“U”形。由于磨损,如果“U”形与顶表面1438及1438’之间没有足够材料,则边缘环可能会开裂。如能理解的,去除径向外倾斜部中的材料降低了边缘环1410的重量,这减小了致动器上的负载。这使得致动器能提供更精细的调整。相比于台阶状设计,倾斜部1438’的线性斜率使得在不去除“U”形凹槽与顶表面1438及1438’之间的太多材料下增加可去除的材料量增加。在一些示例中,距离d大于环形体1434的厚度t,以增加去除的材料量。在一些示例中,水平距离h小于环形体1434的厚度t,以增加去除的材料量。
边缘环1412位于边缘环1416的径向外侧并且在顶部边缘环1410下方。边缘环1412包括向上突出支脚1448以及从向上突出支脚1448径向朝内延伸的支脚1446。边缘环1416定位成邻近于加热板132、在边缘环1412的径向内侧并在衬底128下方。边缘环1416包括向上突出支脚1440以及从向上突出支脚1440径向朝外延伸的支脚1442。
边缘环1420包括径向外部1452及从径向外部1452的下部径向朝内延伸的径向内部1454。当下降时,台阶表面1455支撑顶部边缘环1410的径向外支脚1436。向上突出部1456从径向内部1454的内上表面向上延伸。升降销1460在边缘环1420的径向内部1454中的竖直孔中相应移动,以升高并降低边缘环1410。
现在参考图14B,顶部边缘环1410包括另选的上表面轮廓。边缘环1410的顶表面的倾斜部1464’在径向外方向上向下倾斜。倾斜部1464’转变成大致平行于包括衬底128的平面的表面1466。去除倾斜部1464’中边缘环的材料使得顶部边缘环1410的重量减轻。可进行重量减轻以允许与具有较低升降能力的升降致动器一起使用。
现参考图14C,顶部边缘环1410的径向内边缘1470相对于边缘环1416的向上突出支脚1440的径向外表面限定间隙。相对于图14A和图14B中的边缘环***,该间隙增大。
现参考图15,边缘环***包括顶部边缘环1510、外部边缘环1520及边缘环1530。边缘环1530位于顶部边缘环1510下方并在外部边缘环1520的径向内侧。顶部边缘环1510包括大致矩形体1514以及从顶部边缘环1510的径向内上表面延伸的径向朝内突出支脚1516。边缘环1530为大致矩形,并且包括位于其上径向内表面上的环形凹部1534。衬底128被容纳于环形凹部1534中。外部边缘环1520包括径向外部1522以及内部1524,内部1524从径向外部1522的中间部径向朝内延伸。升降销1560在外部边缘环1520的内部1524中的竖直孔中相应移动。突出部1526从外部边缘环1520的径向内上表面向上延伸。顶部边缘环1510的大致矩形体1514容纳于突出部1526与径向外部1522之间的外部边缘环1520的上表面1555上。
在一些示例中,边缘环1510的顶表面1518在倾斜部1518’之前具有高度H。倾斜部1518’从顶表面1518以距离d向下倾斜至顶部边缘环1510的径向外边缘。在一些示例中,距离d大于或等于高度H的5%、10%、20%、30%、40%或50%。在一些示例中,倾斜部1518’以锐角向下倾斜。在一些示例中,倾斜部1518’以范围为20°至70°的锐角倾斜。如能理解的,去除以产生倾斜部1518’的材料有助于减轻边缘环1510的重量,其降低致动器上的负载并提高可靠性。
在一些示例中,加热板132具有圆柱形中心部1577及从圆柱形中心部的底部径向朝外延伸的突出部1579。在一些示例中,加热板132不包括RF电极。在其他示例中,去除位于边缘环附近的加热板132中的RF电极。例如,在位于边缘环1530下方的加热板的区域1580中去除RF电极。
现参考图16A至图16C,其示出了可移动边缘环***1600。在图16A中,可移动边缘环***1600包括具有环形体1612的顶部边缘环1610。顶部边缘环1610的径向外支脚从环形体1612的径向外表面向下突出。径向内支脚1616从环形体1612的径向内表面向下突出。向内突出支脚1618从径向内支脚1616的下端径向朝内延伸。向内突出支脚1618在衬底128的径向外边缘下方延伸。在一些示例中,加热层132包括环形凹部1619,且向内突出支脚1618容纳于环形凹部1619中,在其上表面上并在衬底128与环形凹部1619之间。
边缘环1620包括环形体1622。径向朝外突出支脚1624从环形体1622的上径向外表面延伸。径向朝内突出支脚1628从环形体1622的径向内下表面径向朝内延伸。边缘环1620位于顶部边缘环1610的径向外侧。
边缘环1630位于边缘环1620的径向内侧并且在顶部边缘环1610下方。边缘环1630包括环形体1632。径向朝内突出支脚1634从环形体1632的上径向内表面径向朝内延伸。如下将结合图17-22进一步描述的,边缘环1632可包括间隔物1633,例如垫片、销或突出部,以保持边缘环1630与边缘环1620和/或1640之间的间隔。还如下文进一步描述的,可以使用绝缘涂层。
边缘环1640位于边缘环1620下方,并且在边缘环1630的下部的径向外侧。边缘环1640包括环形体1642,径向朝下突出支脚1644从环形体1642的径向外下表面延伸。向内突出支脚1646从环形体1642的中间内部径向朝内延伸。向内突出支脚1646包括容纳升降销1648的竖直孔1647。边缘环1640包括环形凹部1650及突出部1652,其在边缘环1640的下表面中限定竖直孔,以容纳布置于基板130的竖直孔1664中的导向套件1660。边缘环1640在其下径向内表面上包括环形凹部1654,以便为基板130的径向外边缘提供间隙。
当抵靠边缘环1610的下表面而通过升降销1648偏移时,边缘环1630在径向内支脚1634与加热层132的上表面之间限定第一竖直间隙1670。边缘环1630还在边缘环1630的下表面与径向朝内突出支脚1646的上表面之间限定第二竖直间隙1672。
在图16B中,当升降销1648完全下降时,边缘环1630在边缘环1610的下表面与边缘环1630的上表面之间限定第三竖直间隙1680。边缘环1630的下表面置于径向朝内突出支脚1646的上表面上。在操作期间,边缘环1630可通过升高升降销1648而布置成与边缘环1610呈邻接关系,或者通过降低升降销1648及边缘环1630而与边缘环1610呈隔开关系。
当边缘环1610因暴露于等离子体而被磨损时,移除衬底128且升降销1648向上提高边缘环1630及边缘环1610,如图16C所示。边缘环1610使用机械手臂(例如真空转移模块机械手臂)而从处理室通过衬底端口移除。边缘环1610的另一者被传送(使用机械手臂通过衬底端口)至边缘环1630上,且升降销1648被下降。在一些示例中,顶环1610由导电或介电材料制成,环1630由导电材料或具有嵌入式电极的介电材料制成,而环1620及1640则由介电材料制成。
参考图16D,图16A-16C的边缘环1640可拆分成两个同心环。内部环1680包括环形体1682及位于下径向内表面上的环形凹部1684(类似于图16A-16C中的环形凹部1650)。内部环1680由导电材料制成,以增强与边缘环1630的电容耦合。该布置允许更多RF在基板130与边缘环1630之间传输。
外部环1690包括由介电材料制成的环形体1692。环形体1692位于内部环1680的径向外侧。外部环1690的径向内表面1694邻近于内部环1680的径向外表面1686。
现参考图17和图18,许多前述示例包括暴露于等离子体的上部环及位于下方并通过上部环而屏蔽直接等离子体的下部环。例如,设计成具有电容耦合的边缘环***1700的一部分的横截面示于图17中。上部环1710的下部位于下部环1720的下部的径向外侧。
为了在低偏置频率下维持对等离子体鞘层的控制,当上部环1710暴露于等离子体、经历腐蚀并使其高度升高时,耦合电容C的值应保持固定且相对恒定。此外,上部环1710与下部环1720之间可能有明显的温度差。例如,在等离子体处理期间,上部环1710与下部环1720之间的温度差可介于0℃至200℃的范围内(例如100℃)。在一些示例中,由于下部环1720在加热时膨胀并在冷却时收缩,因此下部环1720(或上部环1710)会在平行于衬底的方向上朝上部环1710一侧的方向移动或走动,从而有效地减小一些径向方向上的间隙并增大其他径向方向上的间隙。
假设C是上部环1710与下部环1720之间的电容,当下部环1720移离中心(在一些径向方向上更靠近上部环1710且在其他径向方向上更远离上部环1710),由于电容是间隙的非线性函数,因此电容增加。更特别地,电容Cshifted=S(s’)*Ccentered,其中s’=d/(R2-R1),其中0≤s’≤1,并且其中R2为上部环1710的内径,而R1为下部环1720的外径。在图18中,电容的相对增大示为标称间隙的偏离百分比(%)的函数。如能理解的,当偏离百分比大于标称间隙的约35-40%时,电容受到影响。
根据本公开的***及方法在上部环或下部环上使用间隔物(例如垫片、销或突出物),以在等离子体处理期间所经历的加热及冷却期间限制上部环1710相对于下部环1720的移动。在一些示例中,移动被限制至小于或等于标称间隙的20%、30%或40%,以限制相对移动对边缘环***的电容的影响。
现在参考图19-22,其示出了限制边缘环***的上部环相对于下部环移动的多种方式。在图19中,边缘环***1900包括上部环1910,该上部环1910包括内外部1910-1及1910-2,其分别位于邻近于下部环1920的径向内部外表面。在图20-22中,示出了用于限制上部环1910相对于下部环1920移动的多种方式。
在图20中,下部环1920包括位于其径向外表面上的狭槽1938。狭槽1938径向朝内延伸至下部环1920的径向外表面内。垫片1934布置于狭槽1938中。在一些示例中,粘附剂1930被用于使垫片1934保持在狭槽1938中。在一些示例中,垫片1934具有矩形平面的、径向侧横截面,但可使用其他形状。在一些示例中,垫片1934在径向方向上的厚度大于或等于狭槽1938的深度。在一些示例中,垫片1934从下部环1920径向朝外延伸至足以限制移动的距离(给定所使用的垫片的数量)。
在图21中,下部环1920包括位于其径向外表面上的狭槽1948。狭槽1948径向朝内延伸。销1950布置于狭槽1948中。在一些示例中,粘附剂1930用于使销1950保持在狭槽1948中。在一些示例中,销1950具有圆柱形状,但可使用其他形状。在一些示例中,销1950沿径向方向的高度大于或等于狭槽1948的深度。在一些示例中,销1950从下部环1920径向延伸至足以限制移动的距离(给定所使用的销的数量)。
在图22A和图22B中,下部环1920包括形成在其径向外表面上的突出部1960。在一些示例中,突出部1960在竖直方向上部分地或全部地沿着径向外表面的竖直厚度延伸。在图22B中,突出部1960包括从下部边缘环1920的径向外表面1962延伸的平坦表面1964,相比于弓形轮廓,其更易于加工及检测尺寸。换句话说,在一些示例中,边缘环最初形成为稍宽而无突出部1960,接着在相邻突出部之间的区域中加工或去除径向外表面以形成突出部1960。在其他示例中,突出部1960在平面图中包括弓形或凸形轮廓,以在不破坏真空下执行高度调整或更换顶部边缘环时减小与顶部边缘环的径向内部相对表面接触的表面积并减小摩擦。
在一些示例中,突出部1960涂覆有涂层材料1964。在一些示例中,涂层材料1964为相对保形并由绝缘材料制成。在一些示例中,涂层选自由聚四氟乙烯(PTFE)、全氟烷氧基聚合物(PFA)、或使用原子层沉积法沉积的氧化铝、氧化钇或氟化钇所组成的群组。涂层材料1964具有防止短路并减少腐蚀的绝缘功能。涂层材料1964还确保下部环1920与上部环1910之间的最小间隙以防止短路。在一些示例中,突出部1960从下部环1920的径向外表面径向朝外延伸至足以限制移动的距离(给定所使用的突出部的数量)。
在一些示例中,下部环1920包括3至8个间隔物(垫片、销或突出部),其以均匀间距(例如3个为120°间距,5个为72°间距,8个为45°间距(或360°/N))布置成围绕下部环1920的外周缘。如能理解的,间隔物一般不配置成完全限制上部环与下部环的相对移动。间隙有助于在高度调整和/或更换期间减小接合。因此,仍希望有一些相对移动,而3个垫片仍可能发生不希望的移动(其可能改变有效耦合电容)。在一些示例中,下部环1920包括5个间隔物,其布置成围绕下部环1920的外周缘,以进一步限制移动。取决于特定配置,额外间隔物(例如6、7或8个)在控制有效电容方面提供递减效益并增加成本。
尽管间隔物(例如,垫片、销或突出部)被显示为布置于下部环1920的外表面上,但间隔物可以布置于下部环1920的内表面和/或上部环1910的一或两个内表面上。另外,对于前述示例中的任一者(例如在图1至图22中),间隔物和/或绝缘涂层可布置于旨在电容耦合的边缘环的一或两个径向相对表面上。
在一些示例中,间隔物在径向朝外方向上从边缘环的径向外表面延伸50μm至250μm的范围。在一些示例中,间隔物在径向朝外方向上从边缘环的径向外表面延伸50μm至250μm的范围。
前面的描述本质上仅仅是说明性的,并且绝不旨在限制本公开、其应用或用途。本公开的广泛教导可以以各种形式实现。因此,虽然本公开包括特定示例,但是本公开的真实范围不应当被如此限制,因为在研究附图、说明书和所附权利要求时,其他修改将变得显而易见。应当理解,在不改变本公开的原理的情况下,方法中的一个或多个步骤可以以不同的顺序(或同时地)执行。此外,虽然每个实施方案在上面被描述为具有某些特征,但是相对于本公开的任何实施方案描述的那些特征中的任何一个或多个,可以在任何其它实施方案的特征中实现和/或与任何其它实施方案的特征组合,即使该组合没有明确描述。换句话说,所描述的实施方案不是相互排斥的,并且一个或多个实施方案彼此的置换保持在本公开的范围内。
使用各种术语来描述元件之间(例如,模块之间、电路元件之间、半导体层之间等)的空间和功能关系,各种术语包括“连接”、“接合”、“耦合”、“相邻”、“紧挨”、“在...顶部”、“在...上面”、“在...下面”和“设置”。除非将第一和第二元件之间的关系明确地描述为“直接”,否则在上述公开中描述这种关系时,该关系可以是直接关系,其中在第一和第二元件之间不存在其它中间元件,但是也可以是间接关系,其中在第一和第二元件之间(在空间上或功能上)存在一个或多个中间元件。如本文所使用的,短语“A、B和C中的至少一个”应当被解释为意味着使用非排他性逻辑或(OR)的逻辑(A或B或C),并且不应被解释为表示“A中的至少一个、B中的至少一个和C中的至少一个”。
在一些实现方式中,控制器是***的一部分,该***可以是上述示例的一部分。这样的***可以包括半导体处理设备,半导体处理设备包括一个或多个处理工具、一个或多个室、用于处理的一个或多个平台、和/或特定处理部件(晶片基座、气体流***等)。这些***可以与用于在半导体晶片或衬底的处理之前、期间和之后控制它们的操作的电子器件集成。电子器件可以被称为“控制器”,其可以控制一个或多个***的各种部件或子部件。根据处理要求和/或***类型,控制器可以被编程以控制本文公开的任何处理,包括处理气体的输送、温度设置(例如加热和/或冷却)、压力设置、真空设置、功率设置、射频(RF)产生器设置、RF匹配电路设置、频率设置、流率设置、流体输送设置、位置和操作设置、晶片转移进出工具和其他转移工具和/或与具体***连接或通过接口连接的装载锁。
概括地说,控制器可以定义为电子器件,电子器件具有接收指令、发出指令、控制操作、启用清洁操作、启用端点测量等的各种集成电路、逻辑、存储器和/或软件。集成电路可以包括存储程序指令的固件形式的芯片、数字信号处理器(DSP)、定义为专用集成电路(ASIC)的芯片、和/或一个或多个微处理器、或执行程序指令(例如,软件)的微控制器。程序指令可以是以各种单独设置(或程序文件)的形式发送到控制器的指令,单独设置(或程序文件)定义用于在半导体晶片或***上或针对半导体晶片或***执行特定处理的操作参数。在一些实施方案中,操作参数可以是由工艺工程师定义的配方的一部分,以在一或多个(种)层、材料、金属、氧化物、硅、二氧化硅、表面、电路和/或晶片的管芯的制造期间完成一个或多个处理步骤。
在一些实现方式中,控制器可以是与***集成、耦合到***、以其它方式联网到***或其组合的计算机的一部分或耦合到该计算机。例如,控制器可以在“云”中或是晶片厂(fab)主机***的全部或一部分,其可以允许对晶片处理的远程访问。计算机可以实现对***的远程访问以监视制造操作的当前进展、检查过去制造操作的历史、检查多个制造操作的趋势或性能标准,改变当前处理的参数、设置处理步骤以跟随当前的处理、或者开始新的处理。在一些示例中,远程计算机(例如服务器)可以通过网络(其可以包括本地网络或因特网)向***提供处理配方。远程计算机可以包括使得能够输入或编程参数和/或设置的用户界面,然后将该参数和/或设置从远程计算机发送到***。在一些示例中,控制器接收数据形式的指令,其指定在一个或多个操作期间要执行的每个处理步骤的参数。应当理解,参数可以特定于要执行的处理的类型和工具的类型,控制器被配置为与该工具接口或控制该工具。因此,如上所述,控制器可以是例如通过包括联网在一起并朝着共同目的(例如本文所述的处理和控制)工作的一个或多个分立的控制器而呈分布式。用于这种目的的分布式控制器的示例是在与远程(例如在平台级或作为远程计算机的一部分)的一个或多个集成电路通信的室上的一个或多个集成电路,其组合以控制在室上的处理。
示例***可以包括但不限于等离子体蚀刻室或模块、沉积室或模块、旋转漂洗室或模块、金属电镀室或模块、清洁室或模块、倒角边缘蚀刻室或模块、物理气相沉积(PVD)室或模块、化学气相沉积(CVD)室或模块、原子层沉积(ALD)室或模块、原子层蚀刻(ALE)室或模块、离子注入室或模块、轨道室或模块、以及可以与半导体晶片的制造和/或制备相关联或用于半导体晶片的制造和/或制备的任何其它半导体处理***。
如上所述,根据将由工具执行的一个或多个处理步骤,控制器可以与一个或多个其他工具电路或模块、其它工具部件、群集工具、其他工具接口、相邻工具、邻近工具、位于整个工厂中的工具、主计算机、另一控制器、或在将晶片容器往返半导体制造工厂中的工具位置和/或装载口运输的材料运输中使用的工具通信。
Claims (10)
1.一种用于等离子体处理***的边缘环,其包括:
环形体;
从所述环形体延伸的径向内支脚;
从所述环形体延伸的径向外支脚,
其中,所述环形体的上表面的第一部平行于包括衬底的平面,并且
其中,所述环形体的所述上表面的第二部从所述第一部呈角度向下倾斜。
2.根据权利要求1所述的边缘环,其中,所述上表面的所述第一部位于所述上表面的所述第二部的径向内侧。
3.根据权利要求2所述的边缘环,其中,所述上表面的第三部平行于包括所述衬底的所述平面并且位于所述上表面的所述第二部的径向外侧。
4.根据权利要求1所述的边缘环,其中,所述边缘环具有倒“U”形。
5.根据权利要求4所述的边缘环,其中,所述上表面的所述第二部在距所述倒“U”形的径向外边缘的水平距离h处开始向下倾斜,并且其中所述水平距离h在从0mm至10mm的范围内。
6.根据权利要求1所述的边环,其中,所述环状体的厚度t在0.5mm至10mm的范围内。
7.根据权利要求6所述的边缘环,其中,所述上表面的所述第二部向下倾斜竖直距离d,该竖直距离d大于或等于所述边缘环的总厚度的高度的20%。
8.根据权利要求6所述的边缘环,其中,所述上表面的第二部向下倾斜竖直距离d,并且其中d大于或等于t。
9.根据权利要求8所述的边缘环,其中d在从t到3t的范围内。
10.根据权利要求1所述的边缘环,其中,所述上表面的第二部以锐角线性地倾斜。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201962882890P | 2019-08-05 | 2019-08-05 | |
US62/882,890 | 2019-08-05 | ||
US202062976088P | 2020-02-13 | 2020-02-13 | |
US62/976,088 | 2020-02-13 | ||
PCT/US2020/044816 WO2021026110A1 (en) | 2019-08-05 | 2020-08-04 | Moveable edge rings with reduced capacitance variation for substrate processing systems |
CN202080056085.9A CN114207769A (zh) | 2019-08-05 | 2020-08-04 | 用于衬底处理***的具有降低电容变化的可移动边缘环 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202080056085.9A Division CN114207769A (zh) | 2019-08-05 | 2020-08-04 | 用于衬底处理***的具有降低电容变化的可移动边缘环 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114695062A true CN114695062A (zh) | 2022-07-01 |
Family
ID=74094202
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202020586711.2U Active CN212874424U (zh) | 2019-08-05 | 2020-04-20 | 用于等离子体处理***的边缘环和包括该边缘环的*** |
CN202080056085.9A Pending CN114207769A (zh) | 2019-08-05 | 2020-08-04 | 用于衬底处理***的具有降低电容变化的可移动边缘环 |
CN202210228466.1A Pending CN114695062A (zh) | 2019-08-05 | 2020-08-04 | 用于衬底处理***的具有降低电容变化的可移动边缘环 |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202020586711.2U Active CN212874424U (zh) | 2019-08-05 | 2020-04-20 | 用于等离子体处理***的边缘环和包括该边缘环的*** |
CN202080056085.9A Pending CN114207769A (zh) | 2019-08-05 | 2020-08-04 | 用于衬底处理***的具有降低电容变化的可移动边缘环 |
Country Status (7)
Country | Link |
---|---|
US (2) | US20220254612A1 (zh) |
EP (2) | EP4036955A1 (zh) |
JP (2) | JP2022544102A (zh) |
KR (5) | KR102646633B1 (zh) |
CN (3) | CN212874424U (zh) |
TW (2) | TWM602283U (zh) |
WO (1) | WO2021026110A1 (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11935728B2 (en) * | 2020-01-31 | 2024-03-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and method of manufacturing a semiconductor device |
KR20220100339A (ko) * | 2021-01-08 | 2022-07-15 | 삼성전자주식회사 | 플라즈마 처리 장치 및 이를 이용한 반도체 소자 제조방법 |
CN113097038B (zh) * | 2021-02-25 | 2022-07-15 | 长江存储科技有限责任公司 | 刻蚀装置 |
CN118176561A (zh) * | 2021-11-02 | 2024-06-11 | Asml荷兰有限公司 | 带电粒子检查***的晶片边缘检测 |
US20230197495A1 (en) * | 2021-12-16 | 2023-06-22 | Applied Materials, Inc. | Substrate support gap pumping to prevent glow discharge and light-up |
JP2023130163A (ja) * | 2022-03-07 | 2023-09-20 | キオクシア株式会社 | クリーニング方法、半導体装置の製造方法、プラズマ処理装置、及び外周リングセット |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5942039A (en) * | 1997-05-01 | 1999-08-24 | Applied Materials, Inc. | Self-cleaning focus ring |
US7311784B2 (en) | 2002-11-26 | 2007-12-25 | Tokyo Electron Limited | Plasma processing device |
US7718559B2 (en) * | 2007-04-20 | 2010-05-18 | Applied Materials, Inc. | Erosion resistance enhanced quartz used in plasma etch chamber |
US8409355B2 (en) * | 2008-04-24 | 2013-04-02 | Applied Materials, Inc. | Low profile process kit |
US8287650B2 (en) * | 2008-09-10 | 2012-10-16 | Applied Materials, Inc. | Low sloped edge ring for plasma processing chamber |
US8979087B2 (en) * | 2011-07-29 | 2015-03-17 | Applied Materials, Inc. | Substrate supporting edge ring with coating for improved soak performance |
CN104862660B (zh) * | 2014-02-24 | 2017-10-13 | 北京北方华创微电子装备有限公司 | 承载装置及等离子体加工设备 |
US10658222B2 (en) * | 2015-01-16 | 2020-05-19 | Lam Research Corporation | Moveable edge coupling ring for edge process control during semiconductor wafer processing |
KR20180099776A (ko) * | 2016-01-26 | 2018-09-05 | 어플라이드 머티어리얼스, 인코포레이티드 | 웨이퍼 에지 링 리프팅 솔루션 |
US10704147B2 (en) * | 2016-12-03 | 2020-07-07 | Applied Materials, Inc. | Process kit design for in-chamber heater and wafer rotating mechanism |
JP6812224B2 (ja) * | 2016-12-08 | 2021-01-13 | 東京エレクトロン株式会社 | 基板処理装置及び載置台 |
US10553404B2 (en) * | 2017-02-01 | 2020-02-04 | Applied Materials, Inc. | Adjustable extended electrode for edge uniformity control |
US11404249B2 (en) * | 2017-03-22 | 2022-08-02 | Tokyo Electron Limited | Substrate processing apparatus |
KR101927936B1 (ko) * | 2017-06-09 | 2018-12-11 | 세메스 주식회사 | 기판 처리 장치 |
WO2019022707A1 (en) * | 2017-07-24 | 2019-01-31 | Lam Research Corporation | MOBILE RIBBON DESIGNS |
KR102182298B1 (ko) * | 2017-11-21 | 2020-11-25 | 램 리써치 코포레이션 | 하단 링 및 중간 에지 링 |
KR102134391B1 (ko) * | 2018-10-18 | 2020-07-15 | 세메스 주식회사 | 기판 처리 장치 |
US20200234928A1 (en) * | 2019-01-17 | 2020-07-23 | Applied Materials, Inc. | Semiconductor plasma processing equipment with wafer edge plasma sheath tuning ability |
-
2020
- 2020-04-01 TW TW109203808U patent/TWM602283U/zh unknown
- 2020-04-20 CN CN202020586711.2U patent/CN212874424U/zh active Active
- 2020-08-04 KR KR1020237037853A patent/KR102646633B1/ko active IP Right Grant
- 2020-08-04 KR KR1020247007605A patent/KR20240034892A/ko active Search and Examination
- 2020-08-04 CN CN202080056085.9A patent/CN114207769A/zh active Pending
- 2020-08-04 CN CN202210228466.1A patent/CN114695062A/zh active Pending
- 2020-08-04 EP EP22156901.5A patent/EP4036955A1/en active Pending
- 2020-08-04 JP JP2022507321A patent/JP2022544102A/ja active Pending
- 2020-08-04 KR KR1020237037449A patent/KR20230155028A/ko active Application Filing
- 2020-08-04 WO PCT/US2020/044816 patent/WO2021026110A1/en unknown
- 2020-08-04 EP EP20850215.3A patent/EP4010918A4/en active Pending
- 2020-08-04 KR KR1020227007791A patent/KR20220035979A/ko active Search and Examination
- 2020-08-04 KR KR1020227007496A patent/KR20220037522A/ko active Search and Examination
- 2020-08-04 US US17/632,066 patent/US20220254612A1/en active Pending
- 2020-08-05 TW TW109126470A patent/TW202121484A/zh unknown
-
2022
- 2022-02-14 US US17/671,211 patent/US20220270863A1/en active Pending
- 2022-04-08 JP JP2022064247A patent/JP2022163709A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
CN114207769A (zh) | 2022-03-18 |
EP4010918A1 (en) | 2022-06-15 |
US20220270863A1 (en) | 2022-08-25 |
CN212874424U (zh) | 2021-04-02 |
KR20230156438A (ko) | 2023-11-14 |
KR20240034892A (ko) | 2024-03-14 |
EP4036955A1 (en) | 2022-08-03 |
KR20220035979A (ko) | 2022-03-22 |
TWM602283U (zh) | 2020-10-01 |
WO2021026110A1 (en) | 2021-02-11 |
JP2022163709A (ja) | 2022-10-26 |
JP2022544102A (ja) | 2022-10-17 |
KR102646633B1 (ko) | 2024-03-11 |
US20220254612A1 (en) | 2022-08-11 |
KR20220037522A (ko) | 2022-03-24 |
TW202121484A (zh) | 2021-06-01 |
KR20230155028A (ko) | 2023-11-09 |
EP4010918A4 (en) | 2023-09-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7453149B2 (ja) | セラミックベースプレートを備えるマルチプレート静電チャック | |
CN114695062A (zh) | 用于衬底处理***的具有降低电容变化的可移动边缘环 | |
KR102617972B1 (ko) | 하단 링 및 중간 에지 링 | |
TWI810138B (zh) | 可運動的邊緣環設計 | |
CN109844176B (zh) | 带有小间隙的销升降器组件 | |
CN114223054A (zh) | 衬底处理***的可移动边缘环 | |
US20230369026A1 (en) | Moveable edge rings for plasma processing systems | |
CN114207772B (zh) | 用于衬底处理***的边缘环*** | |
CN212257344U (zh) | 用于等离子体处理***的边缘环 | |
WO2024005850A1 (en) | Moveable edge rings for plasma processing systems |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |