CN114664232B - 电致发光显示设备 - Google Patents
电致发光显示设备 Download PDFInfo
- Publication number
- CN114664232B CN114664232B CN202111315286.9A CN202111315286A CN114664232B CN 114664232 B CN114664232 B CN 114664232B CN 202111315286 A CN202111315286 A CN 202111315286A CN 114664232 B CN114664232 B CN 114664232B
- Authority
- CN
- China
- Prior art keywords
- output
- driving voltage
- feedback
- control signal
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000010409 thin film Substances 0.000 claims description 30
- 238000006243 chemical reaction Methods 0.000 claims description 20
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 10
- 238000010586 diagram Methods 0.000 description 24
- 241000750042 Vini Species 0.000 description 23
- 230000008859 change Effects 0.000 description 23
- 102100036305 C-C chemokine receptor type 8 Human genes 0.000 description 13
- 101000837299 Euglena gracilis Trans-2-enoyl-CoA reductase Proteins 0.000 description 13
- 101000716063 Homo sapiens C-C chemokine receptor type 8 Proteins 0.000 description 13
- 102100030393 G-patch domain and KOW motifs-containing protein Human genes 0.000 description 12
- 229910052982 molybdenum disulfide Inorganic materials 0.000 description 12
- 101150090280 MOS1 gene Proteins 0.000 description 11
- 101100401568 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) MIC10 gene Proteins 0.000 description 11
- 101100489584 Solanum lycopersicum TFT1 gene Proteins 0.000 description 10
- 101100214488 Solanum lycopersicum TFT2 gene Proteins 0.000 description 10
- 238000000034 method Methods 0.000 description 7
- 101100033865 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) RFA1 gene Proteins 0.000 description 6
- 101710170230 Antimicrobial peptide 1 Proteins 0.000 description 5
- 230000008901 benefit Effects 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 5
- 238000010248 power generation Methods 0.000 description 4
- 230000002441 reversible effect Effects 0.000 description 4
- HODRFAVLXIFVTR-RKDXNWHRSA-N tevenel Chemical compound NS(=O)(=O)C1=CC=C([C@@H](O)[C@@H](CO)NC(=O)C(Cl)Cl)C=C1 HODRFAVLXIFVTR-RKDXNWHRSA-N 0.000 description 4
- 101710170231 Antimicrobial peptide 2 Proteins 0.000 description 3
- 101100524516 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) RFA2 gene Proteins 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000005070 sampling Methods 0.000 description 3
- 230000001360 synchronised effect Effects 0.000 description 3
- 102100031145 Probable low affinity copper uptake protein 2 Human genes 0.000 description 2
- 101710095010 Probable low affinity copper uptake protein 2 Proteins 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 206010047571 Visual impairment Diseases 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 150000002894 organic compounds Chemical class 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0238—Improving the black level
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0242—Compensation of deficiencies in the appearance of colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/025—Reduction of instantaneous peaks of current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
一种电致发光显示设备包括:显示面板,包括连接至第一电源线的多个像素;EVDD电源电路,将通过其第一输入端子输入的最终反馈驱动电压进行转换,以通过其第一输出端子向第一电源线的第一位置输出高电平驱动电压;和反馈控制电路,接收高电平驱动电压作为第一反馈驱动电压,从第一电源线的第二位置接收第二反馈驱动电压,并将基于第一反馈驱动电压的第一输出贡献率和第二反馈驱动电压的第二输出贡献率而调整的最终反馈驱动电压提供至EVDD电源电路的第一输入端子,其中在第一电源线的第二位置处的动态电压IR压降大于在第一电源线的第一位置处的IR压降,高电平驱动电压的输出在向显示面板提供数据应用扫描信号的垂直有效时段中增大。
Description
本申请要求于2020年12月8日提交的韩国专利申请No.10-2020-0170583的权益,通过引用将该专利申请并入本文,如同在本文中完整阐述一样。
技术领域
本发明涉及一种电致发光显示设备。
背景技术
电致发光显示设备包括布置为矩阵类型的多个像素,并且包括在每个像素中的发光器件基于图像数据发光以显示亮度。为此,可以向每个像素提供高电平驱动电压和初始化电压。
由于在电源线中产生动态电压(IR)压降,因此施加到像素的高电平驱动电压的电平基于像素位置而变化,从而导致像素之间的图像质量偏差(即,亮度偏差和颜色偏差)。
可以考虑基于数据电压预测IR压降以执行补偿的技术,用以减小像素之间的图像质量偏差,但由于这种补偿技术是基于预测的,所以补偿的精确度低,并且芯片成本增加。此外,补偿技术使用相对于亮度最低的位置来降低数据电压的方法,从而导致屏幕亮度降低。
在每个电致发光显示设备的屏幕中,存在如下问题:在包括切口的区域和不包括切口的区域之间出现亮度偏差。这种亮度偏差是由于在区域之间发生的初始化电压的波纹偏差而出现的。
发明内容
为了克服相关技术的上述问题,本发明可提供一种电致发光显示设备,用于减小由在高电平驱动电压的电源线中发生的IR压降引起的图像质量偏差。
此外,本发明可提供一种电致发光显示设备,用于减小由在高电平驱动电压的电源线中发生的IR压降引起的图像质量偏差,并且减小由在包括切口(notch)的区域和不包括切口的区域之间发生的初始化电压的波纹偏差(ripple deviation)引起的亮度偏差。
为了实现这些目的和其他优点并且根据本发明的意图,如在此具体化和广泛描述的,一种电致发光显示设备包括:显示面板,所述显示面板包括连接至第一电源线的多个像素;EVDD电源电路,所述EVDD电源电路将通过其第一输入端子输入的最终反馈驱动电压进行转换,以通过其第一输出端子向所述第一电源线的第一位置输出高电平驱动电压;和反馈控制电路,所述反馈控制电路接收所述高电平驱动电压作为第一反馈驱动电压,从所述第一电源线的第二位置接收第二反馈驱动电压,并将基于所述第一反馈驱动电压的第一输出贡献率和所述第二反馈驱动电压的第二输出贡献率而调整的最终反馈驱动电压提供至所述EVDD电源电路的第一输入端子,其中在所述第一电源线的第二位置处的动态电压(IR)压降大于在所述第一电源线的第一位置处的IR压降,并且所述高电平驱动电压的输出在垂直有效时段中增大,其中在所述垂直有效时段中向所述显示面板提供数据应用扫描信号。
在本发明的另一方面,一种电致发光显示设备包括:显示面板,所述显示面板包括连接至第一电源线和第二电源线的多个像素;公共电源电路,所述公共电源电路将通过其第一输入端子输入的最终反馈驱动电压进行转换,以通过其第一输出端子向所述第一电源线的第一位置输出高电平驱动电压,通过其第二输入端子从所述第二电源线的第三位置接收反馈初始化电压,并将所述反馈初始化电压进行转换,以通过其第二输出端子向所述第二电源线的第四位置输出初始化电压;和反馈控制电路,所述反馈控制电路接收所述高电平驱动电压作为第一反馈驱动电压,从所述第一电源线的第二位置接收第二反馈驱动电压,并将基于所述第一反馈驱动电压的第一输出贡献率和所述第二反馈驱动电压的第二输出贡献率而调整的最终反馈驱动电压提供至所述公共电源电路的第一输入端子,其中在所述第一电源线的第二位置处的动态电压(IR)压降大于在所述第一电源线的第一位置处的IR压降,与所述第三位置对应的所述显示面板的水平行像素的数目小于与所述第四位置对应的所述显示面板的水平行像素的数目,并且所述高电平驱动电压的输出在垂直有效时段中增大,其中在所述垂直有效时段中向所述显示面板提供数据应用扫描信号。
附图说明
被包括来给本发明提供进一步理解并且并入本申请文件构成本申请文件一部分的附图图解了本发明的实施方式,并与说明书一起用于解释本发明的原理。在附图中:
图1是图示根据本发明的一个实施方式的电致发光显示设备的框图;
图2是图示电致发光显示设备的像素的等效电路的实施方式的图;
图3是图示根据电致发光显示设备的第一实施方式的补偿***的图;
图4是图示根据第一实施方式的补偿***的驱动时序的图;
图5是用于描述根据第一实施方式的补偿***中的EVDD电源电路的补偿操作的图;
图6是图示根据电致发光显示设备的第二实施方式的补偿***的图;
图7是图示根据第二实施方式的补偿***的驱动时序的图;
图8是图示根据电致发光显示设备的第三实施方式的补偿***的图;
图9是图示根据电致发光显示设备的第四实施方式的补偿***的图;
图10是示出由在包括切口的区域和不包括切口的区域之间发生的初始化电压的波纹偏差引起的亮度偏差的图;
图11至图14是图示根据第五至第八实施方式的补偿***的图;
图15是图示根据电致发光显示设备的第九实施方式的补偿***的图;和
图16是示出施加到根据第九实施方式的补偿***的数据应用扫描信号和MUX控制信号的时序的图。
具体实施方式
将通过参照附图描述的下列实施方式阐明本发明的优点和特征及其实现方法。然而,本发明可以以不同的形式实施,不应解释为限于在此列出的实施方式。而是,提供这些实施方式是为了使本发明的公开内容全面和完整,并将本发明的范围充分地传递给所属领域技术人员。此外,本发明仅由权利要求书的范围限定。
为了描述本发明的各个实施方式而在附图中公开的形状、尺寸、比例、角度、数量等仅仅是示例性的,本发明不限于此。相似的附图标记通篇表示相似的元件。在整个说明书中,相同的元件由相同的附图标记表示。如本文所使用的,术语“包含”、“具有”、“包括”等表明可以添加其他部分,除非使用了术语“仅”。
即使没有明确陈述,本发明的各个实施方式中的元素也应被解释为包括误差范围。
在描述位置关系时,例如,当两个部件之间的位置关系被描述为“在……上”、“在……上方”、“在……下方”和“在……之后”时,可在这两个部件之间设置一个或多个其他部件,除非使用了“正好”或“直接”。
将理解到,尽管在此可使用术语“第一”、“第二”等来描述各种元件,但这些元件不应受这些术语限制。这些术语仅仅是用来将一个元件与另一个元件区分开。例如,在不背离本发明的范围的情况下,第一元件可能被称为第二元件,相似地,第二元件可能被称为第一元件。
在下文中,将参照附图详细地描述本发明的实施方式。在以下描述中,当对相关已知功能或配置的详细描述被确定为会不必要地模糊本发明的要点时,将省略其详细描述。在下文中,将参照附图详细地描述本发明的实施方式。
图1是图示根据本发明的一个实施方式的电致发光显示设备的框图。
参照图1,根据本发明的一个实施方式的电致发光显示设备可以是显示模块MD,其包括彼此接合的显示面板PNL、面板驱动电路、时序控制电路TCON、反馈控制电路FBCON和电源产生电路PMIC。
显示面板PNL可包括彼此交叉的多条信号线(数据线和栅极线),以及配置有布置为矩阵类型的多个像素的像素阵列。每个像素PXL可包括发光器件和驱动元件。发光器件可以用有机发光二极管或无机发光二极管来实现,驱动元件可以用基于硅或氧化物的晶体管来实现。
显示面板PNL可包括包含像素阵列的有源区AA和位于有源区AA外部的非显示区。像素阵列可包括将高电平驱动电压EVDD传输至像素PXL的第一电源线和将初始化电压Vini传输至像素PXL的第二电源线。
像素PXL可包括多个红色像素、多个绿色像素、多个蓝色像素和多个白色像素。红色像素、绿色像素、蓝色像素和白色像素可以构成用于实现颜色的一个像素单元(unitpixel)。可以基于红色像素、绿色像素、蓝色像素和白色像素的每一个的发光率来确定在像素单元中实现的颜色。此外,在像素单元中可以省略白色像素。数据线、栅极线、第一电源线和第二电源线可以连接至每个像素PXL。
面板驱动电路可包括连接至显示面板PNL的数据线的数据驱动器DDRV和连接至显示面板PNL的栅极线的栅极驱动器GDRV。
数据驱动器DDRV可以将从时序控制电路TCON接收的输入图像数据转换为数据电压Vdata并且可以将数据电压Vdata提供至数据线。数据驱动器DDRV可以通过使用将输入图像数据转换为伽马补偿电压的数模转换器(DAC)来输出数据电压Vdata。数据驱动器DDRV可以制造为芯片类型并且可以直接安装在显示面板PNL的非显示区域中,此外,数据驱动器DDRV可以制造为集成电路(IC)类型并且可以通过导电膜接合至显示面板PNL。
栅极驱动器GDRV可以产生数据应用扫描信号SCAN并且可以将数据应用扫描信号SCAN提供至多条第一栅极线。数据应用扫描信号SCAN可以是由水平像素行单元选择的将被充入数据电压Vdata的像素PXL。当基于像素PXL结构进一步需要发光信号EM时,栅极驱动器GDRV可进一步产生发光信号EM并且可以将发光信号EM提供至多条第二栅极线。发光信号EM可以确定像素PXL在一帧中的发光时段。
栅极驱动器GDRV可以通过面板内栅极驱动器(GIP)工艺与像素阵列一起直接设置在显示面板PNL的非显示区域中,此外,栅极驱动器GDRV可以制造为IC类型并且可以通过导电膜接合至显示面板PNL。
时序控制电路TCON可以从主机***接收输入图像的数字数据和与其同步的时序信号。时序信号可包括垂直同步信号Vsync、水平同步信号Hsync和数据使能信号DE。主机***可以是电视(TV)***、机顶盒、导航***、DVD播放器、蓝光播放器、个人计算机(PC)、家庭影院***和电话***之一,但不限于此。
时序控制电路TCON可以基于时序信号Vsync、Hsync和DE产生用于控制数据驱动器DDRV的操作时序的数据时序控制信号和用于控制栅极驱动器GDRV的操作时序的栅极时序控制信号。时序控制电路TCON可基于时序信号Vsync、Hsync和DE进一步产生用于补偿图像质量偏差的MUX控制信号(参见图15和图16)。
反馈控制电路FBCON可以在第一电源线的IR压降相对较小的第一位置处接收第一反馈驱动电压,在第一电源线的IR压降相对较大的第二位置处接收第二反馈驱动电压,并对第一和第二反馈驱动电压进行适当处理,以输出与第一电源线的第三位置对应的最终反馈驱动电压。在此,第三位置可以位于第一位置和第二位置之间,并且在第三位置处的IR压降可以大于在第一位置处的IR压降并且小于在第二位置处的IR压降。
电源产生电路PMIC可包括用DC-DC转换器实现的EVDD电源电路。EVDD电源电路可以将从反馈控制电路FBCON输入的最终反馈驱动电压进行转换,以向第一电源线的第一位置输出高电平驱动电压EVDD。特别地,为了减小由第一电源线中发生的IR压降导致的图像质量偏差,电源产生电路PMIC可以在提供数据应用扫描信号SCAN的垂直有效时段(vertical active period)内逐渐增大高电平驱动电压EVDD的输出,因此,最终反馈驱动电压可以偏移到确定目标电压电平或者可以处于包括确定目标电压电平的目标电压范围内。
电源产生电路PMIC可进一步包括用DC-DC转换器实现的Vini电源电路。Vinin电源电路可以从第二电源线的第三位置接收反馈初始化电压并且可以将反馈初始化电压进行转换,以向第二电源线的第四位置输出初始化电压Vini。第三位置和第四位置之一可对应于包括切口的区域,第三位置和第四位置中的另一个可对应于不包括切口的区域。因此,可以减小由在包括切口的区域和不包括切口的区域之间发生的初始化电压的波纹偏差引起的亮度偏差。
在电源产生电路PMIC中,EVDD电源电路和Vini电源电路可以独立地配置,或者可以集成为一体。
时序控制电路TCON、反馈控制电路FBCON和电源产生电路PMIC可以安装在控制板CBRD上,但不限于此。时序控制电路TCON和数据驱动器DDRV可以作为一个芯片提供并且可以安装在显示面板PNL上,并且反馈控制电路FBCON的一些元件可以安装在显示面板PNL上。
图2是图示电致发光显示设备的像素的等效电路的实施方式的图。
参照图2,根据本发明的一个实施方式的像素PXL可包括有机发光二极管OLED、多个薄膜晶体管(TFT)(开关TFTT1至T6以及驱动TFT DT)、以及存储电容器Cst。TFT T1至T6以及DT可各自实现为包括低温多晶硅的P沟道TFT,因此可以确保所需的响应特性。然而,本发明的构思不限于此。例如,多个开关TFT(例如,第一至第六开关TFT)T1至T6中的至少一个TFT可以实现为包括具有良好截止电流特性的氧化物的N沟道TFT,并且其他TFT可各自实现为包括具有良好响应特性的低温多晶硅的P沟道TFT。
OLED可以是利用驱动电流发光的发光器件。OLED的阳极可以连接至节点N4,OLED的阴极可以连接至低电平驱动电压EVSS的输入端子。有机化合物层可以设置在OLED的阳极和阴极之间。
驱动TFT DT可以是基于其栅极-源极电压调整在OLED中流动的驱动电流的驱动元件。驱动TFT DT可包括连接至节点N2的栅极电极、连接至节点N1的第一电极、和连接至节点N3的第二电极。
第一开关TFT Tl可以是连接在数据线14和节点Nl之间并基于第n扫描信号SCAN(n)导通的开关元件。第一开关TFT T1的栅极电极可以连接至施加有第n扫描信号SCAN(n)的第n条第一栅极线15a(n),第一开关TFT T1的第一电极可以连接至数据线14,并且第一开关TFT T1的第二电极可以连接至节点N1。
第二开关TFT T2可以是连接在第一电源线17和节点N1之间并基于第n发光信号EM(n)导通的开关元件。第二开关TFT T2的栅极电极可以连接至施加有第n发光信号EM(n)的第n条第二栅极线15b(n),第二开关TFT T2的第一电极可以连接至第一电源线17,并且第二开关TFT T2的第二电极可以连接至节点N1。
第三开关TFT T3可以是连接在节点N2和节点N3之间并基于第n扫描信号SCAN(n)导通的开关元件。第三开关TFT T3的栅极电极可以连接至施加有第n扫描信号SCAN(n)的第n条第一栅极线15a(n),第三开关TFT T3的第一电极可以连接至节点N3,并且第三开关TFTT3的第二电极可以连接至节点N2。
第四开关TFT T4可以是连接在节点N2和第二电源线16之间并基于第n-1扫描信号SCAN(n-1)导通的开关元件。第四开关TFT T4的栅极电极可以连接至施加有第n-1扫描信号SCAN(n-1)的第n-1条第一栅极线15a(n-1),第四开关TFT T4的第一电极可以连接至节点N2,并且第四开关TFT T4的第二电极可以连接至第二电源线16。
第五开关TFT T5可以是连接在节点N3和节点N4之间并基于第n发光信号EM(n)导通的开关元件。第五开关TFT T5的栅极电极可以连接至施加有第n发光信号EM(n)的第n条第二栅极线15b(n),第五开关TFT T5的第一电极可以连接至节点N3,并且第五开关TFT T5的第二电极可以连接至节点N4。
第六开关TFT T6可以是连接在节点N4和第二电源线16之间并基于第n扫描信号SCAN(n)导通的开关元件。第六开关TFT T6的栅极电极可以连接至施加有第n扫描信号SCAN(n)的第n条第一栅极线15a(n),第六开关TFT T6的第一电极可以连接至节点N4,并且第六开关TFT T6的第二电极可以连接至第二电源线16。
存储电容器Cst可以连接在第一电源线17和节点N2之间。
图2的像素PXL可以按照初始化时段、采样时段、发光时段和脉宽调制(PWM)驱动时段的顺序操作。
在初始化时段中,节点N2可以被重置为初始化电压Vini,并且浮置节点N1和N3的电压可以是低于高电平驱动电压EVDD的电压。
在采样时段中,驱动TFT DT的阈值电压Vth可以被采样并且可以被存储在节点N2和节点N3中。在采样时段期间,驱动TFT DT的栅极-源极电压可以是驱动TFT DT的阈值电压。
在发光时段中,OLED可以利用在驱动TFT DT中流动的驱动电流来发光。
在PWM驱动时段中,OLED的发光可以停止。在一帧中,可以基于PWM驱动时段的长度来确定发光占空比。当以确定的发光占空比重复开启或关闭OLED时,可以在实现低灰度级时将残像最小化。
本发明的技术精神不限于图2的像素PXL结构。本发明的技术精神可以应用于通过第一电源线17被提供有高电平驱动电压EVDD并且通过第二电源线16被提供有初始化电压Vini的像素PXL结构。
本发明的技术精神可以减小由在高电平驱动电压的电源线(即,第一电源线)中发生的IR压降引起的图像质量偏差。此外,本发明的技术精神可以进一步减小由在包括切口的区域和不包括切口的区域之间发生的初始化电压Vini的波纹偏差引起的亮度偏差。本发明的技术精神可以通过以下将描述的根据各实施方式的补偿***来实现。
第一至第四实施方式可以减小由IR压降引起的图像质量偏差,第五至第九实施方式可以减小由高电平驱动电压的IR压降引起的图像质量偏差和由初始化电压的波纹偏差引起的亮度偏差等所有这些问题。
[第一实施方式]
图3是图示根据电致发光显示设备的第一实施方式的补偿***的图。图4是图示根据第一实施方式的补偿***的驱动时序的图。图5是用于描述根据第一实施方式的补偿***中的EVDD电源电路的补偿操作的图。
参照图3和图4,根据第一实施方式的补偿***可包括显示面板PNL、EVDD电源电路和反馈控制电路FBCON。
连接至第一电源线的多个像素可包括在显示面板PNL中,并且可以通过第一电源线向每个像素提供高电平驱动电压EVDD-OUT。
EVDD电源电路可以将通过第一输入端子TERl输入的最终反馈驱动电压EVDD-FB进行转换,以通过第一输出端子TER2向第一电源线的第一位置TI输出高电平驱动电压EVDD-OUT。
EVDD电源电路可以在垂直有效时段Vactive(其中提供数据应用扫描信号SCAN)中逐渐增大高电平驱动电压EVDD-OUT的输出,使得最终反馈驱动电压EVDD-FB具有确定的目标电压。因此,在垂直有效时段Vactive中,第一反馈驱动电压EVDD-FB1可以在从目标电压增大的方向上偏移,并且第二反馈驱动电压EVDD-FB2可以在朝着目标电压增大的方向上偏移。此外,图4中的Vblank表示其中不提供数据应用扫描信号SCAN的垂直消隐时段。
反馈控制电路FBCON可以相反地改变第一反馈驱动电压EVDD-FB1的第一输出贡献率(first output contribution rate)和第二反馈驱动电压EVDD-FB2的第二输出贡献率,使得最终反馈驱动电压EVDD-FB具有确定的目标电压。换句话说,反馈控制电路FBCON可以在从100%减小到0%的方向上改变第一反馈驱动电压EVDD-FB1的第一输出贡献率,并且可以在从0%增大到100%的方向上改变第二反馈驱动电压EVDD-FB2的第二输出贡献率。最终反馈驱动电压EVDD-FB可以基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而保持目标电压,因此,可以有效地减小由IR压降引起的图像质量偏差。
反馈控制电路FBCON可以接收高电平驱动电压EVDD-OUT作为第一反馈驱动电压EVDD-FB1,并且可以从第一电源线的第二位置TO接收第二反馈驱动电压EVDD-FB2,然后,可以将基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而调整的最终反馈驱动电压EVDD-FB提供至EVDD电源电路的第一输入端子TER1。在此,在第一电源线的第二位置处的IR压降可以大于在第一电源线的第一位置处的IR压降。换言之,在第一电源线中的IR压降的幅度中,IR压降在第一位置处可以最小,而IR压降在第二位置处可以最大。
反馈控制电路FBCON可包括:控制信号生成电路SWCON,其生成用于确定第一输出贡献率的第一输出控制信号CTRl和用于确定第二输出贡献率的第二输出控制信号CTR2;第一缓存器BUFl,其接收第一反馈驱动电压EVDD-FB1;第二缓存器BUF2,其接收第二反馈驱动电压EVDD-FB2;第一MOS晶体管MOS1,其基于根据第一输出控制信号CTR1控制的导通率(onrate)将第一缓存器BUF1的输出连接至EVDD电源电路的第一输入端子TER1;以及第二MOS晶体管MOS2,其基于根据第二输出控制信号CTR2控制的导通率将第二缓存器BUF2的输出连接至EVDD电源电路的第一输入端子TER1。
第一缓存器BUF1可以防止在第一MOS晶体管MOS1中产生的反向电流被施加至显示面板PNL。同样地,第二缓存器BUF2可以防止在第二MOS晶体管MOS2中产生的反向电流被施加至显示面板PNL。
在图3中示出第一MOS晶体管MOS1和第二MOS晶体管MOS2的每一个实现为N沟道晶体管,但是本发明的构思不限于此。在其他实施方式中,第一MOS晶体管MOS1和第二MOS晶体管MOS2的每一个可实现为P沟道晶体管。
在垂直有效时段Vactive的初始时段中,第一MOS晶体管MOSl可以导通100%,并且最终反馈驱动电压EVDD-FB可以是作为目标电压(例如4.6V)的第一最终反馈驱动电压EVDD-FB1;在垂直有效时段Vactive的最后时段,第二MOS晶体管MOS2可以导通100%,并且最终反馈驱动电压EVDD-FB可以是作为目标电压(例如,4.6V)的第二最终反馈驱动电压EVDD-FB2。此外,在垂直有效时段Vactive的中间时段,第一MOS晶体管MOS1可以导通A%(其中A是小于100的自然数),第二MOS晶体管MOS2可以导通(100-A)%,并且最终反馈驱动电压EVDD-FB可以是第一最终反馈驱动电压EVDD-FB1和第二最终反馈驱动电压EVDD-FB2之间的目标电压(例如,4.6V)。
图4示出了在EVDD电源电路中的反馈补偿操作完成之后的波形,因此,最终反馈驱动电压EVDD-FB被表示为确定的目标电压形式,并且高电平驱动电压EVDD-OUT被表示为逐渐增大,从而补偿由IR压降引起的电压降低。此外,基于高电平驱动电压EVDD-OUT的增大,第一反馈驱动电压EVDD-FB1和第二反馈驱动电压EVDD-FB2被表示为逐渐增大。
为了逐渐增大高电平驱动电压EVDD-OUT,EVDD电源电路可包括:连接至第一输入端子TERl的第一分压电阻器串Rl和R2;以及第一转换电路,所述第一转换电路将由第一分压电阻器串R1、R2分压的最终反馈驱动电压EVDD-FB进行DC-DC转换,以输出能够补偿由IR压降引起的图像质量偏差的高电平驱动电压EVDD-OUT。EVDD电源电路可以用包括第一转换电路的第一DC-DC转换器来实现。
图示了第一DC-DC转换器为降压转换器(buck converter),但本发明的构思不限于此,第一DC-DC转换器可以替换为其他类型的转换器,比如升压转换器(boostconverter)。
第一DC-DC转换器可包括:第一放大器AMPl,其将参考电压REF与由第一分压电阻器串Rl和R2的第一分压节点Nx分割的最终反馈驱动电压EVDD-FB进行比较;第二放大器AMP2,其将第一放大器AMP1的输出与斜坡波形RAMP进行比较以产生PWM输出波形;第一控制器CONL,其基于PWM输出波形而输出具有相反相位的第一开关控制信号和第二开关控制信号;第一输出开关S1,其连接在高电平源电压VI与第一输出节点Na之间;第二输出开关S2,其连接在第一输出节点Na与低电平源电压VSS之间;第一电感器L,其连接在第一输出节点Na与第一输出端子TER2之间;以及第一电容器C,其连接在第一输出端子TER2与低电平源电压VSS之间。
如图5所示,在紧接在施加驱动电源之后的初始操作中,由于IR压降的影响,输入到EVDD电源电路的补偿前最终反馈驱动电压EVDD-FB和分割的最终反馈驱动电压EVDD-FB可随时间逐渐减小。分割的最终反馈驱动电压EVDD-FB可以是第一放大器AMP1的输入(-)。第一放大器AMP1可以对分割的最终反馈驱动电压EVDD-FB和参考电压REF进行差分放大,因此,第一放大器AMP1的输出可随时间增大。第二放大器AMP2可以产生在第一放大器AMP1的输出与斜坡波形RAMP之间的交点处上升或下降的PWM输出波形。PWM输出波形的导通占空比(on duty)和截止占空比(off duty)可以交替并且其导通占空比可以随时间增大,第一输出开关S1的导通时序可以与PWM输出波形的导通占空比同步,并且第二输出开关S2的导通时序可以与PWM输出波形的截止占空比同步。第一输出节点Na的电压在PWM输出波形的导通占空比时段内可具有高电平VI,并且在PWM输出波形的截止占空比时段内可具有低电平VSS。此外,当第一输出节点Na的电压VNa具有高电平VI时,从EVDD电源电路输出的高电平驱动电压EVDD-OUT可以增大;并且当第一输出节点Na的电压VNa具有低电平VSS时,从EVDD电源电路输出的高电平驱动电压EVDD-OUT可以降低。随着时间的推移,电压增大时段可以相比电压降低时段进一步延长,因此,高电平驱动电压EVDD-OUT可以增大,直到最终反馈驱动电压EVDD-FB是目标电压为止。
在垂直有效时段Vactive期间,可以通过使用补偿机制向所有水平像素行施加一定电平的高电平驱动电压EVDD-OUT,从而防止图像质量因IR压降而劣化。
[第二实施方式]
图6是图示根据电致发光显示设备的第二实施方式的补偿***的图。图7是图示根据第二实施方式的补偿***的驱动时序的图。
参照图6,根据第二实施方式的补偿***可包括显示面板PNL、EVDD电源电路和反馈控制电路FBCON。
图6的显示面板PNL和EVDD电源电路可以与上面参照图3给出的描述基本相同。然而,就反馈控制电路FBCON的配置而言,图6可能与图3不同。即,包括在图6的反馈控制电路FBCON中的MOS晶体管MOS1和MOS2可实现为不同的沟道类型,因此可以根据一个输出控制信号CTR来控制MOS晶体管MOS1和MOS2,并且可以简化生成输出控制信号CTR的控制信号生成电路SWCON。
详细地,反馈控制电路FBCON可以接收高电平驱动电压EVDD-OUT作为第一反馈驱动电压EVDD-FB1,并且可以从第一电源线的第二位置TO接收第二反馈驱动电压EVDD-FB2,然后,可以将基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而调整的最终反馈驱动电压EVDD-FB提供至EVDD电源电路的第一输入端子TER1。在此,在第一电源线的第二位置处的IR压降可以大于在第一电源线的第一位置处的IR压降。换言之,在第一电源线中的IR压降的幅度中,IR压降在第一位置处可最小,而IR压降在第二位置处可最大。
在提供数据应用扫描信号SCAN的垂直有效时段Vactive中,如图7中所示,最终反馈驱动电压EVDD-FB可以基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而保持目标电压,并且因此,可以有效地减小由IR压降引起的图像质量偏差。
参照图7,在垂直有效时段Vactive中,反馈控制电路FBCON可以在从目标电平增大的方向上改变第一反馈驱动电压EVDD-FB1,并且可以在朝着目标电平增大的方向上改变第二反馈驱动电压EVDD-FB2,使得最终反馈驱动电压EVDD-FB具有确定的目标电压。此时,反馈控制电路FBCON可以相反地改变第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率。换句话说,反馈控制电路FBCON可以在从100%减小到0%的方向上改变第一反馈驱动电压EVDD-FB1的第一输出贡献率,并且可以在从0%增大到100%的方向上改变第二反馈驱动电压EVDD-FB2的第二输出贡献率。
为此,如图6所示,反馈控制电路FBCON可包括:控制信号生成电路SWCON,其生成用于不同地确定第一输出贡献率和第二输出贡献率的输出控制信号CTR;第一缓存器BUFl,其接收第一反馈驱动电压EVDD-FB1;第二缓存器BUF2,其接收第二反馈驱动电压EVDD-FB2;第一MOS晶体管MOS1,其基于根据输出控制信号CTR控制的导通率将第一缓存器BUF1的输出连接至EVDD电源电路的第一输入端子TER1;以及第二MOS晶体管MOS2,其基于根据输出控制信号CTR控制的导通率将第二缓存器BUF2的输出连接至EVDD电源电路的第一输入端子TER1。
第一缓存器BUF1可以防止在第一MOS晶体管MOS1中产生的反向电流被施加至显示面板PNL。同样地,第二缓存器BUF2可以防止在第二MOS晶体管MOS2中产生的反向电流被施加至显示面板PNL。
在图6中示出第一MOS晶体管MOS1实现为P沟道晶体管并且第二MOS晶体管MOS2实现为N沟道晶体管,但是本发明的构思不限于此。在其他实施方式中,第一MOS晶体管MOS1可实现为N沟道晶体管,而第二MOS晶体管MOS2可实现为P沟道晶体管。
[第三实施方式]
图8是图示根据电致发光显示设备的第三实施方式的补偿***的图。
参照图8,根据第三实施方式的补偿***可包括显示面板PNL、EVDD电源电路和反馈控制电路FBCON。
图8的显示面板PNL和EVDD电源电路可以与上面参照图3给出的描述基本相同。然而,就反馈控制电路FBCON的配置而言,图8可能与图3不同。即,图8与图3的不同之处可在于:图8的反馈控制电路FBCON采用薄膜晶体管TFT1和TFT2实现,薄膜晶体管TFT1和TFT2设置在显示面板PNL中,不需要单独的缓存器。与图3相比,图8的反馈控制电路FBCON可具有安装在控制板上的面积减小的优点。
详细地说,反馈控制电路FBCON可以接收高电平驱动电压EVDD-OUT作为第一反馈驱动电压EVDD-FB1,并且可以从第一电源线的第二位置TO接收第二反馈驱动电压EVDD-FB2,然后,可以将基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而调整的最终反馈驱动电压EVDD-FB提供至EVDD电源电路的第一输入端子TER1。在此,在第一电源线的第二位置处的IR压降可以大于在第一电源线的第一位置处的IR压降。换言之,在第一电源线中的IR压降的幅度中,IR压降在第一位置处可以最小,而IR压降在第二位置处可以最大。
在提供数据应用扫描信号SCAN的垂直有效时段Vactive中,如图4中所示,最终反馈驱动电压EVDD-FB可以基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而保持目标电压,因此,可以有效地减小由IR压降引起的图像质量偏差。
在垂直有效时段Vactive中,反馈控制电路FBCON可以在从目标电平增大的方向上改变第一反馈驱动电压EVDD-FB1,并且可以在朝着目标电平增大的方向上改变第二反馈驱动电压EVDD-FB2。此时,反馈控制电路FBCON可以相反地改变第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率。换句话说,反馈控制电路FBCON可以在从100%减小到0%的方向上改变第一反馈驱动电压EVDD-FB1的第一输出贡献率,并且可以在从0%增大到100%的方向上改变第二反馈驱动电压EVDD-FB2的第二输出贡献率。
为此,如图8所示的那样,反馈控制电路FBCON可包括:控制信号生成电路SWCON,其生成用于确定第一输出贡献率的第一输出控制信号CTRl和用于确定第二输出贡献率的第二输出控制信号CTR2;第一薄膜晶体管TFT1,其基于根据第一输出控制信号CTR1控制的导通率将第一反馈驱动电压EVDD-FB1连接至EVDD电源电路的第一输入端子TER1;和第二薄膜晶体管TFT2,其基于根据第二输出控制信号CTR2控制的导通率将第二反馈驱动电压EVDD-FB2连接至EVDD电源电路的第一输入端子TER1。
在图8中示出第一薄膜晶体管TFT1和第二薄膜晶体管TFT2的每一个实现为N沟道晶体管,但是本发明的构思不限于此。在其他实施方式中,第一薄膜晶体管TFT1和第二薄膜晶体管TFT2的每一个可实现为P沟道晶体管。
[第四实施方式]
图9是图示根据电致发光显示设备的第四实施方式的补偿***的图。
参照图9,根据第四实施方式的补偿***可包括显示面板PNL、EVDD电源电路和反馈控制电路FBCON。
图9的显示面板PNL和EVDD电源电路可以与上面参照图6给出的描述基本相同。然而,就反馈控制电路FBCON的配置而言,图9可与图6不同。即,图9与图6的不同之处可在于:图9的反馈控制电路FBCON采用薄膜晶体管TFT1和TFT2实现,薄膜晶体管TFT1和TFT2设置在显示面板PNL中,不需要单独的缓存器。与图6相比,图9的反馈控制电路FBCON可具有安装在控制板上的面积减小的优点。
详细地说,反馈控制电路FBCON可以接收高电平驱动电压EVDD-OUT作为第一反馈驱动电压EVDD-FB1,并且可以从第一电源线的第二位置TO接收第二反馈驱动电压EVDD-FB2,然后,可以将基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而调整的最终反馈驱动电压EVDD-FB提供至EVDD电源电路的第一输入端子TER1。在此,在第一电源线的第二位置处的IR压降可以大于在第一电源线的第一位置处的IR压降。换言之,在第一电源线中的IR压降的幅度中,IR压降在第一位置处可最小,而IR压降在第二位置处可最大。
在提供数据应用扫描信号SCAN的垂直有效时段Vactive中,如图7中所示的那样,最终反馈驱动电压EVDD-FB可以基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而保持目标电压,因此,可以有效地减小由IR压降引起的图像质量偏差。
在垂直有效时段Vactive中,反馈控制电路FBCON可以在从目标电平增大的方向上改变第一反馈驱动电压EVDD-FB1,并且可以在朝着目标电平增大的方向上改变第二反馈驱动电压EVDD-FB2。此时,反馈控制电路FBCON可以相反地改变第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率。换句话说,反馈控制电路FBCON可以在从100%减小到0%的方向上改变第一反馈驱动电压EVDD-FB1的第一输出贡献率,并且可以在从0%增大到100%的方向上改变第二反馈驱动电压EVDD-FB2的第二输出贡献率。
为此,如图9所示,反馈控制电路FBCON可包括:控制信号生成电路SWCON,其生成用于不同地确定第一输出贡献率和第二输出贡献率的输出控制信号CTR;第一薄膜晶体管TFT1,其基于根据输出控制信号CTR控制的导通率将第一反馈驱动电压EVDD-FB1连接至EVDD电源电路的第一输入端子TER1;和第二薄膜晶体管TFT2,其基于根据输出控制信号CTR控制的导通率将第二反馈驱动电压EVDD-FB2连接至EVDD电源电路的第一输入端子TER1。
在图9中示出第一薄膜晶体管TFT1实现为P沟道晶体管并且第二薄膜晶体管TFT2实现为N沟道晶体管,但是本发明的构思不限于此。在其他实施方式中,第一薄膜晶体管TFT1可实现为N沟道晶体管,而第二薄膜晶体管TFT2可实现为P沟道晶体管。
[第五至第八实施方式]
图10是示出由在包括切口的区域和不包括切口的区域之间发生的初始化电压Vini值的波纹偏差引起的亮度偏差的图。
参照图10,显示模块MD可包含包括切口部分的第一区域A和不包括切口部分的第二区域B。像素可以仅设置在第一区域A和第二区域B的每一个的有源区域AA中并且可以不设置在切口部分中。切口部分可不实现图像。相机模块可以设置在切口部分中,并且芯片型驱动器IC可以设置在切口部分中。
第一区域A可包括比第二区域B更少的包括在一个水平像素行中的像素。由于这种像素数量差异,与第一区域A的一个水平像素行对应的总电流可以低于与第二区域B的一个水平像素行对应的总电流。因此,提供至第一区域A的一个水平像素行的初始化电压Vini的波纹幅度可以小于提供至第二区域B的一个水平像素行的初始化电压Vini的波纹幅度。此外,由于这种波纹偏差,第二区域B中的初始化电压Vini可比第一区域A中的初始化电压Vini高“ΔV”,从而导致第一区域A和第二区域B之间的亮度偏差。
为了补偿由高电平驱动电压的IR压降引起的图像质量偏差,并且为了进一步补偿由上述初始化电压的波纹偏差引起的亮度偏差,根据本发明的电致发光显示设备可以使用根据第五至第八实施方式的补偿***。
图11所示的根据第五实施方式的补偿***可以通过向根据上述第一实施方式的补偿***添加Vini电源电路来实现,图12所示的根据第六实施方式的补偿***可以通过向根据上述第二实施方式的补偿***添加Vini电源电路来实现,图13所示的根据第七实施方式的补偿***可以通过向根据上述第三实施方式的补偿***添加Vini电源电路来实现,图14所示的根据第八实施方式的补偿***可以通过向根据上述第四实施方式的补偿***添加Vini电源电路来实现。
在图11至图14中,设置在显示面板PNL中的多个像素可进一步连接至第二电源线,以接收初始化电压Vini-OUT。
Vini电源电路可包括第二输入端子TER3和第二输出端子TER4。Vini电源电路可以通过第二输入端子TER3从第二电源线的第三位置TO1接收反馈初始化电压Vini-FB,并且可以将反馈初始化电压Vini-FB进行转换,以通过第二输出端子TER4向第二电源线的第四位置TI1输出初始化电压Vini-OUT。
在此,第三位置TO1可以对应于图10的包括切口的第一区域A,并且第四位置TI1可以对应于图10的不包括切口的第二区域B。因此,对应于第三位置TO1的显示面板PNL的水平行像素的数目可小于对应于第四位置TI1的显示面板PNL的水平行像素的数目。
Vini电源电路可相对于与第三位置TO1对应的反馈初始化电压Vini-FB来控制待提供至第四位置TI1的初始化电压Vini-OUT。
Vini电源电路可包括:连接至第二输入端子TER3的第二分压电阻器串R3和R4;以及第二转换电路,第二转换电路将由第二分压电阻器串R3和R4分割的反馈初始化电压Vini-FB进行DC-DC转换,以输出能够补偿由波纹偏差引起的亮度偏差的初始化电压Vini-OUT。
图示了第二DC-DC转换器为降压转换器,但本发明的构思不限于此,第二DC-DC转换器可以替换为其他类型的转换器,比如升压转换器。
第二DC-DC转换器可包括:第三放大器AMP3,其将参考电压REF与由第二分压电阻器串R3和R4的第二分压节点Ny分割的反馈初始化电压Vini-FB进行比较;第四放大器AMP4,其将第三放大器AMP3的输出与斜坡波形RAMP进行比较,以产生PWM1输出波形;第二控制器CONL1,其基于PWM1输出波形而输出具有相反相位的第三开关控制信号和第四开关控制信号;第三输出开关S3,其连接在高电平源电压VI与第二输出节点Nb之间;第四输出开关S4,其连接在第二输出节点Nb与低电平源电压VSS之间;第二电感器L1,其连接在第二输出节点Nb与第二输出端子TER4之间;以及第二电容器C1,其连接在第二输出端子TER4与低电平源电压VSS之间。
Vini电源电路可以通过第二输入端子TER3接收反馈初始化电压Vini-FB,以通过第二输出端子TER4输出初始化电压Vini-OUT。当反馈初始化电压Vini-FB低于目标初始化电压时,Vini电源电路可以增大初始化电压Vini-OUT,并且当反馈初始化电压Vini-FB高于目标初始化电压时,Vini电源电路可以降低初始化电压Vini-OUT。基于这样的电压反馈操作,反馈初始化电压Vini-FB可以在垂直有效时段中保持预定或确定的目标初始化电压,从而减小由切口区域和非切口区域之间的波纹偏差引起的亮度偏差。
例如,当在第三位置TOl处的初始化电压中出现相对较大的波纹时,反馈初始化电压Vini-FB可能会随时间增大,因此,第三放大器AMP3的负(-)输入电压可能增大。另一方面,可以降低第三放大器AMP3的输出和第四放大器AMP4的正(+)输入。因此,随着时间的推移,可以缩短PMW1信号的导通占空比时段,并且可以通过第三输出开关S3和第四输出开关S4减小第二DC-DC转换器的操作占空比,由此可以使初始化电压Vini-OUT降低。如上所述,可以调整初始化电压Vini-OUT,使得反馈初始化电压Vini-FB成为目标初始化电压。
[第九实施方式]
图15是图示根据电致发光显示设备的第九实施方式的补偿***的图。图16是示出施加到根据第九实施方式的补偿***的数据应用扫描信号和MUX控制信号的时序的图。
参照图15和图16,根据第九实施方式的补偿***与上述第五至第八实施方式的相同之处可在于:根据第九实施方式的补偿***补偿由高电平驱动电压的IR压降引起的图像质量偏差,并且进一步补偿由初始化电压的波纹偏差引起的亮度偏差。然而,根据第九实施方式的补偿***与上述第五至第八实施方式的不同之处可在于:EVDD电源电路和Vini电源电路集成为一体。与上述第五至第八实施方式相比,根据第九实施方式的补偿***可以进一步减小电源产生电路PMIC的电路安装面积。
根据第九实施方式的补偿***可包括显示面板PNL、公共电源电路和反馈控制电路FBCON。
连接至第一电源线和第二电源线的多个像素可被包括在显示面板PNL中,并且每个像素可以经由第一电源线被提供高电平驱动电压EVDD-OUT,并且可以经由第二电源线被提供初始化电压Vini-OUT。
公共电源电路可以将通过其第一输入端子TERl输入的最终反馈驱动电压EVDD-FB进行转换,以通过其第一输出端子TER2向第一电源线的第一位置TI输出高电平驱动电压EVDD-OUT。此外,公共电源电路可以通过其第二输入端子TER3从第二电源线的第三位置TO1接收反馈初始化电压Vini-FB,并且可以将反馈初始化电压Vini-FB进行转换,以通过其第二输出端子TER4向第二电源线的第四位置TI1输出初始化电压Vini-OUT。
反馈控制电路FBCON可以接收高电平驱动电压EVDD-OUT作为第一反馈驱动电压EVDD-FB1,并且可以从第一电源线的第二位置TO接收第二反馈驱动电压EVDD-FB2,然后,可以将基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而调整的最终反馈驱动电压EVDD-FB提供至公共电源电路的第一输入端子TER1。在此,在第一电源线的第二位置处的IR压降可以大于在第一电源线的第一位置处的IR压降。换言之,在第一电源线中的IR压降的幅度中,IR压降在第一位置处可以最小,而IR压降在第二位置处可以最大。
在提供数据应用扫描信号SCAN的垂直有效时段Vactive中,如图7中所示,最终反馈驱动电压EVDD-FB可以基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而保持目标电压,因此,可以有效地减小由IR压降引起的图像质量偏差。
如上所述,在提供数据应用扫描信号SCAN的垂直有效时段Vactive中,最终反馈驱动电压EVDD-FB可以基于第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率而保持目标电压,因此,可以有效地减小由IR压降引起的图像质量偏差。
此外,第三位置TO1可以对应于图10的包括切口的第一区域A,并且第四位置TI1可以对应于图10的不包括切口的第二区域B。因此,与第三位置TO1对应的显示面板PNL的水平行像素的数目可以小于与第四位置TI1对应的显示面板PNL的水平行像素的数目,并且可以相对于与第三位置TO1对应的反馈初始化电压Vini-FB来控制待提供至第四位置TI1的初始化电压Vini-OUT,从而减小初始化电压的波纹偏差并减小亮度偏差。
公共电源电路可包括:连接至第一输入端子TERl的第一分压电阻器串Rl和R2;连接至第二输入端子TER3的第二分压电阻器串R3和R4;转换电路CIRC,其选择性地转换最终反馈驱动电压EVDD-FB和反馈初始化电压Vini-FB,以选择性地输出高电平驱动电压EVDD-OUT和初始化电压Vini-OUT;第一开关电路MUX1,其基于MUX控制信号MUX-CON选择性地将第一分压电阻器串R1和R2以及第二分压电阻器串R3和R4连接至转换电路CIRC;以及第二开关电路MUX2,其基于MUX控制信号MUX-CON选择性地将转换电路CIRC的输出端子Nc连接至第一输出端子TER2和第二输出端子TER4。
如图16所示,当数据应用扫描信号SCAN的导通时段包括连续的第一时段和第二时段时,时序控制电路TCON可以在第一时段中产生具有第一电平LV1的MUX控制信号MUX-CON并且可以在第二时段中产生具有不同于第一电平LV1的第二电平LV2的MUX控制信号MUX-CON。在此,数据应用扫描信号SCAN的导通时段可以是一个水平时段H1,并且一个水平时段H1可被定义为将数据电压充入包括在一个水平像素行中的像素所花费的时间。
在第一时段中,第一开关电路MUXl可以基于具有第一电平LVl的MUX控制信号MUX-CON将第一分压电阻器串Rl和R2连接至转换电路CIRC,并且第二开关电路MUX2可以基于具有第一电平LV1的MUX控制信号MUX-CON将转换电路CIRC的输出端子Nc连接至第一输出端子TER2。
在第二时段中,第一开关电路MUXl可以基于具有第二电平LV2的MUX控制信号MUX-CON将第二分压电阻器串R3和R4连接至转换电路CIRC,并且第二开关电路MUX2可以基于具有第二电平LV2的MUX控制信号MUX-CON将转换电路CIRC的输出端子Nc连接至第二输出端子TER4。
第一开关电路MUXl可包括:连接至第一分压电阻器串Rl和R2的第一分压节点Nx的第一端子1a;连接至第二分压电阻器串R3和R4的第二分压节点Ny的第二端子1b;以及基于MUX控制信号MUX-CON选择性地将第一端子1a和第二端子1b连接至转换电路CIRC的第三端子。
第二开关电路MUX2可包括:连接至第一输出端子TER2的第一端子2a;连接至第二输出端子TER4的第二端子2b;以及基于MUX控制信号MUX-CON选择性地将第一端子2a和第二端子2b连接至转换电路CIRC的输出端子Nc的第三端子。
转换电路CIRC可包括:第一放大器AMPl,其将参考电压REF与由第一分压电阻器串Rl和R2的第一分压节点Nx分割的最终反馈驱动电压EVDD-FB或由第二分压电阻器串R3和R4的第二分压节点Ny分割的反馈初始化电压Vini-FB进行比较;第二放大器AMP2,其将第一放大器AMP1的输出与斜坡波形RAMP进行比较,以产生PWM输出波形;第一控制器CONL,其基于PWM输出波形而输出具有相反相位的第一开关控制信号和第二开关控制信号;第一输出开关S1,其连接在高电平源电压VI与第一输出节点Na之间;第二输出开关S2,其连接在第一输出节点Na与低电平源电压VSS之间;第一电感器L,其连接在第一输出节点Na与输出端子Nc之间;以及第一电容器C,其连接在输出端子Nc与低电平源电压VSS之间。
在垂直有效时段Vactive中,反馈控制电路FBCON可以在从目标电平增大的方向上改变第一反馈驱动电压EVDD-FB1,并且可以在朝着目标电平增大的方向上改变第二反馈驱动电压EVDD-FB2。此时,反馈控制电路FBCON可以相反地改变第一反馈驱动电压EVDD-FB1的第一输出贡献率和第二反馈驱动电压EVDD-FB2的第二输出贡献率。换句话说,反馈控制电路FBCON可以在从100%减小到0%的方向上改变第一反馈驱动电压EVDD-FB1的第一输出贡献率,并且可以在从0%增大到100%的方向上改变第二反馈驱动电压EVDD-FB2的第二输出贡献率。
反馈控制电路FBCON的配置可以与第一至第四实施方式的描述基本相同。
本发明的实施方式可以实现以下效果。
根据本发明的实施方式,可以减小由在高电平驱动电压的电源线中发生的IR压降引起的图像质量偏差。
此外,根据本发明的实施方式,可以减小由在高电平驱动电压的电源线中发生的IR压降引起的图像质量偏差,以及由在包括切口的区域和不包括切口的区域之间发生的初始化电压的波纹偏差引起的亮度偏差。
根据本发明的效果不限于以上示例,其他的各种效果可包括在本申请中。
尽管已经参照本发明的示例性实施方式具体地示出和描述了本发明,但是所属领域的普通技术人员将理解,在不背离由所附权利要求书所限定的本发明的精神和范围的情况下,可以在形式和细节上作出各种改变。
Claims (17)
1.一种电致发光显示设备,包括:
显示面板,所述显示面板包括连接至第一电源线的多个像素;
EVDD电源电路,所述EVDD电源电路将通过其第一输入端子输入的最终反馈驱动电压进行转换,以通过其第一输出端子向所述第一电源线的第一位置输出高电平驱动电压;和
反馈控制电路,所述反馈控制电路接收所述高电平驱动电压作为第一反馈驱动电压,从所述第一电源线的第二位置接收第二反馈驱动电压,并将基于所述第一反馈驱动电压的第一输出贡献率和所述第二反馈驱动电压的第二输出贡献率而调整的最终反馈驱动电压提供至所述EVDD电源电路的第一输入端子,
其中,在所述第一电源线的第二位置处的动态电压IR压降大于在所述第一电源线的第一位置处的IR压降,并且
所述高电平驱动电压的输出在垂直有效时段中增大,其中在所述垂直有效时段中向所述显示面板提供数据应用扫描信号,
其中所述反馈控制电路包括:
控制信号生成电路,所述控制信号生成电路生成用于确定所述第一输出贡献率的第一输出控制信号和用于确定所述第二输出贡献率的第二输出控制信号;
第一缓存器,所述第一缓存器接收所述第一反馈驱动电压;
第二缓存器,所述第二缓存器接收所述第二反馈驱动电压;
第一MOS晶体管,所述第一MOS晶体管基于根据所述第一输出控制信号控制的导通率将所述第一缓存器的输出连接至所述EVDD电源电路的第一输入端子;以及
第二MOS晶体管,所述第二MOS晶体管基于根据所述第二输出控制信号控制的导通率将所述第二缓存器的输出连接至所述EVDD电源电路的第一输入端子。
2.根据权利要求1所述的电致发光显示设备,其中,在所述垂直有效时段中,
所述第一反馈驱动电压在从目标电平增大的方向上变化,并且
所述第二反馈驱动电压在朝着所述目标电平增大的方向上变化。
3.根据权利要求1所述的电致发光显示设备,其中,在所述垂直有效时段中,所述第一输出贡献率和所述第二输出贡献率在彼此相反的方向上变化。
4.根据权利要求3所述的电致发光显示设备,其中
所述第一输出贡献率在从100%减小到0%的方向上变化,并且
所述第二输出贡献率在从0%增大到100%的方向上变化。
5.根据权利要求1所述的电致发光显示设备,其中
所述第一MOS晶体管和所述第二MOS晶体管的每一个实现为N沟道晶体管,或者
所述第一MOS晶体管和所述第二MOS晶体管的每一个实现为P沟道晶体管。
6.根据权利要求1所述的电致发光显示设备,其中所述反馈控制电路包括:
控制信号生成电路,所述控制信号生成电路生成用于不同地确定所述第一输出贡献率和所述第二输出贡献率的输出控制信号;
第一缓存器,所述第一缓存器接收所述第一反馈驱动电压;
第二缓存器,所述第二缓存器接收所述第二反馈驱动电压;
第一MOS晶体管,所述第一MOS晶体管基于根据所述输出控制信号控制的导通率将所述第一缓存器的输出连接至所述EVDD电源电路的第一输入端子;以及
第二MOS晶体管,所述第二MOS晶体管基于根据所述输出控制信号控制的导通率将所述第二缓存器的输出连接至所述EVDD电源电路的第一输入端子。
7.根据权利要求6所述的电致发光显示设备,其中,
在所述第一MOS晶体管实现为P沟道晶体管时,所述第二MOS晶体管实现为N沟道晶体管,并且
在所述第一MOS晶体管实现为N沟道晶体管时,所述第二MOS晶体管实现为P沟道晶体管。
8.根据权利要求1所述的电致发光显示设备,其中所述反馈控制电路包括:
控制信号生成电路,所述控制信号生成电路生成用于确定所述第一输出贡献率的第一输出控制信号和用于确定所述第二输出贡献率的第二输出控制信号;
第一薄膜晶体管,所述第一薄膜晶体管基于根据所述第一输出控制信号控制的导通率将所述第一反馈驱动电压连接至所述EVDD电源电路的第一输入端子,所述第一薄膜晶体管位于所述显示面板中;和
第二薄膜晶体管,所述第二薄膜晶体管基于根据所述第二输出控制信号控制的导通率将所述第二反馈驱动电压连接至所述EVDD电源电路的第一输入端子,所述第一薄膜晶体管位于所述显示面板中。
9.根据权利要求8所述的电致发光显示设备,其中
所述第一薄膜晶体管和所述第二薄膜晶体管的每一个实现为N沟道晶体管,或者
所述第一薄膜晶体管和所述第二薄膜晶体管的每一个实现为P沟道晶体管。
10.根据权利要求1所述的电致发光显示设备,其中所述反馈控制电路包括:
控制信号生成电路,所述控制信号生成电路生成用于确定所述第一输出贡献率和所述第二输出贡献率的输出控制信号;
第一薄膜晶体管,所述第一薄膜晶体管基于根据所述输出控制信号控制的导通率将所述第一反馈驱动电压连接至所述EVDD电源电路的所述第一输入端子;和
第二薄膜晶体管,所述第二薄膜晶体管基于根据所述输出控制信号控制的导通率将所述第二反馈驱动电压连接至所述EVDD电源电路的所述第一输入端子。
11.根据权利要求10所述的电致发光显示设备,其中,
在所述第一薄膜晶体管实现为P沟道晶体管时,所述第二薄膜晶体管实现为N沟道晶体管,并且
在所述第一薄膜晶体管实现为N沟道晶体管时,所述第二薄膜晶体管实现为P沟道晶体管。
12.根据权利要求1至11中任一项所述的电致发光显示设备,还包括:
连接至所述多个像素的第二电源线;和
Vini电源电路,所述Vini电源电路通过其第二输入端子从所述第二电源线的第三位置接收反馈初始化电压,并将所述反馈初始化电压进行转换,以通过其第二输出端子向所述第二电源线的第四位置输出初始化电压,
与所述第三位置对应的所述显示面板的水平行像素的数目小于与所述第四位置对应的所述显示面板的水平行像素的数目,并且
在所述垂直有效时段中,所述反馈初始化电压具有确定的目标初始化电平。
13.一种电致发光显示设备,包括:
显示面板,所述显示面板包括连接至第一电源线和第二电源线的多个像素;
公共电源电路,所述公共电源电路将通过其第一输入端子输入的最终反馈驱动电压进行转换,以通过其第一输出端子向所述第一电源线的第一位置输出高电平驱动电压;所述公共电源电路通过其第二输入端子从所述第二电源线的第三位置接收反馈初始化电压,并将所述反馈初始化电压进行转换,以通过其第二输出端子向所述第二电源线的第四位置输出初始化电压;和
反馈控制电路,所述反馈控制电路接收所述高电平驱动电压作为第一反馈驱动电压,从所述第一电源线的第二位置接收第二反馈驱动电压,并将基于所述第一反馈驱动电压的第一输出贡献率和所述第二反馈驱动电压的第二输出贡献率而调整的最终反馈驱动电压提供至所述公共电源电路的第一输入端子,
其中,在所述第一电源线的第二位置处的动态电压IR压降大于在所述第一电源线的第一位置处的IR压降,
与所述第三位置对应的所述显示面板的水平行像素的数目小于与所述第四位置对应的所述显示面板的水平行像素的数目,并且
所述高电平驱动电压的输出在垂直有效时段中增大,其中在所述垂直有效时段中向所述显示面板提供数据应用扫描信号,
其中所述反馈控制电路包括:
控制信号生成电路,所述控制信号生成电路生成用于确定所述第一输出贡献率的第一输出控制信号和用于确定所述第二输出贡献率的第二输出控制信号;
第一缓存器,所述第一缓存器接收所述第一反馈驱动电压;
第二缓存器,所述第二缓存器接收所述第二反馈驱动电压;
第一MOS晶体管,所述第一MOS晶体管基于根据所述第一输出控制信号控制的导通率将所述第一缓存器的输出连接至所述公共电源电路的第一输入端子;以及
第二MOS晶体管,所述第二MOS晶体管基于根据所述第二输出控制信号控制的导通率将所述第二缓存器的输出连接至所述公共电源电路的第一输入端子。
14.根据权利要求13所述的电致发光显示设备,其中,在所述垂直有效时段中,所述反馈初始化电压具有确定的目标初始化电平。
15.根据权利要求13所述的电致发光显示设备,其中所述公共电源电路包括:
第一分压电阻器串,所述第一分压电阻器串连接至所述公共电源电路的第一输入端子;
第二分压电阻器串,所述第二分压电阻器串连接至所述公共电源电路的第二输入端子;
转换电路,所述转换电路选择性地转换所述最终反馈驱动电压和所述反馈初始化电压,以选择性地输出所述高电平驱动电压和所述初始化电压;
第一开关电路,所述第一开关电路基于MUX控制信号选择性地将所述第一分压电阻器串和所述第二分压电阻器串连接至所述转换电路;以及
第二开关电路,所述第二开关电路基于所述MUX控制信号选择性地将所述转换电路的输出端子连接至所述第一输出端子和所述第二输出端子。
16.根据权利要求15所述的电致发光显示设备,其中
所述数据应用扫描信号的导通时段包括连续的第一时段和第二时段,并且
所述MUX控制信号在所述第一时段具有第一电平并且在所述第二时段具有不同于所述第一电平的第二电平。
17.根据权利要求16所述的电致发光显示设备,其中,
在所述第一时段中,所述第一开关电路基于具有所述第一电平的MUX控制信号,将所述第一分压电阻器串连接至所述转换电路,并且所述第二开关电路基于具有所述第一电平的MUX控制信号,将所述转换电路的输出端子连接至所述公共电源电路的第一输出端子,以及
在所述第二时段中,所述第一开关电路基于具有所述第二电平的MUX控制信号,将所述第二分压电阻器串连接至所述转换电路,并且所述第二开关电路基于具有所述第二电平的MUX控制信号,将所述转换电路的输出端子连接至所述公共电源电路的第二输出端子。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2020-0170583 | 2020-12-08 | ||
KR1020200170583A KR20220081096A (ko) | 2020-12-08 | 2020-12-08 | 전계 발광 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114664232A CN114664232A (zh) | 2022-06-24 |
CN114664232B true CN114664232B (zh) | 2024-06-21 |
Family
ID=81849377
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111315286.9A Active CN114664232B (zh) | 2020-12-08 | 2021-11-08 | 电致发光显示设备 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20220180800A1 (zh) |
KR (1) | KR20220081096A (zh) |
CN (1) | CN114664232B (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101615393B1 (ko) * | 2010-01-13 | 2016-04-25 | 가부시키가이샤 제이올레드 | 표시 장치 및 그 구동 방법 |
CN103927959B (zh) * | 2013-12-30 | 2016-12-07 | 上海中航光电子有限公司 | 显示装置的电压调节电路、显示装置 |
KR102231774B1 (ko) * | 2014-09-24 | 2021-03-25 | 삼성디스플레이 주식회사 | 전원 전압의 변동을 보상하는 표시 장치 |
KR102232075B1 (ko) * | 2018-06-27 | 2021-03-25 | 주식회사 비트센싱 | 레이더 장치 및 레이더 장치에 이용되는 안테나 장치 |
KR102548853B1 (ko) * | 2018-11-09 | 2023-06-29 | 삼성디스플레이 주식회사 | 전원 전압에 대한 피드백 루프를 가지는 표시 장치 |
-
2020
- 2020-12-08 KR KR1020200170583A patent/KR20220081096A/ko not_active Application Discontinuation
-
2021
- 2021-11-08 CN CN202111315286.9A patent/CN114664232B/zh active Active
- 2021-11-09 US US17/522,683 patent/US20220180800A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
US20220180800A1 (en) | 2022-06-09 |
KR20220081096A (ko) | 2022-06-15 |
CN114664232A (zh) | 2022-06-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108091302B (zh) | 显示装置 | |
US9761172B2 (en) | Organic light emitting diode display device and driving method thereof | |
US8564587B2 (en) | Organic light emitting diode display | |
US11551606B2 (en) | LED driving circuit, display panel, and pixel driving device | |
EP1981018A1 (en) | PIixel, organic light emitting display usig the same, and associated methods | |
US20060202913A1 (en) | Device and method for driving active matrix light-emitting display panel | |
KR20180036200A (ko) | 유기발광표시장치와 그의 구동방법 | |
US10504391B2 (en) | Data driver and display device using the same | |
KR20140030479A (ko) | 유기발광 표시장치 및 그 구동방법 | |
US11538415B2 (en) | Clock and voltage generation circuit and display device including the same | |
KR20180014387A (ko) | 유기발광 표시장치와 그 구동방법 | |
CN113808525A (zh) | 显示装置 | |
US10665163B2 (en) | Pixel circuit, driving method thereof, array substrate and display device | |
KR20170132598A (ko) | 유기발광다이오드를 포함하는 화소 회로 및 이를 포함하는 표시장치 | |
CN113129834A (zh) | 显示装置 | |
KR20210007508A (ko) | 표시장치와 그 구동 방법 | |
US8633922B2 (en) | Power supplying apparatus for organic light emitting display | |
KR20220059776A (ko) | 표시장치 및 이의 구동방법 | |
KR20190100565A (ko) | 화소 및 이를 포함하는 유기 발광 표시 장치 | |
KR20230103588A (ko) | 표시 장치 | |
CN101140733A (zh) | 有机电激发光二极体的驱动电路及其驱动方法 | |
CN114664232B (zh) | 电致发光显示设备 | |
US20220254299A1 (en) | Light emitting device | |
US11978392B1 (en) | Fast precharge method and circuit with mismatch cancellation | |
KR102473218B1 (ko) | 유기 발광 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |