CN114495800B - 显示面板的驱动方法及显示装置 - Google Patents

显示面板的驱动方法及显示装置 Download PDF

Info

Publication number
CN114495800B
CN114495800B CN202210217141.3A CN202210217141A CN114495800B CN 114495800 B CN114495800 B CN 114495800B CN 202210217141 A CN202210217141 A CN 202210217141A CN 114495800 B CN114495800 B CN 114495800B
Authority
CN
China
Prior art keywords
sub
data
pixel
gate
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210217141.3A
Other languages
English (en)
Other versions
CN114495800A (zh
Inventor
冯博
杨炜帆
刘磊
林金楠
侯清娜
魏重光
王琳琳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202210217141.3A priority Critical patent/CN114495800B/zh
Publication of CN114495800A publication Critical patent/CN114495800A/zh
Application granted granted Critical
Publication of CN114495800B publication Critical patent/CN114495800B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本公开实施例公开了显示面板的驱动方法及显示装置,包括:获取当前显示帧的显示数据;根据显示数据,确定电耦接于同一条数据线且电耦接于每相邻两条栅线的子像素对应的目标数据电压之间的电压差值;判断是否存在至少一条数据线电耦接的子像素对应的所有电压差值的绝对值不小于设定阈值;若是,则向栅极驱动电路输入第一控制脉冲信号,对栅线加载第一栅极扫描信号,并向源极驱动电路输入显示数据,对数据线加载数据电压,以使各子像素充入相应的数据电压;若否,则向栅极驱动电路输入第二控制脉冲信号,对栅线加载第二栅极扫描信号,并向源极驱动电路输入显示数据,对数据线加载数据电压,以使各子像素充入相应的数据电压。

Description

显示面板的驱动方法及显示装置
技术领域
本公开涉及显示技术领域,特别涉及显示面板的驱动方法及显示装置。
背景技术
在诸如液晶显示器(Liquid Crystal Display,LCD)和有机发光二极管(OrganicLight-Emitting Diode,OLED)显示器中,一般包括多个像素单元。每个像素单元可以包括:红色子像素、绿色子像素以及蓝色子像素。通过控制每个子像素对应的亮度,从而混合出所需显示的色彩来显示彩色图像。
发明内容
本公开实施例提供的显示面板的驱动方法,包括:
获取当前显示帧的显示数据;
根据所述显示数据,确定电耦接于同一条数据线且电耦接于每相邻两条栅线的子像素对应的目标数据电压之间的电压差值;
判断是否存在至少一条所述数据线电耦接的子像素对应的所有电压差值的绝对值不小于设定阈值;
若是,则向所述显示面板中的栅极驱动电路输入第一控制脉冲信号,对所述栅线加载第一栅极扫描信号,并向所述显示面板中的源极驱动电路输入所述显示数据,对所述数据线加载数据电压,以使所述显示面板中的各子像素充入相应的数据电压;
若否,则向所述栅极驱动电路输入第二控制脉冲信号,对所述栅线加载第二栅极扫描信号,并向源极驱动电路输入所述显示数据,对所述数据线加载数据电压,以使所述显示面板中的各子像素充入相应的数据电压;
其中,所述第一栅极扫描信号的一个有效脉冲的维持时长小于所述第二栅极扫描信号的一个有效脉冲的维持时长。
在一些示例中,相邻的两条栅线加载的所述第一栅极扫描信号的有效脉冲不具有交叠时间;相邻的至少两条栅线加载的所述第二栅极扫描信号的有效脉冲具有交叠时间。
在一些示例中,每一条所述栅线上加载的第二栅极扫描信号具有一个有效脉冲,且相邻的K条栅线加载的第二栅极扫描信号的有效脉冲存在交叠时间;其中,K为整数且K≥2;
在K为偶数时,每一条所述栅线上加载的第一栅极扫描信号的有效脉冲的数量为K/2;
在K为奇数时,每一条所述栅线上加载的第一栅极扫描信号的有效脉冲的数量为(K+1)/2。
在一些示例中,所述第一栅极扫描信号具有的一个有效脉冲的维持时长为tw1,所述第二栅极扫描信号具有的一个有效脉冲的维持时长为tw2,tw1=tw2/K。
在一些示例中,在每一条所述栅线加载的所述第一栅极扫描信号处于最后一个有效脉冲时,所述栅线电耦接的各子像素输入对应所述显示数据的数据电压。
在一些示例中,在所述第一栅极扫描信号具有多个有效脉冲时,在每一条所述栅线加载的所述第一栅极扫描信号处于除最后一个有效脉冲之外的其他有效脉冲时,所述栅线电耦接的各子像素充入预充电电压。
在一些示例中,当相邻的K条栅线加载的第二栅极扫描信号存在交叠时间时,在所述交叠时间后且在所述第K条栅线加载所述第二栅极扫描信号的时间内,对所述第K条栅线电耦接的子像素充入对应所述显示数据的数据电压,以及所述交叠时间内对所述第K条栅线电耦接的子像素充入预充电电压。
在一些示例中,所述第一控制脉冲信号包括具有第一目标周期的第一时钟信号和具有第二目标周期的第二时钟信号,且所述第一时钟信号和所述第二时钟信号交替出现;
所述第二控制脉冲信号包括具有第一基准周期的第三时钟信号;
所述第一目标周期和所述第二目标周期均小于所述第一基准周期。
在一些示例中,所述第一目标周期、所述第二目标周期和所述第一基准周期满足如下公式;
Tz1=Tm1+Tm2;
其中,Tm1代表所述第一目标周期,Tm2代表所述第二目标周期,Tz1代表所述第一基准周期。
在一些示例中,所述第一时钟信号的占空比为50%,所述第二时钟信号的占空比为25%,所述第三时钟信号的占空比为50%。
在一些示例中,所述第一控制脉冲信号包括具有第三目标周期的第四时钟信号,所述第二控制脉冲信号包括具有第二基准周期的第五时钟信号;
所述第三目标周期小于所述第二基准周期。
在一些示例中,当相邻的K条栅线加载的第二栅极扫描信号存在交叠时间时,所述第三目标周期和所述第二基准周期满足如下公式;
Tm3=K*Tz2;
其中,Tz2代表所述第二基准周期,Tm3代表所述第三目标周期,K为整数且K≥2。
本公开实施例提供的显示装置,包括:
显示面板,包括栅极驱动电路和源极驱动电路;
时序控制器,被配置为获取当前显示帧的显示数据;根据所述显示数据,确定电耦接于同一条数据线且电耦接于每相邻两条栅线的子像素对应的目标数据电压之间的电压差值;判断是否存在至少一条所述数据线电耦接的子像素对应的所有电压差值的绝对值不小于设定阈值;若是,则向所述栅极驱动电路输入第一控制脉冲信号,并对所述源极驱动电路输入所述显示数据;若否,则向所述栅极驱动电路输入第二控制脉冲信号,并向源极驱动电路输入所述显示数据;
所述栅极驱动电路被配置为根据接收到的所述第一控制脉冲信号,对所述栅线加载第一栅极扫描信号;以及根据接收到的所述第二控制脉冲信号,对所述栅线加载第二栅极扫描信号;
所述源极驱动电路被配置为根据接收到的所述显示数据,对所述数据线加载数据电压,以使所述显示面板中的各子像素充入相应的数据电压。
在一些示例中,所述时序控制器包括:
获取单元,被配置为获取当前显示帧的显示数据;
模式检测功能单元,被配置为根据所述显示数据,确定电耦接于同一条数据线且电耦接于每相邻两条栅线的子像素对应的目标数据电压之间的电压差值;判断是否存在至少一条所述数据线电耦接的子像素对应的所有电压差值满足设定范围;若是,则向所述栅极驱动电路输入第一控制脉冲信号,并对所述源极驱动电路输入所述显示数据;若否,则向所述栅极驱动电路输入第二控制脉冲信号,并向源极驱动电路输入所述显示数据。
在一些示例中,所述显示面板包括:
多个子像素;其中,所述多个子像素划分为多个子像素组;每个所述子像素组包括相同行中相邻的两个子像素;
多条栅线;其中,每一个子像素行对应两条栅线;所述子像素组中的一个子像素电耦接对应的两条栅线中的一条栅线,另一个子像素电耦接对应的两条栅线中的另一条栅线;
多条数据线;其中,每相邻两条所述数据线之间设置一列子像素组,且针对相邻的两条数据线,一条数据线电耦接设置于所述两条数据线之间的一列子像素组的奇数行,另一条数据线电耦接设置于所述两条数据线之间的一列子像素组的偶数行。
附图说明
图1为本公开实施例中的显示装置的一些结构示意图;
图2a本公开实施例中的显示面板的一些结构示意图;
图2b本公开实施例中的显示面板的另一些结构示意图;
图3为本公开实施例中的栅极驱动电路的一些结构示意图;
图4本公开实施例中的一些信号时序图;
图5本公开实施例中的另一些信号时序图;
图6本公开实施例中的驱动方法的一些流程图;
图7本公开实施例中的又一些信号时序图;
图8本公开实施例中的又一些信号时序图;
图9本公开实施例中的又一些信号时序图;
图10本公开实施例中的又一些信号时序图;
图11本公开实施例中的又一些信号时序图;
图12本公开实施例中的又一些信号时序图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互组合。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“耦接”或者“相连”等类似的词语并非限定于物理的或者机械的耦接,而是可以包括电性的耦接,不管是直接的还是间接的。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本公开内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
在本公开一些实施例中,如图1所示,显示装置可以包括显示面板100、时序控制器200。其中,显示面板100可以包括多个阵列排布的像素单元。示例性地,每个像素单元包括多种不同颜色的子像素。每个子像素中可以包括晶体管和像素电极。例如,像素单元可以包括红色子像素,绿色子像素以及蓝色子像素,这样可以通过红绿蓝进行混色,以实现彩色显示。或者,像素单元也可以包括红色子像素,绿色子像素、蓝色子像素以及白色子像素,这样可以通过红绿蓝白进行混色,以实现彩色显示。当然,在实际应用中,像素单元中的子像素的发光颜色可以根据实际应用环境来设计确定,在此不作限定。下面以像素单元包括红色子像素,绿色子像素以及蓝色子像素为例进行说明。
在本公开一些实施例中,如图1所示,显示面板100还可以包括多条栅线GA、多条数据线DA、栅极驱动电路110以及源极驱动电路120。栅极驱动电路110分别与栅线GA耦接,源极驱动电路120分别与数据线DA耦接。并且,可以使一个子像素行对应至少一条栅线,晶体管的栅极与对应的栅线电耦接,晶体管的源极与对应的数据线电耦接,晶体管的漏极与像素电极电耦接。示例性地,时序控制器200可以在当前显示帧中获取待显示画面的显示数据,时序控制器200可以向栅极驱动电路110输入控制信号,以使栅极驱动电路110可以根据输入的控制信号,向各栅线GA分别输出栅极扫描信号,从而驱动各栅线GA,以控制耦接子像素中的晶体管导通。以及,时序控制器200向源极驱动电路120输入获取到的显示数据,以使源极驱动电路120可以根据输入的显示数据,向耦接的数据线DA输入数据电压,从而通过导通的晶体管将数据线DA上的电压输入到子像素中,以对子像素充电,进而使各子像素充入相应的数据电压,实现画面显示功能。
示例性地,如图2a所示,可以使每一个子像素行对应一条栅线,并且,以一列子像素为例,该列子像素中的奇数行子像素耦接位于该列子像素左侧的数据线,偶数行子像素耦接位于该列子像素右侧的数据线。或者,该列子像素中的奇数行子像素耦接位于该列子像素右侧的数据线,偶数行子像素耦接位于该列子像素左侧的数据线。例如,第一个子像素行对应栅线GA1,第二个子像素行对应栅线GA2,第三个子像素行对应栅线GA3,第四个子像素行对应栅线GA4,第五个子像素行对应栅线GA5,第六个子像素行对应栅线GA6。红色子像素R11、红色子像素R31以及红色子像素R51耦接数据线DA1,红色子像素R21、红色子像素R41以及红色子像素R61耦接数据线DA2。绿色子像素G11、绿色子像素G31以及绿色子像素G51耦接数据线DA3,绿色子像素G21、绿色子像素G41以及绿色子像素G61耦接数据线DA4。其余同理,在此不作赘述。
示例性地,如图2b所示,可以使每一个子像素行对应两条栅线,这样可以使本公开中像素阵列排布为双栅结构,以减少一半的数据线(即包含相邻两列像素之间有的数据线,有的相邻两列像素之间不包括数据线)。例如,第一个子像素行对应栅线GA1、GA2,第二个子像素行对应栅线GA3、GA4,第三个子像素行对应栅线GA5、GA6,第四个子像素行对应栅线GA7、GA8,第五个子像素行对应栅线GA9、GA10,第六个子像素行对应栅线GA11、GA12。
在本公开实施例中,可以将显示面板中的多个子像素划分为多个子像素组,每个子像素组可以包括相同行中相邻的两个子像素。并且,子像素组中的一个子像素电耦接对应的两条栅线中的一条栅线,另一个子像素电耦接对应的两条栅线中的另一条栅线。示例性地,如图2b所示,第一个子像素行中,红色子像素R11和绿色子像素G11为一个子像素组,红色子像素R11电耦接栅线GA1,绿色子像素G11电耦接栅线GA2。蓝色子像素B11和红色子像素R12为一个子像素组,蓝色子像素B11电耦接栅线GA2,红色子像素R12电耦接栅线GA1。绿色子像素G12和蓝色子像素B12为一个子像素组,绿色子像素G12电耦接栅线GA2,蓝色子像素B12电耦接栅线GA1。红色子像素R13和绿色子像素G13为一个子像素组,红色子像素R13电耦接栅线GA1,绿色子像素G13电耦接栅线GA2。蓝色子像素B13和红色子像素R14为一个子像素组,蓝色子像素B13电耦接栅线GA2,红色子像素R14电耦接栅线GA1。绿色子像素G14和蓝色子像素B14为一个子像素组。绿色子像素G14电耦接栅线GA2,蓝色子像素B14电耦接栅线GA1。
并且,第二个子像素行中,红色子像素R21和绿色子像素G21为一个子像素组,红色子像素R21电耦接栅线GA3,绿色子像素G21电耦接栅线GA4。蓝色子像素B21和红色子像素R22为一个子像素组,蓝色子像素B21电耦接栅线GA4,红色子像素R22电耦接栅线GA3。绿色子像素G22和蓝色子像素B22为一个子像素组,绿色子像素G22电耦接栅线GA4,蓝色子像素B22电耦接栅线GA3。红色子像素R23和绿色子像素G23为一个子像素组,红色子像素R23电耦接栅线GA3,绿色子像素G23电耦接栅线GA4。蓝色子像素B23和红色子像素R24为一个子像素组,蓝色子像素B23电耦接栅线GA4,红色子像素R24电耦接栅线GA3。绿色子像素G24和蓝色子像素B24为一个子像素组。绿色子像素G24电耦接栅线GA4,蓝色子像素B24电耦接栅线GA3。其余子像素行同理划分子像素组,在此不作赘述。
在本公开实施例中,可以使每相邻两条数据线之间设置一列子像素组,且针对相邻的两条数据线,一条数据线耦接设置于两条数据线之间的一列子像素组的奇数行,另一条数据线耦接设置于两条数据线之间的一列子像素组的偶数行。也可以说,相邻两列子像素设置在相邻两条数据线之间。这样可以降低源极驱动电路的功耗。示例性地,如图2b所示,数据线DA1和DA2之间设置第一列子像素组LX1,数据线DA2和DA3之间设置第二列子像素组LX2,数据线DA3和DA4之间设置第三列子像素组LX3,数据线DA4和DA5之间设置第四列子像素组LX4,数据线DA5和DA6之间设置第五列子像素组LX5,数据线DA6和DA7之间设置第六列子像素组LX6。
针对第一列子像素组LX1:数据线DA1电耦接第一列子像素组LX1中的奇数行(即第一行的红色子像素R11、绿色子像素G11,第三行的红色子像素R31、绿色子像素G31,第五行的红色子像素R51、绿色子像素G51)。数据线DA2电耦接第一列子像素组LX1中的偶数行(即第二行的红色子像素R21、绿色子像素G21,第四行的红色子像素R41、绿色子像素G41,第六行的红色子像素R61、绿色子像素G61)。
针对第二列子像素组LX2:数据线DA2电耦接第二列子像素组LX2中的奇数行(即第一行的蓝色子像素B11、红色子像素R12,第三行的蓝色子像素B31、红色子像素R32,第五行的蓝色子像素B51、红色子像素R52)。数据线DA3电耦接第二列子像素组LX2中的偶数行(即第二行的蓝色子像素B21、红色子像素R22,第四行的蓝色子像素B41、红色子像素R42,第六行的蓝色子像素B61、红色子像素R62)。
其余子像素组同理耦接数据线,在此不作赘述。
需要说明的是,本公开实施例中的显示面板可以为液晶显示面板。示例性地,液晶显示面板一般包括对盒的上基板和下基板,以及封装在上基板和下基板之间的液晶分子。在显示画面时,由于加载在各子像素的像素电极上的数据电压和公共电极上的公共电极电压之间具有电压差,该电压差可以形成电场,从而使液晶分子在该电场的作用下进行偏转。由于不同强度的电场使液晶分子的偏转程度不同,从而导致子像素的透过率不同,以使子像素实现不同灰阶的亮度,进而实现画面显示。当然,本公开实施例中的显示面板可以为OLED显示面板,在此不作限定。
在一些示例中,栅极驱动电路可以包括多个移位寄存器。例如,如图3所示,第1级至第N级移位寄存器:SR(1)、SR(2)…SR(n-1)、SR(n)…SR(N-1)、SR(N)(共N个移位寄存器,1≤n≤N,n为整数,图3以SR(1)~SR(12)为例)。示例性地,图3所示的栅极驱动电路对应的信号时序图,如图4所示。其中,ck1代表时钟信号线CK1上传输的时钟信号,ck2代表时钟信号线CK2上传输的时钟信号,ck3代表时钟信号线CK3上传输的时钟信号,ck4代表时钟信号线CK4上传输的时钟信号,ck5代表时钟信号线CK5上传输的时钟信号,ck6代表时钟信号线CK6上传输的时钟信号。信号ga1代表第1级移位寄存器SR(1)的输出信号端GO输出的栅极扫描信号。信号ga2代表第2级移位寄存器SR(2)的输出信号端GO输出的栅极扫描信号。信号ga3代表第3级移位寄存器SR(3)的输出信号端GO输出的栅极扫描信号。……信号ga12代表第12级移位寄存器SR(12)的输出信号端GO输出的栅极扫描信号。
其中,第1级移位寄存器SR(1)将时钟信号ck1的第一个高电平通过输出信号端GO输出,以产生信号ga1中的高电平。第2级移位寄存器SR(2)将时钟信号ck2的第一个高电平通过输出信号端GO输出,以产生信号ga2中的高电平。第3级移位寄存器SR(3)将时钟信号ck1的第一个高电平通过输出信号端GO输出,以产生信号ga3中的高电平。……第12级移位寄存器SR(12)将时钟信号ck12的第一个高电平通过输出信号端GO输出,以产生信号ga12中的高电平。也就是说,时钟信号的高电平对应的脉冲可以为其有效脉冲,低电平对应的脉冲可以为其无效脉冲。当然,在移位寄存器将时钟信号低电平通过输出信号端GO输出,以产生信号中控制晶体管导通的低电平信号时,可以将时钟信号的低电平对应的脉冲作为其有效脉冲,高电平对应的脉冲作为其无效脉冲。
需要说明的是,本公开实施例中,仅是以上述栅极驱动电路的结构为例进行说明。在实际应用中,栅极驱动电路的结构还可以采用其他可实现的结构,在此不作限定。
灰阶,一般是将最暗与最亮之间的亮度变化区分为若干份,以便于进行屏幕亮度管控。例如,以显示的图像由红、绿、蓝三种颜色组成,其中每一个颜色都可以显现出不同的亮度级别,并且不同亮度层次的红、绿、蓝组合起来,可以形成不同的色彩。例如,液晶显示面板的灰阶位数为6bit,则红、绿、蓝这三种颜色分别具有64(即26)个灰阶,这64个灰阶值分别为0~63。液晶显示面板的灰阶位数为8bit,则红、绿、蓝这三种颜色分别具有256(即28)个灰阶,这256个灰阶值分别为0~255。液晶显示面板的灰阶位数为10bit,则红、绿、蓝这三种颜色分别具有1024(即210)个灰阶,这1024个灰阶值分别为0~1023。液晶显示面板的灰阶位数为12bit,则红、绿、蓝这三种颜色分别具有4096(即212)个灰阶,这4096个灰阶值分别为0~4093。
以一个子像素为例,Vcom代表公共电极电压。其中,在该子像素的像素电极中输入的数据电压大于公共电极电压Vcom时,可以使该子像素处的液晶分子为正极性,则该子像素中的数据电压对应的极性为正极性。在子像素的像素电极中输入的数据电压小于公共电极电压Vcom时,可以使该子像素处的液晶分子为负极性,则该子像素中的数据电压对应的极性为负极性。例如,公共电极电压可以为8.3V,若在该子像素SPX的像素电极中输入了8.8V~16V的数据电压,可以使该子像素SPX处的液晶分子为正极性,则8.8V~16V的数据电压为对应正极性的数据电压。若在该子像素SPX的像素电极中输入了0.6V~7.8V的数据电压,可以使该子像素SPX处的液晶分子为负极性,则0.6V~7.8V的数据电压为对应负极性的数据电压。示例性地,以8bit的0~255灰阶为例,若在子像素SPX的像素电极中输入16V的数据电压时,该子像素SPX可以采用正极性的数据电压实现最大灰阶值(即255灰阶值)的亮度。若在子像素SPX的像素电极中输入0.6V的数据电压时,该子像素SPX可以采用负极性的数据电压实现最大灰阶值(即255灰阶值)的亮度。需要说明的是,0灰阶值的数据电压与公共电极电压之间可能具有电压差,例如,公共电极电压为8.3V,对应0灰阶值的正极性的数据电压可以为8.8V,对应0灰阶值的负极性的数据电压可以为7.8V。这样可以根据控制子像素对应的极性,使显示面板实现帧翻转方式、列翻转方式、行翻转方式、点翻转方式等。
当然,0灰阶值的数据电压与公共电极电压也可以相同。在实际应用中,可以根据实际应用的需要进行确定,在此不作限定。
在显示面板显示画面时,可能会由于子像素的充电率的差异导致的画面显示不良的问题。例如,在显示面板显示重载画面(例如相邻两行的灰阶值相差较大时显示的画面,如以8bit为例,重载画面可以为在相邻两行的灰阶值相差127灰阶值以上时显示的画面)由于充电率差异,会产生串行的问题。
以图2a所示的显示面板显示重载画面以及列翻转为例进行说明。示例性地,以第一行子像素对应0灰阶值,第二行子像素对应255灰阶值,第三行子像素对应0灰阶值,第四行子像素对应255灰阶值,第五行子像素对应0灰阶值,第六行子像素对应255灰阶值显示形成的重载画面为例,结合图2a与图5所示,驱动显示面板显示该重载画面时的过程可以如下描述。ga1代表栅线GA1上加载的栅极扫描信号,ga2代表栅线GA2上加载的栅极扫描信号,ga3代表栅线GA3上加载的栅极扫描信号,ga4代表栅线GA4上加载的栅极扫描信号,ga5代表栅线GA5上加载的栅极扫描信号,ga6代表栅线GA6上加载的栅极扫描信号。Vda2代表数据线DA2上加载的数据电压。并且,信号ga1~ga6中的高电平可以控制子像素中的晶体管导通。以一个显示帧F01、数据线DA2、数据线DA2连接的子像素为例,栅线GA1上的信号ga1输出高电平时,绿色子像素G11中的晶体管导通。在信号ga1的高电平对应的数据充电阶段T11中,对绿色子像素G11连接的数据线DA2加载对应0灰阶值的数据电压V02,以使绿色子像素G11输入目标数据电压V02。以及,在数据充电阶段T11中,栅线GA2上的信号ga2输出高电平,红色子像素R21中的晶体管导通。数据电压V02同时输入到红色子像素R21中,作为预充电电压,以对红色子像素R21进行预充电。以及,在数据充电阶段T11中,栅线GA3上的信号ga3输出高电平,绿色子像素G31中的晶体管导通。数据电压V02同时输入到绿色子像素G31中,作为预充电电压,以对绿色子像素G31进行预充电。
在信号ga2的高电平对应的数据充电阶段T12中,对红色子像素R21连接的数据线DA2加载对应255灰阶值的数据电压V01,以使红色子像素R21充入目标数据电压V01。以及,在数据充电阶段T12中,栅线GA3上的信号ga3输出高电平,绿色子像素G31中的晶体管导通。数据电压V01同时输入到绿色子像素G31中,作为预充电电压,以对绿色子像素G31进行预充电。以及,在数据充电阶段T12中,栅线GA4上的信号ga4输出高电平,红色子像素R41中的晶体管导通。数据电压V01同时输入到红色子像素R41中,作为预充电电压,以对红色子像素R41进行预充电。
在信号ga3的高电平对应的数据充电阶段T13中,对绿色子像素G31连接的数据线DA2加载对应0灰阶值的数据电压V02,以使绿色子像素G31充入目标数据电压V02。以及,在数据充电阶段T13中,栅线GA4上的信号ga4输出高电平,红色子像素R41中的晶体管导通。数据电压V02同时输入到红色子像素R41中,作为预充电电压,以对红色子像素R41进行预充电。以及,在数据充电阶段T13中,栅线GA5上的信号ga5输出高电平,绿色子像素G51中的晶体管导通。数据电压V02同时输入到绿色子像素G51中,作为预充电电压,以对绿色子像素G51进行预充电。
在信号ga4的高电平对应的数据充电阶段T14中,对红色子像素R41连接的数据线DA2加载对应255灰阶值的数据电压V01,以使红色子像素R41充入目标数据电压V01。以及,在数据充电阶段T14中,栅线GA5上的信号ga5输出高电平,绿色子像素G51中的晶体管导通。数据电压V01同时输入到绿色子像素G51中,作为预充电电压,以对绿色子像素G51进行预充电。以及,在数据充电阶段T14中,栅线GA6上的信号ga6输出高电平,红色子像素R61中的晶体管导通。数据电压V01同时输入到红色子像素R61中,作为预充电电压,以对红色子像素R61进行预充电。
在信号ga5的高电平对应的数据充电阶段T15中,对绿色子像素G51连接的数据线DA2加载对应0灰阶值的数据电压V02,以使绿色子像素G51充入目标数据电压V02。以及,在数据充电阶段T15中,栅线GA6上的信号ga6输出高电平,红色子像素R61中的晶体管导通。数据电压V02同时输入到红色子像素R51中,作为预充电电压,以对红色子像素R51进行预充电。并对下一个子像素进行预充电。
在信号ga6的高电平对应的数据充电阶段T16中,对红色子像素R61连接的数据线DA2加载对应255灰阶值的数据电压V01,以使红色子像素R61充入目标数据电压V01,并对下一个子像素进行预充电。
其余子像素的实施方式依次类推,直至整个显示面板中的子像素完成充入数据电压,在此不作赘述。
由上述描述可知,以于白色子像素行(如图2a所示的第偶数个子像素行)中的一个子像素为例,该子像素充入的电压分为3部分:第一部分先充入255灰阶值的数据电压V01作为预充电电压,第二部分再充入0灰阶值的数据电压V02作为预充电电压,第三部分最后充入255灰阶值的数据电压V01作为对应所需要显示的显示数据的目标数据电压。以于黑色子像素行(如图2a所示的第奇数个子像素行)中的一个子像素为例,该子像素充入的电压分为3部分:第一部分先充入0灰阶值的数据电压V02作为预充电电压,第二部分再充入255灰阶值的数据电压V01作为预充电电压,第三部分最后充入0灰阶值的数据电压V02作为对应所需要显示的显示数据的目标数据电压。从以上过程可知第一部分的预充电对实际充入目标数据电压对应的充电率是有益的。第二部分的预充电对实际充入目标数据电压对应的充电率是无益的,会导致子像素充入目标数据电压对应的充电率不足,从而出现画质问题。
以图2b所示的显示面板显示蓝色子像素和绿色子像素点亮、红色子像素熄灭形成的蓝绿画面为例。示例性地,蓝色子像素和绿色子像素对应255灰阶值,红色子像素对应0灰阶值。结合图2b与图5所示,栅线GA1上的信号ga1输出高电平时,红色子像素R12中的晶体管导通。且在信号ga1的高电平对应的数据充电阶段T11中,对数据线DA2加载对应255灰阶值的数据电压V01,以使红色子像素R12输入目标数据电压V01。以及,在数据充电阶段T11中,栅线GA2上的信号ga2输出高电平,蓝色子像素B11中的晶体管导通。数据电压V01同时输入到蓝色子像素B11中,作为预充电电压,以对蓝色子像素B11进行预充电。以及,在数据充电阶段T11中,栅线GA3上的信号ga3输出高电平,红色子像素R21中的晶体管导通,数据电压V01同时输入到红色子像素R21中,作为预充电电压,以对红色子像素R21进行预充电。
在信号ga2的高电平对应的数据充电阶段T12中,对数据线DA2加载对应0灰阶值的数据电压V02,以使蓝色子像素B11充入目标数据电压V02。以及,在数据充电阶段T12中,栅线GA3上的信号ga3输出高电平,红色子像素R21中的晶体管导通,数据电压V02同时输入到红色子像素R21中,作为预充电电压,以对红色子像素R21进行预充电。以及,在数据充电阶段T12中,栅线GA4上的信号ga4输出高电平,绿色子像素G21中的晶体管导通,数据电压V02同时输入到绿色子像素G21中,作为预充电电压,以对绿色子像素G21进行预充电。
在信号ga3的高电平对应的数据充电阶段T13中,对数据线DA2加载对应255灰阶值的数据电压V01,以使红色子像素R21充入目标数据电压V01。以及,在数据充电阶段T13中,栅线GA4上的信号ga4输出高电平,绿色子像素G21中的晶体管导通。数据电压V01同时输入到绿色子像素G21中,作为预充电电压,以对绿色子像素G21进行预充电。以及,在数据充电阶段T13中,栅线GA5上的信号ga5输出高电平,红色子像素R32中的晶体管导通。数据电压V01同时输入到红色子像素R32中,作为预充电电压,以对红色子像素R32进行预充电。
在信号ga4的高电平对应的数据充电阶段T14中,对数据线DA2加载对应0灰阶值的数据电压V02,以使绿色子像素G21充入目标数据电压V02。以及,在数据充电阶段T14中,栅线GA5上的信号ga5输出高电平,红色子像素R32中的晶体管导通。数据电压V02同时输入到红色子像素R32中,作为预充电电压,以对红色子像素R32进行预充电。以及,在数据充电阶段T14中,栅线GA6上的信号ga6输出高电平,蓝色子像素B31中的晶体管导通。数据电压V02同时输入到蓝色子像素B31中,作为预充电电压,以对蓝色子像素B31进行预充电。
其余子像素的实施方式依次类推,直至整个显示面板中的子像素完成充入数据电压,在此不作赘述。
由上述描述可知,结合图2b,以数据线DA2连接的子像素为例,针对输入对应255灰阶值的目标数据电压的子像素,该子像素充入的电压分为3部分:第一部分先充入255灰阶值的数据电压V01作为预充电电压,第二部分再充入0灰阶值的数据电压V02作为预充电电压,第三部分最后充入255灰阶值的数据电压V01作为对应所需要显示的显示数据的目标数据电压。针对输入对应0灰阶值的目标数据电压的子像素,该子像素充入的电压分为3部分:第一部分先充入0灰阶值的数据电压V02作为预充电电压,第二部分再充入255灰阶值的数据电压V01作为预充电电压,第三部分最后充入0灰阶值的数据电压V02作为对应所需要显示的显示数据的目标数据电压。从以上过程可知第一部分的预充电对实际充入目标数据电压对应的充电率是有益的。第二部分的预充电对实际充入目标数据电压对应的充电率是无益的,会导致子像素充入目标数据电压对应的充电率不足,从而出现画质问题。
综上,若子像素存在充电率不足,会对显示面板显示的画面的画质出现影响。为了改善子像素的充电率问题,本公开实施例提供了显示面板的驱动方法,如图6所示,可以包括如下步骤:
S100、获取当前显示帧的显示数据。
示例性地,获取到的显示数据可以包括每一个子像素一一对应的携带有相应灰阶值的数据电压的数字信号形式。这样可以根据各子像素的显示数据,确定各子像素对应的灰阶值。这样可以根据确定出的灰阶值得到每个子像素对应的目标数据电压。
S200、根据显示数据,确定电耦接于同一条数据线且电耦接于每相邻两条栅线的子像素对应的目标数据电压之间的电压差值。
示例性地,可以根据各子像素的显示数据,确定各子像素对应的灰阶值。这样可以根据确定出的灰阶值得到每个子像素对应的目标数据电压。以图2a所示的显示面板中数据线DA2连接的子像素为例,数据线DA2连接的子像素分别为:绿色子像素G11、红色子像素R21、绿色子像素G31、红色子像素R41、绿色子像素G51、红色子像素R61。绿色子像素G11充入的目标数据电压Vmg11和红色子像素R21充入的目标数据电压Vmr21之间的电压差值为:Vmg11-Vmr21。红色子像素R21充入的目标数据电压Vmr21和绿色子像素G31充入的目标数据电压Vmg31之间的电压差值为:Vmr21-Vmg31。绿色子像素G31充入的目标数据电压Vmg31和红色子像素R41充入的目标数据电压Vmr41之间的电压差值为:Vmg31-Vmr41。红色子像素R41充入的目标数据电压Vmr41和绿色子像素G51充入的目标数据电压Vmg51之间的电压差值为:Vmr41-Vmg51。绿色子像素G51充入的目标数据电压Vmg51和红色子像素R61充入的目标数据电压Vmr61之间的电压差值为:Vmg51-Vmr61。其余电压差值同理可得,在此不作赘述。
S300、判断是否存在至少一条数据线电耦接的子像素对应的所有电压差值的绝对值不小于设定阈值。若是,则执行步骤S400;若否,则执行步骤S500。
示例性地,设定阈值可以设置为同极性中,最大灰阶值对应的目标数据电压和最小灰阶值对应的目标数据电压之间的差值的绝对值。例如,以8bit为例,设定阈值可以设置为|VL+255-VL+0|,VL+255代表255灰阶值对应的正极性的目标数据电压(例如16V),VL+0代表0灰阶值对应的正极性的目标数据电压(例如8.8V)。例如,以8bit为例,设定阈值可以设置为|VL-255-VL-0|,VL-255代表255灰阶值对应的负极性的目标数据电压(例如0.6V),VL-0代表0灰阶值对应的负极性的目标数据电压(例如7.8V)。
示例性地,设定阈值可以设置为同极性中,中间灰阶值对应的目标数据电压和最小灰阶值对应的目标数据电压之间的差值的绝对值。例如,以8bit为例,设定阈值可以设置为|VL+127-VL+0|,VL+127代表127灰阶值对应的正极性的目标数据电压(例如12.6V),VL+0代表0灰阶值对应的正极性的目标数据电压(例如8.8V)。例如,以8bit为例,设定阈值可以设置为|VL-127-VL-0|,VL-127代表127灰阶值对应的负极性的目标数据电压(例如4.0V),VL-0代表0灰阶值对应的负极性的目标数据电压(例如7.8V)。
当然,在实际应用中,设定阈值可以根据实际应用的需求进行确定,在此不作限定。
S400、向显示面板中的栅极驱动电路输入第一控制脉冲信号,对栅线加载第一栅极扫描信号,并向显示面板中的源极驱动电路输入显示数据,对数据线加载数据电压,以使显示面板中的各子像素充入相应的数据电压。
示例性地,以图2a所示的显示面板中数据线DA2连接的子像素为例,若Vmg11-Vmr21的绝对值、Vmr21-Vmg31的绝对值、Vmg31-Vmr41的绝对值、Vmr41-Vmg51的绝对值以及Vmg51-Vmr61的绝对值都不小于设定阈值时,可以确定该条数据线DA2上子像素的预充电电压对其目标数据电压的充电率出现不利影响较大,导致出现充电率不足的问题。为了改善充电率不足的问题,可以在当前显示帧中,向显示面板中的栅极驱动电路110输入第一控制脉冲信号,以使栅极驱动电路110的输出信号端GO可以分别对每一条栅线加载第一栅极扫描信号。并且,在当前显示帧中向显示面板中的源极驱动电路120输入显示数据,以使源极驱动电路可以根据接收到的显示数据对数据线加载数据电压,在子像素中的晶体管受第一栅极扫描信号中的有效脉冲的控制下导通时,可以将连接的数据线上加载的数据电压充入,从而可以使显示面板中的各子像素充入对应显示数据的目标数据电压。
需要说明的是,可以在存在一条数据线电耦接的子像素对应的所有电压差值的绝对值不小于设定阈值时,采用步骤S400的工作模式驱动显示面板。或者,也可以在存在两条、三条、四条或更多条或每一条数据线电耦接的子像素对应的所有电压差值的绝对值不小于设定阈值时,采用步骤S400的工作模式驱动显示面板,在此不作限定。
S500、向栅极驱动电路输入第二控制脉冲信号,对栅线加载第二栅极扫描信号,并向源极驱动电路输入显示数据,对数据线加载数据电压,以使显示面板中的各子像素充入相应的数据电压。
示例性地,若不存在至少一条数据线对应的所有电压差值的绝对值不小于设定阈值时,以图2a所示的显示面板中数据线DA2连接的子像素为例,不存在数据线DA2对应的Vmg11-Vmr21的绝对值、Vmr21-Vmg31的绝对值、Vmg31-Vmr41的绝对值、Vmr41-Vmg51的绝对值以及Vmg51-Vmr61的绝对值均不小于设定阈值,可以确定该条数据线DA2上子像素的预充电电压对其目标数据电压的充电率出现不利影响较小或并没有不利影响,不会出现充电率不足的问题。因此,为了进一步提高子像素的充电率,结合图2a与图7所示,可以在当前显示帧中,向显示面板中的栅极驱动电路110输入第二控制脉冲信号,以使栅极驱动电路110的输出信号端GO可以分别对每一条栅线GA1~GA6加载第二栅极扫描信号ga1_2~ga6_2。并且,在当前显示帧中向显示面板中的源极驱动电路120输入显示数据,以使源极驱动电路可以根据接收到的显示数据对数据线加载数据电压,在子像素中的晶体管受第二栅极扫描信号ga1_2~ga6_2中的有效脉冲的控制下导通时,可以将连接的数据线上加载的数据电压充入,从而可以使显示面板中的各子像素充入对应显示数据的目标数据电压。
在本公开一些实施例中,可以使第一栅极扫描信号的一个有效脉冲的维持时长小于第二栅极扫描信号的一个有效脉冲的维持时长。针对于连接于同一条数据线(如DA2)上的子像素而言,通过使第一栅极扫描信号的一个有效脉冲的维持时长小于第二栅极扫描信号的一个有效脉冲的维持时长,可以采用两种不同的驱动栅线的模式来对各栅线加载栅极开启信号,从而可以针对每一个显示帧中是否会出现充电率不足的问题,来判断采用这两种驱动栅线的模式中哪一种模式,进而提高充电率,提高显示画质。
在本公开一些实施例中,可以使相邻的两条栅线加载的第一栅极扫描信号的有效脉冲不具有交叠时间。示例性地,每相邻的两条栅线加载的第一栅极扫描信号的有效脉冲不具有交叠时间。由于相邻的两条栅线加载的第一栅极扫描信号的有效脉冲不具有交叠时间,针对于连接于同一条数据线上的子像素而言,这样可以避免这两条栅线中的上一条栅线连接的子像素输入的目标数据电压,作为预充电电压输入到下一条栅线连接的子像素中,可以避免对充电率造成不利影响的预充电电压输入到子像素中,从而可以改善子像素的充电率不足的问题,进而可以提高显示画面的画质。
在本公开一些实施例中,可以使相邻的至少两条栅线加载的第二栅极扫描信号的有效脉冲具有交叠时间。由于相邻的两条栅线加载的第二栅极扫描信号ga1_2~ga6_2的有效脉冲具有交叠时间,针对于连接于同一条数据线(如DA2)上的子像素而言,这样可以使这两条栅线中的上一条栅线连接的子像素输入的目标数据电压,作为预充电电压输入到下一条栅线连接的子像素中,可以使对充电率造成不利影响较小或没有不利影响的预充电电压输入到子像素中,从而可以进一步提高子像素的充电率,进而可以提高显示画面的画质。
在本公开一些实施例中,时序控制器可以在获取当前显示帧的显示数据之后,根据显示数据,确定电耦接于同一条数据线且电耦接于每相邻两条栅线的子像素对应的目标数据电压之间的电压差值。之后,判断是否存在至少一条数据线电耦接的子像素对应的所有电压差值的绝对值不小于设定阈值。若是,则可以向栅极驱动电路输入第一控制脉冲信号,并对源极驱动电路输入显示数据。栅极驱动电路可以根据接收到的第一控制脉冲信号,对栅线加载第一栅极扫描信号,源极驱动电路可以根据接收到的显示数据,对数据线加载数据电压,以采用上述步骤S400的模式时各子像素输入对应显示数据的数据电压。然而,若否,则向栅极驱动电路输入第二控制脉冲信号,并向源极驱动电路输入显示数据。栅极驱动电路可以根据接收到的第二控制脉冲信号,对栅线加载第二栅极扫描信号,源极驱动电路可以根据接收到的显示数据,对数据线加载数据电压,以采用上述步骤S500的模式时各子像素输入对应显示数据的数据电压。
在本公开实施例中,时序控制器可以包括:获取单元和模式检测功能(PatternDetection Function,PDF)单元。其中,获取单元可以获取当前显示帧的显示数据。模式检测功能单元可以根据显示数据,确定电耦接于同一条数据线且电耦接于每相邻两条栅线的子像素对应的目标数据电压之间的电压差值;判断是否存在至少一条数据线电耦接的子像素对应的所有电压差值满足设定范围;若是,则向栅极驱动电路输入第一控制脉冲信号,并对源极驱动电路输入显示数据;若否,则向栅极驱动电路输入第二控制脉冲信号,并向源极驱动电路输入显示数据。
在本公开一些实施例中,每一条栅线上加载的第二栅极扫描信号具有一个有效脉冲,且相邻的K条栅线加载的第二栅极扫描信号的有效脉冲存在交叠时间。其中,K为整数且K≥2。示例性地,可以使K=2,这样可以使每相邻的2条栅线上加载的第二栅极扫描信号的有效脉冲存在交叠时间。结合图7所示,也可以使K=3,这样可以使每相邻的3条栅线上加载的第二栅极扫描信号的有效脉冲存在交叠时间。也可以使K=4,这样可以使每相邻的4条栅线上加载的第二栅极扫描信号的有效脉冲存在交叠时间。也可以使K=5,这样可以使每相邻的5条栅线上加载的第二栅极扫描信号的有效脉冲存在交叠时间。在实际应用中,K的具体数值可以根据实际应用的需求进行确定,在此不作限定。
在本公开一些实施例中,当相邻的K条栅线加载的第二栅极扫描信号存在交叠时间时,在交叠时间后且在第K条栅线加载第二栅极扫描信号的时间内,对第K条栅线电耦接的子像素充入对应显示数据的数据电压,以及交叠时间内对第K条栅线电耦接的子像素充入预充电电压。结合图2a与图7所示,栅线GA1上加载第二栅极扫描信号ga1_2,栅线GA2上加载第二栅极扫描信号ga2_2,栅线GA3上加载第二栅极扫描信号ga3_2,……栅线GA6上加载第二栅极扫描信号ga6_2。其中,在数据充电阶段T11中,信号ga1_2可以控制绿色子像素G11中的晶体管导通,信号ga2_2可以控制红色子像素R21中的晶体管导通,信号ga3_1可以控制绿色子像素G31中的晶体管导通,数据电压V03可以作为目标数据电压输入到绿色子像素G11中,并且,V03可以作为预充电电压分别输入到红色子像素R21和绿色子像素G31中。在数据充电阶段T12中,信号ga2_2可以控制红色子像素R21中的晶体管导通,信号ga3_2可以控制绿色子像素G31中的晶体管导通,信号ga4_2可以控制红色子像素R41中的晶体管导通,数据电压V04可以作为目标数据电压输入到红色子像素R21中,并且,V04可以作为预充电电压分别输入到绿色子像素G31和红色子像素R41中。其余子像素同理,在此不作赘述。
在本公开实施例中,第二控制脉冲信号可以包括具有第一基准周期的第三时钟信号。示例性地,在栅极驱动电路采用6条时钟信号线时,如图8所示,第二控制脉冲信号cs1_2~cs6_2可以包括具有第一基准周期Tz1的第三时钟信号。示例性地,第三时钟信号的占空比为50%。第二控制脉冲信号cs1_2~cs6_2依次相差π/6。结合图2a与图8所示,在当前显示帧中,可以向显示面板中的栅极驱动电路110输入第二控制脉冲信号cs1_2~cs6_2,以使栅极驱动电路110的输出信号端GO可以分别对栅线GA1~GA12加载第一栅极扫描信号ga1_2~ga12_2。具体地,向时钟信号线CK1输入第二控制脉冲信号cs1_2,向时钟信号线CK2输入第二控制脉冲信号cs2_2,向时钟信号线CK3输入第二控制脉冲信号cs3_2,向时钟信号线CK4输入第二控制脉冲信号cs4_2,向时钟信号线CK5输入第二控制脉冲信号cs5_2,向时钟信号线CK6输入第二控制脉冲信号cs6_2。第1级移位寄存器SR(1)将第二控制脉冲信号cs1_2的第一个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga1_2中的高电平的有效脉冲。第2级移位寄存器SR(2)将第二控制脉冲信号cs2_2的第一个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga2_2中的高电平的有效脉冲。……第6级移位寄存器SR(6)将第二控制脉冲信号cs6_2的第一个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga6_2中的高电平的有效脉冲。第7级移位寄存器SR(7)将第二控制脉冲信号cs1_2的第二个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga7_2中的高电平的有效脉冲。第8级移位寄存器SR(8)将第二控制脉冲信号cs2_2的第二个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga8_2中的高电平的有效脉冲。……第12级移位寄存器SR(12)将第二控制脉冲信号cs6_2的第二个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga12_1中的高电平的有效脉冲。
在本公开一些实施例中,在K为奇数时,可以使每一条栅线上加载的第一栅极扫描信号的有效脉冲的数量为(K+1)/2。示例性地,在K=3时,可以使每一条栅线上加载的第一栅极扫描信号的有效脉冲的数量为2个。例如,结合图2a与图9所示,栅线GA1上加载第一栅极扫描信号ga1_1,栅线GA2上加载第一栅极扫描信号ga2_1,栅线GA3上加载第一栅极扫描信号ga3_1,……栅线GA6上加载第一栅极扫描信号ga6_1。并且,信号ga1_1~ga6_1中两个高电平对应的有效脉冲可以控制连接的晶体管导通,以使子像素可以充入数据电压。以及,信号ga1_1和信号ga2_1的两个高电平的有效脉冲不具有交叠时间,信号ga2_1和信号ga3_1的两个高电平的有效脉冲不具有交叠时间,信号ga3_1和信号ga4_1的两个高电平的有效脉冲不具有交叠时间,信号ga4_1和信号ga5_1的两个高电平的有效脉冲不具有交叠时间,信号ga5_1和信号ga6_1的两个高电平的有效脉冲不具有交叠时间。在K=5时,可以使每一条栅线上加载的第一栅极扫描信号的有效脉冲的数量为3个。在K=7时,可以使每一条栅线上加载的第一栅极扫描信号的有效脉冲的数量为4个。
在本公开一些实施例中,在K为偶数时,每一条栅线上加载的第一栅极扫描信号的有效脉冲的数量为K/2。示例性地,K=2时,可以使每一条栅线上加载的第一栅极扫描信号的有效脉冲的数量为1个。在K=4时,可以使每一条栅线上加载的第一栅极扫描信号的有效脉冲的数量为2个。在K=6时,可以使每一条栅线上加载的第一栅极扫描信号的有效脉冲的数量为3个。
在本公开一些实施例中,第一栅极扫描信号具有的一个有效脉冲的维持时长为tw1,第二栅极扫描信号具有的一个有效脉冲的维持时长为tw2,tw1=tw2/K。其中,每一个第一栅极扫描信号的每个有效脉冲的维持时长相等,每一个第二栅极扫描信号的每个有效脉冲的维持时长也相等。示例性地,在K=3时,结合图7与图9所示,tw1=tw2/3。或者,在K=4时,tw1=tw2/4。或者,在K=5时,tw1=tw2/5。或者,在K=2时,tw1=tw2/2。
在本公开一些实施例中,在第一栅极扫描信号具有多个有效脉冲时,在每一条栅线加载的第一栅极扫描信号处于最后一个有效脉冲时,栅线电耦接的各子像素输入对应显示数据的数据电压。以及,在第一栅极扫描信号具有多个有效脉冲时,在每一条栅线加载的第一栅极扫描信号处于除最后一个有效脉冲之外的其他有效脉冲时,栅线电耦接的各子像素充入预充电电压。例如,结合图2a与图9所示,在第一行子像素对应0灰阶值,第二行子像素对应255灰阶值,第三行子像素对应0灰阶值,第四行子像素对应255灰阶值,第五行子像素对应0灰阶值,第六行子像素对应255灰阶值显示形成的重载画面时,以数据线DA2连接的子像素为例,由于每相邻的两条栅线加载的第一栅极扫描信号的有效脉冲不具有交叠时间,这样在数据充电阶段T11中,信号ga1_1可以控制绿色子像素G11中的晶体管导通,而信号ga2_1可以控制红色子像素R21中的晶体管截止,信号ga3_1可以控制绿色子像素G31中的晶体管导通,V02可以作为目标数据电压输入到绿色子像素G11中,而V02并不能作为预充电电压输入到红色子像素R21中,但V02可以作为预充电电压输入到绿色子像素G31中。在数据充电阶段T12中,信号ga2_1可以控制红色子像素R21中的晶体管导通,信号ga3_1可以控制绿色子像素G31中的晶体管截止,信号ga4_1可以控制红色子像素R41中的晶体管导通,V01可以作为目标数据电压输入到红色子像素R21中,而V01并不能作为预充电电压输入到绿色子像素G31中,但V01可以作为预充电电压输入到红色子像素R41中。其余子像素同理,在此不作赘述。
示例性地,结合图2b与图9所示,以图2b所示的显示面板中数据线DA2连接的子像素中的红色子像素R12、蓝色子像素B11、红色子像素R21、绿色子像素G21、红色子像素R32、蓝色子像素B31为例,红色子像素R12充入的目标数据电压Vmr12和蓝色子像素B11充入的目标数据电压Vmb11之间的电压差值为:Vmr12-Vmb11。蓝色子像素B11充入的目标数据电压Vmb11和红色子像素R21充入的目标数据电压Vmr21之间的电压差值为:Vmb11-Vmr21。红色子像素R21充入的目标数据电压Vmr21和绿色子像素G21充入的目标数据电压Vmg21之间的电压差值为:Vmr21-Vmg21。绿色子像素G21充入的目标数据电压Vmg21和红色子像素R32充入的目标数据电压Vmr32之间的电压差值为:Vmg21-Vmr32。红色子像素R32充入的目标数据电压Vmr32和蓝色子像素B31充入的目标数据电压Vmb31之间的电压差值为:Vmr32-Vmb31。其余电压差值同理可得,在此不作赘述。
若Vmr12-Vmb11的绝对值、Vmb11-Vmr21的绝对值、Vmr21-Vmg21的绝对值、Vmg21-Vmr32的绝对值以及Vmr32-Vmb31的绝对值都不小于设定阈值时,可以确定该条数据线DA2上子像素的预充电电压对其目标数据电压的充电率出现不利影响较大,导致出现充电率不足的问题。为了改善充电率不足的问题,可以在当前显示帧中,向显示面板中的栅极驱动电路110输入第一控制脉冲信号,以使栅极驱动电路110的输出信号端GO可以分别对每一条栅线加载第一栅极扫描信号。并且,在当前显示帧中向显示面板中的源极驱动电路120输入显示数据,以使源极驱动电路可以根据接收到的显示数据对数据线加载数据电压,在子像素中的晶体管受第一栅极扫描信号中的有效脉冲的控制下导通时,可以将连接的数据线上加载的数据电压充入,从而可以使显示面板中的各子像素充入对应显示数据的目标数据电压。例如,结合图2b与图9所示,在蓝色子像素和绿色子像素对应255灰阶值,红色子像素对应0灰阶值时,由于每相邻的两条栅线加载的第一栅极扫描信号的有效脉冲不具有交叠时间,这样在数据充电阶段T11中,信号ga1_1可以控制红色子像素R12中的晶体管导通,而信号ga2_1可以控制蓝色子像素B11中的晶体管截止,信号ga3_1可以控制红色子像素R21中的晶体管导通,V02可以作为目标数据电压输入到红色子像素R12中,而V02并不能作为预充电电压输入到蓝色子像素B11中,但V02可以作为预充电电压输入到红色子像素R21中。在数据充电阶段T12中,信号ga2_1可以控制蓝色子像素B11中的晶体管导通,信号ga3_1可以控制红色子像素R21中的晶体管截止,信号ga4_1可以控制绿色子像素G21中的晶体管导通,V01可以作为目标数据电压输入到蓝色子像素B11中,而V01并不能作为预充电电压输入到红色子像素R21中,但V01可以作为预充电电压输入到绿色子像素G21中。其余子像素同理,在此不作赘述。
在本公开一些实施例中,可以使第一控制脉冲信号包括具有第一目标周期的第一时钟信号和具有第二目标周期的第二时钟信号,且第一时钟信号和第二时钟信号交替出现。并且,第一目标周期和第二目标周期均小于第一基准周期。示例性地,第一时钟信号的占空比为50%,第二时钟信号的占空比为25%。示例性地,在栅极驱动电路采用6条时钟信号线时,如图10所示,第一控制脉冲信号cs1_1~cs6_1可以包括具有第一目标周期Tm1的第一时钟信号和具有第二目标周期Tm2的第二时钟信号。示例性地,第一时钟信号的占空比为50%,第一控制脉冲信号cs1_1~cs6_1中的第一时钟信号依次相差π/2。第二时钟信号的占空比为25%,第一控制脉冲信号cs1_1~cs6_1中的第二时钟信号依次相差π/4。结合图2a与图10所示,在当前显示帧中,可以向显示面板中的栅极驱动电路110输入第一控制脉冲信号cs1_1~cs6_1,以使栅极驱动电路110的输出信号端GO可以分别对栅线GA1~GA12加载第一栅极扫描信号ga1_1~ga12_1。具体地,向时钟信号线CK1输入第一控制脉冲信号cs1_1,向时钟信号线CK2输入第一控制脉冲信号cs2_1,向时钟信号线CK3输入第一控制脉冲信号cs3_1,向时钟信号线CK4输入第一控制脉冲信号cs4_1,向时钟信号线CK5输入第一控制脉冲信号cs5_1,向时钟信号线CK6输入第一控制脉冲信号cs6_1。第1级移位寄存器SR(1)将第一控制脉冲信号cs1_1的第一个高电平对应的有效脉冲(例如第一时钟信号中的高电平对应的有效脉冲)和第二个高电平对应的有效脉冲(例如第二时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga1_1中的两个高电平的有效脉冲。第2级移位寄存器SR(2)将第一控制脉冲信号cs2_1的第一个高电平对应的有效脉冲(例如第一时钟信号中的高电平对应的有效脉冲)和第二个高电平对应的有效脉冲(例如第二时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga2_1中的两个高电平的有效脉冲。……第6级移位寄存器SR(6)将第一控制脉冲信号cs6_1的第一个高电平对应的有效脉冲(例如第一时钟信号中的高电平对应的有效脉冲)和第二个高电平对应的有效脉冲(例如第二时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga6_1中的两个高电平的有效脉冲。第7级移位寄存器SR(7)将第一控制脉冲信号cs1_1的第三个高电平对应的有效脉冲(例如第一时钟信号中的高电平对应的有效脉冲)和第四个高电平对应的有效脉冲(例如第二时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga7_1中的两个高电平的有效脉冲。第8级移位寄存器SR(8)将第一控制脉冲信号cs2_1的第三个高电平对应的有效脉冲(例如第一时钟信号中的高电平对应的有效脉冲)和第四个高电平对应的有效脉冲(例如第二时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga8_1中的两个高电平的有效脉冲。……第12级移位寄存器SR(12)将第一控制脉冲信号cs6_1的第三个高电平对应的有效脉冲(例如第一时钟信号中的高电平对应的有效脉冲)和第四个高电平对应的有效脉冲(例如第二时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga12_1中的两个高电平的有效脉冲。
在本公开一些实施例中,示例性地,结合图8与图10所示,第一目标周期、第二目标周期和第一基准周期满足公式;Tz1=Tm1+Tm2;其中,Tm1代表第一目标周期,Tm2代表第二目标周期,Tz1代表第一基准周期。
本公开实施例提供了另一些显示面板的驱动方法的实施例,其针对上述实施例中的实施方式进行了变形。下面仅说明本实施例与上述实施例的区别之处,其相同之处在此不作赘述。
在本公开一些实施例中,可以使第二控制脉冲信号包括具有第二基准周期的第五时钟信号。示例性地,在栅极驱动电路采用6条时钟信号线时,如图11所示,第二控制脉冲信号cs1_2~cs6_2可以包括具有第二基准周期Tz2的第五时钟信号。示例性地,第五时钟信号的占空比为50%。第二控制脉冲信号cs1_2~cs6_2依次相差π/6。结合图2a与图11所示,在当前显示帧中,可以向显示面板中的栅极驱动电路110输入第二控制脉冲信号cs1_2~cs6_2,以使栅极驱动电路110的输出信号端GO可以分别对栅线GA1~GA12加载第一栅极扫描信号ga1_2~ga12_2。具体地,向时钟信号线CK1输入第二控制脉冲信号cs1_2,向时钟信号线CK2输入第二控制脉冲信号cs2_2,向时钟信号线CK3输入第二控制脉冲信号cs3_2,向时钟信号线CK4输入第二控制脉冲信号cs4_2,向时钟信号线CK5输入第二控制脉冲信号cs5_2,向时钟信号线CK6输入第二控制脉冲信号cs6_2。第1级移位寄存器SR(1)将第二控制脉冲信号cs1_2的第一个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga1_2中的高电平的有效脉冲。第2级移位寄存器SR(2)将第二控制脉冲信号cs2_2的第一个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga2_2中的高电平的有效脉冲。……第6级移位寄存器SR(6)将第二控制脉冲信号cs6_2的第一个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga6_2中的高电平的有效脉冲。第7级移位寄存器SR(7)将第二控制脉冲信号cs1_2的第二个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga7_2中的高电平的有效脉冲。第8级移位寄存器SR(8)将第二控制脉冲信号cs2_2的第二个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga8_2中的高电平的有效脉冲。……第12级移位寄存器SR(12)将第二控制脉冲信号cs6_2的第二个高电平对应的有效脉冲通过输出信号端GO输出,以产生信号ga12_1中的高电平的有效脉冲。
在本公开一些实施例中,可以使第一控制脉冲信号包括具有第三目标周期的第四时钟信号。并且,第三目标周期小于第二基准周期。示例性地,第四时钟信号的占空比为50%。示例性地,在栅极驱动电路采用6条时钟信号线时,如图12所示,第一控制脉冲信号cs1_1~cs6_1可以包括具有第三目标周期Tm3的第四时钟信号。示例性地,第四时钟信号的占空比为50%,第一控制脉冲信号cs1_1~cs6_1中的第四时钟信号依次相差π/2。结合图2a与图12所示,在当前显示帧中,可以向显示面板中的栅极驱动电路110输入第一控制脉冲信号cs1_1~cs6_1,以使栅极驱动电路110的输出信号端GO可以分别对栅线GA1~GA12加载第一栅极扫描信号ga1_1~ga12_1。具体地,向时钟信号线CK1输入第一控制脉冲信号cs1_1,向时钟信号线CK2输入第一控制脉冲信号cs2_1,向时钟信号线CK3输入第一控制脉冲信号cs3_1,向时钟信号线CK4输入第一控制脉冲信号cs4_1,向时钟信号线CK5输入第一控制脉冲信号cs5_1,向时钟信号线CK6输入第一控制脉冲信号cs6_1。第1级移位寄存器SR(1)将第一控制脉冲信号cs1_1的第一个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)和第二个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga1_1中的两个高电平的有效脉冲。第2级移位寄存器SR(2)将第一控制脉冲信号cs2_1的第一个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)和第二个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga2_1中的两个高电平的有效脉冲。……第6级移位寄存器SR(6)将第一控制脉冲信号cs6_1的第一个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)和第二个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga6_1中的两个高电平的有效脉冲。第7级移位寄存器SR(7)将第一控制脉冲信号cs1_1的第四个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)和第五个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga7_1中的两个高电平的有效脉冲。第8级移位寄存器SR(8)将第一控制脉冲信号cs2_1的第四个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)和第五个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga8_1中的两个高电平的有效脉冲。……第12级移位寄存器SR(12)将第一控制脉冲信号cs6_1的第四个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)和第五个高电平对应的有效脉冲(例如第四时钟信号中的高电平对应的有效脉冲)通过输出信号端GO输出,以产生信号ga12_1中的两个高电平的有效脉冲。
在本公开一些实施例中,示例性地,结合图11与图12所示,当相邻的K条栅线加载的第二栅极扫描信号存在交叠时间时,可以使第三目标周期和第二基准周期满足如下公式;Tm3=K*Tz2;其中,Tz2代表第二基准周期,Tm3代表第三目标周期,K为整数且K≥2。示例性地,在K=2时,可以使Tm3=2*Tz2。在K=3时,可以使Tm3=3*Tz2。在K=4时,可以使Tm3=4*Tz2。在K=5时,可以使Tm3=5*Tz2。在K=6时,可以使Tm3=6*Tz2。
本领域内的技术人员应明白,本公开的实施例可提供为方法、***、或计算机程序产品。因此,本公开可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本公开可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本公开是参照根据本公开实施例的方法、设备(***)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本公开的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本公开范围的所有变更和修改。
显然,本领域的技术人员可以对本公开实施例进行各种改动和变型而不脱离本公开实施例的精神和范围。这样,倘若本公开实施例的这些修改和变型属于本公开权利要求及其等同技术的范围之内,则本公开也意图包含这些改动和变型在内。

Claims (14)

1.一种显示面板的驱动方法,其特征在于,包括:
获取当前显示帧的显示数据;
根据所述显示数据,确定电耦接于同一条数据线且电耦接于每相邻两条栅线的子像素对应的目标数据电压之间的电压差值;
判断是否存在至少一条所述数据线电耦接的子像素对应的所有电压差值的绝对值不小于设定阈值;
若是,则向所述显示面板中的栅极驱动电路输入第一控制脉冲信号,对所述栅线加载第一栅极扫描信号,并向所述显示面板中的源极驱动电路输入所述显示数据,对所述数据线加载数据电压,以使所述显示面板中的各子像素充入相应的数据电压;
若否,则向所述栅极驱动电路输入第二控制脉冲信号,对所述栅线加载第二栅极扫描信号,并向源极驱动电路输入所述显示数据,对所述数据线加载数据电压,以使所述显示面板中的各子像素充入相应的数据电压;
其中,所述第一栅极扫描信号的一个有效脉冲的维持时长小于所述第二栅极扫描信号的一个有效脉冲的维持时长;
相邻的两条栅线加载的所述第一栅极扫描信号的有效脉冲不具有交叠时间;相邻的至少两条栅线加载的所述第二栅极扫描信号的有效脉冲具有交叠时间。
2.如权利要求1所述的显示面板的驱动方法,其特征在于,每一条所述栅线上加载的第二栅极扫描信号具有一个有效脉冲,且相邻的K条栅线加载的第二栅极扫描信号的有效脉冲存在交叠时间;其中,K为整数且K≥2;
在K为偶数时,每一条所述栅线上加载的第一栅极扫描信号的有效脉冲的数量为K/2;
在K为奇数时,每一条所述栅线上加载的第一栅极扫描信号的有效脉冲的数量为(K+1)/2。
3.如权利要求2所述的显示面板的驱动方法,其特征在于,所述第一栅极扫描信号具有的一个有效脉冲的维持时长为tw1,所述第二栅极扫描信号具有的一个有效脉冲的维持时长为tw2,tw1=tw2/K。
4.如权利要求3所述的显示面板的驱动方法,其特征在于,在每一条所述栅线加载的所述第一栅极扫描信号处于最后一个有效脉冲时,所述栅线电耦接的各子像素输入对应所述显示数据的数据电压。
5.如权利要求4所述的显示面板的驱动方法,其特征在于,在所述第一栅极扫描信号具有多个有效脉冲时,在每一条所述栅线加载的所述第一栅极扫描信号处于除最后一个有效脉冲之外的其他有效脉冲时,所述栅线电耦接的各子像素充入预充电电压。
6.如权利要求1-5任一项所述的显示面板的驱动方法,其特征在于,当相邻的K条栅线加载的第二栅极扫描信号存在交叠时间时,在所述交叠时间后且在第K条栅线加载所述第二栅极扫描信号的时间内,对所述第K条栅线电耦接的子像素充入对应所述显示数据的数据电压,以及所述交叠时间内对所述第K条栅线电耦接的子像素充入预充电电压。
7.如权利要求2-5任一项所述的显示面板的驱动方法,其特征在于,所述第一控制脉冲信号包括具有第一目标周期的第一时钟信号和具有第二目标周期的第二时钟信号,且所述第一时钟信号和所述第二时钟信号交替出现;
所述第二控制脉冲信号包括具有第一基准周期的第三时钟信号;
所述第一目标周期和所述第二目标周期均小于所述第一基准周期。
8.如权利要求7所述的显示面板的驱动方法,其特征在于,所述第一目标周期、所述第二目标周期和所述第一基准周期满足如下公式;
Tz1=Tm1+Tm2;
其中,Tm1代表所述第一目标周期,Tm2代表所述第二目标周期,Tz1代表所述第一基准周期。
9.如权利要求8所述的显示面板的驱动方法,其特征在于,所述第一时钟信号的占空比为50%,所述第二时钟信号的占空比为25%,所述第三时钟信号的占空比为50%。
10.如权利要求2-5任一项所述的显示面板的驱动方法,其特征在于,所述第一控制脉冲信号包括具有第三目标周期的第四时钟信号,所述第二控制脉冲信号包括具有第二基准周期的第五时钟信号;
所述第三目标周期小于所述第二基准周期。
11.如权利要求10所述的显示面板的驱动方法,其特征在于,当相邻的K条栅线加载的第二栅极扫描信号存在交叠时间时,所述第三目标周期和所述第二基准周期满足如下公式;
Tm3=K*Tz2;
其中,Tz2代表所述第二基准周期,Tm3代表所述第三目标周期,K为整数且K≥2。
12.一种显示装置,其特征在于,包括:
显示面板,包括栅极驱动电路和源极驱动电路;
时序控制器,被配置为获取当前显示帧的显示数据;根据所述显示数据,确定电耦接于同一条数据线且电耦接于每相邻两条栅线的子像素对应的目标数据电压之间的电压差值;判断是否存在至少一条所述数据线电耦接的子像素对应的所有电压差值的绝对值不小于设定阈值;若是,则向所述栅极驱动电路输入第一控制脉冲信号,并对所述源极驱动电路输入所述显示数据;若否,则向所述栅极驱动电路输入第二控制脉冲信号,并向源极驱动电路输入所述显示数据;
所述栅极驱动电路被配置为根据接收到的所述第一控制脉冲信号,对所述栅线加载第一栅极扫描信号;以及根据接收到的所述第二控制脉冲信号,对所述栅线加载第二栅极扫描信号;
所述源极驱动电路被配置为根据接收到的所述显示数据,对所述数据线加载数据电压,以使所述显示面板中的各子像素充入相应的数据电压;
其中,所述第一栅极扫描信号的一个有效脉冲的维持时长小于所述第二栅极扫描信号的一个有效脉冲的维持时长;
相邻的两条栅线加载的所述第一栅极扫描信号的有效脉冲不具有交叠时间;相邻的至少两条栅线加载的所述第二栅极扫描信号的有效脉冲具有交叠时间。
13.如权利要求12所述的显示装置,其特征在于,所述时序控制器包括:
获取单元,被配置为获取当前显示帧的显示数据;
模式检测功能单元,被配置为根据所述显示数据,确定电耦接于同一条数据线且电耦接于每相邻两条栅线的子像素对应的目标数据电压之间的电压差值;判断是否存在至少一条所述数据线电耦接的子像素对应的所有电压差值满足设定范围;若是,则向所述栅极驱动电路输入第一控制脉冲信号,并对所述源极驱动电路输入所述显示数据;若否,则向所述栅极驱动电路输入第二控制脉冲信号,并向源极驱动电路输入所述显示数据。
14.如权利要求12或13所述的显示装置,其特征在于,所述显示面板包括:
多个子像素;其中,所述多个子像素划分为多个子像素组;每个所述子像素组包括相同行中相邻的两个子像素;
多条栅线;其中,每一个子像素行对应两条栅线;所述子像素组中的一个子像素电耦接对应的两条栅线中的一条栅线,另一个子像素电耦接对应的两条栅线中的另一条栅线;
多条数据线;其中,每相邻两条所述数据线之间设置一列子像素组,且针对相邻的两条数据线,一条数据线电耦接设置于所述两条数据线之间的一列子像素组的奇数行,另一条数据线电耦接设置于所述两条数据线之间的一列子像素组的偶数行。
CN202210217141.3A 2022-03-07 2022-03-07 显示面板的驱动方法及显示装置 Active CN114495800B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210217141.3A CN114495800B (zh) 2022-03-07 2022-03-07 显示面板的驱动方法及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210217141.3A CN114495800B (zh) 2022-03-07 2022-03-07 显示面板的驱动方法及显示装置

Publications (2)

Publication Number Publication Date
CN114495800A CN114495800A (zh) 2022-05-13
CN114495800B true CN114495800B (zh) 2023-12-26

Family

ID=81487063

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210217141.3A Active CN114495800B (zh) 2022-03-07 2022-03-07 显示面板的驱动方法及显示装置

Country Status (1)

Country Link
CN (1) CN114495800B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114974162B (zh) * 2022-06-27 2024-03-08 青岛信芯微电子科技股份有限公司 一种提供电容充电参数的电路、tcon和显示设备
CN117079615B (zh) * 2023-10-12 2024-01-09 惠科股份有限公司 显示面板和显示装置

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103474044A (zh) * 2013-09-29 2013-12-25 北京京东方光电科技有限公司 一种栅极驱动电路、阵列基板、显示装置以及驱动方法
CN104252079A (zh) * 2014-09-28 2014-12-31 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示面板、显示装置
CN104714319A (zh) * 2014-12-23 2015-06-17 上海中航光电子有限公司 一种液晶显示面板及其显示装置
CN104882106A (zh) * 2015-06-02 2015-09-02 武汉华星光电技术有限公司 列翻转模式的液晶显示面板及其驱动方法
CN106652965A (zh) * 2017-03-17 2017-05-10 京东方科技集团股份有限公司 像素驱动方法、栅极驱动器、以及显示装置
CN106710567A (zh) * 2017-03-31 2017-05-24 京东方科技集团股份有限公司 一种显示驱动装置及方法、移位寄存器和显示装置
CN107507585A (zh) * 2017-08-25 2017-12-22 惠科股份有限公司 显示面板及其像素单元预充电切换方法
KR20180115205A (ko) * 2017-04-12 2018-10-22 엘지디스플레이 주식회사 표시패널과 이를 이용한 전계 발광 표시장치
CN109272958A (zh) * 2018-11-09 2019-01-25 重庆先进光电显示技术研究院 显示面板的驱动电路及其方法,以及显示装置
CN110456585A (zh) * 2019-08-19 2019-11-15 京东方科技集团股份有限公司 双栅阵列基板和显示装置
CN110648643A (zh) * 2019-09-30 2020-01-03 京东方科技集团股份有限公司 一种电压调节方法、装置及显示装置
CN110955091A (zh) * 2019-12-19 2020-04-03 京东方科技集团股份有限公司 一种显示面板及其驱动方法、显示装置
KR20200081053A (ko) * 2018-12-27 2020-07-07 엘지디스플레이 주식회사 유기 발광 디스플레이 장치 및 구동 방법
WO2021062604A1 (zh) * 2019-09-30 2021-04-08 京东方科技集团股份有限公司 驱动器、显示装置及其光学补偿方法
CN113763857A (zh) * 2021-08-31 2021-12-07 惠科股份有限公司 显示面板驱动方法、驱动装置及计算机设备

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6201465B2 (ja) * 2013-07-08 2017-09-27 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
US10621933B2 (en) * 2015-11-06 2020-04-14 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Driving method and driving apparatus for display device, and display device

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103474044A (zh) * 2013-09-29 2013-12-25 北京京东方光电科技有限公司 一种栅极驱动电路、阵列基板、显示装置以及驱动方法
CN104252079A (zh) * 2014-09-28 2014-12-31 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示面板、显示装置
CN104714319A (zh) * 2014-12-23 2015-06-17 上海中航光电子有限公司 一种液晶显示面板及其显示装置
CN104882106A (zh) * 2015-06-02 2015-09-02 武汉华星光电技术有限公司 列翻转模式的液晶显示面板及其驱动方法
CN106652965A (zh) * 2017-03-17 2017-05-10 京东方科技集团股份有限公司 像素驱动方法、栅极驱动器、以及显示装置
CN106710567A (zh) * 2017-03-31 2017-05-24 京东方科技集团股份有限公司 一种显示驱动装置及方法、移位寄存器和显示装置
KR20180115205A (ko) * 2017-04-12 2018-10-22 엘지디스플레이 주식회사 표시패널과 이를 이용한 전계 발광 표시장치
CN107507585A (zh) * 2017-08-25 2017-12-22 惠科股份有限公司 显示面板及其像素单元预充电切换方法
CN109272958A (zh) * 2018-11-09 2019-01-25 重庆先进光电显示技术研究院 显示面板的驱动电路及其方法,以及显示装置
KR20200081053A (ko) * 2018-12-27 2020-07-07 엘지디스플레이 주식회사 유기 발광 디스플레이 장치 및 구동 방법
CN110456585A (zh) * 2019-08-19 2019-11-15 京东方科技集团股份有限公司 双栅阵列基板和显示装置
CN110648643A (zh) * 2019-09-30 2020-01-03 京东方科技集团股份有限公司 一种电压调节方法、装置及显示装置
WO2021062604A1 (zh) * 2019-09-30 2021-04-08 京东方科技集团股份有限公司 驱动器、显示装置及其光学补偿方法
CN110955091A (zh) * 2019-12-19 2020-04-03 京东方科技集团股份有限公司 一种显示面板及其驱动方法、显示装置
CN113763857A (zh) * 2021-08-31 2021-12-07 惠科股份有限公司 显示面板驱动方法、驱动装置及计算机设备

Also Published As

Publication number Publication date
CN114495800A (zh) 2022-05-13

Similar Documents

Publication Publication Date Title
CN114495800B (zh) 显示面板的驱动方法及显示装置
US10242634B2 (en) Display device
CN110310609B (zh) 显示面板驱动电路及方法
KR101852936B1 (ko) 표시장치
KR102143926B1 (ko) 액정 표시 장치 및 그 구동 방법
US8462092B2 (en) Display panel having sub-pixels with polarity arrangment
US20110249046A1 (en) Liquid crystal display device
CN110223645B (zh) 一种像素矩阵驱动方法及显示装置
CN101055705A (zh) 驱动电路、显示装置及其驱动方法
US20060170642A1 (en) Method and circuit for driving liquid crystal display
CN115035862A (zh) 显示面板的驱动方法及显示装置
CN109949760B (zh) 一种像素矩阵驱动方法及显示装置
WO2023178515A1 (zh) 显示面板的驱动方法及显示装置
CN109949761B (zh) 一种像素矩阵驱动方法及显示装置
CN109949763B (zh) 一种像素矩阵驱动方法及显示装置
US11335235B2 (en) Display driving method and display driving device
CN212276722U (zh) 一种改善水平串扰的显示屏结构
CN113439297B (zh) 显示装置及其驱动方法
CN116343695A (zh) 显示面板的驱动方法及显示装置
CN113393787A (zh) 显示面板的驱动方法、显示面板的驱动装置及显示装置
CN113393791A (zh) 显示面板的驱动方法、装置和显示装置
CN114387933B (zh) 显示面板的驱动方法及显示装置
CN118212888A (zh) 显示面板、显示装置及驱动方法
WO2023168586A1 (zh) 显示面板的驱动方法及显示装置
WO2023155628A1 (zh) 显示面板的驱动方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant