CN114429746B - 显示装置及电子设备 - Google Patents
显示装置及电子设备 Download PDFInfo
- Publication number
- CN114429746B CN114429746B CN202210054107.9A CN202210054107A CN114429746B CN 114429746 B CN114429746 B CN 114429746B CN 202210054107 A CN202210054107 A CN 202210054107A CN 114429746 B CN114429746 B CN 114429746B
- Authority
- CN
- China
- Prior art keywords
- circuit
- control signal
- logic control
- output
- trigger
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000006243 chemical reaction Methods 0.000 claims description 21
- 230000005669 field effect Effects 0.000 description 6
- 102100036285 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Human genes 0.000 description 4
- 101000875403 Homo sapiens 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Proteins 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G3/2096—Details of the interface to the display terminal specific for a flat panel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请公开了一种显示装置及电子设备,该显示装置包括时序控制器、显示面板以及第一接口扩展电路,通过在时序控制器的一输入输出接口连接一第一接口扩展电路,可以将一初始逻辑控制信号分别通过第一接口扩展电路的第一输出端、第二输出端分为两路输出至显示面板,可以为显示面板提供两路逻辑控制信号,也就是说,时序控制器的一个输入输出接口通过第一接口扩展电路可以将一初始逻辑控制信号分为两路不同的逻辑控制信号,并提供至显示面板,时序控制器可以以较少数量的输入输出接口满足显示面板的不同显示需求。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种显示装置及电子设备。
背景技术
相关显示技术中,时序控制器的输入输出接口直接输出对应的逻辑控制讯号至显示面板,以满足显示面板的正常显示需求。随着各种显示技术指标的进化,所需要的逻辑控制信号的种类和/或数量也随之增加。然而,时序控制器的一个输入输出接口仅可以提供一种逻辑控制信号,也就是说,每增加一种逻辑控制信号,对应地需要时序控制器增加一个输入输出接口。
但是,由于时序控制器自身所能够携带的输入输出接口的数量有限,因此,有必要提供一种具有接口扩展功能的显示装置。
需要注意的是,上述关于背景技术的介绍仅仅是为了便于清楚、完整地理解本申请的技术方案。因此,不能仅仅由于其出现在本申请的背景技术中,而认为上述所涉及到的技术方案为本领域所属技术人员所公知。
发明内容
本申请提供一种显示装置及电子设备,以缓解其输入输出接口数量较少的技术问题。
第一方面,本申请提供一种显示装置,其包括时序控制器、显示面板以及第一接口扩展电路,时序控制器的第一输入输出接口用于传输初始逻辑控制信号;第一接口扩展电路的第一触发端与时序控制器的第一输入输出接口电性连接,第一接口扩展电路的第一输出端与显示面板电性连接,且第一接口扩展电路的第二输出端与显示面板电性连接。
在其中一些实施方式中,第一接口扩展电路包括第一触发电路、第一电平转换电路以及第一电位确定电路,第一触发电路的触发端作为第一接口扩展电路的第一触发端,第一触发电路的输出端作为第一接口扩展电路的第一输出端;第一电平转换电路的输入端与第一触发电路的输出端电性连接;第一电位确定电路的控制端与第一电平转换电路的输出端电性连接,第一电位确定电路的输出端与第一电平转换电路的输出端电性连接并作为第一接口扩展电路的第二输出端。
在其中一些实施方式中,第一接口扩展电路的第一输出端用于输出第一逻辑控制信号,第一逻辑控制信号具有第一电位和第二电位,第一电位高于第二电位;第一接口扩展电路的第二输出端用于输出第二逻辑控制信号,第二逻辑控制信号具有第三电位和第四电位,第三电位高于第四电位;且第三电位异于第一电位。
在其中一些实施方式中,第一逻辑控制信号的相位与第二逻辑控制信号的相位相同。
在其中一些实施方式中,显示装置还包括第二接口扩展电路,第二接口扩展电路的第二触发端与时序控制器的第一输入输出接口电性连接,第二接口扩展电路的第三输出端与显示面板电性连接,第二接口扩展电路的第四输出端与显示面板电性连接,且第二接口扩展电路的第五输出端与显示面板电性连接。
在其中一些实施方式中,第二接口扩展电路包括第二触发电路、相位调整电路、第二电平转换电路以及第二电位确定电路,第二触发电路的触发端作为第二接口扩展电路的第二触发端,第二触发电路的输出端作为第二接口扩展电路的第三输出端;相位调整电路的触发端与第二触发电路的触发端电性连接,相位调整电路的输入端与第二触发电路的输出端电性连接,相位调整电路的输出端作为第二接口扩展电路的第四输出端;第二电平转换电路的输入端与相位调整电路的输出端电性连接,第二电平转换电路的输出端作为第二接口扩展电路的第五输出端;第二电位确定电路的输入端与第二电平转换电路的输出端电性连接,第二电位确定电路的输出端与第二触发电路的输入端电性连接。
在其中一些实施方式中,第二接口扩展电路的第三输出端用于输出第三逻辑控制信号,第二接口扩展电路的第四输出端用于输出第四逻辑控制信号,第二接口扩展电路的第五输出端用于输出第五逻辑控制信号;第三逻辑控制信号的相位异于第四逻辑控制信号的相位,且第三逻辑控制信号的脉冲幅值与第四逻辑控制信号的脉冲幅值相同;第四逻辑控制信号的相位与第五逻辑控制信号的相位相同,且第四逻辑控制信号的脉冲幅值异于第五逻辑控制信号的脉冲幅值。
在其中一些实施方式中,第二接口扩展电路包括第二触发电路、相位调整电路、第二电平转换电路以及第二电位确定电路,第二触发电路的触发端作为第二接口扩展电路的第二触发端,第二触发电路的输出端作为第二接口扩展电路的第三输出端;第二电平转换电路的输入端与第二触发电路的输出端电性连接,第二电平转换电路的输出端作为第二接口扩展电路的第四输出端;相位调整电路的触发端与第二触发电路的触发端电性连接,相位调整电路的输入端与第二电平转换电路的输出端电性连接,相位调整电路的输出端作为第二接口扩展电路的第五输出端;第二电位确定电路的输入端与相位调整电路的输出端电性连接,第二电位确定电路的输出端与第二触发电路的输入端电性连接。
在其中一些实施方式中,第二接口扩展电路的第三输出端用于输出第三逻辑控制信号,第二接口扩展电路的第四输出端用于输出第四逻辑控制信号,第二接口扩展电路的第五输出端用于输出第五逻辑控制信号;第三逻辑控制信号的相位与第四逻辑控制信号的相位相同,且第三逻辑控制信号的脉冲幅值异于第四逻辑控制信号的脉冲幅值;第四逻辑控制信号的相位异于第五逻辑控制信号的相位,且第四逻辑控制信号的脉冲幅值与第五逻辑控制信号的脉冲幅值相同。
第二方面,本申请提供一种电子设备,其包括上述至少一实施方式中的显示装置。
本申请提供的显示装置及电子设备,通过在时序控制器的一输入输出接口连接一第一接口扩展电路,可以将一初始逻辑控制信号分别通过第一接口扩展电路的第一输出端、第二输出端分为两路输出至显示面板,可以为显示面板提供两路逻辑控制信号,也就是说,时序控制器的一个输入输出接口通过第一接口扩展电路可以将一初始逻辑控制信号分为两路不同的逻辑控制信号,并提供至显示面板,时序控制器可以以较少数量的输入输出接口满足显示面板的不同显示需求。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请实施例提供的显示装置的第一种结构示意图。
图2为本申请实施例提供的显示装置的第二种结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
有鉴于显示装置的输入输出接口数量较少的技术问题,本实施例提供了一种显示装置,如图1和图2所示,其包括时序控制器100、显示面板200以及第一接口扩展电路300,时序控制器100的第一输入输出接口用于传输初始逻辑控制信号;第一接口扩展电路300的第一触发端与时序控制器100的第一输入输出接口电性连接,第一接口扩展电路300的第一输出端A1与显示面板200电性连接,且第一接口扩展电路300的第二输出端A2与显示面板200电性连接。
可以理解的是,本实施例提供的显示装置,通过在时序控制器100的一输入输出接口连接一第一接口扩展电路300,可以将一初始逻辑控制信号分别通过第一接口扩展电路300的第一输出端A1、第二输出端A2分为两路输出至显示面板200,可以为显示面板200提供两路逻辑控制信号,也就是说,时序控制器100的一个输入输出接口通过第一接口扩展电路300可以将一初始逻辑控制信号分为两路不同的逻辑控制信号,并提供至显示面板200,时序控制器100可以以较少数量的输入输出接口满足显示面板200的不同显示需求。
需要进行说明的是,时序控制器100还可以包括第二输入输出接口、第三输入输出接口以及第四输入输出接口等等,在此对输入输出接口的数量不作具体限定。
其中,初始逻辑控制信号可以为时钟信号,该时钟信号可以为方波信号或者脉冲信号。
在其中一个实施例中,如图1或者图2所示,第一接口扩展电路300包括第一触发电路310、第一电平转换电路320以及第一电位确定电路330,第一触发电路310的触发端作为第一接口扩展电路300的第一触发端,第一触发电路310的输出端作为第一接口扩展电路300的第一输出端A1;第一电平转换电路320的输入端与第一触发电路310的输出端电性连接;第一电位确定电路330的控制端与第一电平转换电路320的输出端电性连接,第一电位确定电路330的输出端与第一电平转换电路320的输出端电性连接并作为第一接口扩展电路300的第二输出端A2。
需要进行说明的是,第一触发电路310可以根据初始逻辑控制信号的上升沿输出经过第一电位确定电路330输出的电位。第一电平转换电路320可以对第一触发电路310输出的电位进行转换,或转换为更高幅值的电位,或转换为更低幅值的电位,可以根据需要进行灵活设置。
在其中一个实施例中,第一触发电路310可以包括第一触发器D1,第一触发器D1的触发端与时序控制器100的第一输入输出接口电性连接,第一触发器D1的输入端与第一电位确定电路330的输出端电性连接,第一触发器D1的输出端与第一电平转换电路320的输入端电性连接。
其中,第一触发器D1可以为D触发器。
在其中一个实施例中,第一触发电路310还可以包括第一电阻R1,第一电阻R1的一端与第一触发器D1的输出端电性连接,第一电阻R1的另一端接地。需要进行说明的是,第一电阻R1可以用于初始化第一触发电路310的输出端为低电位。
在其中一个实施例中,第一电位确定电路330可以包括第一晶体管M1和第二晶体管M2,第一晶体管M1的源极/漏极中的一个接入第一电压信号VDD1,第一晶体管M1的源极/漏极中的另一个与第二晶体管M2的源极/漏极中的一个电性连接,第二晶体管M2的源极/漏极中的另一个接地,第一晶体管M1的栅极与第二晶体管M2的栅极、第一电平转换电路320的输出端电性连接。
其中,第一晶体管M1、第二晶体管M2均可以为场效应晶体管,具体地,第一晶体管M1还可以为P沟道型场效应晶体管,第二晶体管M2还可以为N沟道型场效应晶体管。
在其中一个实施例中,第一电压信号VDD1的电位可以与初始逻辑控制信号的脉冲幅值相同,如此可以保证第一逻辑控制信号与初始逻辑控制信号相同。
在其中一个实施例中,第一接口扩展电路300的第一输出端A1用于输出第一逻辑控制信号,第一逻辑控制信号具有第一电位和第二电位,第一电位高于第二电位;第一接口扩展电路300的第二输出端A2用于输出第二逻辑控制信号,第二逻辑控制信号具有第三电位和第四电位,第三电位高于第四电位;且第三电位异于第一电位。
可以理解的是,在本实施例中,第一电位、第三电位可以分别为对应逻辑控制信号的脉冲幅值。其中,第三电位可以高于第一电位,或者第一电位也可以高于第三电位,可以根据需要进行灵活设置。
在其中一个实施例中,第一逻辑控制信号的相位与第二逻辑控制信号的相位相同。
在其中一个实施例中,如图1或者图2所示,显示装置还包括第二接口扩展电路400,第二接口扩展电路400的第二触发端与时序控制器100的第一输入输出接口电性连接,第二接口扩展电路400的第三输出端B1与显示面板200电性连接,第二接口扩展电路400的第四输出端B2与显示面板200电性连接,且第二接口扩展电路400的第五输出端B3与显示面板200电性连接。
可以理解的是,在本实施例中,可以继续扩展时序控制器100的一个输入输出接口至三个,可以进一步增加时序控制器100的接口数量。
在其中一个实施例中,如图1所示,第二接口扩展电路400包括第二触发电路410、相位调整电路420、第二电平转换电路430以及第二电位确定电路440,第二触发电路410的触发端作为第二接口扩展电路400的第二触发端,第二触发电路410的输出端作为第二接口扩展电路400的第三输出端B1;相位调整电路420的触发端与第二触发电路410的触发端电性连接,相位调整电路420的输入端与第二触发电路410的输出端电性连接,相位调整电路420的输出端作为第二接口扩展电路400的第四输出端B2;第二电平转换电路430的输入端与相位调整电路420的输出端电性连接,第二电平转换电路430的输出端作为第二接口扩展电路400的第五输出端B3;第二电位确定电路440的输入端与第二电平转换电路430的输出端电性连接,第二电位确定电路440的输出端与第二触发电路410的输入端电性连接。
在其中一个实施例中,第二触发电路410可以包括第二触发器D2,第二触发器D2的触发端与时序控制器100的第一输入输出接口电性连接,第二触发器D2的输入端与第二电位确定电路440的输出端电性连接,第二触发器D2的输出端与第二电平转换电路430的输入端电性连接。
其中,第二触发器D2也可以为D触发器。
在其中一个实施例中,第二触发电路410还可以包括第二电阻R2,第二电阻R2的一端与第二触发器D2的输出端电性连接,第二电阻R2的另一端接地。需要进行说明的是,第二电阻R2可以用于初始化第二触发电路410的输出端为低电位。
在其中一个实施例中,相位调整电路420可以包括第三触发器D3,第三触发器D3的触发端与时序控制器100的第一输入输出接口电性连接,第三触发器D3的输入端与第二触发器D2的输出端电性连接,第三触发器D3的输出端与第二电平转换电路430的输入端电性连接。
可以理解的是,相位调整电路420可以对第二触发器D2输出的信号进行对应的延时,以实现其相位调整。
其中,第三触发器D3也可以为D触发器。
在其中一个实施例中,相位调整电路420还可以包括第三电阻R3,第三电阻R3的一端与第三触发器D3的输出端电性连接,第三电阻R3的另一端接地。需要进行说明的是,第三电阻R3可以用于初始化第三触发电路的输出端为低电位。
在其中一个实施例中,第二电位确定电路440可以包括第三晶体管M3和第四晶体管M4,第三晶体管M3的源极/漏极中的一个接入第二电压信号VDD2,第三晶体管M3的源极/漏极中的另一个与第四晶体管M4的源极/漏极中的一个电性连接,第四晶体管M4的源极/漏极中的另一个接地,第三晶体管M3的栅极与第四晶体管M4的栅极、第二电平转换电路430的输出端电性连接。
其中,第三晶体管M3、第四晶体管M4均可以为场效应晶体管,具体地,第三晶体管M3还可以为P沟道型场效应晶体管,第四晶体管M4还可以为N沟道型场效应晶体管。
需要进行说明的是,第一电压信号VDD1、第二电压信号VDD2均为恒压信号,且第一电压信号VDD1的电位不同于第二电压信号VDD2的电位。
在其中一个实施例中,第二接口扩展电路400的第三输出端B1用于输出第三逻辑控制信号,第二接口扩展电路400的第四输出端B2用于输出第四逻辑控制信号,第二接口扩展电路400的第五输出端B3用于输出第五逻辑控制信号;第三逻辑控制信号的相位异于第四逻辑控制信号的相位,且第三逻辑控制信号的脉冲幅值与第四逻辑控制信号的脉冲幅值相同;第四逻辑控制信号的相位与第五逻辑控制信号的相位相同,且第四逻辑控制信号的脉冲幅值异于第五逻辑控制信号的脉冲幅值。
可以理解的是,本实施例提供的第三逻辑控制信号、第四逻辑控制信号以及第五逻辑控制信号各不相同,可以满足显示面板200更多的显示需求。
在其中一个实施例中,如图2所示,第二接口扩展电路400包括第二触发电路410、相位调整电路420、第二电平转换电路430以及第二电位确定电路440,第二触发电路410的触发端作为第二接口扩展电路400的第二触发端,第二触发电路410的输出端作为第二接口扩展电路400的第三输出端B1;第二电平转换电路430的输入端与第二触发电路410的输出端电性连接,第二电平转换电路430的输出端作为第二接口扩展电路400的第四输出端B2;相位调整电路420的触发端与第二触发电路410的触发端电性连接,相位调整电路420的输入端与第二电平转换电路430的输出端电性连接,相位调整电路420的输出端作为第二接口扩展电路400的第五输出端B3;第二电位确定电路440的输入端与相位调整电路420的输出端电性连接,第二电位确定电路440的输出端与第二触发电路410的输入端电性连接。
需要进行说明的是,与图1相比,本实施例将相位调整电路420与第二电平转换电路430进行了位置调换,相应地改变了一些连接关系,在此不再赘述,可参考图2或者前述的连接关系。
在其中一个实施例中,第二接口扩展电路400的第三输出端B1用于输出第三逻辑控制信号,第二接口扩展电路400的第四输出端B2用于输出第四逻辑控制信号,第二接口扩展电路400的第五输出端B3用于输出第五逻辑控制信号;第三逻辑控制信号的相位与第四逻辑控制信号的相位相同,且第三逻辑控制信号的脉冲幅值异于第四逻辑控制信号的脉冲幅值;第四逻辑控制信号的相位异于第五逻辑控制信号的相位,且第四逻辑控制信号的脉冲幅值与第五逻辑控制信号的脉冲幅值相同。
需要进行说明的是,上述实施例中的时序控制器100可以时序控制芯片,各输入输出接口可以为时序控制芯片的一个引脚或者管脚。可以理解的是,时序控制芯片的集成度更高,能够进一步减小显示装置的面积或者体积。
在其中一个实施例中,本实施例提供一种电子设备,其包括上述至少一实施例中的显示装置。
可以理解的是,本实施例提供的电子设备,通过在时序控制器100的一输入输出接口连接一第一接口扩展电路300,可以将一初始逻辑控制信号分别通过第一接口扩展电路300的第一输出端A1、第二输出端A2分为两路输出至显示面板200,可以为显示面板200提供两路逻辑控制信号,也就是说,时序控制器100的一个输入输出接口通过第一接口扩展电路300可以将一初始逻辑控制信号分为两路不同的逻辑控制信号,并提供至显示面板200,时序控制器100可以以较少数量的输入输出接口满足显示面板200的不同显示需求。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的显示装置及电子设备进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。
Claims (8)
1.一种显示装置,其特征在于,包括:
时序控制器,所述时序控制器的第一输入输出接口用于传输初始逻辑控制信号;
显示面板;以及
第一接口扩展电路,所述第一接口扩展电路的第一触发端与所述时序控制器的第一输入输出接口电性连接,所述第一接口扩展电路的第一输出端与所述显示面板电性连接,且所述第一接口扩展电路的第二输出端与所述显示面板电性连接;
其中,所述第一接口扩展电路的第一输出端用于输出第一逻辑控制信号,所述第一逻辑控制信号具有第一电位和第二电位,所述第一电位高于所述第二电位;所述第一接口扩展电路的第二输出端用于输出第二逻辑控制信号,所述第二逻辑控制信号具有第三电位和第四电位,所述第三电位高于所述第四电位,且所述第三电位高于所述第一电位,用于提高所述第二逻辑控制信号的驱动能力;
其中,所述第一接口扩展电路包括:
第一触发电路,所述第一触发电路的触发端作为所述第一接口扩展电路的第一触发端,所述第一触发电路的输出端作为所述第一接口扩展电路的第一输出端;
第一电平转换电路,所述第一电平转换电路的输入端与所述第一触发电路的输出端电性连接;以及
第一电位确定电路,所述第一电位确定电路的控制端与所述第一电平转换电路的输出端电性连接并作为所述第一接口扩展电路的第二输出端,所述第一电位确定电路的输出端与所述第一触发电路的输入端电性连接;
其中,所述第一电平转换电路用于提供驱动能力高于所述第一逻辑控制信号的第二逻辑控制信号,并提高所述第一接口扩展电路的可靠性。
2.根据权利要求1所述的显示装置,其特征在于,所述第一逻辑控制信号的相位与所述第二逻辑控制信号的相位相同。
3.根据权利要求1所述的显示装置,其特征在于,所述显示装置还包括第二接口扩展电路,所述第二接口扩展电路的第二触发端与所述时序控制器的第一输入输出接口电性连接,所述第二接口扩展电路的第三输出端与所述显示面板电性连接,所述第二接口扩展电路的第四输出端与所述显示面板电性连接,且所述第二接口扩展电路的第五输出端与所述显示面板电性连接。
4.根据权利要求3所述的显示装置,其特征在于,所述第二接口扩展电路包括:
第二触发电路,所述第二触发电路的触发端作为所述第二接口扩展电路的第二触发端,所述第二触发电路的输出端作为所述第二接口扩展电路的第三输出端;
相位调整电路,所述相位调整电路的触发端与所述第二触发电路的触发端电性连接,所述相位调整电路的输入端与所述第二触发电路的输出端电性连接,所述相位调整电路的输出端作为所述第二接口扩展电路的第四输出端;
第二电平转换电路,所述第二电平转换电路的输入端与所述相位调整电路的输出端电性连接,所述第二电平转换电路的输出端作为所述第二接口扩展电路的第五输出端;以及
第二电位确定电路,所述第二电位确定电路的输入端与所述第二电平转换电路的输出端电性连接,所述第二电位确定电路的输出端与所述第二触发电路的输入端电性连接。
5.根据权利要求4所述的显示装置,其特征在于,所述第二接口扩展电路的第三输出端用于输出第三逻辑控制信号,所述第二接口扩展电路的第四输出端用于输出第四逻辑控制信号,所述第二接口扩展电路的第五输出端用于输出第五逻辑控制信号;所述第三逻辑控制信号的相位异于所述第四逻辑控制信号的相位,且所述第三逻辑控制信号的脉冲幅值与所述第四逻辑控制信号的脉冲幅值相同;所述第四逻辑控制信号的相位与所述第五逻辑控制信号的相位相同,且所述第四逻辑控制信号的脉冲幅值异于所述第五逻辑控制信号的脉冲幅值。
6.根据权利要求3所述的显示装置,其特征在于,所述第二接口扩展电路包括:
第二触发电路,所述第二触发电路的触发端作为所述第二接口扩展电路的第二触发端,所述第二触发电路的输出端作为所述第二接口扩展电路的第三输出端;
第二电平转换电路,所述第二电平转换电路的输入端与所述第二触发电路的输出端电性连接,所述第二电平转换电路的输出端作为所述第二接口扩展电路的第四输出端;
相位调整电路,所述相位调整电路的触发端与所述第二触发电路的触发端电性连接,所述相位调整电路的输入端与所述第二电平转换电路的输出端电性连接,所述相位调整电路的输出端作为所述第二接口扩展电路的第五输出端;
第二电位确定电路,所述第二电位确定电路的输入端与所述相位调整电路的输出端电性连接,所述第二电位确定电路的输出端与所述第二触发电路的输入端电性连接。
7.根据权利要求6所述的显示装置,其特征在于,所述第二接口扩展电路的第三输出端用于输出第三逻辑控制信号,所述第二接口扩展电路的第四输出端用于输出第四逻辑控制信号,所述第二接口扩展电路的第五输出端用于输出第五逻辑控制信号;所述第三逻辑控制信号的相位与所述第四逻辑控制信号的相位相同,且所述第三逻辑控制信号的脉冲幅值异于所述第四逻辑控制信号的脉冲幅值;所述第四逻辑控制信号的相位异于所述第五逻辑控制信号的相位,且所述第四逻辑控制信号的脉冲幅值与所述第五逻辑控制信号的脉冲幅值相同。
8.一种电子设备,其特征在于,包括如权利要求1至7任一项所述的显示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210054107.9A CN114429746B (zh) | 2022-01-18 | 2022-01-18 | 显示装置及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210054107.9A CN114429746B (zh) | 2022-01-18 | 2022-01-18 | 显示装置及电子设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114429746A CN114429746A (zh) | 2022-05-03 |
CN114429746B true CN114429746B (zh) | 2024-03-15 |
Family
ID=81312722
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210054107.9A Active CN114429746B (zh) | 2022-01-18 | 2022-01-18 | 显示装置及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114429746B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN208208297U (zh) * | 2018-05-31 | 2018-12-07 | 昆山龙腾光电有限公司 | 一种接口扩展电路及显示装置 |
CN109064982A (zh) * | 2018-08-06 | 2018-12-21 | 深圳市华星光电技术有限公司 | Goa电路驱动***及goa电路驱动方法与显示装置 |
CN109166547A (zh) * | 2018-09-30 | 2019-01-08 | 惠科股份有限公司 | 显示装置的驱动电路、显示装置和显示面板 |
CN113178174A (zh) * | 2021-03-22 | 2021-07-27 | 重庆惠科金渝光电科技有限公司 | 一种栅极驱动模块、栅极控制信号的生成方法和显示装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109256103A (zh) * | 2018-11-09 | 2019-01-22 | 惠科股份有限公司 | 一种显示装置的驱动电路 |
-
2022
- 2022-01-18 CN CN202210054107.9A patent/CN114429746B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN208208297U (zh) * | 2018-05-31 | 2018-12-07 | 昆山龙腾光电有限公司 | 一种接口扩展电路及显示装置 |
CN109064982A (zh) * | 2018-08-06 | 2018-12-21 | 深圳市华星光电技术有限公司 | Goa电路驱动***及goa电路驱动方法与显示装置 |
CN109166547A (zh) * | 2018-09-30 | 2019-01-08 | 惠科股份有限公司 | 显示装置的驱动电路、显示装置和显示面板 |
CN113178174A (zh) * | 2021-03-22 | 2021-07-27 | 重庆惠科金渝光电科技有限公司 | 一种栅极驱动模块、栅极控制信号的生成方法和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN114429746A (zh) | 2022-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5559996A (en) | Level converter including wave-shaping circuit and emulator microcomputer incorporating the level converter | |
US20190012966A1 (en) | Scanning driving circuit and display apparatus | |
US10679541B2 (en) | Display panel | |
KR102122304B1 (ko) | 낮은-레이턴시 전압 부스트 회로를 갖는 전압 레벨 시프터 | |
US9001104B2 (en) | Shift register circuit | |
EP3217552B1 (en) | Input-output receiver | |
US7446564B2 (en) | Level shifter | |
CN111105759B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 | |
CN117674819A (zh) | 电平转换电路 | |
JP4174531B2 (ja) | レベル変換回路及びこれを有する半導体装置 | |
US5739701A (en) | Input/output buffer circuit having reduced power consumption | |
CN114429746B (zh) | 显示装置及电子设备 | |
US6369808B1 (en) | Drive circuit and display unit for driving a display device and portable equipment | |
US8159481B2 (en) | Display driver and related display | |
US10250260B2 (en) | Data communication system and semiconductor device | |
US11715403B2 (en) | Level conversion circuit, and display panel | |
CN106297677B (zh) | 源极驱动电路及电泳显示器 | |
US20020003242A1 (en) | Semiconductor circuit in which power consumption is reduced and semiconductor circuit system using the same | |
CN114095004A (zh) | 驱动电路 | |
US11763718B1 (en) | GOA circuit and array substrate | |
WO2021117416A1 (ja) | レベルシフタ回路 | |
KR101430983B1 (ko) | 입력 버퍼, 상기 입력 버퍼를 갖는 게이트 드라이버 집적 회로 및 액정표시장치 구동 회로 | |
US7088165B2 (en) | Voltage level shifter and sequential pulse generator | |
CN117854554A (zh) | 输入寄存器的读取时钟产生电路、芯片 | |
KR19980015391A (ko) | 반도체 장치의 레벨쉬프터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |