CN114237096A - 唤醒芯片的方法、装置、电子设备和存储介质 - Google Patents

唤醒芯片的方法、装置、电子设备和存储介质 Download PDF

Info

Publication number
CN114237096A
CN114237096A CN202111421683.4A CN202111421683A CN114237096A CN 114237096 A CN114237096 A CN 114237096A CN 202111421683 A CN202111421683 A CN 202111421683A CN 114237096 A CN114237096 A CN 114237096A
Authority
CN
China
Prior art keywords
wake
chip
data
received
instruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN202111421683.4A
Other languages
English (en)
Inventor
曹浩杰
庄云彩
朱永会
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xinyi Information Technology Shanghai Co ltd
Original Assignee
Xinyi Information Technology Shanghai Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xinyi Information Technology Shanghai Co ltd filed Critical Xinyi Information Technology Shanghai Co ltd
Priority to CN202111421683.4A priority Critical patent/CN114237096A/zh
Publication of CN114237096A publication Critical patent/CN114237096A/zh
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Power Sources (AREA)

Abstract

本申请实施例涉及芯片设计技术领域,公开了一种唤醒芯片的方法、装置、电子设备和存储介质。上述唤醒芯片的方法包括:若检测到芯片有待接收数据,则开启所述芯片的异步收发器的电源开关;其中,所述芯片处于睡眠状态,所述芯片设置有异步收发器和唤醒模块,所述唤醒模块集成在所述异步收发器中;通过所述异步收发器接收所述待接收数据;检测所述待接收数据中是否包含唤醒指令;若所述待接收数据中包含唤醒指令,则通过所述唤醒模块生成唤醒信号;其中,所述唤醒信号用于控制所述芯片进入工作状态;若所述待接收数据中不包含唤醒指令,则关闭所述异步收发器的电源开关,从而最大限度地降低芯片的功耗,满足芯片的超低功耗的需求。

Description

唤醒芯片的方法、装置、电子设备和存储介质
技术领域
本申请实施例涉及芯片设计技术领域,特别涉及一种唤醒芯片的方法、装置、电子设备和存储介质。
背景技术
低功耗芯片设计是本世纪以来最重要的新兴设计方法,可以说没有低功耗芯片设计,就没有今天的智能手机,移动设备,物联网,及高性能计算等产业,随着芯片体积、尺寸朝着越来越小的方向发展,低功耗芯片设计在现在及未来的芯片涉及技术中会起到越来越重要的作用,芯片的睡眠模式就是一种有效降低芯片功耗的手段,在满足需要的情况下,芯片进入休眠模式(掉电模式),整个芯片只有用于唤醒芯片的唤醒模块仍处于正常工作状态,唤醒模块收到唤醒指令后,可以控制芯片退出睡眠模式,回到正常工作模式中。
然而,本申请的发明人发现,使用唤醒模块或类似于唤醒模块来对睡眠状态的芯片进行唤醒的技术方案,需要保证唤醒模块一直处于正常工作状态,唤醒模块不能掉电,一旦唤醒模块掉电,芯片则无法被唤醒,一直处于正常工作状态的唤醒模块也会增加芯片的功耗,无法满足芯片的超低功耗的需求。
发明内容
本申请实施例的目的在于提供一种唤醒芯片的方法、装置、电子设备和存储介质,可以最大限度地降低芯片的功耗,满足芯片的超低功耗的需求。
为解决上述技术问题,本申请的实施例提供了一种唤醒芯片的方法,包括以下步骤:若检测到芯片有待接收数据,则开启所述芯片的异步收发器的电源开关;其中,所述芯片处于睡眠状态,所述芯片设置有异步收发器和唤醒模块,所述唤醒模块集成在所述异步收发器中;通过所述异步收发器接收所述待接收数据;检测所述待接收数据中是否包含唤醒指令;若所述待接收数据中包含唤醒指令,则通过所述唤醒模块生成唤醒信号;其中,所述唤醒信号用于控制所述芯片进入工作状态;若所述待接收数据中不包含唤醒指令,则关闭所述异步收发器的电源开关。
本申请的实施例还提供了一种唤醒芯片的装置,包括:开关控制模块、异步收发器和唤醒模块,所述唤醒模块集成在所述异步收发器中;所述开关控制模块用于在检测到芯片有待接收数据时,开启所述异步收发器的电源开关;所述异步收发器用于接收所述待接收数据,并将所述待接收数据发送至所述唤醒模块;所述唤醒模块用于检测所述待接收数据中是否包含唤醒指令,当所述待接收数据中包含唤醒指令时,生成唤醒信号,当所述待接收数据中不包含唤醒指令时,控制所述开关控制模块关闭所述异步收发器的电源开关;其中,所述唤醒信号用于控制所述芯片进入工作状态。
本申请的实施例还提供了一种电子设备,包括:至少一个处理器;以及,与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行上述唤醒芯片的方法。
本申请的实施例还提供了一种计算机可读存储介质,存储有计算机程序,所述计算机程序被处理器执行时实现上述唤醒芯片的方法。
本申请实施例提供的唤醒芯片的方法、装置、电子设备和存储介质,芯片设置有异步收发器和唤醒模块,唤醒模块集成在异步收发器中,芯片处于睡眠状态时,若检测到芯片有待接收数据,则开启芯片的异步收发器的电源开关,使异步收发器和唤醒模块上电,再通过异步收发器接收待接收数据,并检测待接收数据中是否包含唤醒指令,若待接收数据中包含唤醒指令,则通过唤醒模块生成唤醒信号,从而控制芯片退出睡眠状态,进入工作状态,若待接收数据中不包含唤醒指令,则关闭异步收发器的电源开关,继续睡眠状态,考虑到使用一直处于正常工作状态的唤醒模块来唤醒芯片的技术方案中,一直处于正常工作状态的唤醒模块也会增加芯片的功耗,而本申请的实施例采用双唤醒策略来唤醒芯片,即先通过检测芯片是否有待接收数据的方式决定是否给异步收发器和唤醒模块上电,即先唤醒唤醒模块,再通过检测待接收数据中是否包含唤醒指令的方式唤醒芯片,省去了唤醒模块不必要的功耗,从而最大限度地降低芯片的功耗,满足芯片的超低功耗的需求。
另外,在所述芯片进入睡眠状态之前,设置所述异步收发器的外部引脚的异步规则;其中,所述异步规则包括:若所述芯片处于睡眠状态,则所述外部引脚的引脚电平为高电平,若所述芯片有待接收数据,则所述外部引脚的引脚电平为低电平;所述若检测到芯片有待接收数据,则开启所述芯片的异步收发器的电源开关,具体为:若检测到所述外部引脚的引脚电平为低电平,则开启所述异步收发器的电源开关,只需检测异步收发器的外部引脚是否发生引脚电平的变化,即可知晓芯片是否有待接收数据,决定是否给异步收发器上电,使得检测更加简单,进一步降低了芯片的功耗。
另外,所述检测所述待接收数据中是否包含唤醒指令,包括:检测所述待接收数据中是否包括停止位数据;若所述待接收数据中不包括停止位数据,则关闭所述异步收发器的电源开关;若所述待接收数据中包括停止位数据,则检测所述待接收数据中是否包含唤醒指令,在确定待接收数据是完整的情况下,再继续检测待接收数据中是否包含唤醒指令,若待接收数据不完整,可能是发送发错误或传输数据的通道发生故障,此时不能判断是否应唤醒芯片,则直接关闭异步收发器的电源开关,进一步降低芯片的功耗。
另外,所述唤醒指令中包含待唤醒芯片的身份信息,所述若所述待接收数据中包含唤醒指令,则通过所述唤醒模块生成唤醒信号,包括:若所述待接收数据中包含唤醒指令,则判断所述待唤醒芯片的身份信息中是否包括所述芯片的身份信息;若所述待唤醒芯片的身份信息中包括所述芯片的身份信息,则通过所述唤醒模块生成唤醒信号;若所述待唤醒芯片的身份信息中不包括所述芯片的身份信息,则关闭所述异步收发器的电源开关,考虑到一个模组中可能包含若干芯片,这些芯片通过总线与上位机通信,若上位机只想唤醒其中的某个或某几个芯片,则可以在唤醒指令中附上待唤醒芯片的身份信息,当唤醒模块检测到唤醒指令包含自身芯片的身份信息时再唤醒芯片,可以提升芯片唤醒的效率。
另外,所述唤醒指令中包含待发送数据的发送方的身份信息,所述若所述待接收数据中包含唤醒指令,则通过所述唤醒模块生成唤醒信号,包括:若所述待接收数据中包含唤醒指令,则判断所述待发送数据的发送方的身份信息是否符合预设的白名单;若所述待发送数据的发送方的身份信息符合预设的白名单,则通过所述唤醒模块生成唤醒信号;若所述待发送数据的发送方的身份信息不符合预设的白名单,则关闭所述异步收发器的电源开关,可以有效保障芯片的安全。
附图说明
一个或多个实施例通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施例的限定。
图1是根据本申请的一个实施例的唤醒芯片的方法的流程图一;
图2是根据本申请的一个实施例中提供的一种异步收发器的示意图;
图3是根据本申请的一个实施例中,检测待接收数据中是否包含唤醒指令的流程图;
图4是根据本申请的一个实施例中,若待接收数据中包含唤醒指令,则通过唤醒模块生成唤醒信号的流程图;
图5是根据本申请的一个实施例中,若待接收数据中包含唤醒指令,则通过唤醒模块生成唤醒信号的流程图;
图6是根据本申请的另一个实施例的唤醒芯片的方法的流程图二;
图7是根据本申请的另一个实施例的唤醒芯片的装置的示意图;
图8是根据本申请的另一个实施例的电子设备的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合附图对本申请的各实施例进行详细的阐述。然而,本领域的普通技术人员可以理解,在本申请各实施例中,为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施例的种种变化和修改,也可以实现本申请所要求保护的技术方案。以下各个实施例的划分是为了描述方便,不应对本申请的具体实现方式构成任何限定,各个实施例在不矛盾的前提下可以相互结合相互引用。
本申请的一个实施例涉及一种唤醒芯片的方法,应用于唤醒芯片的装置,本实施例以及以下个各个实施例中以芯片唤醒装置为例进行说明,下面对本实施例的唤醒芯片的方法的实现细节进行具体的说明,以下内容仅为方便理解提供的实现细节,并非实施本方案的必须。
本实施例的唤醒芯片的方法的具体流程可以如图1所示,包括:
步骤101,若检测到芯片有待接收数据,则开启芯片的异步收发器的电源开关。
具体而言,如图2所述,芯片设置有异步收发器和唤醒模块,唤醒模块集成在所述异步收发器中,此时芯片处于睡眠状态,芯片唤醒装置可以实时检测芯片是否有待接收数据,若芯片唤醒装置检测到芯片有待接收数据,则可以开启芯片的异步收发器的电源开关,使异步收发器和唤醒模块上电,即唤醒唤醒模块。
在具体实现中,芯片进入睡眠模式后,异步收发器的电源开关自动断开,此时芯片的唤醒模块也是处于掉电状态,不产生功耗,整个芯片除了保证最基本功能的alwayson常开域外,均处于掉电状态,整个芯片的功耗非常小。
在一个例子中,在芯片进入睡眠状态之前,芯片对应的上位机可以先设置异步收发器的外部引脚的异步规则,包括:设置异步收发器的波特率、设置异步收发器的外部引脚异步唤醒模式等,具体可以设置为若芯片处于睡眠状态,则外部引脚的引脚电平为高电平,若芯片有待接收数据,则外部引脚的引脚电平为低电平,芯片唤醒装置在检测芯片是否有待接收数据时,可以检测到异步收发器的外部引脚的引脚电平是否发生变化,若异步收发器的外部引脚的引脚电平为低电平,芯片唤醒装置则可以开启异步收发器的电源开关,使异步收发器和唤醒模块上电,从而只需检测异步收发器的外部引脚是否发生引脚电平的变化,即可知晓芯片是否有待接收数据,决定是否给异步收发器上电,使得检测更加简单,进一步降低了芯片的功耗。
步骤102,通过异步收发器接收待接收数据。
具体而言,芯片唤醒装置在检测到芯片有待接收数据,开启芯片的异步收发器的电源开关后,可以通过异步收发器接收待接收数据。
在一个例子中,如图2所示,异步收发器包括接收模块和存储模块,接收模块与外部引脚连接,芯片唤醒装置在开启芯片的异步收发器的电源开关后,可以通过异步收发器的接收模块接收外部引脚上的待接收数据,并将接收到的待接收数据保存在存储模块中。
步骤103,检测待接收数据中是否包含唤醒指令,如果是,执行步骤104,否则,执行步骤105。
具体而言,芯片唤醒装置在通过异步收发器接收到待接收数据后,可以检测待接收数据中是否包含唤醒指令。
在一个例子中,唤醒指令为AT指令,根据数据传输规则,AT指令位于待接收数据的最开头,即前两个字节,将AT指令作为唤醒指令可以提大地提升唤醒芯片的速度。
在另一个例子中,唤醒指令为预设指令,其中,预设指令不包括AT指令,考虑到异步收发器上电不是瞬间完成的,可能需要一定的时间,这有可能导致异步收发器丢失待接收数据的前几个字节,也就无法收到AT指令,将唤醒指令设置为处AT指令外的预设指令,唤醒指令位于AT指令后面的位置,可以增加唤醒芯片的容错率。
步骤104,通过唤醒模块生成唤醒信号。
具体而言,若芯片唤醒装置检测到待接收数据中包含唤醒指令,则可以通过唤醒模块生成唤醒信号,其中,唤醒信号用于控制芯片进入工作状态。
步骤105,关闭异步收发器的电源开关。
具体而言,若芯片唤醒装置检测到待接收数据中不包含唤醒指令,说明用户暂不需要唤醒该芯片,此时芯片唤醒装置直接关闭异步收发器的电源开关,进一步降低芯片的功耗。
本实施例,相较于使用一直处于正常工作状态的唤醒模块来唤醒芯片的技术方案而言,芯片设置有异步收发器和唤醒模块,唤醒模块集成在异步收发器中,芯片处于睡眠状态时,若检测到芯片有待接收数据,则开启芯片的异步收发器的电源开关,使异步收发器和唤醒模块上电,再通过异步收发器接收待接收数据,并检测待接收数据中是否包含唤醒指令,若待接收数据中包含唤醒指令,则通过唤醒模块生成唤醒信号,从而控制芯片退出睡眠状态,进入工作状态,若待接收数据中不包含唤醒指令,则关闭异步收发器的电源开关,继续睡眠状态,考虑到使用一直处于正常工作状态的唤醒模块来唤醒芯片的技术方案中,一直处于正常工作状态的唤醒模块也会增加芯片的功耗,而本申请的实施例采用双唤醒策略来唤醒芯片,即先通过检测芯片是否有待接收数据的方式决定是否给异步收发器和唤醒模块上电,即先唤醒唤醒模块,再通过检测待接收数据中是否包含唤醒指令的方式唤醒芯片,省去了唤醒模块不必要的功耗,从而最大限度地降低芯片的功耗,满足芯片的超低功耗的需求。
在一个实施例中,检测待接收数据中是否包含唤醒指令,可以通过如图3所示的各步骤实现,具体包括:
步骤201,检测待接收数据中是否包括停止位数据,如果是,执行步骤202,否则,执行步骤203。
在具体实现中,完整的数据应该包括起始位数据、数据位数据和停止位数据,芯片唤醒装置在收到待接收数据后,先检测待接收数据中是否包括停止位数据,若待接收数据中包括停止位数据,说明收到的待接收数据是完整的,若待接收数据中不包括停止位数据,说明收到的待接收数据不完整。
步骤202,检测待接收数据中是否包含唤醒指令。
具体而言,若待接收数据中包括停止位数据,说明收到的待接收数据完整,可以使用,芯片唤醒装置再检测待接收数据中是否包含唤醒指令。
步骤203,关闭异步收发器的电源开关。
具体而言,若待接收数据中不包括停止位数据,说明收到的待接收数据不完整,可能在传输过程中发生了故障,芯片唤醒装置无法判断是否应该唤醒芯片,此时芯片唤醒装置直接关闭异步收发器的电源开关,继续保持芯片处于睡眠状态。
本实施例,所述检测所述待接收数据中是否包含唤醒指令,包括:检测所述待接收数据中是否包括停止位数据;若所述待接收数据中不包括停止位数据,则关闭所述异步收发器的电源开关;若所述待接收数据中包括停止位数据,则检测所述待接收数据中是否包含唤醒指令,在确定待接收数据是完整的情况下,再继续检测待接收数据中是否包含唤醒指令,若待接收数据不完整,可能是发送发错误或传输数据的通道发生故障,此时不能判断是否应唤醒芯片,则直接关闭异步收发器的电源开关,进一步降低芯片的功耗。
在一个实施例中,唤醒指令中包含待唤醒芯片的身份信息,若待接收数据中包含唤醒指令,则通过唤醒模块生成唤醒信号,可以通过如图4所示的各步骤实现,具体包括:
步骤301,若待接收数据中包含唤醒指令,则判断待唤醒芯片的身份信息中是否包括该芯片的身份信息,如果是,执行步骤302,否则,执行步骤303。
步骤302,通过唤醒模块生成唤醒信号。
步骤303,关闭异步收发器的电源开关。
在具体实现中,芯片通常不是单独裸露使用的,而是若干张芯片通过其他连接原件形成一个模组,即多张芯片以一个模组的形式进行使用,用户在使用时可能只需要唤醒模组中的某一个或某几个芯片,上位机下达的唤醒指令中可以携带待唤醒芯片的身份信息,芯片唤醒装置在确定待接收数据中包含唤醒指令后,可以判断待唤醒芯片的身份信息中是否包括自身芯片的身份信息,若芯片唤醒装置判断待唤醒芯片的身份信息中包括自身芯片的身份信息,说明用户需要唤醒该芯片,芯片唤醒装置通过唤醒模块生成唤醒信号,以唤醒该芯片;若芯片唤醒装置判断待唤醒芯片的身份信息中不包括自身芯片的身份信息,说明用户暂时不需要唤醒该芯片,此时芯片唤醒装置直接关闭异步收发器的电源开关。
本实施例,所述唤醒指令中包含待唤醒芯片的身份信息,所述若所述待接收数据中包含唤醒指令,则通过所述唤醒模块生成唤醒信号,包括:若所述待接收数据中包含唤醒指令,则判断所述待唤醒芯片的身份信息中是否包括所述芯片的身份信息;若所述待唤醒芯片的身份信息中包括所述芯片的身份信息,则通过所述唤醒模块生成唤醒信号;若所述待唤醒芯片的身份信息中不包括所述芯片的身份信息,则关闭所述异步收发器的电源开关,考虑到一个模组中可能包含若干芯片,这些芯片通过总线与上位机通信,若上位机只想唤醒其中的某个或某几个芯片,则可以在唤醒指令中附上待唤醒芯片的身份信息,当唤醒模块检测到唤醒指令包含自身芯片的身份信息时再唤醒芯片,可以提升芯片唤醒的效率。
在一个实施例中,唤醒指令中包含待发送数据的发送方的身份信息,若待接收数据中包含唤醒指令,则通过唤醒模块生成唤醒信号,可以通过如图5所示的各步骤实现,具体包括:
步骤401,若待接收数据中包含唤醒指令,则判断待发送数据的发送方的身份信息是否符合预设的白名单,如果是,执行步骤402,否则,执行步骤403。
具体而言,预设的白名单可以由本领域的技术人员根据实际需要进行设置,本申请的实施例对此不做具体限定。
步骤402,通过唤醒模块生成唤醒信号。
步骤403,关闭异步收发器的电源开关。
在具体实现中,为了防止不法分子恶意唤醒芯片,盗取芯片数据或破坏芯片功能,芯片唤醒装置在唤醒芯片之前,先判断唤醒指令即待发送数据的发送方的身份信息是否符合预设的白名单,预设的白名单中的发送方是合法的、被允许的发送方,只有在待发送数据的发送方的身份信息符合预设的白名单的情况下,芯片唤醒装置才会通过唤醒模块生成唤醒信号来唤醒芯片;当待发送数据的发送方的身份信息不符合预设的白名单时,芯片唤醒装置可以拒绝唤醒芯片,直接关闭异步收发器的电源开关来保护芯片。
本实施例,所述唤醒指令中包含待发送数据的发送方的身份信息,所述若所述待接收数据中包含唤醒指令,则通过所述唤醒模块生成唤醒信号,包括:若所述待接收数据中包含唤醒指令,则判断所述待发送数据的发送方的身份信息是否符合预设的白名单;若所述待发送数据的发送方的身份信息符合预设的白名单,则通过所述唤醒模块生成唤醒信号;若所述待发送数据的发送方的身份信息不符合预设的白名单,则关闭所述异步收发器的电源开关,可以有效保障芯片的安全。
本申请的另一个实施例涉及一种唤醒芯片的方法,下面对本实施例的唤醒芯片的方法的实现细节进行具体的说明,以下内容仅为方便理解提供的实现细节,并非实施本方案的必须,本实施例的唤醒芯片的方法的具体流程可以如图6所示,包括:
步骤501,若检测到芯片有待接收数据,则开启芯片的异步收发器的电源开关。
步骤502,通过异步收发器接收待接收数据。
步骤503,检测待接收数据中是否包括停止位数据,如果是,执行步骤504,否则,执行步骤508。
步骤504,检测待接收数据中是否包括唤醒指令,如果是,执行步骤505,否则,执行步骤508。
步骤505,判断待唤醒芯片的身份信息中是否包括芯片的身份信息,如果是,执行步骤506,否则,执行步骤508。
步骤506,判断待发送数据的发送方的身份信息是否符合预设的白名单,如果是,执行步骤507,否则,执行步骤508。
步骤507,通过唤醒模块生成唤醒信号。
步骤508,关闭异步收发器的电源开关。
上面各种方法的步骤划分,只是为了描述清楚,实现时可以合并为一个步骤或者对某些步骤进行拆分,分解为多个步骤,只要包括相同的逻辑关系,都在本专利的保护范围内;对算法中或者流程中添加无关紧要的修改或者引入无关紧要的设计,但不改变其算法和流程的核心设计都在该专利的保护范围内。
本申请的另一个实施例涉及一种唤醒芯片的装置,下面对本实施例的唤醒芯片的装置的实现细节进行具体的说明,以下内容仅为方便理解提供的实现细节,并非实施本方案的必须,本实施例的唤醒芯片的装置的示意图可以如图7所示,包括:开关控制模块601、异步收发器602和唤醒模块603,唤醒模块603集成在异步收发器602中。
开关控制模块601用于在检测到芯片有待接收数据时,开启异步收发器602的电源开关。
异步收发器602用于接收待接收数据,并将待接收数据发送至唤醒模块603。
唤醒模块603用于检测待接收数据中是否包含唤醒指令,当待接收数据中包含唤醒指令时,生成唤醒信号,当待接收数据中不包含唤醒指令时,控制开关控制模块601关闭异步收发器02的电源开关;其中,唤醒信号用于控制所述芯片进入工作状态。
值得一提的是,本实施例中所涉及到的各模块均为逻辑模块,在实际应用中,一个逻辑单元可以是一个物理单元,也可以是一个物理单元的一部分,还可以以多个物理单元的组合实现。此外,为了突出本申请的创新部分,本实施例中并没有将与解决本申请所提出的技术问题关系不太密切的单元引入,但这并不表明本实施例中不存在其它的单元。
本申请另一个实施例涉及一种电子设备,如图8所示,包括:至少一个处理器701;以及,与所述至少一个处理器701通信连接的存储器702;其中,所述存储器702存储有可被所述至少一个处理器701执行的指令,所述指令被所述至少一个处理器701执行,以使所述至少一个处理器701能够执行上述各实施例中的唤醒芯片的方法。
其中,存储器和处理器采用总线方式连接,总线可以包括任意数量的互联的总线和桥,总线将一个或多个处理器和存储器的各种电路连接在一起。总线还可以将诸如***设备、稳压器和功率管理电路等之类的各种其他电路连接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口在总线和收发机之间提供接口。收发机可以是一个元件,也可以是多个元件,比如多个接收器和发送器,提供用于在传输介质上与各种其他装置通信的单元。经处理器处理的数据通过天线在无线介质上进行传输,进一步,天线还接收数据并将数据传送给处理器。
处理器负责管理总线和通常的处理,还可以提供各种功能,包括定时,***接口,电压调节、电源管理以及其他控制功能。而存储器可以被用于存储处理器在执行操作时所使用的数据。
本申请另一个实施例涉及一种计算机可读存储介质,存储有计算机程序。计算机程序被处理器执行时实现上述方法实施例。
即,本领域技术人员可以理解,实现上述实施例方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序存储在一个存储介质中,包括若干指令用以使得一个设备(可以是单片机,芯片等)或处理器(processor)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,简称:ROM)、随机存取存储器(Random Access Memory,简称:RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本领域的普通技术人员可以理解,上述各实施例是实现本申请的具体实施例,而在实际应用中,可以在形式上和细节上对其作各种改变,而不偏离本申请的精神和范围。

Claims (10)

1.一种唤醒芯片的方法,其特征在于,包括:
若检测到芯片有待接收数据,则开启所述芯片的异步收发器的电源开关;其中,所述芯片处于睡眠状态,所述芯片设置有异步收发器和唤醒模块,所述唤醒模块集成在所述异步收发器中;
通过所述异步收发器接收所述待接收数据;
检测所述待接收数据中是否包含唤醒指令;
若所述待接收数据中包含唤醒指令,则通过所述唤醒模块生成唤醒信号;其中,所述唤醒信号用于控制所述芯片进入工作状态;
若所述待接收数据中不包含唤醒指令,则关闭所述异步收发器的电源开关。
2.根据权利要求1所述的唤醒芯片的方法,其特征在于,所述方法还包括:
在所述芯片进入睡眠状态之前,设置所述异步收发器的外部引脚的异步规则;其中,所述异步规则包括:若所述芯片处于睡眠状态,则所述外部引脚的引脚电平为高电平,若所述芯片有待接收数据,则所述外部引脚的引脚电平为低电平;
所述若检测到芯片有待接收数据,则开启所述芯片的异步收发器的电源开关,具体为:
若检测到所述外部引脚的引脚电平为低电平,则开启所述异步收发器的电源开关。
3.根据权利要求1所述的唤醒芯片的方法,其特征在于,所述检测所述待接收数据中是否包含唤醒指令,包括:
检测所述待接收数据中是否包括停止位数据;
若所述待接收数据中不包括停止位数据,则关闭所述异步收发器的电源开关;
若所述待接收数据中包括停止位数据,则检测所述待接收数据中是否包含唤醒指令。
4.根据权利要求1-3任一项所述的唤醒芯片的方法,其特征在于,所述唤醒指令为AT指令。
5.根据权利要求1-3任一项所述的唤醒芯片的方法,其特征在于,所述唤醒指令为预设指令;其中,所述预设指令不包括AT指令。
6.根据权利要求1所述的唤醒芯片的方法,其特征在于,所述唤醒指令中包含待唤醒芯片的身份信息,所述若所述待接收数据中包含唤醒指令,则通过所述唤醒模块生成唤醒信号,包括:
若所述待接收数据中包含唤醒指令,则判断所述待唤醒芯片的身份信息中是否包括所述芯片的身份信息;
若所述待唤醒芯片的身份信息中包括所述芯片的身份信息,则通过所述唤醒模块生成唤醒信号;
若所述待唤醒芯片的身份信息中不包括所述芯片的身份信息,则关闭所述异步收发器的电源开关。
7.根据权利要求1所述的唤醒芯片的方法,其特征在于,所述唤醒指令中包含待发送数据的发送方的身份信息,所述若所述待接收数据中包含唤醒指令,则通过所述唤醒模块生成唤醒信号,包括:
若所述待接收数据中包含唤醒指令,则判断所述待发送数据的发送方的身份信息是否符合预设的白名单;
若所述待发送数据的发送方的身份信息符合预设的白名单,则通过所述唤醒模块生成唤醒信号;
若所述待发送数据的发送方的身份信息不符合预设的白名单,则关闭所述异步收发器的电源开关。
8.一种唤醒芯片的装置,其特征在于,所述装置至少包括开关控制模块、异步收发器和唤醒模块,所述唤醒模块集成在所述异步收发器中;
所述开关控制模块用于在检测到芯片有待接收数据时,开启所述异步收发器的电源开关;
所述异步收发器用于接收所述待接收数据,并将所述待接收数据发送至所述唤醒模块;
所述唤醒模块用于检测所述待接收数据中是否包含唤醒指令,当所述待接收数据中包含唤醒指令时,生成唤醒信号,当所述待接收数据中不包含唤醒指令时,控制所述开关控制模块关闭所述异步收发器的电源开关;其中,所述唤醒信号用于控制所述芯片进入工作状态。
9.一种电子设备,其特征在于,包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如权利要求1至7中任一所述的唤醒芯片的方法。
10.一种计算机可读存储介质,存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至7中任一项所述的唤醒芯片的方法。
CN202111421683.4A 2021-11-26 2021-11-26 唤醒芯片的方法、装置、电子设备和存储介质 Withdrawn CN114237096A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111421683.4A CN114237096A (zh) 2021-11-26 2021-11-26 唤醒芯片的方法、装置、电子设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111421683.4A CN114237096A (zh) 2021-11-26 2021-11-26 唤醒芯片的方法、装置、电子设备和存储介质

Publications (1)

Publication Number Publication Date
CN114237096A true CN114237096A (zh) 2022-03-25

Family

ID=80751475

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111421683.4A Withdrawn CN114237096A (zh) 2021-11-26 2021-11-26 唤醒芯片的方法、装置、电子设备和存储介质

Country Status (1)

Country Link
CN (1) CN114237096A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115985021A (zh) * 2023-03-21 2023-04-18 深圳鼎智通讯有限公司 双芯片pos机的唤醒方法
CN118093034A (zh) * 2024-04-22 2024-05-28 联想长风科技(北京)有限公司 一种计算机睡眠模式的唤醒方法和装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115985021A (zh) * 2023-03-21 2023-04-18 深圳鼎智通讯有限公司 双芯片pos机的唤醒方法
CN118093034A (zh) * 2024-04-22 2024-05-28 联想长风科技(北京)有限公司 一种计算机睡眠模式的唤醒方法和装置
CN118093034B (zh) * 2024-04-22 2024-07-23 联想长风科技(北京)有限公司 一种计算机睡眠模式的唤醒方法和装置

Similar Documents

Publication Publication Date Title
US9112721B2 (en) System and methods for enabling a controller area network (CAN) device to operate in different power modes based upon the payload of a wake-up message
US7574615B2 (en) Method of managing power consumption of a network interface
WO2019104947A1 (zh) ***级芯片、通用串行总线主设备、***及唤醒方法
US20090177898A1 (en) Computer system and notebook computer, and method for controlling computer system
US10817043B2 (en) System and method for entering and exiting sleep mode in a graphics subsystem
CN107407956B (zh) 用于在计算设备内的多个soc之间协调操作状态的方法和***
US20140372777A1 (en) Adaptive latency tolerance for power management of memory bus interfaces
CN114237096A (zh) 唤醒芯片的方法、装置、电子设备和存储介质
US8463970B2 (en) Method and system for managing sleep states of interrupt controllers in a portable computing device
CN106358273B (zh) 一种低功耗通信装置
US9557802B2 (en) Method of controlling SDIO device and related SDIO system and SDIO device
KR102151178B1 (ko) 직렬 통신 장치 및 그 방법
US10296067B2 (en) Enhanced dynamic clock and voltage scaling (DCVS) scheme
JP2008186462A (ja) Sataインターフェースでのパワーセービング・モード制御方法
US9124463B2 (en) Communication device with sleep state indicator and state machine control
CN110568921A (zh) 一种降低芯片功耗的方法
US9612652B2 (en) Controlling power consumption by power management link
US11157290B2 (en) Method and circuit for waking up I2C device
JP2021158650A (ja) 中継装置
CN114839909A (zh) 一种低功耗控制***以及低功耗控制***内部的交互方法
CN115220557A (zh) 电源开启***、电源开启方法、可读存储介质及电子设备
CN105531681A (zh) 存储装置、存储***以及存储装置控制方法
CN113741634B (zh) 基于可穿戴设备的状态控制方法及可穿戴设备
CN111049629B (zh) 一种搜索空间检测方法、终端及网络侧设备
CN112944565A (zh) 室外机唤醒方法、装置以及多联机空调***

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication

Application publication date: 20220325

WW01 Invention patent application withdrawn after publication