CN113836053A - 信息获取方法、装置和电子设备 - Google Patents

信息获取方法、装置和电子设备 Download PDF

Info

Publication number
CN113836053A
CN113836053A CN202111044239.5A CN202111044239A CN113836053A CN 113836053 A CN113836053 A CN 113836053A CN 202111044239 A CN202111044239 A CN 202111044239A CN 113836053 A CN113836053 A CN 113836053A
Authority
CN
China
Prior art keywords
information
cache
sub
acquired
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111044239.5A
Other languages
English (en)
Inventor
龚文彪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Astatine Technology Co ltd
Original Assignee
Shanghai Astatine Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Astatine Technology Co ltd filed Critical Shanghai Astatine Technology Co ltd
Priority to CN202111044239.5A priority Critical patent/CN113836053A/zh
Publication of CN113836053A publication Critical patent/CN113836053A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0877Cache access modes
    • G06F12/0884Parallel mode, e.g. in parallel with main memory or CPU
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F16/00Information retrieval; Database structures therefor; File system structures therefor
    • G06F16/20Information retrieval; Database structures therefor; File system structures therefor of structured data, e.g. relational data
    • G06F16/24Querying
    • G06F16/245Query processing
    • G06F16/2455Query execution
    • G06F16/24552Database cache management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Databases & Information Systems (AREA)
  • Computational Linguistics (AREA)
  • Data Mining & Analysis (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本申请提出一种信息获取方法、装置和电子设备。其中,信息获取方法包括:获取待获取信息的标识信息;基于标识信息在cache中的多个子cache并行查询待获取信息;响应于存在至少一个候选子cache存储有待获取信息,获取候选子cache的优先级,确定优先级最高的候选子cache为第一目标子cache,其中,子cache的优先级与存储的信息量负相关;从第一目标子cache获取待获取信息。由此,可基于待获取信息的标识信息在多个子cache并行查询待获取信息,有效提高了cache的查询速度,并可从存储信息量最少的候选子cache中获取待获取信息,有效缩短了信息获取时长,降低了信息获取所需功耗。

Description

信息获取方法、装置和电子设备
技术领域
本申请涉及计算机应用技术领域,尤其涉及一种信息获取方法、、装置、电子设备和存储介质。
背景技术
目前,高速缓冲存储器cache具有访问速度快等优点,被广泛用于存储内存信息,中央处理器(Central Processing Unit,CPU)在需要获取内存信息时,可先在cache中查询,若cache存储有需要获取的内存信息,则从cache中获取内存信息,不需要访问内存就可实现信息获取。然而,相关技术中的信息获取方法存在信息获取时长较长,耗费功耗较大的问题。
发明内容
本申请旨在至少在一定程度上解决相关技术中信息获取时长较长、耗费功耗较大的技术问题之一。
为此,本申请第一方面实施例提出一种信息获取方法,可基于待获取信息的标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息,并行查询有效提高了cache的查询速度,并可确定优先级最高的候选子cache为第一目标子cache,候选子cache为存储有待获取信息的子cache,并从第一目标子cache获取待存储信息,即可从存储信息量最少的候选子cache中获取待获取信息,有效缩短了信息获取时长,降低了信息获取所需功耗,获取信息更加方便快捷。
本申请第二方面实施例提出一种信息获取装置。
本申请第三方面实施例提出一种电子设备。
本申请第四方面实施例提出一种计算机可读存储介质。
本申请第一方面实施例提出了一种信息获取方法,包括:获取待获取信息的标识信息;基于所述标识信息在高速缓冲存储器cache中的多个子cache并行查询所述待获取信息;响应于存在至少一个候选子cache存储有所述待获取信息,获取所述候选子cache的优先级,确定优先级最高的候选子cache为第一目标子cache,其中,所述子cache的优先级与存储的信息量负相关;从所述第一目标子cache获取所述待获取信息。
根据本申请实施例的信息获取方法,可基于待获取信息的标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息,并行查询有效提高了cache的查询速度,并可确定优先级最高的候选子cache为第一目标子cache,候选子cache为存储有待获取信息的子cache,并从第一目标子cache获取待存储信息,即可从存储信息量最少的候选子cache中获取待获取信息,有效缩短了信息获取时长,降低了信息获取所需功耗,获取信息更加方便快捷。
另外,根据本申请上述实施例的信息获取方法还可以具有如下附加的技术特征:
在本申请的一个实施例中,所述从所述第一目标子cache获取所述待获取信息之后,还包括:将所述待获取信息存储至每个第二目标子cache中,所述第二目标子cache为未存储有所述待获取信息的所述子cache。
在本申请的一个实施例中,所述从所述第一目标子cache获取所述待获取信息之后,还包括:确定优先级最低的候选子cache为第三目标子cache;基于所述标识信息在所述第三目标子cache中查询待存储信息,所述待存储信息至少包括所述待获取信息;将查询到的所述待存储信息存储至每个第二目标子cache中,所述第二目标子cache为未存储有所述待获取信息的所述子cache。
在本申请的一个实施例中,所述方法还包括:响应于任一所述子cache未存储有所述待获取信息,基于所述标识信息在内存中查询所述待获取信息,并获取查询到的所述待获取信息。
在本申请的一个实施例中,所述获取查询到的所述待获取信息之后,还包括:将查询到的所述待获取信息存储至每个所述子cache中。
在本申请的一个实施例中,所述获取查询到的所述待获取信息之后,还包括:基于所述标识信息在所述内存中查询待存储信息,所述待存储信息至少包括所述待获取信息;将查询到的所述待存储信息存储至每个所述子cache中。
在本申请的一个实施例中,将查询到的所述待存储信息存储至每个所述子cache中,包括:将多个所述子cache按照优先级从低到高进行排序;将查询到的所述待存储信息存储至排序第一的所述子cache中,并将部分查询到的所述待存储信息作为第一待存储信息存储至排序第二的所述子cache中,并将部分所述第一待存储信息作为第二待存储信息存储至排序第三的所述子cache中,直至排序最后的所述子cache存储结束,其中,所述第一待存储信息、所述第二待存储信息至少包括所述待获取信息。
在本申请的一个实施例中,所述cache包括第一子cache和第二子cache,所述第一子cache为芯片上的存储器,所述第二子Cache为芯片上的硬件寄存器,所述第二子cache的优先级高于所述第一子cache的优先级。
在本申请的一个实施例中,所述待获取信息包括图像中像素点的像素信息,所述标识信息包括所述像素点的位置信息。
本申请第二方面实施例提出了一种信息获取装置,包括:第一获取模块,用于获取待获取信息的标识信息;查询模块,用于基于所述标识信息在高速缓冲存储器cache中的多个子cache并行查询所述待获取信息;确定模块,用于响应于存在至少一个候选子cache存储有所述待获取信息,获取所述候选子cache的优先级,确定优先级最高的候选子cache为第一目标子cache,其中,所述子cache的优先级与存储的信息量负相关;第二获取模块,用于从所述第一目标子cache获取所述待获取信息。
本申请实施例的信息获取装置,可基于待获取信息的标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息,并行查询有效提高了cache的查询速度,并可确定优先级最高的候选子cache为第一目标子cache,候选子cache为存储有待获取信息的子cache,并从第一目标子cache获取待存储信息,即可从存储信息量最少的候选子cache中获取待获取信息,有效缩短了信息获取时长,降低了信息获取所需功耗,获取信息更加方便快捷。
另外,根据本申请上述实施例的信息获取装置还可以具有如下附加的技术特征:
在本申请的一个实施例中,所述装置还包括:第一存储模块,所述第一存储模块,用于:将所述待获取信息存储至每个第二目标子cache中,所述第二目标子cache为未存储有所述待获取信息的所述子cache。
在本申请的一个实施例中,所述装置还包括:第二存储模块,所述第二存储模块,用于:确定优先级最低的候选子cache为第三目标子cache;基于所述标识信息在所述第三目标子cache中查询待存储信息,所述待存储信息至少包括所述待获取信息;将查询到的所述待存储信息存储至每个第二目标子cache中,所述第二目标子cache为未存储有所述待获取信息的所述子cache。
在本申请的一个实施例中,所述查询模块,还用于:响应于任一所述子cache未存储有所述待获取信息,基于所述标识信息在内存中查询所述待获取信息,并获取查询到的所述待获取信息。
在本申请的一个实施例中,所述装置还包括:第三存储模块,所述第三存储模块,用于:将查询到的所述待获取信息存储至每个所述子cache中。
在本申请的一个实施例中,所述装置还包括:第四存储模块,所述第四存储模块,用于:基于所述标识信息在所述内存中查询待存储信息,所述待存储信息至少包括所述待获取信息;将查询到的所述待存储信息存储至每个所述子cache中。
在本申请的一个实施例中,第二存储模块或者第四存储模块,还用于:将多个所述子cache按照优先级从低到高进行排序;将查询到的所述待存储信息存储至排序第一的所述子cache中,并将部分查询到的所述待存储信息作为第一待存储信息存储至排序第二的所述子cache中,并将部分所述第一待存储信息作为第二待存储信息存储至排序第三的所述子cache中,直至排序最后的所述子cache存储结束,其中,所述第一待存储信息、所述第二待存储信息至少包括所述待获取信息。
在本申请的一个实施例中,所述cache包括第一子cache和第二子cache,所述第一子cache为芯片上的存储器,所述第二子Cache为芯片上的硬件寄存器,所述第二子cache的优先级高于所述第一子cache的优先级。
在本申请的一个实施例中,所述待获取信息包括图像中像素点的像素信息,所述标识信息包括所述像素点的位置信息。
本申请第三方面实施例提出了一种电子设备,包括:存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时,实现如前述第一方面实施例所述的信息获取方法。
本申请实施例的电子设备,通过处理器执行存储在存储器上的计算机程序,可基于待获取信息的标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息,并行查询有效提高了cache的查询速度,并可确定优先级最高的候选子cache为第一目标子cache,候选子cache为存储有待获取信息的子cache,并从第一目标子cache获取待存储信息,即可从存储信息量最少的候选子cache中获取待获取信息,有效缩短了信息获取时长,降低了信息获取所需功耗,获取信息更加方便快捷。
本申请第四方面实施例提出了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时,实现如前述第一方面实施例所述的信息获取方法。
本申请实施例的计算机可读存储介质,通过存储计算机程序并被处理器执行,可基于待获取信息的标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息,并行查询有效提高了cache的查询速度,并可确定优先级最高的候选子cache为第一目标子cache,候选子cache为存储有待获取信息的子cache,并从第一目标子cache获取待存储信息,即可从存储信息量最少的候选子cache中获取待获取信息,有效缩短了信息获取时长,降低了信息获取所需功耗,获取信息更加方便快捷。
本申请附加的方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
本申请上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1为根据本申请一个实施例的信息获取方法的流程示意图;
图2为根据本申请一个实施例的信息获取方法中从第一目标子cache获取待获取信息之后的流程示意图;
图3为根据本申请一个实施例的信息获取方法中获取查询到的待获取信息之后的流程示意图;
图4为根据本申请一个具体示例的信息获取方法的流程图;
图5为根据本申请一个实施例的信息获取装置的结构示意图;以及
图6为根据本申请一个实施例的电子设备的结构示意图。
具体实施方式
下面详细描述本申请的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本申请,而不能理解为对本申请的限制。
下面参照附图描述本申请实施例的信息获取方法、装置、电子设备和存储介质。
图1为根据本申请一个实施例的信息获取方法的流程示意图。
如图1所示,本申请实施例的信息获取方法,包括:
S101,获取待获取信息的标识信息。
需要说明的是,本申请实施例的信息获取方法的执行主体可为信息获取装置,本申请实施例的信息获取装置可以配置在任意电子设备中,以使该电子设备可以执行本申请实施例的信息获取方法。其中,电子设备可以为个人电脑(Personal Computer,简称PC)、云端设备、移动设备等,移动设备例如可以为手机、平板电脑、个人数字助理、穿戴式设备、车载设备等具有各种操作***、触摸屏和/或显示屏的硬件设备。在一种实施方式中,本申请实施例的信息获取方法的执行主体可为中央处理器(Central Processing Unit,CPU)。
本申请的实施例中,待获取信息具有标识信息,用于区分不同的待获取信息。应说明的是,对待获取信息、标识信息的类型均不做过多限定。
在一种实施方式中,图像变换应用场景下,待获取信息可包括图像中像素点的像素信息,标识信息可包括像素点的位置信息。
在一种实施方式中,语音合成应用场景下,待获取信息可包括文本信息,标识信息可包括说话人标识信息(比如说话人名称、账号等)。
S102,基于标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息。
本申请的实施例中,高速缓冲存储器cache具有多个子cache。应说明的是,对子cache的数量不做过多限定,例如,子cache的数量可为2个。
在一种实施方式中,cache包括第一子cache和第二子cache,第一子cache为芯片上的存储器,第二子cache为芯片上的硬件寄存器。
可选的,第一子cache的存储容量大于第二子cache的存储容量,第一子cache从内存中一次获取并存储第一存储单元的缓存信息,第二子cache从内存中或者第一子cache中一次获取并存储第二存储单元的缓存信息。其中,第一存储单元的大小大于第二存储单元的大小,且第一存储单元、第二存储单元的大小均不做过多限定,例如,第一存储单元为64比特(bit),第二存储单元为8bit。
可选的,第一子cache存储的信息量大于第二子cache存储的信息量。在一种实施方式中,可从内存中获取待存储信息,并将待存储信息存储至第一子cache中,并将部分待存储信息存储至第二子cache中。例如,可从内存中获取像素点A的64bit的像素信息,将像素点A的64bit的像素信息存储至第一子cache中,从像素点A的64bit的像素信息中筛选出8bit的像素信息,将筛选出的像素点A的8bit的像素信息存储至第二子cache中。
本申请的实施例中,可基于标识信息在cache中的多个子cache并行查询待获取信息,即可基于标识信息在多个子cache同时查询待获取信息。继续以cache包括第一子cache和第二子cache为例,可基于标识信息在第一子cache和第二子cache并行查询待获取信息。
在一种实施方式中,待获取信息的标识信息与待获取信息在子cache的存储位置具有对应关系。可以理解的是,不同待获取信息的标识信息对应的同一子cache的存储位置可能不同,同一待获取信息的标识信息对应的不同子cache的存储位置可能不同。基于标识信息在子cache查询待获取信息,可包括基于上述对应关系,确定待获取信息的标识信息对应的子cache的存储位置,在子cache的存储位置上查询待获取信息。
S103,响应于存在至少一个候选子cache存储有待获取信息,获取候选子cache的优先级,确定优先级最高的候选子cache为第一目标子cache,其中,子cache的优先级与存储的信息量负相关。
本申请的实施例中,子cache可能存储有待获取信息,也可能未存储有待获取信息。
本申请的实施例中,可预先为子cache设置优先级,子cache的优先级与存储的信息量负相关。继续以cache包括第一子cache和第二子cache为例,第一子cache存储的信息量大于第二子cache存储的信息量,第二子cache的优先级高于第一子cache的优先级。
本申请的实施例中,可响应于存在至少一个候选子cache存储有待获取信息,获取候选子cache的优先级,确定优先级最高的候选子cache为第一目标子cache,即将存储信息量最少的候选子cache确定为第一目标子cache,且第一目标子cache存储有待获取信息。
可以理解的是,候选子cache的数量可为一个或多个,这里不做过多限定。
S104,从第一目标子cache获取待获取信息。
本申请的实施例中,可从第一目标子cache获取待获取信息,即从存储信息量最少的候选子cache中获取待获取信息。
继续以cache包括第一子cache和第二子cache为例,第二子cache的优先级高于第一子cache的优先级,若响应于第一子cache和第二子cache存储有待获取信息,确定第二子cache为第一目标子cache,并从第一目标子cache获取待获取信息。由此,该方法在第一子cache和第二子cache均存储有待获取信息时,优先从第二子cache获取待获取信息,可减少对第一子cache的操作次数,有助于降低功耗。
或者,若响应于第一子cache存储有待获取信息,第二子cache未存储有待获取信息,确定第一子cache为第一目标子cache,并从第一目标子cache获取待获取信息。由此,该方法在第一子cache存储有待获取信息,第二子cache未存储有待获取信息时,可从第一子cache获取待获取信息。
在一种实施方式中,待获取信息的标识信息与待获取信息在子cache的存储位置具有对应关系。从第一目标子cache获取待获取信息,可包括基于上述对应关系,确定待获取信息的标识信息对应的第一目标子cache的存储位置,在第一目标子cache的存储位置上获取待获取信息。
综上,根据本申请实施例的信息获取方法,可基于待获取信息的标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息,并行查询有效提高了cache的查询速度,并可确定优先级最高的候选子cache为第一目标子cache,候选子cache为存储有待获取信息的子cache,并从第一目标子cache获取待存储信息,即可从存储信息量最少的候选子cache中获取待获取信息,有效缩短了信息获取时长,降低了信息获取所需功耗,获取信息更加方便快捷。
在上述任一实施例的基础上,步骤S104中从第一目标子cache获取待获取信息之后,可包括将待获取信息存储至每个第二目标子cache中,第二目标子cache为未存储有待获取信息的子cache。
继续以cache包括第一子cache和第二子cache为例,响应于第一子cache存储有待获取信息,第二子cache未存储有待获取信息,则此时可确定第一子cache为第一目标子cache,第二子cache为第二目标子cache,并从第一子cache获取待获取信息,将待获取信息存储至第二子cache中。
由此,该方法可将待获取信息存储至每个未存储有待获取信息的子cache中,可实时更新子cache的缓存信息,有助于提升子cache的查询命中率。
在上述任一实施例的基础上,如图2所示,步骤S104中从第一目标子cache获取待获取信息之后,可包括:
S201,确定优先级最低的候选子cache为第三目标子cache。
本申请的实施例中,可确定优先级最低的候选子cache为第三目标子cache,即将存储信息量最多的候选子cache确定为第三目标子cache,且第三目标子cache存储有待获取信息。
以cache包括第一子cache、第二子cache、第三子cache、第四子cache为例,第一子cache、第二子cache、第三子cache、第四子cache的优先级依次提高,若响应于第一子cache和第二子cache存储有待获取信息,第三子cache和第四子cache未存储有待获取信息,则此时可确定第一子cache、第二子cache为候选子cache,且第一子cache为第三目标子cache。
S202,基于标识信息在第三目标子cache中查询待存储信息,待存储信息至少包括待获取信息。
本申请的实施例中,可基于标识信息在第三目标子cache中查询待存储信息,待存储信息至少包括待获取信息。例如,待获取信息可为像素点A的8bit的像素信息,可基于像素点A的位置信息在第三目标子cache中查询像素点A的64bit的像素信息,且像素点A的64bit的像素信息包括上述像素点A的8bit的像素信息,并将像素点A的64bit的像素信息作为待存储信息。
在一种实施方式中,待获取信息的标识信息与待存储信息在子cache的存储位置具有对应关系。例如,待存储信息的标识信息与待获取信息的标识信息相同。可以理解的是,不同待获取信息的标识信息对应的待存储信息在同一子cache的存储位置可能不同,同一待获取信息的标识信息对应的待存储信息在不同子cache的存储位置可能不同。基于标识信息在第三目标子cache中查询待存储信息,可包括基于上述对应关系,确定待获取信息的标识信息对应的待存储信息在第三目标子cache的存储位置,在第三目标子cache的存储位置上查询待存储信息。
S203,将查询到的待存储信息存储至每个第二目标子cache中,第二目标子cache为未存储有待获取信息的子cache。
继续以cache包括第一子cache、第二子cache、第三子cache、第四子cache为例,第一子cache、第二子cache、第三子cache、第四子cache的优先级依次提高,若响应于第一子cache和第二子cache存储有待获取信息,第三子cache和第四子cache未存储有待获取信息,则此时可确定第一子cache、第二子cache为候选子cache,且第一子cache为第三目标子cache,还可确定第三子cache和第四子cache为第二目标子cache。
进一步地,可基于标识信息在第一子cache中查询待存储信息,待存储信息至少包括待获取信息,并将待存储信息存储至第三子cache和第四子cache中。
由此,该方法可确定优先级最低的候选子cache为第三目标子cache,并基于标识信息在第三目标子cache中查询待存储信息,待存储信息至少包括待获取信息,将查询到的待存储信息存储至每个未存储有待获取信息的子cache中,相较于仅将待获取信息存储至每个未存储有待获取信息的子cache中,能够将更多的缓存信息更新到子cache中,有助于提升子cache的查询命中率。
在上述任一实施例的基础上,步骤S102中基于标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息之后,还可包括响应于任一子cache未存储有待获取信息,基于标识信息在内存中查询待获取信息,并获取查询到的待获取信息。
继续以cache包括第一子cache和第二子cache为例,若响应于第一子cache和第二子cache均未存储有待获取信息,则可基于标识信息在内存中查询待获取信息,并获取查询到的待获取信息。
在一种实施方式中,待获取信息的标识信息与待获取信息在内存的存储位置具有对应关系。可以理解的是,不同待获取信息的标识信息对应的内存的存储位置可能不同。基于标识信息在内存中查询待获取信息,可包括基于上述对应关系,确定待获取信息的标识信息对应的内存的存储位置,在内存的存储位置上查询待获取信息。
由此,该方法在任一子cache未存储有待获取信息时,可基于标识信息在内存中查询待获取信息,并从内存获取查询到的待获取信息。
在上述任一实施例的基础上,获取查询到的待获取信息之后,还可包括将查询到的待获取信息存储至每个子cache中。
继续以cache包括第一子cache和第二子cache为例,若响应于第一子cache和第二子cache均未存储有待获取信息,则可基于标识信息在内存中查询待获取信息,并获取查询到的待获取信息,将查询到的待获取信息分别存储至第一子cache和第二子cache中。
由此,该方法可将从内存中查询到的待获取信息存储至每个子cache中,可实时更新子cache的缓存信息,有助于提升子cache的查询命中率。
在上述任一实施例的基础上,如图3所示,获取查询到的待获取信息之后,还包括:
S301,基于标识信息在内存中查询待存储信息,待存储信息至少包括待获取信息。
本申请的实施例中,可基于标识信息在内存中查询待存储信息,待存储信息至少包括待获取信息。例如,待获取信息可为像素点A的8bit的像素信息,可基于像素点A的位置信息在内存中查询像素点A的64bit的像素信息,且像素点A的64bit的像素信息包括上述像素点A的8bit的像素信息,并将像素点A的64bit的像素信息作为待存储信息。
在一种实施方式中,待获取信息的标识信息与待存储信息在内存的存储位置具有对应关系。例如,待存储信息的标识信息与待获取信息的标识信息相同。可以理解的是,不同待获取信息的标识信息对应的待存储信息在内存的存储位置可能不同。基于标识信息在内存中查询待存储信息,可包括基于上述对应关系,确定待获取信息的标识信息对应的待存储信息在内存的存储位置,在内存的存储位置上查询待存储信息。
S302,将查询到的待存储信息存储至每个子cache中。
继续以cache包括第一子cache和第二子cache为例,若响应于第一子cache和第二子cache均未存储有待获取信息,则可基于标识信息在内存中查询待存储信息,待存储信息至少包括待获取信息,并将查询到的待存储信息分别存储至第一子cache和第二子cache中。
由此,该方法可将从内存中查询到的待存储信息存储至每个子cache中,相较于仅将待获取信息存储至每个子cache中,能够将更多的缓存信息更新到子cache中,有助于提升子cache的查询命中率。
在上述任一实施例的基础上,将查询到的待存储信息存储至每个子cache中,可包括将多个子cache按照优先级从低到高进行排序,将查询到的待存储信息存储至排序第一的子cache中,并将部分查询到的待存储信息作为第一待存储信息存储至排序第二的子cache中,并将部分第一待存储信息作为第二待存储信息存储至排序第三的子cache中,直至排序最后的子cache存储结束,其中,第一待存储信息、第二待存储信息至少包括待获取信息。
继续以cache包括第一子cache、第二子cache、第三子cache、第四子cache为例,第一子cache、第二子cache、第三子cache、第四子cache的优先级依次提高,若响应于第一子cache、第二子cache、第三子cache、第四子cache均未存储有待获取信息,则可基于标识信息在内存中查询待存储信息,待存储信息至少包括待获取信息。
进一步地,可将多个子cache按照优先级从低到高进行排序,排序结果为第一子cache、第二子cache、第三子cache、第四子cache,则可将查询到的待存储信息存储至第一子cache中,并将部分查询到的待存储信息作为第一待存储信息存储至第二子cache中,并将部分第一待存储信息作为第二待存储信息存储至第三子cache中,并将部分第二待存储信息作为第三待存储信息存储至第四子cache中。
或者,若响应于第一子cache和第二子cache存储有待获取信息,第三子cache和第四子cache未存储有待获取信息,则此时可确定第一子cache、第二子cache为候选子cache,且第一子cache为第三目标子cache,还可确定第三子cache和第四子cache为第二目标子cache,则可基于标识信息在第一子cache中查询待存储信息,待存储信息至少包括待获取信息。
进一步地,可将第三子cache和第四子cache按照优先级从低到高进行排序,排序结果为第三子cache、第四子cache,则可将查询到的待存储信息存储至第三子cache中,并将部分查询到的待存储信息作为第一待存储信息存储至第四子cache中。
由此,该方法可将按照子cache的优先级将查询到的待存储信息存储至子cache中,可保证子cache存储的信息量与优先级负相关。
在上述任一实施例的基础上,将查询到的待获取信息或者待存储信息存储至每个子cache中之后,可返回继续执行步骤S102中基于标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息及其后续步骤。由此,该方法可在将从内存中查询到的待获取信息或者待存储信息存储至每个子cache中之后,继续基于标识信息在多个子cache中并行查询待获取信息,进而从cache中获取待获取信息。
为使本领域技术人员更清楚地了解本申请,图4为根据本申请一个具体示例的信息获取方法的流程图,如图4所示,该信息获取方法可包括以下步骤:
S401,获取待获取信息的标识信息。
S402,基于标识信息在cache中的多个子cache并行查询待获取信息。
S403,判断是否存在至少一个候选子cache存储有待获取信息。
如果是,则执行步骤S404;如果否,则执行步骤S407。
S404,获取候选子cache的优先级,确定优先级最高的候选子cache为第一目标子cache,其中,子cache的优先级与存储的信息量负相关。
S405,从第一目标子cache获取待获取信息。
S406,将待获取信息存储至每个第二目标子cache中,第二目标子cache为未存储有待获取信息的子cache。
S407,基于标识信息在内存中查询待获取信息,并获取查询到的待获取信息。
S408,将查询到的待获取信息存储至每个子cache中,并返回继续执行步骤S402及其后续步骤。
步骤S401至S408的具体介绍参见上述实施例中相关内容的记载,此处不再赘述。
与上述图1至图4实施例提供的信息获取方法相对应,本申请还提供一种信息获取装置,由于本申请实施例提供的信息获取装置与上述图1至图4实施例提供的信息获取方法相对应,因此信息获取方法的实施方式也适用于本申请实施例提供的信息获取装置,在本申请实施例中不再详细描述。
图5为根据本申请一个实施例的信息获取装置的结构示意图。
如图5所示,本申请实施例的信息获取装置100可以包括:第一获取模块110、查询模块120、确定模块130和第二获取模块140。
第一获取模块110用于获取待获取信息的标识信息;
查询模块120用于基于所述标识信息在高速缓冲存储器cache中的多个子cache并行查询所述待获取信息;
确定模块130用于响应于存在至少一个候选子cache存储有所述待获取信息,获取所述候选子cache的优先级,确定优先级最高的候选子cache为第一目标子cache,其中,所述子cache的优先级与存储的信息量负相关;
第二获取模块140用于从所述第一目标子cache获取所述待获取信息。
在本申请的一个实施例中,所述信息获取装置100还包括:第一存储模块,所述第一存储模块,用于:将所述待获取信息存储至每个第二目标子cache中,所述第二目标子cache为未存储有所述待获取信息的所述子cache。
在本申请的一个实施例中,所述信息获取装置100还包括:第二存储模块,所述第二存储模块,用于:确定优先级最低的候选子cache为第三目标子cache;基于所述标识信息在所述第三目标子cache中查询待存储信息,所述待存储信息至少包括所述待获取信息;将查询到的所述待存储信息存储至每个第二目标子cache中,所述第二目标子cache为未存储有所述待获取信息的所述子cache。
在本申请的一个实施例中,所述查询模块120还用于:响应于任一所述子cache未存储有所述待获取信息,基于所述标识信息在内存中查询所述待获取信息,并获取查询到的所述待获取信息。
在本申请的一个实施例中,所述信息获取装置100还包括:第三存储模块,所述第三存储模块,用于:将查询到的所述待获取信息存储至每个所述子cache中。
在本申请的一个实施例中,所述信息获取装置100还包括:第四存储模块,所述第四存储模块,用于:基于所述标识信息在所述内存中查询待存储信息,所述待存储信息至少包括所述待获取信息;将查询到的所述待存储信息存储至每个所述子cache中。
在本申请的一个实施例中,第二存储模块或者第四存储模块,还用于:将多个所述子cache按照优先级从低到高进行排序;将查询到的所述待存储信息存储至排序第一的所述子cache中,并将部分查询到的所述待存储信息作为第一待存储信息存储至排序第二的所述子cache中,并将部分所述第一待存储信息作为第二待存储信息存储至排序第三的所述子cache中,直至排序最后的所述子cache存储结束,其中,所述第一待存储信息、所述第二待存储信息至少包括所述待获取信息。
在本申请的一个实施例中,所述cache包括第一子cache和第二子cache,所述第一子cache为芯片上的存储器,所述第二子Cache为芯片上的硬件寄存器,所述第二子cache的优先级高于所述第一子cache的优先级。
在本申请的一个实施例中,所述待获取信息包括图像中像素点的像素信息,所述标识信息包括所述像素点的位置信息。
本申请实施例的信息获取装置,可基于待获取信息的标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息,并行查询有效提高了cache的查询速度,并可确定优先级最高的候选子cache为第一目标子cache,候选子cache为存储有待获取信息的子cache,并从第一目标子cache获取待存储信息,即可从存储信息量最少的候选子cache中获取待获取信息,有效缩短了信息获取时长,降低了信息获取所需功耗,获取信息更加方便快捷。
为了实现上述实施例,如图6所示,本申请还提出一种电子设备200,包括:存储器210、处理器220及存储在存储器210上并可在处理器220上运行的计算机程序,处理器220执行程序时,实现如本申请前述实施例提出的信息获取方法。
本申请实施例的电子设备,通过处理器执行存储在存储器上的计算机程序,可基于待获取信息的标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息,并行查询有效提高了cache的查询速度,并可确定优先级最高的候选子cache为第一目标子cache,候选子cache为存储有待获取信息的子cache,并从第一目标子cache获取待存储信息,即可从存储信息量最少的候选子cache中获取待获取信息,有效缩短了信息获取时长,降低了信息获取所需功耗,获取信息更加方便快捷。
为了实现上述实施例,本申请还提出一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时,实现如本申请前述实施例提出的信息获取方法。
本申请实施例的计算机可读存储介质,通过存储计算机程序并被处理器执行,可基于待获取信息的标识信息在高速缓冲存储器cache中的多个子cache并行查询待获取信息,并行查询有效提高了cache的查询速度,并可确定优先级最高的候选子cache为第一目标子cache,候选子cache为存储有待获取信息的子cache,并从第一目标子cache获取待存储信息,即可从存储信息量最少的候选子cache中获取待获取信息,有效缩短了信息获取时长,降低了信息获取所需功耗,获取信息更加方便快捷。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现定制逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本申请的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本申请的实施例所属技术领域的技术人员所理解。
在流程图中表示或在此以其他方式描述的逻辑和/或步骤,例如,可以被认为是用于实现逻辑功能的可执行指令的定序列表,可以具体实现在任何计算机可读介质中,以供指令执行***、装置或设备(如基于计算机的***、包括处理器的***或其他可以从指令执行***、装置或设备取指令并执行指令的***)使用,或结合这些指令执行***、装置或设备而使用。就本说明书而言,"计算机可读介质"可以是任何可以包含、存储、通信、传播或传输程序以供指令执行***、装置或设备或结合这些指令执行***、装置或设备而使用的装置。计算机可读介质的更具体的示例(非穷尽性列表)包括以下:具有一个或多个布线的电连接部(电子装置),便携式计算机盘盒(磁装置),随机存取存储器(RAM),只读存储器(ROM),可擦除可编辑只读存储器(EPROM或闪速存储器),光纤装置,以及便携式光盘只读存储器(CDROM)。另外,计算机可读介质甚至可以是可在其上打印所述程序的纸或其他合适的介质,因为可以例如通过对纸或其他介质进行光学扫描,接着进行编辑、解译或必要时以其他合适方式进行处理来以电子方式获得所述程序,然后将其存储在计算机存储器中。
应当理解,本申请的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行***执行的软件或固件来实现。如,如果用硬件来实现和在另一实施方式中一样,可用本领域公知的下列技术中的任一项或他们的组合来实现:具有用于对数据信号实现逻辑功能的逻辑门电路的离散逻辑电路,具有合适的组合逻辑门电路的专用集成电路,可编程门阵列(PGA),现场可编程门阵列(FPGA)等。
本技术领域的普通技术人员可以理解实现上述实施例方法携带的全部或部分步骤是可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,该程序在执行时,包括方法实施例的步骤之一或其组合。
此外,在本申请各个实施例中的各功能单元可以集成在一个处理模块中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。所述集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。
上述提到的存储介质可以是只读存储器,磁盘或光盘等。尽管上面已经示出和描述了本申请的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本申请的限制,本领域的普通技术人员在本申请的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (20)

1.一种信息获取方法,其特征在于,包括:
获取待获取信息的标识信息;
基于所述标识信息在高速缓冲存储器cache中的多个子cache并行查询所述待获取信息;
响应于存在至少一个候选子cache存储有所述待获取信息,获取所述候选子cache的优先级,确定优先级最高的候选子cache为第一目标子cache,其中,所述子cache的优先级与存储的信息量负相关;
从所述第一目标子cache获取所述待获取信息。
2.根据权利要求1所述的方法,其特征在于,所述从所述第一目标子cache获取所述待获取信息之后,还包括:
将所述待获取信息存储至每个第二目标子cache中,所述第二目标子cache为未存储有所述待获取信息的所述子cache。
3.根据权利要求1所述的方法,其特征在于,所述从所述第一目标子cache获取所述待获取信息之后,还包括:
确定优先级最低的候选子cache为第三目标子cache;
基于所述标识信息在所述第三目标子cache中查询待存储信息,所述待存储信息至少包括所述待获取信息;
将查询到的所述待存储信息存储至每个第二目标子cache中,所述第二目标子cache为未存储有所述待获取信息的所述子cache。
4.根据权利要求1所述的方法,其特征在于,所述方法还包括:
响应于任一所述子cache未存储有所述待获取信息,基于所述标识信息在内存中查询所述待获取信息,并获取查询到的所述待获取信息。
5.根据权利要求4所述的方法,其特征在于,所述获取查询到的所述待获取信息之后,还包括:
将查询到的所述待获取信息存储至每个所述子cache中。
6.根据权利要求4所述的方法,其特征在于,所述获取查询到的所述待获取信息之后,还包括:
基于所述标识信息在所述内存中查询待存储信息,所述待存储信息至少包括所述待获取信息;
将查询到的所述待存储信息存储至每个所述子cache中。
7.根据权利要求3或6所述的方法,其特征在于,将查询到的所述待存储信息存储至每个所述子cache中,包括:
将多个所述子cache按照优先级从低到高进行排序;
将查询到的所述待存储信息存储至排序第一的所述子cache中,并将部分查询到的所述待存储信息作为第一待存储信息存储至排序第二的所述子cache中,并将部分所述第一待存储信息作为第二待存储信息存储至排序第三的所述子cache中,直至排序最后的所述子cache存储结束,其中,所述第一待存储信息、所述第二待存储信息至少包括所述待获取信息。
8.根据权利要求1-6任一项所述的方法,其特征在于,所述cache包括第一子cache和第二子cache,所述第一子cache为芯片上的存储器,所述第二子Cache为芯片上的硬件寄存器,所述第二子cache的优先级高于所述第一子cache的优先级。
9.根据权利要求1-6任一项所述的方法,其特征在于,所述待获取信息包括图像中像素点的像素信息,所述标识信息包括所述像素点的位置信息。
10.一种信息获取装置,其特征在于,包括:
第一获取模块,用于获取待获取信息的标识信息;
查询模块,用于基于所述标识信息在高速缓冲存储器cache中的多个子cache并行查询所述待获取信息;
确定模块,用于响应于存在至少一个候选子cache存储有所述待获取信息,获取所述候选子cache的优先级,确定优先级最高的候选子cache为第一目标子cache,其中,所述子cache的优先级与存储的信息量负相关;
第二获取模块,用于从所述第一目标子cache获取所述待获取信息。
11.根据权利要求10所述的装置,其特征在于,所述装置还包括:第一存储模块,所述第一存储模块,用于:
将所述待获取信息存储至每个第二目标子cache中,所述第二目标子cache为未存储有所述待获取信息的所述子cache。
12.根据权利要求10所述的装置,其特征在于,所述装置还包括:第二存储模块,所述第二存储模块,用于:
确定优先级最低的候选子cache为第三目标子cache;
基于所述标识信息在所述第三目标子cache中查询待存储信息,所述待存储信息至少包括所述待获取信息;
将查询到的所述待存储信息存储至每个第二目标子cache中,所述第二目标子cache为未存储有所述待获取信息的所述子cache。
13.根据权利要求10所述的装置,其特征在于,所述查询模块,还用于:
响应于任一所述子cache未存储有所述待获取信息,基于所述标识信息在内存中查询所述待获取信息,并获取查询到的所述待获取信息。
14.根据权利要求13所述的装置,其特征在于,所述装置还包括:第三存储模块,所述第三存储模块,用于:
将查询到的所述待获取信息存储至每个所述子cache中。
15.根据权利要求13所述的装置,其特征在于,所述装置还包括:第四存储模块,所述第四存储模块,用于:
基于所述标识信息在所述内存中查询待存储信息,所述待存储信息至少包括所述待获取信息;
将查询到的所述待存储信息存储至每个所述子cache中。
16.根据权利要求12或15所述的装置,其特征在于,第二存储模块或者第四存储模块,还用于:
将多个所述子cache按照优先级从低到高进行排序;
将查询到的所述待存储信息存储至排序第一的所述子cache中,并将部分查询到的所述待存储信息作为第一待存储信息存储至排序第二的所述子cache中,并将部分所述第一待存储信息作为第二待存储信息存储至排序第三的所述子cache中,直至排序最后的所述子cache存储结束,其中,所述第一待存储信息、所述第二待存储信息至少包括所述待获取信息。
17.根据权利要求10-15任一项所述的装置,其特征在于,所述cache包括第一子cache和第二子cache,所述第一子cache为芯片上的存储器,所述第二子Cache为芯片上的硬件寄存器,所述第二子cache的优先级高于所述第一子cache的优先级。
18.根据权利要求10-15任一项所述的装置,其特征在于,所述待获取信息包括图像中像素点的像素信息,所述标识信息包括所述像素点的位置信息。
19.一种电子设备,其特征在于,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时,实现如权利要求1-9任一项所述的信息获取方法。
20.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现如权利要求1-9任一项所述的信息获取方法。
CN202111044239.5A 2021-09-07 2021-09-07 信息获取方法、装置和电子设备 Pending CN113836053A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111044239.5A CN113836053A (zh) 2021-09-07 2021-09-07 信息获取方法、装置和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111044239.5A CN113836053A (zh) 2021-09-07 2021-09-07 信息获取方法、装置和电子设备

Publications (1)

Publication Number Publication Date
CN113836053A true CN113836053A (zh) 2021-12-24

Family

ID=78958571

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111044239.5A Pending CN113836053A (zh) 2021-09-07 2021-09-07 信息获取方法、装置和电子设备

Country Status (1)

Country Link
CN (1) CN113836053A (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102137141A (zh) * 2010-10-11 2011-07-27 华为技术有限公司 一种数据存储控制方法及数据存储控制装置
CN103645996A (zh) * 2013-12-09 2014-03-19 龙芯中科技术有限公司 内存拷贝的方法、装置和片上***
CN104216838A (zh) * 2013-06-05 2014-12-17 北京齐尔布莱特科技有限公司 双缓存数据处理方法及***
CN104346294A (zh) * 2013-07-31 2015-02-11 华为技术有限公司 基于多级缓存的数据读/写方法、装置和计算机***
CN104536911A (zh) * 2014-12-31 2015-04-22 华为技术有限公司 一种多路组相联的高速缓冲存储器及其处理方法
CN106560798A (zh) * 2015-09-30 2017-04-12 杭州华为数字技术有限公司 一种内存访问方法、装置及计算机***
WO2017211240A1 (zh) * 2016-06-07 2017-12-14 华为技术有限公司 一种处理器芯片以及指令缓存的预取方法
CN111966887A (zh) * 2019-05-20 2020-11-20 北京沃东天骏信息技术有限公司 动态缓存方法及装置、电子设备、存储介质
CN112383600A (zh) * 2020-11-03 2021-02-19 腾讯科技(深圳)有限公司 信息的处理方法、装置、计算机可读介质及电子设备

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102137141A (zh) * 2010-10-11 2011-07-27 华为技术有限公司 一种数据存储控制方法及数据存储控制装置
CN104216838A (zh) * 2013-06-05 2014-12-17 北京齐尔布莱特科技有限公司 双缓存数据处理方法及***
CN104346294A (zh) * 2013-07-31 2015-02-11 华为技术有限公司 基于多级缓存的数据读/写方法、装置和计算机***
CN103645996A (zh) * 2013-12-09 2014-03-19 龙芯中科技术有限公司 内存拷贝的方法、装置和片上***
CN104536911A (zh) * 2014-12-31 2015-04-22 华为技术有限公司 一种多路组相联的高速缓冲存储器及其处理方法
CN106560798A (zh) * 2015-09-30 2017-04-12 杭州华为数字技术有限公司 一种内存访问方法、装置及计算机***
WO2017211240A1 (zh) * 2016-06-07 2017-12-14 华为技术有限公司 一种处理器芯片以及指令缓存的预取方法
CN111966887A (zh) * 2019-05-20 2020-11-20 北京沃东天骏信息技术有限公司 动态缓存方法及装置、电子设备、存储介质
CN112383600A (zh) * 2020-11-03 2021-02-19 腾讯科技(深圳)有限公司 信息的处理方法、装置、计算机可读介质及电子设备

Similar Documents

Publication Publication Date Title
US7676626B2 (en) Non-volatile memory system storing data in single-level cell or multi-level cell according to data characteristics
EP1906311A2 (en) Mapping apparatus and method for non-volatile memory supporting different cell types
EP3964967B1 (en) Cache memory and method of using same
CN105393228B (zh) 读写闪存中数据的方法、装置及用户设备
EP3430519B1 (en) Priority-based access of compressed memory lines in memory in a processor-based system
US20170220298A1 (en) Methods and apparatus for storing data to a solid state storage device based on data classification
EP2816482A1 (en) Information processing apparatus, control circuit, and control method
CN112395322B (zh) 一种基于分级缓存的列表数据显示方法、装置及终端设备
CN114036077B (zh) 数据处理方法及相关装置
CN110334034B (zh) 映射表动态加载的方法、装置、计算机设备及存储介质
CN113836053A (zh) 信息获取方法、装置和电子设备
CN116400852A (zh) 固态硬盘写性能的优化方法、装置、计算机设备及存储介质
CN116610262A (zh) 降低ssd顺序读延时的方法、装置、设备及介质
CN113253939B (zh) 数据处理方法、装置、电子设备及存储介质
US11720486B2 (en) Memory data access apparatus and method thereof
CN110658999B (zh) 一种信息更新方法、装置、设备及计算机可读存储介质
CN109144399B (zh) 一种数据存储方法、装置及电子设备
CN108345551B (zh) 一种存储数据的方法及装置
CN112015672A (zh) 一种存储***中数据处理方法、装置、设备及存储介质
CN115237819A (zh) 一种数据存储、数据读取方法及装置
CN110727405A (zh) 数据处理方法、装置、电子设备及计算机可读介质
CN106528452B (zh) 动态逻辑分段方法以及使用该方法的装置
CN101014939B (zh) 具有无记忆的页面表的集成电路
CN107526686B (zh) 数据处理电路与数据处理方法
CN112559564B (zh) 一种应用层状态信息的存取方法、装置和介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination