CN113678056B - 阵列基板及液晶显示面板 - Google Patents
阵列基板及液晶显示面板 Download PDFInfo
- Publication number
- CN113678056B CN113678056B CN202080000203.4A CN202080000203A CN113678056B CN 113678056 B CN113678056 B CN 113678056B CN 202080000203 A CN202080000203 A CN 202080000203A CN 113678056 B CN113678056 B CN 113678056B
- Authority
- CN
- China
- Prior art keywords
- electrode
- compensation
- array substrate
- gate
- grid
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Liquid Crystal (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
一种阵列基板及液晶显示面板,由于像素晶体管(02)中还包括与扫描线(G1)连接的补偿栅极(024)以及与第一电极(021)连接的补偿电极(025);补偿电极(025)与第一电极电极(021)沿扫描线(G1)的延伸方向并排设置;补偿栅极(024)与栅极(023)沿扫描线(G1)的延伸方向并排且间隔设置;补偿栅极(024)与补偿电极(025)位于栅极(023)同一侧。在制备阵列基板时,当栅极(023)在沿扫描线(G1)方向发生对位误差时,虽然栅极(023)与第一电极(021)和第二电极(022)的重叠面积变小,但是由于对位偏移使补偿栅极(023)与补偿电极(025)重叠,从而利用补偿栅极(024)与补偿电极(025)的重叠面积来补偿因对位偏移而导致的栅极(023)与第一电极(021)和第二电极(022)的重叠面积的变小,从而稳定像素晶体管(02)的性能。
Description
技术领域
本公开涉及显示技术领域,尤指一种阵列基板及液晶显示面板。
背景技术
在平板显示装置中,薄膜晶体管液晶显示器(Thin Film Transistor LiquidCrystal Display,简称TFT-LCD)具有体积小、功耗低、制造成本相对较低和无辐射等特点,在当前的平板显示器市场占据了主导地位。常见的液晶显示器可用作手机显示屏、NoteBook显示屏、GPS显示屏、液晶电视的显示屏等。
液晶显示器主要包括相对设置的阵列基板和彩膜基板以及位于阵列基板和彩膜基板之间的液晶层。其中阵列基板中设置有薄膜晶体管、像素电极、数据线以及栅极。阵列基板在制备时,薄膜晶体管中源漏电极层在溅镀时由于工艺波动会导致源漏电极发生偏移,从而使薄膜晶体管的Ioff,Cgs等发生波动,从而影响薄膜晶体管的性能。
发明内容
本公开实施例提供了一种阵列基板及液晶显示面板,具体方案如下:
本公开实施例提供的一种阵列基板,其中,所述阵列基板包括矩阵排列的多个像素电极以及与个所述像素电极连接的像素晶体管,多条扫描线以及多条数据线;其中,所述像素晶体管的栅极与所述扫描线连接,所述像素晶体管的第一电极像素电极连接,所述像素晶体管的第二电极与所述数据线连接;
所述像素晶体管还包括:与所述扫描线连接的补偿栅极以及与所述第一电极连接的补偿电极;
所述补偿电极与所述第一电极沿所述扫描线的延伸方向并排设置;
所述补偿栅极与所述栅极沿所述扫描线的延伸方向并排且间隔设置;
所述补偿栅极与所述补偿电极位于所述栅极同一侧。
可选地,在本公开实施例提供的阵列基板中,其中,所述补偿电极与所述第一电极为一体结构。
可选地,在本公开实施例提供的阵列基板中,其中,所述补偿栅极与所述栅极同层设置。
可选地,在本公开实施例提供的阵列基板中,其中,所述补偿栅极与所述栅极沿所述扫描线方向的距离小于所述补偿电极沿所述扫描线方向的宽度。
可选地,在本公开实施例提供的阵列基板中,其中,所述补偿栅极与所述补偿电极在所述阵列基板的正投影至少部分重叠。
可选地,在本公开实施例提供的阵列基板中,其中,所述补偿栅极与所述补偿电极在所述阵列基板的正投影的重叠面积为第一面积,所述栅极与所述第一电极在所述阵列基板的正投影的重叠面积为第二面积;
所述第一面积与所述第二面积之和大于或所述第一电极的面积且小于或等于所述第一电极的面积的1.3倍。
可选地,在本公开实施例提供的阵列基板中,其中,所述补偿电极包括沿所述扫描线延伸方向延伸的条形部;
所述第一电极通过所述补条形部与所述像素电极电连接。
可选地,在本公开实施例提供的阵列基板中,其中,所述补偿电极还包括位于所述条形部靠近所述像素电极一侧且沿所述数据线延伸方向突出的突出部;
所述条形部沿所述数据线延伸方向的宽度小于所述补偿栅极沿所述数据线延伸方向的宽度;
所述突出部和所述条形部沿所述数据线延伸方向的宽度大于或等于所述补偿栅极沿所述数据线延伸方向的宽度。
可选地,在本公开实施例提供的阵列基板中,其中,所述补偿栅极的面积小于所述栅极的面积。
相应地,本公开实施例还提供了一种液晶显示面板,包括相对设置的阵列基板和对向基板,以及位于所述阵列基板和所述对向基板之间的液晶层;其中,所述阵列基板为本发明实施例提供的上述任一种阵列基板。
附图说明
图1为本公开实施例提供的一种阵列基板的结构示意图;
图2为本公开实施例提供的一种像素晶体管在对位无偏差时的结构示意图;
图3为图2所示的像素晶体管在发生对位偏移时的结构示意图;
图4为图2所示的像素晶体管的第一电极、第二电极和补偿电极的结构示意图;
图5为图2所示的像素晶体管的补偿栅极和栅极的结构示意图;
图6为本公开实施例提供的另一种像素晶体管在对位无偏差时的结构示意图;
图7为图6所示的像素晶体管在发生对位偏移时的结构示意图;
图8为图6所示的像素晶体管的第一电极、第二电极和补偿电极的结构示意图;
图9为本公开实施例提供的另一种阵列基板的结构示意图;
图10为本公开实施例提供的又一种阵列基板的结构示意图。
具体实施方式
为使本公开的上述目的、特征和优点能够更为明显易懂,下面将结合附图和实施例对本公开做进一步说明。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的实施方式;相反,提供这些实施方式使得本公开更全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的结构,因而将省略对它们的重复描述。本公开中所描述的表达位置与方向的词,均是以附图为例进行的说明,但根据需要也可以做出改变,所做改变均包含在本公开保护范围内。本公开的附图仅用于示意相对位置关系不代表真实比例。
需要说明的是,在以下描述中阐述了具体细节以便于充分理解本公开。但是本公开能够以多种不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本公开内涵的情况下做类似推广。因此本公开不受下面公开的具体实施方式的限制。说明书后续描述为实施本申请的较佳实施方式,然所述描述乃以说明本申请的一般原则为目的,并非用以限定本申请的范围。本申请的保护范围当视所附权利要求所界定者为准。
下面结合附图,对本公开实施例提供的阵列基板及液晶显示面板进行具体说明。
本公开实施例提供的一种阵列基板,如图1所示,阵列基板包括矩阵排列的多个像素电极01以及与个像素电极01连接的像素晶体管02,多条扫描线G1以及多条数据线D1;其中,像素晶体管02的栅极023与扫描线G1连接,像素晶体管02的第一电极021与像素电极01连接,像素晶体管02的第二电极022与数据线D1连接;
如图2至图5所示,像素晶体管02还包括:与扫描线G1连接的补偿栅极024以及与第一电极021连接的补偿电极025;
补偿电极025与第一电极021沿扫描线G1的延伸方向并排设置;
补偿栅极024与栅极023沿扫描线G1的延伸方向并排且间隔设置;
补偿栅极024与补偿电极025位于栅极023同一侧。
本公开实施例提供的阵列基板,由于像素晶体管中还包括与扫描线G1连接的补偿栅极024以及与第一电极021连接的补偿电极025;补偿电极025与第一电极021沿扫描线G1的延伸方向并排设置;补偿栅极024与栅极023沿扫描线G1的延伸方向并排且间隔设置;补偿栅极024与补偿电极025位于栅极023同一侧。在制备阵列基板时,如图3所示,当栅极023在沿扫描线G1方向发生对位误差时,虽然栅极023与第一电极021和第二电极022的重叠面积变小,但是由于对位偏移使补偿栅极024与补偿电极025重叠,从而利用补偿栅极024与补偿电极025的重叠面积来补偿因对位偏移而导致的栅极023与第一电极021和第二电极022的重叠面积的变小,避免因为栅极023与第一电极021和第二电极022重叠面板发生变化而引起的Cgs、Ioff等性能的变动,从而稳定像素晶体管的性能。
在具体实施时,本公开实施例提供的阵列基板中,像素晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal OxideSemiconductor),在此不做限定。
在本公开实施例中,像素晶体管的第一电极可以为源极,第二电极可以为漏极,或者,像素晶体管的第一电极可以为漏极,第二电极可以为源极,在此不作具体区分。
可选地,在本公开实施例提供的阵列基板中,如图2和图4所示,补偿电极025与第一电极021为一体结构,这样可以不用增加新的构工艺,从而避免增加生产成本。
可选地,在本公开实施例提供的阵列基板中,如图2和图5所示,补偿栅极024与栅极023同层设置,这样可以不用增加新的构工艺,从而避免增加生产成本。
可选地,在本公开实施例提供的阵列基板中,如图4和图5所示,补偿栅极024与栅极023沿扫描线G1方向的距离s2小于补偿电极025沿扫描线G1方向的宽度s1。
可选地,在本公开实施例提供的阵列基板中,如图2所示,补偿栅极024与补偿电极025在阵列基板的正投影至少部分重叠。具体地,如图2所示,当栅极023与第一电极021和第二电极022对位无偏差时,补偿栅极024和补偿电极025的重叠面积较小从而不影响像素晶体管的性能。如图3所示,当栅极023在沿扫描线G1方向发生对位误差时,虽然栅极023与第一电极021和第二电极022的重叠面积变小,但是补偿栅极024与补偿电极025的交叠面积变大,从而可以保证避免因为栅极023与第一电极重叠面板发生变化而引起的Cgs、Ioff等性能的变动,从而稳定像素晶体管的性能。
可选地,在本公开实施例提供的阵列基板中,补偿栅极与补偿电极在阵列基板的正投影的重叠面积为第一面积,栅极与第一电极在阵列基板的正投影的重叠面积为第二面积;
第一面积与第二面积之和大于第一电极的面积且小于或等于第一电极的面积的1.3倍。
即保证当栅极与第一电极沿扫描线方向的对位偏移在一定范围内时,第一面积与第二面积之和始终在一定范围内,避免第一面积与第二面积之和发生太大波动。
在具体实施时,例如第一电极的面积为A1,第一面积和第二面积之和可以为1.05A1,1.1A1、1.15A1、1.2A1、1.25A1或1.3A1等。
可选地,在本公开实施例提供的阵列基板中,如图2和图4所示,补偿电极025包括沿扫描线G1延伸方向延伸的条形部0251;
第一电极021通过条形部0251与像素电极01电连接。
即利用第一电极021与像素电极01之间的间隙设置补偿电极025,尽可能的减小对像素开口率的影响。
可选地,在本公开实施例提供的阵列基板中,如图6至图8所示,补偿电极025还包括位于条形部0251靠近像素电极01一侧且沿数据线D1延伸方向突出的突出部0252;
如图5和图8所示,条形部0251沿数据线D1延伸方向的宽度w1小于补偿栅极024沿数据线D1延伸方向的宽度w0;
突出部0252和条形部0251沿数据线D1延伸方向的宽度w2大于或等于补偿栅极024沿数据线D1延伸方向的宽度w0。
在具体实施时,当栅极023与第一电极021和第二电极022对位无偏差时,补偿电极025的突出部0252位于栅极023与补偿栅极024之间。即利用突出部0252增加补偿电极025的面积可以保证当栅极023与第一电极021对位发生偏移时,增大补偿电极025与补偿栅极024的重叠面积。而当栅极023与第一电极021和第二电极022对位无偏差时,补偿电极025的突出部0252位于栅极023与补偿栅极024之间,可以保证当栅极023与第一电极021和第二电极022对位无偏差时,补偿栅极024与突出部0252不重叠。
可选地,在本公开实施例提供的阵列基板中,如图2、图5和图6所示,补偿栅极024的面积小于栅极023的面积,从而避免补偿栅极024面积太大影响阵列基板的整体开口率。
在具体实施时,在本公开实施例提供的阵列基板中,如图1所示,每行像素电极01分别对应一条扫描线G1,每一列像素电极01分别对应一条数据线D1。
可选地,在本公开实施例提供的阵列基板中,如图9所示,每行像素电极01的两侧分别设置有一条扫描线G1,且相邻两行像素电极01之间设置有两条扫描线G1;
位于同一行相邻的两个像素电极01共用同一数据线D1。即阵列基板为双栅结构,这样可以减少一半数据线D1,从而有利于提高显示面板的分辨率。
进一步地,在本公开实施例提供的阵列基板中,如图10所示,数据线D1沿列方向呈“弓”字型曲折延伸。
基于同一发明构思,本公开实施例还提供了一种液晶显示面板,包括相对设置的阵列基板和对向基板,以及位于阵列基板和对向基板之间的液晶层;其中,该阵列基板为本发明实施例提供的上述任一种阵列基板。由于该液晶显示面板解决问题的原理与前述一种阵列基板相似,因此该液晶显示面板的实施可以参见前述阵列基板的实施,重复之处不再赘述。
本公开实施例提供的一种阵列基板及液晶显示面板,由于像素晶体管中还包括与扫描线连接的补偿栅极以及与第一电极连接的补偿电极;补偿电极与第一电极沿扫描线的延伸方向并排设置;补偿栅极与栅极沿扫描线的延伸方向并排且间隔设置;补偿栅极与补偿电极位于栅极同一侧。在制备阵列基板时,当栅极在沿扫描线方向发生对位误差时,虽然栅极与第一电极和第二电极的重叠面积变小,但是由于对位偏移使补偿栅极与补偿电极重叠,从而利用补偿栅极与补偿电极的重叠面积来补偿因对位偏移而导致的栅极与第一电极和第二电极的重叠面积的变小,避免因为栅极与第一电极和第二电极重叠面板发生变化而引起的Cgs、Ioff等性能的变动,从而稳定像素晶体管的性能。
显然,本领域的技术人员可以对本公开进行各种改动和变型而不脱离本公开的精神和范围。这样,倘若本公开的这些修改和变型属于本公开权利要求及其等同技术的范围之内,则本公开也意图包含这些改动和变型在内。
Claims (9)
1.一种阵列基板,其中,所述阵列基板包括矩阵排列的多个像素电极以及与每个所述像素电极连接的像素晶体管,多条扫描线以及多条数据线;其中,所述像素晶体管的栅极与所述扫描线连接,所述像素晶体管的第一电极与像素电极连接,所述像素晶体管的第二电极与所述数据线连接;
所述像素晶体管还包括:与所述扫描线连接的补偿栅极以及与所述第一电极连接的补偿电极;
所述补偿电极与所述第一电极沿所述扫描线的延伸方向并排设置;
所述补偿栅极与所述栅极沿所述扫描线的延伸方向并排且间隔设置;
所述补偿栅极与所述补偿电极位于所述栅极同一侧;
所述补偿栅极与所述补偿电极在所述阵列基板的正投影的重叠面积为第一面积,所述栅极与所述第一电极在所述阵列基板的正投影的重叠面积为第二面积;
所述第一面积与所述第二面积之和大于所述第一电极的面积且小于或等于所述第一电极的面积的1.3倍。
2.如权利要求1所述的阵列基板,其中,所述补偿电极与所述第一电极为一体结构。
3.如权利要求1所述的阵列基板,其中,所述补偿栅极与所述栅极同层设置。
4.如权利要求1所述的阵列基板,其中,所述补偿栅极与所述栅极沿所述扫描线方向的距离小于所述补偿电极沿所述扫描线方向的宽度。
5.如权利要求4所述的阵列基板,其中,所述补偿栅极与所述补偿电极在所述阵列基板的正投影至少部分重叠。
6.如权利要求5所述的阵列基板,其中,所述补偿电极包括沿所述扫描线延伸方向延伸的条形部;
所述第一电极通过所述条形部与所述像素电极电连接。
7.如权利要求6所述的阵列基板,其中,所述补偿电极还包括位于所述条形部靠近所述像素电极一侧且沿所述数据线延伸方向突出的突出部;
所述条形部沿所述数据线延伸方向的宽度小于所述补偿栅极沿所述数据线延伸方向的宽度;
所述突出部和所述条形部沿所述数据线延伸方向的宽度大于或等于所述补偿栅极沿所述数据线延伸方向的宽度。
8.如权利要求1所述的阵列基板,其中,所述补偿栅极的面积小于所述栅极的面积。
9.一种液晶显示面板,包括相对设置的阵列基板和对向基板,以及位于所述阵列基板和所述对向基板之间的液晶层;其中,所述阵列基板为如权利要求1-8任一项所述的阵列基板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310063814.9A CN115951528A (zh) | 2020-02-28 | 2020-02-28 | 阵列基板及液晶显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2020/077300 WO2021168842A1 (zh) | 2020-02-28 | 2020-02-28 | 阵列基板及液晶显示面板 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310063814.9A Division CN115951528A (zh) | 2020-02-28 | 2020-02-28 | 阵列基板及液晶显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113678056A CN113678056A (zh) | 2021-11-19 |
CN113678056B true CN113678056B (zh) | 2023-02-03 |
Family
ID=77492056
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202080000203.4A Active CN113678056B (zh) | 2020-02-28 | 2020-02-28 | 阵列基板及液晶显示面板 |
CN202310063814.9A Pending CN115951528A (zh) | 2020-02-28 | 2020-02-28 | 阵列基板及液晶显示面板 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310063814.9A Pending CN115951528A (zh) | 2020-02-28 | 2020-02-28 | 阵列基板及液晶显示面板 |
Country Status (2)
Country | Link |
---|---|
CN (2) | CN113678056B (zh) |
WO (1) | WO2021168842A1 (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1959508A (zh) * | 2006-11-10 | 2007-05-09 | 京东方科技集团股份有限公司 | 一种tft lcd阵列基板结构和制造方法 |
CN101866918A (zh) * | 2010-06-28 | 2010-10-20 | 信利半导体有限公司 | 一种薄膜晶体管阵列基板、显示器及其制造方法 |
CN102544110A (zh) * | 2012-03-19 | 2012-07-04 | 深圳市华星光电技术有限公司 | 具有寄生电容补正结构的薄膜晶体管及用该薄膜晶体管的液晶显示器 |
CN102566171A (zh) * | 2010-12-21 | 2012-07-11 | 乐金显示有限公司 | 液晶显示设备和制造该液晶显示设备的方法 |
CN110488548A (zh) * | 2019-09-12 | 2019-11-22 | 合肥鑫晟光电科技有限公司 | 一种阵列基板和车载显示装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI226962B (en) * | 2004-01-05 | 2005-01-21 | Au Optronics Corp | Liquid crystal display device with a capacitance-compensated structure |
-
2020
- 2020-02-28 CN CN202080000203.4A patent/CN113678056B/zh active Active
- 2020-02-28 WO PCT/CN2020/077300 patent/WO2021168842A1/zh active Application Filing
- 2020-02-28 CN CN202310063814.9A patent/CN115951528A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1959508A (zh) * | 2006-11-10 | 2007-05-09 | 京东方科技集团股份有限公司 | 一种tft lcd阵列基板结构和制造方法 |
CN101866918A (zh) * | 2010-06-28 | 2010-10-20 | 信利半导体有限公司 | 一种薄膜晶体管阵列基板、显示器及其制造方法 |
CN102566171A (zh) * | 2010-12-21 | 2012-07-11 | 乐金显示有限公司 | 液晶显示设备和制造该液晶显示设备的方法 |
CN102544110A (zh) * | 2012-03-19 | 2012-07-04 | 深圳市华星光电技术有限公司 | 具有寄生电容补正结构的薄膜晶体管及用该薄膜晶体管的液晶显示器 |
CN110488548A (zh) * | 2019-09-12 | 2019-11-22 | 合肥鑫晟光电科技有限公司 | 一种阵列基板和车载显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2021168842A1 (zh) | 2021-09-02 |
CN113678056A (zh) | 2021-11-19 |
CN115951528A (zh) | 2023-04-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10663813B2 (en) | Liquid crystal display | |
US10281785B2 (en) | Liquid crystal display device having large holding capacitance in the pixel | |
CN106997128B (zh) | 基板及显示装置 | |
US9780177B2 (en) | Thin film transistor array panel including angled drain regions | |
US7705950B2 (en) | Liquid crystal display | |
US8553183B2 (en) | Display device having reduced step coverage at overlapping portion of color filters | |
US10868047B2 (en) | Array substrate, display panel and display device | |
JP2002190605A (ja) | トランジスタ及びそれを備える表示装置 | |
US8274464B2 (en) | Active matrix substrate and liquid crystal display device | |
CN109188805B (zh) | 像素阵列结构、显示面板及显示装置 | |
US9285643B2 (en) | Liquid crystal display | |
US20070132902A1 (en) | Lcd and method of manufacturing the same | |
US10510780B2 (en) | Array substrate and display device | |
TWI479245B (zh) | 畫素結構 | |
US9780126B2 (en) | Z-inversion type display device and method of manufacturing the same | |
US8018399B2 (en) | Pixel array | |
US11841597B2 (en) | Array substrate and display panel | |
US9891492B2 (en) | Array substrate and liquid crystal display including the same | |
KR20020036743A (ko) | 피드 스루 전압이 낮아진 박막 트랜지스터 액정 표시 장치 | |
EP3401729B1 (en) | Array substrate, display panel and display device | |
JP6504990B2 (ja) | 液晶表示装置 | |
US10001688B2 (en) | Display and pixel structure thereof | |
US6198516B1 (en) | LCD having TFT formed at an intersection of data and capacitor lines | |
JPWO2009125532A1 (ja) | アクティブマトリクス基板及び液晶表示装置 | |
CN113678056B (zh) | 阵列基板及液晶显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |