CN109188805B - 像素阵列结构、显示面板及显示装置 - Google Patents

像素阵列结构、显示面板及显示装置 Download PDF

Info

Publication number
CN109188805B
CN109188805B CN201811073230.5A CN201811073230A CN109188805B CN 109188805 B CN109188805 B CN 109188805B CN 201811073230 A CN201811073230 A CN 201811073230A CN 109188805 B CN109188805 B CN 109188805B
Authority
CN
China
Prior art keywords
sub
pixel
pixels
pixel array
data line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811073230.5A
Other languages
English (en)
Other versions
CN109188805A (zh
Inventor
简守甫
夏志强
曹兆铿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai AVIC Optoelectronics Co Ltd
Original Assignee
Shanghai AVIC Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai AVIC Optoelectronics Co Ltd filed Critical Shanghai AVIC Optoelectronics Co Ltd
Priority to CN201811073230.5A priority Critical patent/CN109188805B/zh
Publication of CN109188805A publication Critical patent/CN109188805A/zh
Application granted granted Critical
Publication of CN109188805B publication Critical patent/CN109188805B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明提供一种像素阵列结构、显示面板及显示装置,所述像素阵列结构包括扫描线、数据线以及像素阵列,所述像素阵列中不同的子像素连接不同组合的扫描线及数据线,其中:所述像素阵列包括阵列排布的多个子像素,所述子像素的长边沿横向延伸且具有弯角而呈双畴结构,相邻的两行子像素错位排列且具有相反的弯角朝向,当前行子像素的弯角朝向与相邻行的两子像素之间的间隙纵向对齐,使相邻的两行子像素紧密排布。本发明可以有效改善视角特性并有效提高显示效果,并通过新型的像素阵列设置以及不同的扫描线及数据线的排布配置,可以有效减少数据线的数量或扫描线的数量,从而有效降低集成电路(IC)的成本。

Description

像素阵列结构、显示面板及显示装置
技术领域
本发明涉及显示技术领域,特别是涉及一种像素阵列结构、显示面板及显示装置。
背景技术
液晶显示器(Liquid crystal disLlay,LCD)是目前被广泛应用的一种平面显示器。通常来说,LCD的显示区域包含多个主像素区,每个主像素区包括不同颜色的三个子像素区,依次为R(红),G(绿),B(蓝)三色,每个子像素区内设置有一个薄膜晶体管(thin filmtransistor,TFT)和像素电极(Pixel Electrode),像素电极与薄膜晶体管的漏极电连接,此薄膜晶体管为开关组件。
现有的显示器中,为了避免因纵向排列的光栅格子的阻挡而导致的显示颜色的偏离和色差,通常将各颜色的子像素区横向排列,而子像素区的长边纵向排列。图1为传统的一种不同颜色的子像素区横向排列,子像素区的长边纵向排列的像素阵列结构示意图,其包括横向排列的不同颜色的子像素11(相同颜色的子像素11纵向排列),横向排列的扫描线12以及纵向排列的数据线13,每个子像素区内包含有一个薄膜晶体管111,所述扫描线连接所述薄膜晶体管111的栅极,所述数据线连接所述薄膜晶体管111的源极。可以看出,图1的像素结构不同颜色的子像素横向排列,这种排列方式会使得其显示图像的轮廓、边缘的显示效果比较尖锐,尤其是在显示人物图片时,图像的视觉效果较差。同时,这种不同颜色的子像素横向排列方式需要配置的数据线(Source)信号较多,不利于集成电路(IC)成本的降低,例如,对于1080*1920的FHD产品,其需要配置的数据线的数量为1080*3=3240根。最后,如图1所示的这种条形纵向对准的单一的像素畴线设计,无法有效改善视角特性。
基于以上所述,提供一种可有效减少数据线数量,并可改善视角特性和显示效果的显示装置实属必要。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种像素阵列结构、显示面板及显示装置,用于解决现有技术中显示装置所需配置的数据线较多,且显示效果及显示特性较差的问题。
为实现上述目的及其他相关目的,本发明提供一种像素阵列结构,所述像素阵列结构包括:扫描线;数据线;像素阵列,所述像素阵列中包括阵列排布的多个子像素;所述子像素的长边沿第一方向延伸且具有弯角,其中:第i行的所述子像素的所述弯角朝向第二方向;第i+1行的所述子像素的所述弯角朝向所述第二方向的反方向,且所述第i+1行的子像素的所述弯角对齐位于第i行的相邻所述子像素之间的间隙,其中,i为正整数。
优选地,所述子像素包括由所述弯角的角平分线分割的第一子像素部及第二子像素部,所述第一子像素部与所述第二子像素部的面积比介于3:7~5:5之间。
优选地,第i行第j列的子像素的所述弯角的顶点与第i+1行第j+1列的子像素的所述弯角的顶点的距离为一个所述第一子像素部的长度或一个所述第二子像素部的长度,其中,j为正整数。
优选地,所述弯角的角度介于120°~160°之间,所述第一子像素部与所述第一方向的第一夹角介于10°~40°之间,所述第二子像素部与所述第一方向的第二夹角介于10°~30°之间,且所述第一夹角大于或等于所述第二夹角。
优选地,所述子像素包括像素电极以及共用电极,所述像素电极或所述共用电极中的至少一个包含梳状电极结构,所述梳状电极结构包括若干个沿所述子像素长边延伸的条形电极部,以及间隔于所述条形电极部的缝隙部。
优选地,所述扫描线与所述条形电极部或所述缝隙部平行排布。
优选地,所述数据线包括相邻且电连接的第一子数据线及第二子数据线,所述第一子数据线及所述第二子数据线呈直线且穿过子像素的弯角以及相邻列的两子像素之间的间隙,且每列子像素通过所述第一子数据线或所述第二子数据线与一根所述数据线电连接;所述扫描线位于相邻行子像素之间的间隙,且每行子像素与同一根所述扫描线相连。
优选地,所述数据线呈弯折状且位于相邻列子像素之间的间隙,且每列子像素与同一根所述数据线相连;所述扫描线位于相邻行子像素的之间的间隙,且每行子像素与同一根所述扫描线相连。
优选地,所述数据线呈直线穿过当前行子像素的弯角以及相邻行的两子像素之间的间隙,且每列子像素与两根相邻的所述数据线相连;同时,所述扫描线位于相邻行子像素的之间的间隙且隔行设置,每两行子像素与同一根所述扫描线相连。
优选地,每个所述子像素对应设置有一薄膜晶体管,且相邻两行子像素的薄膜晶体管设置于所述子像素的不同侧,其中,所述数据线与薄膜晶体管的源极相连,所述扫描线与薄膜晶体管的栅极相连。
优选地,所述像素阵列包括多组呈三角排布的第一颜色的子像素、第二颜色的子像素及第三颜色的子像素,任一所述第一颜色的子像素均与相邻行的所述第二颜色的子像素及所述第三颜色的子像素相邻。
进一步地,所述第一颜色的子像素、所述第二颜色的子像素及所述第三颜色的子像素分别选自于红色子像素、蓝色子像素及绿色子像素中的一种,且所述第一颜色的子像素、所述第二颜色的子像素及所述第三颜色的子像素互不相同。
本发明还提供一种显示面板,所述显示面板包含如上任一方案所述的像素阵列结构。
本发明还提供一种显示装置,所述显示装置包含如上所述的显示面板。
如上所述,本发明的像素阵列结构、显示面板及显示装置,具有以下有益效果:
本发明像素阵列的子像素的长边沿横向延伸且具有弯角而呈双畴结构,相邻的两行子像素错位排列且具有相反的弯角朝向,当前行子像素的弯角朝向与相邻行的两子像素之间的间隙纵向对齐,使相邻的两行子像素紧密排布,可以有效改善视角特性并有效提高显示效果。
本发明通过新型的像素阵列设置以及不同的扫描线及数据线的排布配置,可以有效减少数据线的数量或扫描线的数量,从而有效降低集成电路(IC)的成本。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需附图作简单的介绍。下述附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不需要付出创造性劳动的前提下,还可以根据实施例所描述的技术方案及附图获得其他的附图。
图1显示为现有技术中的一种不同颜色的子像素区横向排列,子像素区的长边纵向排列的像素阵列结构的示意图;
图2及图3显示为本发明实施例1中的像素阵列结构的结构示意图;
图4显示为本发明实施例1中的子像素的结构示意图;
图5是根据本发明实施例1的两个子像素部的面积比例与视野角度的曲线图;
图6~图9显示为本发明实施例1中的像素阵列结构的制作流程示意图;
图10显示为本发明实施例2中的像素阵列结构的结构示意图;
图11显示为本发明实施例3中的像素阵列结构的结构示意图;
图12显示为本发明的一种显示装置的结构示意图。
元件标号说明
11 子像素
12 扫描线
13 数据线
111 薄膜晶体管
21 扫描线
22 数据线
221 第一子数据线
222 第二子数据线
23 子像素
231 第一子像素部
232 第二子像素部
233 薄膜晶体管
24 梳状电极结构
241 条形电极部
242 缝隙部
25 间隙
θ 弯角
β 第一夹角
α 第二夹角
X 横向
Y 纵向
具体实施方式
为使本发明的上述目的、特征和优点能够更为明显易懂,下面将结合附图和实施例对本发明做进一步说明。
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
请参阅图2~图11。需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图示中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
正如背景技术所述,现有技术中,不同颜色的子像素横向X排列,子像素的长边纵向Y排列这种排列方式会使得其显示图像的轮廓、边缘的显示效果比较尖锐,尤其是在显示人物图片时,图像的视觉效果较差。同时,这种不同颜色的子像素横向X排列方式需要配置的数据线(Source)信号较多,不利于集成电路(IC)成本的降低。
实施例1
如图2~图4所示,本实施例提供一种像素阵列结构,所述像素阵列结构包括扫描线21、数据线22以及像素阵列,所述像素阵列中不同的子像素23连接不同组合的扫描线21及数据线22,其中:所述像素阵列包括阵列排布的多个子像素23,所述子像素23的长边沿第一方向延伸且具有弯角θ而呈双畴结构,通过不同的弯角θ角度设计以及双畴结构中两晶畴的面积比例,相比于单一的像素畴线设计,可以有效改善视角特性;第i行的所述子像素23的所述弯角θ朝向第二方向,第i+1行的所述子像素23的所述弯角θ朝向所述第二方向的反方向,且所述第i+1行的子像素23的所述弯角θ对齐位于第i行的相邻所述子像素23之间的间隙25,其中,i为正整数,使相邻的两行子像素23紧密排布,可以有效改善图像的轮廓以及边缘的显示效果,使图像的轮廓和边缘更加柔和,并提高图形的分辨率。在本实施例中,所述第一方向为横向X,所述第二方向为纵向Y。
如图2所示,每个所述子像素23对应设置有一薄膜晶体管233,且相邻两行子像素23的薄膜晶体管233设置于所述子像素23的不同侧,使得在所述薄膜晶体管233在第二方向(纵向Y)上交错排布,可有效简化数据线22及扫描线21的排布,降低工艺难度,其中,所述数据线22与薄膜晶体管233的源极相连,所述扫描线21与薄膜晶体管233的栅极相连。
如图4所示,上述呈双畴结构的子像素23包括藉由所述弯角θ的角平分线分割的第一子像素部231及第二子像素部232,所述第一子像素部231与所述第二子像素部232的面积比介于3:7~5:5之间,通过控制所述第一子像素部231与所述第二子像素部232的面积比,可以有效调整显示图像的视角特性。
如图5所示为两个子像素部的面积比例与视野角度的曲线图;如表1所示,是根据图5中的曲线采样得到的若干个双畴比例与视野角度的对应关系。
表1
Figure BDA0001800104640000071
Figure BDA0001800104640000081
由图5的曲线变化趋势以及表1的具体数据可知,第一子像素部与第二子像素部的面积比例为5:5时,视野角度为88.1°,即此时视野角度为最大值;当第一子像素部与第二子像素部的面积比例小于5:5或者大于5:5时,视野角度均小于88.1°。进一步的,在第一子像素部与第二子像素部的面积比例在3:7~7:3之间时,视野角度的范围在85.6~88.1之间,第一子像素部与第二子像素部的面积比例小于3:7或者大于7:3时,视野角度的范围都小于85。由于第一子像素部和第二子像素部的面积总和不变(等于子像素的总面积);即可以认为,当两个子像素部的面积比例在3:7~5:5之间时,视野角度的范围在85.6~88.1之间,此时视野角度的范围相对较大,可以提供较好的视角特性。
进一步地,本发明在不同的第一子像素部231与所述第二子像素部232的面积比的基础上,优化了双畴结构的子像素23的弯角θ角度,将所述弯角θ的角度设计为介于120°~160°之间,所述第一子像素部231与第一方向(横向X)的第一夹角β设计为介于10°~40°之间,所述第二子像素部232与第一方向(横向X)的第二夹角α设计为介于10°~30°之间,且所述第一夹角β大于或等于所述第二夹角α,所述第一子像素部221的面积及所述第二子像素部222的面积与所述第一夹角β及所述第二夹角α述成三角函数关系。通过不同的角度设计,可以进一步与不同的第一子像素部231与所述第二子像素部232的面积比进行配合,所述第一子像素部231与所述第二子像素部232对应的液晶畴具有不同的朝向,使得不同视觉角度下的显示亮度可以互相补偿,可以大大拓展像素阵列结构的显示视角特性。例如,可以将第一子像素部231与所述第二子像素部232的面积比设计为4:6左右,弯角θ的角度设计为150°,第一夹角β设计为18°,第二夹角α设计为12°,可以使得双畴结构的子像素23获得较好的亮度补偿,提高显示面板的视角,提升显示质量。
如图2及图4所示所示,对于错位排列的双畴结构的子像素23,本实施例将第i行第j列的子像素23的所述弯角θ的顶点与第i+1行第j+1列的子像素23的所述弯角θ的顶点的距离设计为一个所述第一子像素部231的长度或一个所述第二子像素部232的长度,其中,j为正整数,使得相邻两行(如第i行与第i+1行)子像素23的所述第一子像素部231相对顺延排布,及相邻两行(如第i行与第i+1行)子像素23的所述第二子像素部232相对顺延排布,以使得相邻两行子像素23之间的排布更加紧密,减小相邻两行子像素23之间的空隙,避免子像素23间的空隙过大而造成的显示效果的下降。
如图4所示,所述子像素23包括像素电极以及共用电极,所述像素电极与薄膜晶体管233的漏极相连,所述共用电极通常情况下为接地,所述像素电极和共用电极形成横向X电场,其电极为透明电极,如氧化铟锡(ITO)层等,其可设计为单层或双层结构。所述像素电极或所述共用电极中的至少一个包含梳状电极结构24,所述梳状电极结构24包括若干个沿所述子像素23长边延伸的条形电极部241,以及间隔于所述条形电极部241的缝隙部242,所述扫描线21与所述条形电极部241或所述缝隙部242平行排布。
如图3所示,所述像素阵列包括多组呈三角排布的第一颜色的子像素23、第二颜色的子像素23及第三颜色的子像素23,任一所述第一颜色的子像素23均与相邻行的所述第二颜色的子像素23及所述第三颜色的子像素23相邻。进一步地,所述第一颜色的子像素23、所述第二颜色的子像素23及所述第三颜色的子像素23分别选自于红色(R)子像素23、蓝色(B)子像素23及绿色(G)子像素23中的一种,且所述第一颜色的子像素23、所述第二颜色的子像素23及所述第三颜色的子像素23互不相同。例如,如图3所示,第i+1行的红色(R)子像素23与第i行的一个蓝色(B)子像素23及一个绿色(G)子像素23相邻,并呈三角排布,与第i+2行的一个蓝色(B)子像素23及一个绿色(G)子像素23相邻,并呈三角排布,且该第i+1行红色(R)子像素23左右两侧也与一个蓝色(B)子像素23及一个绿色(G)子像素23相邻,同时,第i行、第i+1行i第i+2行中的所述红色(R)子像素23也呈三角排布,这种错位排布的方式可以减少图像边缘的锯齿状的凹凸,使图像边缘变得更加柔和。
如图2及图3所示,所述数据线22呈弯折状延伸且位于相邻列子像素23之间的间隙25,且每列子像素23与同一根所述数据线22相连,如图2及图3所示的阵列包含D1、D2、D3、D4共4根数据线22,由图2可见,所述数据线22沿所述子像素23的短边方向延伸且位于相邻列子像素23之间的间隙25,实际上是主要沿所述子像素23的短边方向延伸,其还包含部分沿子像素23的长边弯折部,使的所述数据线22呈凹凸的锯齿波纹状延伸,最终使得每行子像素23中均有一个子像素23与同一根所述数据线22相连;同时,所述扫描线21沿所述子像素23的长边方向延伸且位于相邻行子像素23的之间的间隙25,且每行子像素23与同一根所述扫描线21相连,如图2及图3所示的阵列包含G1、G2、G3、G4、G5共5根扫描线21。这种连接方式可以有效减少所需数据线22的数量,从而有效降低集成电路(IC)的成本。
如图6~图9所示,本实施例还提供一种像素阵列结构的制作方法,包括步骤:
如图6所示,首先进行步骤1),提供一玻璃基板,依据所需的扫描线21形状,通过溅射工艺及刻蚀工艺等于所述玻璃基板上制作出扫描线21。在步骤1)之后,在扫描线所在的层上形成栅极绝缘层,可以通过气相沉积的方式形成绝缘层。
如图7所示,然后进行步骤2),于所述玻璃基板上制作薄膜晶体管233以及数据线22,其中,所述薄膜晶体管233的栅极连接所述扫描线21,所述数据线22连接所述薄膜晶体管233的源极。进一步的,步骤2)中制作薄膜晶体管包括先形成有源层,并在有源层上形成和数据同层的源极和漏极。在形成薄膜晶体管以及数据线后,可以采用绝缘层覆盖薄膜晶体管和数据线,并在绝缘层上形成暴露薄膜晶体管的漏极的过孔。
如图8所示,接着进行步骤3),于具有薄膜晶体管233的玻璃基板上形成像素电极,所述像素电极与所述薄膜晶体管233的漏极连接,所述像素电极呈长条形横向X延伸。形成像素电极后,在像素电极上再形成一层绝缘层,以使像素电极和之后形成的共用电极相互绝缘。
如图9所示,最后进行步骤4),于所述像素电极上形成共用电极,所述共用电极呈具有弯角的梳状电极结构24,所述梳状电极结构24包括若干个沿所述子像素23长边延伸的条形电极部241,以及间隔于所述条形电极部241的缝隙部242。
本实施例还提供一种显示面板,所述显示面板包括上述示例的像素阵列结构以及彩膜基板以及位于所述像素阵列结构以及彩膜基板之间的液晶层等。
本实施例还提供一种显示装置,包括上述实施例提供的显示面板。所述显示装置可以是手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品。例如,如图11所示的手机,包括有本实施例所述的显示面板。
本实施例的像素阵列的子像素23的长边沿横向X延伸且具有弯角θ而呈双畴结构,相邻的两行子像素23错位排列且具有相反的弯角θ朝向,当前行子像素23的弯角θ朝向与相邻行的两子像素23之间的间隙25纵向Y对齐,使相邻的两行子像素23紧密排布,可以有效改善视角特性并有效提高显示效果。并且,本实施例通过新型的像素阵列设置以及不同的扫描线21及数据线22的排布配置,可以有效减少数据线22的数量或扫描线21的数量,从而有效降低集成电路(IC)的成本。
实施例2
如图10所示,本实施例提供一种像素阵列结构,其基本结构如实施例1,其中,与实施例1的不同之处在于:所述数据线22包括相邻且电连接的第一子数据线221及第二子数据线222,所述第一子数据线221及所述第二子数据线222呈直线且穿过子像素23的弯角θ以及相邻列的两子像素23之间的间隙25,且每列子像素23通过所述第一子数据线221或所述第二子数据线222与一根所述数据线22电连接,如图9所示的阵列包含D1、D2、D3共3根数据线22;同时,所述扫描线21沿所述子像素23的长边方向延伸且位于相邻行子像素23之间的间隙25,每行子像素23与同一根所述扫描线21相连,如图9所示的阵列包含G1、G2、G3、G4、G5共5根扫描线21。由于上述的弯角θ处及所述空隙处均处于液晶的畴线区域,故所述第一子数据线221或所述第二子数据线222均不会对显示造成不良的影响,这种连接方式在有效减少所需数据线22的数量,有效降低集成电路(IC)的成本,同时,相比于采用一根弯折状设计的数据线22来说,可以有效减轻数据线22的数据负载。
实施例3
如图11所示,本实施例提供一种像素阵列结构,其基本结构如实施例1,其中,与实施例1的不同之处在于:所述数据线22呈直线穿过当前行子像素23的弯角θ以及相邻行的两子像素23之间的间隙25,且每列子像素23与两根相邻的所述数据线22相连,如图10所示的阵列包含D1、D2、D3、D4、D5、D6共6根数据线22。由于上述的弯角θ处及所述空隙处均处于液晶的畴线区域,故所述第一子数据线221或所述第二子数据线222均不会对显示造成不良的影响。同时,所述扫描线21沿所述子像素23的长边方向延伸且位于相邻行子像素23的之间的间隙25且隔行设置,每两行子像素23与同一根所述扫描线21相连,如图10所示的阵列包含G1、G2、G3共3根扫描线21,相比本发明的其他实施例,可以有效减少所需配置的扫描线21的数量。对于1080*1920的FHD产品,当采用如本实施例所示的结构时,所需的数据线数量为1080*2=2160,相比现有技术,这种连接方式在有效减少所需数据线22的数量,有效降低集成电路(IC)的成本,同时,相比于采用一根弯折状设计的数据线22来说,可以有效减轻数据线22的数据负载。
如上所述,本发明的像素阵列结构、显示面板及显示装置,具有以下有益效果:
本发明像素阵列的子像素23的长边沿横向X延伸且具有弯角θ而呈双畴结构,相邻的两行子像素23错位排列且具有相反的弯角θ朝向,当前行子像素23的弯角θ朝向与相邻行的两子像素23之间的间隙25纵向Y对齐,使相邻的两行子像素23紧密排布,可以有效改善视角特性并有效提高显示效果。
本发明通过新型的像素阵列设置以及不同的扫描线21及数据线22的排布配置,可以有效减少数据线22的数量或扫描线21的数量,从而有效降低集成电路(IC)的成本。
所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。

Claims (12)

1.一种像素阵列结构,其特征在于,所述像素阵列结构包括:
扫描线(21);
数据线(22);
像素阵列,所述像素阵列中包括阵列排布的多个子像素;
所述子像素的长边沿第一方向(X)延伸且具有弯角(θ),其中:
第i行的所述子像素的所述弯角朝向第二方向;
第i+1行的所述子像素的所述弯角朝向所述第二方向的反方向,且所述第i+1行的子像素的所述弯角对齐位于第i行的相邻所述子像素之间的间隙,其中,i为正整数;
所述子像素包括由所述弯角的角平分线分割的第一子像素部及第二子像素部,所述第一子像素部与所述第二子像素部的面积比介于3:7~5:5之间;
所述弯角(θ)的角度介于120°~160°之间,所述第一子像素部与所述第一方向的第一夹角(β)介于10°~40°之间,所述第二子像素部与所述第一方向的第二夹角(α)介于10°~30°之间,且所述第一夹角大于所述第二夹角;
通过对所述第一夹角和所述第二夹角的角度设计,可以进一步与不同的第一子像素部与所述第二子像素部的面积比进行配合,所述第一子像素部与所述第二子像素部对应的液晶畴具有不同的朝向。
2.根据权利要求1所述的像素阵列结构,其特征在于:第i行第j列的子像素的所述弯角的顶点与第i+1行第j+1列的子像素的所述弯角的顶点的距离为一个所述第一子像素部的长度或一个所述第二子像素部的长度,其中,j为正整数。
3.根据权利要求1所述的像素阵列结构,其特征在于:所述子像素包括像素电极以及共用电极,所述像素电极或所述共用电极中的至少一个包含梳状电极结构(24),所述梳状电极结构包括若干个沿所述子像素长边延伸的条形电极部(241),以及间隔于所述条形电极部的缝隙部(242)。
4.根据权利要求3所述的像素阵列结构,其特征在于:所述扫描线与所述条形电极部或所述缝隙部平行排布。
5.根据权利要求1所述的像素阵列结构,其特征在于:所述数据线包括相邻且电连接的第一子数据线(221)及第二子数据线(222),所述第一子数据线及所述第二子数据线呈直线且穿过子像素的弯角以及相邻列的两子像素之间的间隙,且每列子像素通过所述第一子数据线或所述第二子数据线与一根所述数据线电连接;所述扫描线位于相邻行子像素之间的间隙,且每行子像素与同一根所述扫描线相连。
6.根据权利要求1所述的像素阵列结构,其特征在于:所述数据线呈弯折状且位于相邻列子像素之间的间隙,且每列子像素与同一根所述数据线相连;所述扫描线位于相邻行子像素的之间的间隙,且每行子像素与同一根所述扫描线相连。
7.根据权利要求1所述的像素阵列结构,其特征在于:所述数据线呈直线穿过当前行子像素的弯角以及相邻行的两子像素之间的间隙,且每列子像素与两根相邻的所述数据线相连;同时,所述扫描线位于相邻行子像素的之间的间隙且隔行设置,每两行子像素与同一根所述扫描线相连。
8.根据权利要求1所述的像素阵列结构,其特征在于:每个所述子像素对应设置有一薄膜晶体管,且相邻两行子像素的薄膜晶体管设置于所述子像素的不同侧,其中,所述数据线与薄膜晶体管的源极相连,所述扫描线与薄膜晶体管的栅极相连。
9.根据权利要求1所述的像素阵列结构,其特征在于:所述像素阵列包括多组呈三角排布的第一颜色的子像素、第二颜色的子像素及第三颜色的子像素,任一所述第一颜色的子像素均与相邻行的所述第二颜色的子像素及所述第三颜色的子像素相邻。
10.根据权利要求9所述的像素阵列结构,其特征在于:所述第一颜色的子像素、所述第二颜色的子像素及所述第三颜色的子像素分别选自于红色子像素、蓝色子像素及绿色子像素中的一种,且所述第一颜色的子像素、所述第二颜色的子像素及所述第三颜色的子像素互不相同。
11.一种显示面板,其特征在于,所述显示面板包含如权利要求1~10任意一项所述的像素阵列结构。
12.一种显示装置,其特征在于,所述显示装置包含如权利要求11所述的显示面板。
CN201811073230.5A 2018-09-14 2018-09-14 像素阵列结构、显示面板及显示装置 Active CN109188805B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811073230.5A CN109188805B (zh) 2018-09-14 2018-09-14 像素阵列结构、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811073230.5A CN109188805B (zh) 2018-09-14 2018-09-14 像素阵列结构、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN109188805A CN109188805A (zh) 2019-01-11
CN109188805B true CN109188805B (zh) 2021-08-13

Family

ID=64910982

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811073230.5A Active CN109188805B (zh) 2018-09-14 2018-09-14 像素阵列结构、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN109188805B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112292634B (zh) * 2019-05-27 2022-08-30 京东方科技集团股份有限公司 阵列基板以及显示装置
CN111430419A (zh) * 2020-04-01 2020-07-17 深圳市华星光电半导体显示技术有限公司 一种横置像素结构、混合排列面板及制程方法
CN114097089A (zh) * 2020-04-26 2022-02-25 京东方科技集团股份有限公司 显示基板以及显示装置
CN111474758B (zh) * 2020-05-13 2022-11-22 芜湖天马汽车电子有限公司 一种显示面板及显示装置
CN111584607A (zh) * 2020-06-05 2020-08-25 昀光微电子(上海)有限公司 一种子像素结构、像素排布结构和硅基微显示器
CN112965306B (zh) * 2021-03-01 2022-02-18 惠科股份有限公司 显示面板和显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1074069A (ja) * 1997-07-25 1998-03-17 Toshiba Corp カラー液晶表示装置
CN101183198A (zh) * 2006-11-15 2008-05-21 三星电子株式会社 液晶显示装置及其制造方法
CN103149759A (zh) * 2012-11-14 2013-06-12 友达光电股份有限公司 用以产生均匀亮度画面的显示器
CN103185995A (zh) * 2011-12-30 2013-07-03 上海中航光电子有限公司 一种双栅极驱动的横向排列的像素结构及液晶显示装置
CN103235452A (zh) * 2013-03-29 2013-08-07 合肥京东方光电科技有限公司 一种阵列基板及显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1074069A (ja) * 1997-07-25 1998-03-17 Toshiba Corp カラー液晶表示装置
CN101183198A (zh) * 2006-11-15 2008-05-21 三星电子株式会社 液晶显示装置及其制造方法
CN103185995A (zh) * 2011-12-30 2013-07-03 上海中航光电子有限公司 一种双栅极驱动的横向排列的像素结构及液晶显示装置
CN103149759A (zh) * 2012-11-14 2013-06-12 友达光电股份有限公司 用以产生均匀亮度画面的显示器
CN103235452A (zh) * 2013-03-29 2013-08-07 合肥京东方光电科技有限公司 一种阵列基板及显示装置

Also Published As

Publication number Publication date
CN109188805A (zh) 2019-01-11

Similar Documents

Publication Publication Date Title
CN109188805B (zh) 像素阵列结构、显示面板及显示装置
US10088720B2 (en) TFT array substrate and display device with tilt angle between strip-like pixel electrodes and direction of initial alignment of liquid crystals
US7791698B2 (en) Color active matrix type vertically aligned mode liquid crystal display and driving method thereof
RU2681670C1 (ru) Подложка матрицы и жидкокристаллическое дисплейное устройство
TWI484272B (zh) 透明液晶顯示面板之畫素結構
CN105159001A (zh) 阵列基板及其制造方法、显示面板以及显示装置
US7773167B2 (en) Pixel structure comprising two first conductive regions, a second conductive region and two first channel regions, wherein the first transparent electrode is located between the reflective electrode and second transparent electrode
TW201346410A (zh) 顯示面板
US8355090B2 (en) Liquid crystal display having reduced kickback effect
CN107422506B (zh) 阵列基板与显示面板
US8115878B2 (en) Thin film transistor array substrate and liquid crystal display
US20210366947A1 (en) Array substrate and display device
CN115268153B (zh) 一种阵列基板及显示装置
CN108051964B (zh) 一种像素结构、显示面板及显示装置
CN110531558B (zh) 阵列基板、液晶显示面板及显示装置
CN111474763A (zh) 一种液晶显示面板和显示装置
US10229935B2 (en) Curved display device having plurality of subpixel electrodes formed in plurality of columns
US11906861B2 (en) Display panel and display device
KR101903604B1 (ko) 횡전계형 액정표시장치용 어레이 기판
KR100529556B1 (ko) 평면 구동 액정 표시 장치
CN112558207B (zh) 一种圆形彩色滤光片及其圆形显示器
CN105739194A (zh) 影像显示***
CN114488629B (zh) 像素、阵列基板及显示面板
CN112558208B (zh) 一种圆形彩色滤光片及其圆形显示器
TWI591408B (zh) 透明液晶顯示面板之畫素結構

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant