CN113543479A - 超薄电路板及其制备方法 - Google Patents
超薄电路板及其制备方法 Download PDFInfo
- Publication number
- CN113543479A CN113543479A CN202010314097.9A CN202010314097A CN113543479A CN 113543479 A CN113543479 A CN 113543479A CN 202010314097 A CN202010314097 A CN 202010314097A CN 113543479 A CN113543479 A CN 113543479A
- Authority
- CN
- China
- Prior art keywords
- positioning
- circuit board
- hole
- substrate
- laser drilling
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000002360 preparation method Methods 0.000 title abstract description 11
- 239000000758 substrate Substances 0.000 claims abstract description 96
- 238000005553 drilling Methods 0.000 claims abstract description 73
- 238000000034 method Methods 0.000 claims abstract description 37
- 230000002093 peripheral effect Effects 0.000 claims abstract description 23
- 238000000926 separation method Methods 0.000 claims abstract description 11
- 238000012545 processing Methods 0.000 claims description 23
- 238000004519 manufacturing process Methods 0.000 claims description 14
- 239000004020 conductor Substances 0.000 claims description 9
- 238000005520 cutting process Methods 0.000 claims description 3
- 230000008569 process Effects 0.000 description 17
- 238000010586 diagram Methods 0.000 description 5
- 238000003754 machining Methods 0.000 description 5
- 125000006850 spacer group Chemical group 0.000 description 5
- 239000000463 material Substances 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 238000009713 electroplating Methods 0.000 description 2
- 206010063385 Intellectualisation Diseases 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000007306 functionalization reaction Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 238000003698 laser cutting Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 238000004080 punching Methods 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000003595 spectral effect Effects 0.000 description 1
- 230000007306 turnover Effects 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0017—Etching of the substrate by chemical or physical means
- H05K3/0026—Etching of the substrate by chemical or physical means by laser ablation
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0044—Mechanical working of the substrate, e.g. drilling or punching
- H05K3/0047—Drilling of holes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/01—Tools for processing; Objects used during processing
- H05K2203/0147—Carriers and holders
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/10—Using electric, magnetic and electromagnetic fields; Using laser light
- H05K2203/107—Using laser light
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Laser Beam Processing (AREA)
Abstract
本申请公开了一种超薄电路板及其制备方法,该方法包括:将基板与隔纸交错层叠放置,其中,基板包括电路板区域以及设置在电路板区域周围的***区域,电路板区域包括多个电路板单元,每个电路板单元包括层叠设置且不电连接的至少两层导电层;控制放板机依次抓取基板与隔纸而使基板与隔纸分离,同时控制放板机在每次抓取到基板后,将抓取的基板放置到激光钻孔设备上;控制激光钻孔设备在***区域形成用于定位的第一定位通孔,以及在每个电路板单元形成连通至少两层导电层的导通孔。本申请所提供的制备方法能够简化超薄电路板的制备工艺,提高超薄电路板的制备效率。
Description
技术领域
本申请涉及电路板制备技术领域,特别是涉及一种超薄电路板及其制备方法。
背景技术
随着电子产业的蓬勃发展,电子产品已经进入功能化、智能化的研发阶段,在此前提下,在满足电子产品良好的电、热性能的条件下,印刷电路板也正朝着轻、薄、短、小的设计趋势发展。
其中随着电路板越来越薄、越来越轻,其加工难度也越来越大,本申请的发明人发现,对于超薄电路板,如果还使用传统加工工艺对其进行加工,容易损伤电路板,使其良品率低,同时还会降低加工效率。
发明内容
本申请主要解决的技术问题是提供一种超薄电路板及其制备方法,能够简化超薄电路板的制备工艺,以及提高超薄电路板的制备效率。
为解决上述技术问题,本申请采用的一个技术方案是:提供一种超薄电路板的制备方法,所述制备方法包括:将基板与隔纸交错层叠放置,其中,所述基板包括电路板区域以及设置在所述电路板区域周围的***区域,所述电路板区域包括多个电路板单元,每个所述电路板单元包括层叠设置且不电连接的至少两层导电层;控制放板机依次抓取所述基板与所述隔纸而使所述基板与隔纸分离,同时控制所述放板机在每次抓取到所述基板后,将抓取的所述基板放置到激光钻孔设备上;控制所述激光钻孔设备在所述***区域形成用于定位的第一定位通孔,以及在每个所述电路板单元形成连通所述至少两层导电层的导通孔。
为解决上述技术问题,本申请采用的另一个技术方案是:提供一种超薄电路板,所述超薄电路板设有用于定位的定位通孔以及连通其内至少两层导电层的导通孔,其中,所述定位通孔以及所述导通孔均采用激光钻孔的方式形成。
本申请的有益效果是:本申请将基板和隔纸层叠交错设置,避免了相邻两张基板之间出现局部真空的状态,从而保证放板机能够自动抓取单张基板,为采用激光钻孔的方式形成第一定位通孔创造条件,另一方面采用激光钻孔的方式形成第一定位通孔和导通孔,从而在加工过程中可以采用同一台激光钻孔设备进行加工,无需将基板进行搬运,能够减少基板发生变形和折损的可能性,且相比机械钻孔,在采用激光钻孔形成第一定位通孔的过程中,无需上销钉、下销钉,简单快捷,能够实现加工自动化,另外第一定位通孔采用激光钻孔的方式形成,其加工尺寸可以不受限,能够达到理想尺寸。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。其中:
图1是本申请超薄电路板的制备方法一实施方式的流程示意图;
图2是基板和隔纸交错层叠设置的结构示意图;
图3是基板的俯视结构示意图;
图4是对应图1的制备过程图;
图5是本申请超薄电路板一实施方式的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性的劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
参阅图1,图1是本申请超薄电路板的制备方法一实施方式的流程示意图,结合图2、图3和图4,该制备方法包括:
S110:将基板1000与隔纸2000交错层叠放置,其中,基板1000包括电路板区域1100以及设置在电路板区域1100周围的***区域1200,电路板区域1100包括多个电路板单元1110,每个电路板单元1110包括层叠设置且不电连接的至少两层导电层1111。
具体地,本申请中的基板1000为超薄基板,其厚度通常在60μm以下,同时将基板1000与隔纸2000(其他实施方式中也可以是隔板)交错层叠放置,即每两张基板1000之间设有一张隔纸2000,每两张隔纸2000之间设有一张基板1000,可以避免基板1000因为太薄而出现相邻两张基板1000之间因为局部真空而紧密贴合在一起的现象,为后面放板机自动抓取单张基板1000创造条件。
基板1000包括电路板区域1100以及***区域1200,其中,电路板区域1100后续在经过加工后会形成有线路图形,而***区域1200后续会被切除,同时电路板区域1100包括多个电路板单元1110,在后续制程中经过切割,多个电路板单元1110会彼此独立而形成一条条超薄电路板。
同时每个电路板单元1110包括层叠设置且不电连接的至少两层导电层1111,在后续的制程中,会对导电层1111进行图案化而得到线路图形。
在一应用场景中,基板1000为芯板,同时基板1000相背设置的两表面均设有导电层1111,其中导电层1111的材料可以是铜,铜是一种易获得且廉价的材料。
其中为了便于说明,附图以基板1000相背设置的两表面均设有导电层1111进行示意说明。
其中可以是通过人工操作的方式将基板1000与隔纸2000交错层叠放置,也可以是通过机器操作的方式将基板1000与隔纸2000交错层叠放置。
S120:控制放板机依次抓取基板1000与隔纸2000而使基板1000与隔纸2000分离,同时控制放板机在每次抓取到基板1000后,将抓取的基板1000放置到激光钻孔设备上。
具体地,由于基板1000与隔纸2000交错层叠放置,因此放板机能够实现基板1000的自动化抓取,此时放板机每次在将基板1000与隔纸2000分离后,就将抓取的基板1000放置到激光钻孔设备上。
S130:控制激光钻孔设备在***区域1200形成用于定位的第一定位通孔1201,以及在每个电路板单元1110形成连通至少两层导电层1111的导通孔1112。
具体地,第一定位通孔1201位于***区域1200,用于在后续制程中各种加工设备根据第一定位通孔1201的位置而对基板1000进行定位。
而导通孔1112连通至少两层导电层1111,在后续的制程中还会在导通孔1112内形成导电材料而电连接至少两层导电层1111。
在本实施方式中,第一定位通孔1201以及导通孔1112均采用激光钻孔的方式形成。其中激光钻孔是指激光经聚焦后作为高强度热源对材料进行加热,使激光作用区内材料融化或气化继而蒸发,而形成孔洞的过程,相比机械钻孔,采用激光钻孔形成的孔洞可以无限大。
在现有技术中,一般都是将两张基板1000直接层叠接触放置,此时由于基板1000太薄,相邻两张基板1000会出现局部真空状态,导致加工设备无法抓取单张基板1000,只能通过操作人员手动抓取基板1000,进而导致只能通过机械加钻孔的方式在基板1000上加工第一定位通孔1201,并在加工完第一定位通孔1201之后,再通过激光钻孔的方式加工导通孔1112,即现有技术中需要采用两种设备加工第一定位通孔1201和导通孔1112,其中机械钻孔的过程如下:将基板1000放在机械钻孔设备的销钉上,然后钻第一定位通孔1201,然后将基板1000和销钉一起从机械钻孔设备上取走,最后再分离基板1000和销钉。
而在上述实施方式中,由于将基板1000和隔纸2000层叠交错设置,避免了相邻两张基板1000之间出现局部真空的状态,从而保证放板机能够自动抓取单张基板1000,为采用激光钻孔的方式形成第一定位通孔1201创造条件,另一方面采用激光钻孔的方式形成第一定位通孔1201和导通孔1112,从而在加工过程中可以采用同一台激光钻孔设备进行加工,无需将基板1000进行搬运,能够减少基板1000发生变形和折损的可能性,且相比机械钻孔,在采用激光钻孔形成第一定位通孔1201的过程中,无需上销钉、下销钉,简单快捷,能够实现加工自动化,另外第一定位通孔1201采用激光钻孔的方式形成,其加工尺寸可以不受限,能够达到理想尺寸。
继续参阅图4,在本实施方式中,考虑到后续会在导通孔1112内采用诸如电镀、气相沉积等方式形成导电材料,而为了保证导电材料在导通孔1112内的牢固性,本申请采用激光盲孔对打的方式形成导通孔1112,从而能够使导通孔1112沿基板1000的厚度方向的截面呈沙漏形,增大导电材料与导通孔1112的接触面积。
其中,采用激光盲孔对打的方式形成导通孔1112指的是:先在基板1000的一侧表面形成盲孔,然后再在基板1000的另一侧对应盲孔处钻孔直至连通盲孔,从而形成导通孔1112。
继续参阅图4,为了保证导通孔1112的加工精度,步骤S130具体包括:控制激光钻孔设备同时在***区域1200形成第一定位通孔1201、在每个电路板单元1110形成盲孔1113;控制激光钻孔设备翻转基板1000;控制激光钻孔设备根据第一定位通孔1201对基板1000进行定位;控制激光钻孔设备在基板1000对应盲孔1113处钻孔,直至连通盲孔1113,进而得到连通至少两层导电层1111的导通孔1112。
具体地,激光钻孔设备在将基板1000翻转180°后,根据第一定位通孔1201对基板1000进行定位,能够保证激光钻孔设备在基板1000两侧表面钻孔的精度相同,进而保证导通孔1112的加工成功,且无需再制作其他定位标记或定位孔,减少加工步骤,提高加工效率。
其中需要说明的是,由于激光钻孔的性质,第一定位通孔1201、盲孔1113均为锥形孔,也就是说两者沿基板1000厚度方向的截面均呈梯形。
继续参阅图4,在本实施方式中,激光钻孔设备在形成第一定位通孔1201以及盲孔1113的同时,还会在每个电路板单元1110上形成第二定位通孔1114,其中,第二定位通孔1114与第一定位通孔1201的作用不同,第二定位通孔1114的作用是在多个电路板单元1110彼此独立后,当需要对单独的电路板单元1110进行定位时,可以根据第二定位通孔1114的位置而对电路板单元1110进行定位,例如在超薄电路板出厂后,若超薄电路板的购买方需要对超薄电路板进行再次加工,那么在加工的过程中,加工设备可以根据第二定位通孔1114的作用而对超薄电路板进行定位。
与第一定位通孔1201、盲孔1113相同,第二定位通孔1114也为锥形孔,即其沿基板1000厚度方向的截面呈梯形。
当然在其他实施方式中,在形成第一定位通孔1201和盲孔1113的同时也可以不形成第二定位通孔1114,在此不做限制。
在本实施方式中,在形成第一定位通孔1201之前,激光钻孔设备对基板1000进行定位。
具体地,通过对基板1000进行定位能够保证第一定位通孔1201和盲孔1113的加工精度。
在其他实施方式中,在形成第一定位通孔1201之前,也可以不对基板1000进行定位,例如,设置放板机每次都能够将基板1000精确地送至激光钻孔设备的固定位置,而后当激光钻孔设备检测到该固定位置存在基板1000时,激光钻孔设备直接对基板1000进行加工。
在本实施方式中,激光钻孔设备通过对基板1000的边缘进行拍照而实现对基板1000进行定位。
具体地,通过对基板1000的边缘进行拍照而确定基板1000的边缘位置,从而实现对基板1000进行定位。
在一应用场景中,激光钻孔设备利用CCD相机对基板1000的边缘进行拍照而实现对基板1000进行定位。
具体地,CCD相机具有低费用、低噪声、低暗电流、高灵敏度、宽光谱响应等优点,而广泛应用在工业检测等方面。
在本实施方式中,激光钻孔设备采用不同的加工参数同时形成第一定位通孔1201和盲孔1113。
具体地,第一定位通孔1201和盲孔1113的尺寸要求不同,因此采用不同的加工参数同时形成第一定位通孔1201和盲孔1113。
其中,当需要同时形成第二定位通孔1114时,激光钻孔设备加工第二定位通孔1114的加工参数也与加工第一定位通孔1201、盲孔1113的加工参数不同,也就是说,虽然激光钻孔设备同时形成第一定位通孔1201、第二定位通孔1114和导通孔1112,但是所用的激光束不同,具体由第一定位通孔1201、第二定位通孔1114和盲孔1113的尺寸决定。
其中,加工参数包括激光功率、脉冲宽度、光斑直径中的至少一种。
继续参阅图4,在形成导通孔1112之后,为了电连接导电层1111,还在导通孔1112内设置导电材料。
具体地,可以采用电镀的方式在导通孔1112内形成导电材料,其中导电材料可以是铜、金、铝中的至少一种。
继续参阅图4,在设置导电材料之后,还会图案化导电层1111而形成线路图形、切除基板1000的***区域1200以及对电路板区域1100进行切割而得到多个独立的电路板单元1110,即超薄电路板。
其中既可以采用机械切割的方式切割电路板区域1100,也可以采用镭射切割的方式切割,在此不做限制。
参阅图5,图5是本申请超薄电路板一实施方式的结构示意图,超薄电路板200设有用于定位的定位通孔201以及连通其内至少两层导电层210的导通孔202,其中,定位通孔201以及导通孔202均采用激光钻孔的方式形成。
本实施方式中的导通孔202为上述实施方式中的导通孔1112,而定位通孔201既可以是上述实施方式中的第一定位通孔1201,也可以是第二定位通孔1114,当定位通孔201是第一定位通孔1201时,本申请中的超薄电路板200指的是未切除***区域1200的基板1000,当定位通孔201是第二定位通孔1114时,超薄电路板200指的是上述实施方式中的电路板单元1110。
其中超薄电路板200的制备方法与上述相关制备方法相同,详细的方法可参见上述实施方式,在此不再赘述。
总而言之,本申请将基板和隔纸层叠交错设置,避免了相邻两张基板之间出现局部真空的状态,从而保证放板机能够自动抓取单张基板,为采用激光钻孔的方式形成第一定位通孔创造条件,另一方面采用激光钻孔的方式形成第一定位通孔和导通孔,从而在加工过程中可以采用同一台激光钻孔设备进行加工,无需将基板进行搬运,能够减少基板发生变形和折损的可能性,且相比机械钻孔,在采用激光钻孔形成第一定位通孔的过程中,无需上销钉、下销钉,简单快捷,能够实现加工自动化,另外第一定位通孔采用激光钻孔的方式形成,其加工尺寸可以不受限,能够达到理想尺寸。
以上所述仅为本申请的实施方式,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。
Claims (10)
1.一种超薄电路板的制备方法,其特征在于,所述制备方法包括:
将基板与隔纸交错层叠放置,其中,所述基板包括电路板区域以及设置在所述电路板区域周围的***区域,所述电路板区域包括多个电路板单元,每个所述电路板单元包括层叠设置且不电连接的至少两层导电层;
控制放板机依次抓取所述基板与所述隔纸而使所述基板与隔纸分离,同时控制所述放板机在每次抓取到所述基板后,将抓取的所述基板放置到激光钻孔设备上;
控制所述激光钻孔设备在所述***区域形成用于定位的第一定位通孔,以及在每个所述电路板单元形成连通所述至少两层导电层的导通孔。
2.根据权利要求1所述的制备方法,其特征在于,控制所述激光钻孔设备在所述***区域形成用于定位的第一定位通孔,以及在每个所述电路板单元形成连通所述至少两层导电层的导通孔的步骤,包括:
控制所述激光钻孔设备在所述***区域形成用于定位的所述第一定位通孔,以及在所述每个电路板单元通过盲孔对打的方式形成所述导通孔。
3.根据权利要求2所述的制备方法,其特征在于,控制所述激光钻孔设备在所述***区域形成用于定位的所述第一定位通孔,以及在所述每个电路板单元通过盲孔对打的方式形成所述导通孔的步骤,包括:
控制所述激光钻孔设备同时在所述***区域形成用于定位的所述第一定位通孔、在每个所述电路板单元形成盲孔;
控制所述激光钻孔设备翻转所述基板;
控制所述激光钻孔设备根据所述第一定位通孔对所述基板进行定位;
控制所述激光钻孔设备在所述基板对应所述盲孔处钻孔,直至连通所述盲孔,进而得到连通所述至少两层导电层的所述导通孔。
4.根据权利要求3所述的制备方法,其特征在于,在控制所述激光钻孔设备同时在所述***区域形成用于定位的所述第一定位通孔、在每个所述电路板单元形成盲孔之前,还包括:
控制所述激光钻孔设备对所述基板进行定位。
5.根据权利要求4所述的制备方法,其特征在于,控制所述激光钻孔设备对所述基板进行定位的步骤,包括:
控制所述激光钻孔设备对所述基板的边缘进行拍照而实现对所述基板进行定位。
6.根据权利要求3所述的制备方法,其特征在于,控制所述激光钻孔设备同时在所述***区域形成用于定位的所述第一定位通孔、在每个所述电路板单元形成盲孔的步骤,包括:
控制所述激光钻孔设备采用不同的加工参数同时形成所述第一定位通孔和所述盲孔,所述加工参数包括激光功率、脉冲宽度、光斑直径中的至少一种。
7.根据权利要求3所述的制备方法,其特征在于,控制所述激光钻孔设备同时在所述***区域形成用于定位的所述第一定位通孔、在每个所述电路板单元形成盲孔的步骤,进一步包括:
控制所述激光钻孔设备同时在所述***区域形成用于定位的所述第一定位通孔、在每个所述电路板单元形成所述盲孔以及用于定位的第二定位通孔。
8.根据权利要求1所述的制备方法,其特征在于,所述方法还包括:
在所述导通孔内设置导电材料而电连接所述至少两层导电层。
9.根据权利要求8所述的制备方法,其特征在于,所述方法还包括:
切除所述基板的所述***区域;
对所述电路板区域进行切割而得到多个独立的所述电路板单元。
10.一种超薄电路板,其特征在于,所述超薄电路板设有用于定位的定位通孔以及连通其内至少两层导电层的导通孔,其中,所述定位通孔以及所述导通孔均采用激光钻孔的方式形成。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010314097.9A CN113543479A (zh) | 2020-04-20 | 2020-04-20 | 超薄电路板及其制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010314097.9A CN113543479A (zh) | 2020-04-20 | 2020-04-20 | 超薄电路板及其制备方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113543479A true CN113543479A (zh) | 2021-10-22 |
Family
ID=78123699
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010314097.9A Pending CN113543479A (zh) | 2020-04-20 | 2020-04-20 | 超薄电路板及其制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113543479A (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6211485B1 (en) * | 1996-06-05 | 2001-04-03 | Larry W. Burgess | Blind via laser drilling system |
CN101699936A (zh) * | 2009-11-02 | 2010-04-28 | 广东达进电子科技有限公司 | 一种铜面光亮且可定位高导热陶瓷电路板的生产方法 |
CN104244584A (zh) * | 2013-06-24 | 2014-12-24 | 北大方正集团有限公司 | 一种激光钻孔对位方法 |
CN110744628A (zh) * | 2019-10-31 | 2020-02-04 | 东莞市开方实业有限公司 | 一种冲床一体机 |
CN110868804A (zh) * | 2019-10-11 | 2020-03-06 | 衢州顺络电路板有限公司 | 一种便携卡式设备用印刷线路板制造方法 |
-
2020
- 2020-04-20 CN CN202010314097.9A patent/CN113543479A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6211485B1 (en) * | 1996-06-05 | 2001-04-03 | Larry W. Burgess | Blind via laser drilling system |
CN101699936A (zh) * | 2009-11-02 | 2010-04-28 | 广东达进电子科技有限公司 | 一种铜面光亮且可定位高导热陶瓷电路板的生产方法 |
CN104244584A (zh) * | 2013-06-24 | 2014-12-24 | 北大方正集团有限公司 | 一种激光钻孔对位方法 |
CN110868804A (zh) * | 2019-10-11 | 2020-03-06 | 衢州顺络电路板有限公司 | 一种便携卡式设备用印刷线路板制造方法 |
CN110744628A (zh) * | 2019-10-31 | 2020-02-04 | 东莞市开方实业有限公司 | 一种冲床一体机 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7297562B1 (en) | Circuit-on-foil process for manufacturing a laminated semiconductor package substrate having embedded conductive patterns | |
JP3166251B2 (ja) | セラミック多層電子部品の製造方法 | |
US7338892B2 (en) | Circuit carrier and manufacturing process thereof | |
WO2006013742A1 (ja) | 半田ボール搭載方法及び半田ボール搭載装置 | |
CN105764273A (zh) | 一种嵌入散热块的pcb的制作方法 | |
EP1269807B1 (en) | Method for fabricating electrical connecting element, and electrical connecting element | |
TWI439195B (zh) | 配線板 | |
CN113543479A (zh) | 超薄电路板及其制备方法 | |
US20110132651A1 (en) | Circuit board and method of manufacturing the same | |
KR20160127226A (ko) | 지지 패턴을 구비하는 인쇄회로기판 및 이의 제조 방법 | |
CN112930039B (zh) | 一种激光刻蚀制作柔性电路的方法 | |
JP4797310B2 (ja) | アライメントマーク | |
JPH0685465A (ja) | Smdモジュール用基板及びその製造方法 | |
GB2249219A (en) | Manufacturing single sided printed wiring boards | |
KR0146607B1 (ko) | 플렉시블 pcb의 제조방법 | |
JP2002111172A (ja) | アライメント方法 | |
JP4119702B2 (ja) | 多層プリント配線板の検査方法 | |
JP5200575B2 (ja) | 回路基板、回路基板の検査方法および回路基板の製造方法 | |
JP5831984B2 (ja) | 配線基板の製造方法 | |
JPH06268369A (ja) | ビアホールの充填方法 | |
JP4118284B2 (ja) | 半田ボール搭載装置及び半田ボール搭載方法 | |
JPS6174792A (ja) | 複合部品の製造方法 | |
JP2009016763A (ja) | プリント回路基板における導電性ボールの挿入方法及びその装置 | |
JP2002270460A (ja) | 積層セラミック電子部品の製造方法 | |
JP2024036231A (ja) | 配線基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20211022 |