CN113534919A - 基于vpx架构的低时延采集运算*** - Google Patents

基于vpx架构的低时延采集运算*** Download PDF

Info

Publication number
CN113534919A
CN113534919A CN202110803167.1A CN202110803167A CN113534919A CN 113534919 A CN113534919 A CN 113534919A CN 202110803167 A CN202110803167 A CN 202110803167A CN 113534919 A CN113534919 A CN 113534919A
Authority
CN
China
Prior art keywords
module
vpx
data
power supply
fpga processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110803167.1A
Other languages
English (en)
Inventor
郑川
周康成
殷科军
邓虹波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Fanteng Electronic Technology Co ltd
Original Assignee
Shanghai Fanteng Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Fanteng Electronic Technology Co ltd filed Critical Shanghai Fanteng Electronic Technology Co ltd
Priority to CN202110803167.1A priority Critical patent/CN113534919A/zh
Publication of CN113534919A publication Critical patent/CN113534919A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/20Cooling means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Multi Processors (AREA)

Abstract

本发明公开了基于VPX架构的低时延采集运算***,包括主控计算机、以太网交换器和采集运算设备,所述采集运算设备通过以太网交换器与主控计算机之间实现高速数据传输功能,所述采集运算设备包括机箱和多个功能模块,多个所述功能模块分别为VPX背板、电源模块、FPGA处理模块、数据存储模块、数据采集模块和I/O接口模块,所述电源模块、FPGA处理模块、数据存储模块、数据采集模块和I/O接口模块均安装在VPX背板上。本发明通过采用高速串行总线SRIO完成***内部的数据交互,提高了数据传输速度,降低了***模块间的数据传输延时,有效地提高了***的数据处理能力,设置有两个FPGA处理模块,提高了数据交互和处理能力,极大地提高了***计算效率。

Description

基于VPX架构的低时延采集运算***
技术领域
本发明涉及VPX总线领域,具体涉及基于VPX架构的低时延采集运算***。
背景技术
采集运算***主要应用于雷达信号侦测接收、宽带通信数字接收机、电子对抗、高性能数字仪表、电力、航天测控等需要多路高速信号处理的场合。VPX总线采用高速串行总线技术替代了VME总线的并行总线技术。VPX总线引入了目前最新串行总线技术,例如:RapidIO、PCI-Express和万兆以太网等,支持更高的背板带宽。VPX核心交换可以提供32对差分对,每对差分对理论上可以提供10Gbps的数据交换能力,一个VPX模块理论上最高可以提供8GByte/s的数据交换能力。VPX总线还采用交换式结构替代VME的主控式结构。交换式结构使得***整体性能不在受主控板的限制,提高了***的整体性能。同时,在交换式结构下,处理器可以在任意的时间发送数据,而不需要等待总线后才发起传输,特别适合多处理器***。
目前,现有的采集运算***在进行***内部的数据互交时,模块监的数据传输延时高,降低了数据传输速度。
因此,发明基于VPX架构的低时延采集运算***来解决上述问题很有必要。
发明内容
本发明的目的是提供基于VPX架构的低时延采集运算***,通过以VPX架构作为***支撑,具有高实时性、高可靠性的特点,采用高速串行总线SRIO完成***内部的数据交互,大大提高了数据传输速度,降低了***模块间的数据传输延时,有效地提高了***的数据处理能力,设置有两个FPGA处理模块,大大提高了数据交互和处理能力,极大地提高了***计算效率,有效提高了***计算精度,以解决技术中的上述不足之处。
为了实现上述目的,本发明提供如下技术方案:基于VPX架构的低时延采集运算***,包括主控计算机、以太网交换器和采集运算设备,所述采集运算设备通过以太网交换器与主控计算机之间实现高速数据传输功能,所述采集运算设备包括机箱和多个功能模块,多个所述功能模块均安装在机箱内,多个所述功能模块分别为VPX背板、电源模块、FPGA处理模块、数据存储模块、数据采集模块和I/O接口模块,所述电源模块、FPGA处理模块、数据存储模块、数据采集模块和I/O接口模块均安装在VPX背板上;
所述FPGA处理模块的数量设置有两个,用于对采集的数据进行分析处理,所述FPGA处理模块通过SRIO总线与I/O接口模块连接;
所述数据存储模块负责将实时传输过来的数字信号存储起来,便于后期处理分析使用;
所述数据采集模块负责实现模拟信号到数字信号的转换,所述数据采集模块通过SRIO总线与FPGA处理模块连接;
所述I/O接口模块负责信号产生,将数字信号转换为模拟信号,负责整个设备和外部的接口功能;
所述VPX背板为***各个模块提供互连,包括将电源模块产生的电源输送到各个功能模块,为各个功能模块提供高速数据传输、时钟、同步和控制信号;
所述电源模块包括模拟电源和数字电源。
优选的,所述数据采集模块包括A/D芯片,所述A/D芯片的数量设置有两个,两个所述A/D芯片与FPGA处理模块连接,两个所述A/D芯片均采用超高速A/D芯片,所述模拟电源的输出端与A/D芯片之间电性连接。
优选的,所述FPGA处理模块采用高性能的高级FPGA逻辑处理器,所述数字电源的输出端与FPGA处理模块电性连接。
优选的,所述电源模块由输入滤波电路、功率变换电路、输出滤波电路组成,所述输入滤波电路采用共模滤波和差模滤波,所述功率变换电路由VICOR模块和外接使能电路、去耦电路组成,所述输出滤波电路采用差模滤波电路。
优选的,所述电源模块、FPGA处理模块、数据存储模块、数据采集模块和I/O接口模块均采用标准的6U大小设置。
优选的,所述机箱采用标准的OpenVPX加固机箱。
优选的,所述数据存储模块包括内存条,所述内存条的数量设置有四个,每个所述FPGA处理模块分配有两个所述内存条。
优选的,所述VPX机箱的左侧镶嵌有散热板,所述散热板的外侧等间距固定有散热翅,所述散热板上等间距开设有散热孔,所述散热板的内侧固定有防护网。
优选的,所述VPX机箱的右侧开设有通孔,所述通孔的内部安装有进风风扇,所述通孔的内外两侧端口均安装有防尘网。
在上述技术方案中,本发明提供的技术效果和优点:
1、通过以VPX架构作为***支撑,具有高实时性、高可靠性的特点,采用高速串行总线SRIO完成***内部的数据交互,大大提高了数据传输速度,降低了***模块间的数据传输延时,有效地提高了***的数据处理能力,设置有两个FPGA处理模块,大大提高了数据交互和处理能力,极大地提高了***计算效率,有效提高了***计算精度;
2、通过在VPX机箱的左侧镶嵌有散热板,散热板上设置有散热翅,并在散热板开设有散热孔,有效地提高了散热效果,在VPX机箱的右侧设置有进风风扇,进一步提高了VPX机箱的散热效率。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明中记载的一些实施例,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。
图1为本发明的整体***图;
图2为本发明的采集运算设备模块图;
图3为本发明的数据采集模块硬件设计图;
图4为本发明的整体功能图;
图5为本发明的机箱三维图;
图6为本发明的机箱立体图;
图7为本发明图5的左视图。
附图标记说明:
1主控计算机、2以太网交换器、3机箱、4VPX背板、5电源模块、6FPGA处理模块、7数据存储模块、8数据采集模块、9I/O接口模块、10A/D芯片、11模拟电源、12数字电源、13散热板、14散热翅、15散热孔、16通孔、17进风风扇、18防尘网。
具体实施方式
为了使本领域的技术人员更好地理解本发明的技术方案,下面将结合附图对本发明作进一步的详细介绍。
本发明提供了如图1-4所示的基于VPX架构的低时延采集运算***,包括主控计算机1、以太网交换器2和采集运算设备,所述采集运算设备通过以太网交换器2与主控计算机1之间实现高速数据传输功能,所述采集运算设备包括机箱3和多个功能模块,多个所述功能模块均安装在机箱3内,多个所述功能模块分别为VPX背板4、电源模块5、FPGA处理模块6、数据存储模块7、数据采集模块8和I/O接口模块9,所述电源模块5、FPGA处理模块6、数据存储模块7、数据采集模块8和I/O接口模块9均安装在VPX背板4上;
所述FPGA处理模块6的数量设置有两个,用于对采集的数据进行分析处理,所述FPGA处理模块6通过SRIO总线与I/O接口模块9连接;
所述数据存储模块7负责将实时传输过来的数字信号存储起来,便于后期处理分析使用;
所述数据采集模块8负责实现模拟信号到数字信号的转换,所述数据采集模块8通过SRIO总线与FPGA处理模块6连接;
所述I/O接口模块9负责信号产生,将数字信号转换为模拟信号,负责整个设备和外部的接口功能;
所述VPX背板4为***各个模块提供互连,包括将电源模块5产生的电源输送到各个功能模块,为各个功能模块提供高速数据传输、时钟、同步和控制信号;
所述电源模块5包括模拟电源11和数字电源12。
所述数据采集模块8包括A/D芯片10,所述A/D芯片10的数量设置有两个,两个所述A/D芯片10与FPGA处理模块6连接,两个所述A/D芯片10均采用超高速A/D芯片,所述模拟电源11的输出端与A/D芯片10之间电性连接;
所述FPGA处理模块6采用高性能的高级FPGA逻辑处理器,所述数字电源12的输出端与FPGA处理模块6电性连接;
所述电源模块5由输入滤波电路、功率变换电路、输出滤波电路组成,所述输入滤波电路采用共模滤波和差模滤波,所述功率变换电路由VICOR模块和外接使能电路、去耦电路组成,所述输出滤波电路采用差模滤波电路;
所述电源模块5、FPGA处理模块6、数据存储模块7、数据采集模块8和I/O接口模块9均采用标准的6U大小设置;
所述机箱3采用标准的OpenVPX加固机箱;
所述数据存储模块7包括内存条,所述内存条的数量设置有四个,每个所述FPGA处理模块6分配有两个所述内存条;
实施方式具体为:本低时延采集运算***以VPX架构作为***支撑,具有高实时性、高可靠性的特点,FPGA处理模块6采用高性能的高级FPGA逻辑处理器,且FPGA处理模块6的数量设置有两个,大大提高了数据交互和处理能力,极大地提高了***计算效率,有效提高了***计算精度,FPGA处理模块6通过SRIO总线与I/O接口模块9连接,数据采集模块8通过SRIO总线与FPGA处理模块6连接,采用高速串行总线SRIO完成***内部的数据交互,大大提高了数据传输速度,降低了***模块间的数据传输延时,有效地提高了***的数据处理能力,,该实施方式具体解决了现有技术中存在的采集运算***在进行***内部的数据互交时,模块监的数据传输延时高,降低了数据传输速度的问题。
本发明提供了如图5-7所示的基于VPX架构的低时延采集运算***,所述VPX机箱的左侧镶嵌有散热板13,所述散热板13的外侧等间距固定有散热翅14,所述散热板13上等间距开设有散热孔15,所述散热板13的内侧固定有防护网;
所述VPX机箱的右侧开设有通孔16,所述通孔16的内部安装有进风风扇17,所述通孔16的内外两侧端口均安装有防尘网18;
实施方式具体为:VPX机箱3的左侧镶嵌有散热板13,散热板13上设置有散热翅14,增大了散热板13的外侧与空气的接触面积,提高了散热效果,并在散热板13开设有散热孔15,便于VPX机箱3内部热量的排出,进一步提高了散热效果,在VPX机箱3的右侧设置有通孔16,通孔16内安装有进风风扇17,通过进风风扇17工作,使得外界冷空气进行VPX机箱3内,同时使得VPX机箱3内的热量通过通孔16排出,便于快速对VPX机箱3进行降温,提高了VPX机箱3的散热效率,该实施方式具体解决了现有技术中存在的VPX机箱散热效果差的问题。
以上只通过说明的方式描述了本发明的某些示范性实施例,毋庸置疑,对于本领域的普通技术人员,在不偏离本发明的精神和范围的情况下,可以用各种不同的方式对所描述的实施例进行修正。因此,上述附图和描述在本质上是说明性的,不应理解为对本发明权利要求保护范围的限制。

Claims (9)

1.基于VPX架构的低时延采集运算***,包括主控计算机(1)、以太网交换器(2)和采集运算设备,所述采集运算设备通过以太网交换器(2)与主控计算机(1)之间实现高速数据传输功能,其特征在于:所述采集运算设备包括机箱(3)和多个功能模块,多个所述功能模块均安装在机箱(3)内,多个所述功能模块分别为VPX背板(4)、电源模块(5)、FPGA处理模块(6)、数据存储模块(7)、数据采集模块(8)和I/O接口模块(9),所述电源模块(5)、FPGA处理模块(6)、数据存储模块(7)、数据采集模块(8)和I/O接口模块(9)均安装在VPX背板(4)上;
所述FPGA处理模块(6)的数量设置有两个,用于对采集的数据进行分析处理,所述FPGA处理模块(6)通过SRIO总线与I/O接口模块(9)连接;
所述数据存储模块(7)负责将实时传输过来的数字信号存储起来,便于后期处理分析使用;
所述数据采集模块(8)负责实现模拟信号到数字信号的转换,所述数据采集模块(8)通过SRIO总线与FPGA处理模块(6)连接;
所述I/O接口模块(9)负责信号产生,将数字信号转换为模拟信号,负责整个设备和外部的接口功能;
所述VPX背板(4)为***各个模块提供互连,包括将电源模块(5)产生的电源输送到各个功能模块,为各个功能模块提供高速数据传输、时钟、同步和控制信号;
所述电源模块(5)包括模拟电源(11)和数字电源(12)。
2.根据权利要求1所述的基于VPX架构的低时延采集运算***,其特征在于:所述数据采集模块(8)包括A/D芯片(10),所述A/D芯片(10)的数量设置有两个,两个所述A/D芯片(10)与FPGA处理模块(6)连接,两个所述A/D芯片(10)均采用超高速A/D芯片,所述模拟电源(11)的输出端与A/D芯片(10)之间电性连接。
3.根据权利要求1所述的基于VPX架构的低时延采集运算***,其特征在于:所述FPGA处理模块(6)采用高性能的高级FPGA逻辑处理器,所述数字电源(12)的输出端与FPGA处理模块(6)电性连接。
4.根据权利要求1所述的基于VPX架构的低时延采集运算***,其特征在于:所述电源模块(5)由输入滤波电路、功率变换电路、输出滤波电路组成,所述输入滤波电路采用共模滤波和差模滤波,所述功率变换电路由VICOR模块和外接使能电路、去耦电路组成,所述输出滤波电路采用差模滤波电路。
5.根据权利要求1所述的基于VPX架构的低时延采集运算***,其特征在于:所述电源模块(5)、FPGA处理模块(6)、数据存储模块(7)、数据采集模块(8)和I/O接口模块(9)均采用标准的6U大小设置。
6.根据权利要求1所述的基于VPX架构的低时延采集运算***,其特征在于:所述机箱(3)采用标准的OpenVPX加固机箱。
7.根据权利要求1所述的基于VPX架构的低时延采集运算***,其特征在于:所述数据存储模块(7)包括内存条,所述内存条的数量设置有四个,每个所述FPGA处理模块(6)分配有两个所述内存条。
8.根据权利要求1所述的基于VPX架构的低时延采集运算***,其特征在于:所述VPX机箱的左侧镶嵌有散热板(13),所述散热板(13)的外侧等间距固定有散热翅(14),所述散热板(13)上等间距开设有散热孔(15),所述散热板(13)的内侧固定有防护网。
9.根据权利要求8所述的基于VPX架构的低时延采集运算***,其特征在于:所述VPX机箱的右侧开设有通孔(16),所述通孔(16)的内部安装有进风风扇(17),所述通孔(16)的内外两侧端口均安装有防尘网(18)。
CN202110803167.1A 2021-07-15 2021-07-15 基于vpx架构的低时延采集运算*** Pending CN113534919A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110803167.1A CN113534919A (zh) 2021-07-15 2021-07-15 基于vpx架构的低时延采集运算***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110803167.1A CN113534919A (zh) 2021-07-15 2021-07-15 基于vpx架构的低时延采集运算***

Publications (1)

Publication Number Publication Date
CN113534919A true CN113534919A (zh) 2021-10-22

Family

ID=78128189

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110803167.1A Pending CN113534919A (zh) 2021-07-15 2021-07-15 基于vpx架构的低时延采集运算***

Country Status (1)

Country Link
CN (1) CN113534919A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114137862A (zh) * 2021-10-26 2022-03-04 天津市英贝特航天科技有限公司 基于rapidio的高速同步数据采集的vpx板卡

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101260325B1 (ko) * 2011-10-25 2013-05-06 국방과학연구소 Vpx 버스 표준 및 fpga ip 코어 기술을 적용한 컴퓨터의 입출력 제어 방법 및 장치
CN206877318U (zh) * 2017-06-08 2018-01-12 山东超越数控电子股份有限公司 一种基于vpx架构的通信***信息处理平台
CN207516919U (zh) * 2017-11-10 2018-06-19 上海鼎钛克电子有限公司 一种高效散热vpx***平台
CN210627192U (zh) * 2019-09-05 2020-05-26 四川赛狄信息技术股份公司 Vpx信号处理***
CN112882962A (zh) * 2019-11-29 2021-06-01 上海微电子装备(集团)股份有限公司 基于vpx架构的数据交互***和方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101260325B1 (ko) * 2011-10-25 2013-05-06 국방과학연구소 Vpx 버스 표준 및 fpga ip 코어 기술을 적용한 컴퓨터의 입출력 제어 방법 및 장치
CN206877318U (zh) * 2017-06-08 2018-01-12 山东超越数控电子股份有限公司 一种基于vpx架构的通信***信息处理平台
CN207516919U (zh) * 2017-11-10 2018-06-19 上海鼎钛克电子有限公司 一种高效散热vpx***平台
CN210627192U (zh) * 2019-09-05 2020-05-26 四川赛狄信息技术股份公司 Vpx信号处理***
CN112882962A (zh) * 2019-11-29 2021-06-01 上海微电子装备(集团)股份有限公司 基于vpx架构的数据交互***和方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114137862A (zh) * 2021-10-26 2022-03-04 天津市英贝特航天科技有限公司 基于rapidio的高速同步数据采集的vpx板卡

Similar Documents

Publication Publication Date Title
CN210627192U (zh) Vpx信号处理***
CN103678212B (zh) 基于vpx架构的通用接口检测装置
CN109242754B (zh) 一种基于OpenVPX平台的多GPU高性能处理***
CN110865958B (zh) 一种基于lrm的综合交换管理模块的设计方法
CN105100234B (zh) 一种云服务器互联***
CN109885526B (zh) 一种基于OpenVPX总线的信息处理平台
CN113534919A (zh) 基于vpx架构的低时延采集运算***
CN101969378A (zh) 基于交换机的可扩展dspeed-dsp_q6474信号处理板
CN104951022A (zh) 一种刀片服务器的背板连接***和方法
CN204557308U (zh) 一种基于融合架构的高密度新型刀片型服务器
CN211149445U (zh) 一种高速数据处理平台
CN111427809B (zh) 皮秒级高精度定时同步高速互联背板
CN114721991B (zh) 一种电力电子***仿真装置
CN114817111B (zh) 支持多卡并行的嵌入式智能计算装置
CN212932816U (zh) 一种基于龙芯处理器的随动装置检测设备
CN105005233B (zh) 基于反射内存网及dsp控制器的脉冲电源实时控制***
CN113282529A (zh) 基于vpx架构的多载荷通用接入与处理异构计算装置
CN210691304U (zh) 一种基于vpx架构的高速信号处理平台
CN210243707U (zh) 一种数据采集和处理装置
CN210119773U (zh) 一种基于OpenVPX总线的信息处理装置
CN219958163U (zh) 一种刀片服务器及服务器集群
CN218181515U (zh) 一种计算板卡及计算机设备
CN221056933U (zh) 一种fpga加速卡
CN110083565B (zh) Vpx总线信号接收处理***
CN220584617U (zh) 一种基于飞腾d2000的国产化计算机模块

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination