CN113467591B - 复合信号复位电路、方法及服务器 - Google Patents

复合信号复位电路、方法及服务器 Download PDF

Info

Publication number
CN113467591B
CN113467591B CN202110775070.4A CN202110775070A CN113467591B CN 113467591 B CN113467591 B CN 113467591B CN 202110775070 A CN202110775070 A CN 202110775070A CN 113467591 B CN113467591 B CN 113467591B
Authority
CN
China
Prior art keywords
signal
reset
circuit
signal input
reset signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110775070.4A
Other languages
English (en)
Other versions
CN113467591A (zh
Inventor
王凯博
张晓梅
王秋娟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanchang Huaqin Electronic Technology Co ltd
Original Assignee
Nanchang Huaqin Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanchang Huaqin Electronic Technology Co ltd filed Critical Nanchang Huaqin Electronic Technology Co ltd
Priority to CN202110775070.4A priority Critical patent/CN113467591B/zh
Publication of CN113467591A publication Critical patent/CN113467591A/zh
Priority to PCT/CN2021/129247 priority patent/WO2023279606A1/zh
Application granted granted Critical
Publication of CN113467591B publication Critical patent/CN113467591B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

本发明公开了一种复合信号复位电路、方法及服务器,其中该复位电路包括用于采集第一复位信号的第一信号输入电路和用于采集第二复位信号的第二信号输入电路,第一信号输入电路的输出端与第二信号输入电路的输出端电性连接,以形成目标复位信号输出端;第二信号输入电路的信号输入端设置有微分电路;当服务器需要根据第一复位信号和第二复位信号两路复位信号来生成目标复位信号时,如果第二复位信号发生异常(持续保持在高电平或低电平),那么通过第二信号输入电路的信号输入端设置的微分电路将该第二复位信号屏蔽,从而使得服务器可不受异常的第二复位信号的影响而单独根据第一复位信号进行复位,进而使得服务器可正常工作。

Description

复合信号复位电路、方法及服务器
技术领域
本发明涉及复位电路技术领域,尤其涉及一种复合信号复位电路、方法及服务器。
背景技术
复位电路,属于硬件电路架构的基础部分,特别是对于带有主控***和可编程控制***的服务器,复位电路一般要根据两种信号进行复位,如带有可编程控制器(CPLD)和板级控制器(BMC)的服务器,复位电路要根据上电复位信号和CPLD发出的主动复位信号综合作用对服务器进行复位,也即将上电复位信号和CPLD发出的主动复位信号线与后生成目标复位信号。在使用过程中,对于这种复位电路,存在下述弊端:在CPLD挂死或者升级CPLD软件中途卡死时,CPLD会随机保持在高电平或低电平,如果是高电平,会使得目标复位信号一直保持在低电平状态,不能完成复位,使得BMC无法工作,这将导致连带CPLD的整个服务器***都无法工作,进而导致无法重新升级CPLD的FW(固件,写入CPLD中的程序),而用户更希望在CPLD出现异常时,BMC可以正常工作,使得CPLD的升级工作可以从新进行。
发明内容
本发明的目的是为解决上述技术问题的不足而提供一种当其中一种复位信号出现异常时主控***还可根据其他复位信号进行正常复位的复合信号复位电路、方法及服务器。
为了实现上述目的,本发明公开了一种复合信号复位电路,其包括第一信号输入电路和第二信号输入电路,所述第一信号输入电路用于采集第一复位信号,所述第二信号输入电路用于采集第二复位信号,所述第一信号输入电路的输出端与所述第二信号输入电路的输出端电性连接,以形成目标复位信号输出端;所述第二信号输入电路的信号输入端设置有微分电路。
较佳的,所述微分电路包括串联连接的电容器和运算放大器。
较佳的,所述电容器为0.8~2uF,所述运算放大器的输出端与反向输入端之间的反馈电阻为0.8~1.5KΩ。
较佳的,所述第二信号输入电路还包括与所述运算放大器的输出端电性连接的第一开关管。
较佳的,所述第一信号输入电路包括第二开关管和第三开关管,所述第二开关管和所述第三开关管皆为反向输出开关元件;所述第二开关管的控制端与信号输入端电性连接,用于接收所述第一复位信号;所述第二开关管的输出端与所述第三开关管的控制端电性连接,所述第三开关管的输出端与所述第一信号输入电路的输出端电性连接。
较佳的,所述第一复位信号为电源复位信号,所述第二复位信号为可编程控制器输出的复位信号。
较佳的,所述第一开关管为三极管。
本发明还公开一种复合信号复位方法,其包括:
实时采集两复位信号,分别为第一复位信号和第二复位信号;
判断所述第二复位信号是否为状态变化波形信号,如果是,则将所述第一复位信号和所述第二复位信号做线与逻辑运算后输出,以得到目标复位信号;如果否,则屏蔽所述第二复位信号,根据所述第一复位信号输出所述目标复位信号。
较佳的,通过第二信号输入电路采集所述第二复位信号,所述第二信号输入电路中设置有用于对所述第二复位信号进行判断处理的微分电路。
本发明还公开一种服务器,其包括主体,所述主体中设置有***主板,所述***主板上设置有主控***和可编程控制***,以及如上所述的复合信号复位电路,所述第一信号输入电路与所述主控***电性连接,所述第二信号输入电路与所述可编程控制***电性连接。
与现有技术相比,本发明服务器采用上述复合信号复位电路的有益技术效果是:当服务器需要根据主控***(BMC)产生的第一复位信号和可编程控制***(CPLD)产生的第二复位信号两路复位信号来综合生成目标复位信号时,如果第二复位信号发生异常(持续保持在高电平或低电平),那么通过第二信号输入电路的信号输入端设置的微分电路将该第二复位信号屏蔽,从而使得服务器可不受异常的第二复位信号的影响而单独根据第一复位信号进行复位,BMC可以正常工作,进而使得CPLD的升级工作可以从新进行。
附图说明
图1为本发明实施例中复合信号复位方法的原理示意图。
图2为本发明实施例中复合信号复位电路的原理结构示意图。
图3为本发明实施例中微分电路冲击响应图。
具体实施方式
为详细说明本发明的技术内容、构造特征、所实现目的及效果,以下结合实施方式并配合附图详予说明。
本实施例公开了本发明公开一种服务器,该服务器包括主体,主体中设置有***主板,***主板上设置有主控***(BMC)和可编程控制***(CPLD),BMC和CPLD均可发出复位信号,服务器根据BMC和CPLD的复合复位信号进行复位,为避免CPLD出现异常(如升级挂死)时BMC不能正常工作,本实施例中采用下述复合复位方法对服务器进行复位。
如图1,该复合复位方法包括:
实时采集两复位信号,分别为第一复位信号和第二复位信号,对于上述服务器来说,第一复位信号由BMC发出,第二复位信号由CPLD发出;
判断第二复位信号是否为状态变化波形信号,也即是否处于高低电平变化的状态,如果是,则将第一复位信号和第二复位信号做线与逻辑运算后输出,以得到目标复位信号,通过该目标复位信号对服务器进行复位;如果否,则屏蔽第二复位信号,根据第一复位信号输出目标复位信号。
下面具体说明服务器采用上述复合复位方法的工作原理:
服务器的电源上电时序的最后一个电源输出正常后,BMC输出第一复位信号ALL_PWR_GOOD信号,第二复位信号是由CPLD主动发出的CPLD_RST信号,目标复位信号为低电平有效的IC_RST_N信号,当ALL_PWR_GOOD信号和CPLD_RST信号都处于正常状态时,用于对服务器进行复位的IC_RST_N信号是由ALL_PWR_GOOD信号和CPLD_RST信号做线与逻辑运算后生成。当CPLD升级失败而进入挂死状态时,CPLD_RST信号出现异常,这将使得BMC无法工作,进而导致无法重新升级CPLD的FW(固件,写入CPLD中的程序),而此时,由于对CPLD_RST信号进行了屏蔽,消除了其对IC_RST_N信号造成的影响,使得IC_RST_N信号可根据ALL_PWR_GOOD信号正常产生,从而使得服务器可正常复位,BMC可以正常工作,进而使得CPLD的升级工作可以从新进行。
如图2,为有效实施上述复位方法,本发明还公开一种复合信号复位电路,其包括两信号输入电路,分别为第一信号输入电路10和第二信号输入电路20,第一信号输入电路10用于采集第一复位信号,第二信号输入电路20用于采集第二复位信号,第一信号输入电路10的输出端与第二信号输入电路20的输出端电性连接,以形成目标复位信号输出端OUT。第二信号输入电路20的信号输入端设置有微分电路CW。通过该微分电路CW,只有第二复位信号的输入波形发生突变的瞬间才有输出,而对恒定部分则没有输出,从而形成对恒定部分的屏蔽。对于上述实施例中的服务器来说,第一信号输入电路10与主控***电性连接,第二信号输入电路20与可编程控制***电性连接。
具体的,微分电路CW包括串联连接的电容器C1和运算放大器U1,从而构成运放微分电路。电容器C1与信号输入端IN2电性连接,用于接收第二复位信号。请结合参阅图3,根据该运放微分电路CW的冲击响应图可知,在需要CPLD主动复位服务器时,CPLD发出CPLD_RST信号(脉冲信号),CPLD_RST信号通过该微分电路CW后去复位服务器。在CPLD挂死时,CPLD_RST信号处于固定的电平,电容器C1起到了隔离的作用,使得运算放大器U1的输出为零,从而完成对CPLD_RST信号的屏蔽。更具体的,电容器C1为0.8~2uF,运算放大器U1的输出端与反向输入端之间的反馈电阻R6为0.8~1.5KΩ,本实施例中,电容器C1优选为1uF,反馈电阻R6优选为1KΩ。另外需要说明的是,本领域技术人员也可对微分电路CW的构成做出调整,如采用RC元件构成微分电路CW。
进一步的,如图2,第二信号输入电路20还包括与运算放大器U1的输出端电性连接的第一开关管Q1。本实施例中,该第一开关管Q1为NPN型三极管,运算放大器U1的输出端与该第一开关管Q1的基极电性连接,该第一开关管Q1的发射极接地,集电极为输出端,该第一开关管Q1与第一信号输入电路10的输出端电性连接。具体的,运算放大器UI通过一限流电阻R5与第一开关管Q1电性连接。
更进一步的,请再次参阅图2,对于第一信号输入电路10,其包括第二开关管Q2、第三开关管Q3,第二开关管Q2和第三开关管Q3皆为反向输出开关元件,也即输出电平状态与输入电平状态相反,当输入位低电平,输出则为高电平,当输入位高电平,则输出为低电平。第二开关管Q2的控制端与信号输入端IN1电性连接,用于接收第一复位信号。第二开关管Q2的输出端与第三开关管Q3的控制端电性连接,具体地,第二开关管Q2与第三开关管Q3之间设置有一限流电阻R1,第二开关管Q2与信号输入端IN1之间设置一限流电阻R3。第三开关管Q3的输出端与第一信号输入电路10的输出端电性连接。本实施例中,第二开关管Q2和第三开关管Q3皆为N沟道MOS管,第二开关管Q2和第三开关管Q3的栅极和源极之间均设置有电压源VCC1,电压源VCC1分别通过限流电阻R4、R2与第二开关管Q2和第三开关管Q3的栅极电性连接。另外,目标复位信号输出端OUT还电性连接有电压源VCC2,该电压源VCC2通过限流电阻R7与目标复位信号输出端OUT电性连接。
通过第二开关管Q2和第三开关管Q3的串联设计,使得第一复位信号高电平有效,从而,当第一复位信号为电源上电完成信号时,可有效保证电源上电完成的自动复位。
综上,如图1至图3,上述实施例公开的复合信号复位电路的工作过程为:当服务器中的上电时序完成后,ALL_PWR_GOOD信号为高电平,该ALL_PWR_GOOD信号通过第二开关管Q2后变为低电平,再通过第三开关管Q3后又变为高电平。CPLD主动复位时,发出CPLD_RST信号(200ms的低电平脉冲),CPLD_RST信号通过微分电路CW后开启第一开关管Q1,因此,从CPLD_RST信号的下降沿开始,第一开关管Q1输出低电平,将IC_RST_N信号拉低,然后,在CPLD_RST信号的上升沿,第一开关管Q1输出高电平,完成复位动作。而当CPLD出现异常时,CPLD_RST信号持续处于高电平,不能通过微分电路CW开启第一开关管Q1,从而使得服务器在ALL_PWR_GOOD信号的作用下可正常复位,保证BMC的正常工作。
以上所揭露的仅为本发明的优选实施例而已,当然不能以此来限定本发明之权利范围,因此依本发明申请专利范围所作的等同变化,仍属本发明所涵盖的范围。

Claims (10)

1.一种复合信号复位电路,其特征在于,包括第一信号输入电路和第二信号输入电路,所述第一信号输入电路用于采集第一复位信号,所述第二信号输入电路用于采集第二复位信号,所述第一信号输入电路的输出端与所述第二信号输入电路的输出端电性连接,以形成目标复位信号输出端;所述第二信号输入电路的信号输入端设置有微分电路,所述微分电路用于隔离处于固定电平状态的信号。
2.根据权利要求1所述的复合信号复位电路,其特征在于,所述微分电路包括串联连接的电容器和运算放大器。
3.根据权利要求2所述的复合信号复位电路,其特征在于,所述电容器为0.8~2uF,所述运算放大器的输出端与反向输入端之间的反馈电阻为0.8~1.5KΩ。
4.根据权利要求2所述的复合信号复位电路,其特征在于,所述第二信号输入电路还包括与所述运算放大器的输出端电性连接的第一开关管。
5.根据权利要求1所述的复合信号复位电路,其特征在于,所述第一信号输入电路包括第二开关管和第三开关管,所述第二开关管和所述第三开关管皆为反向输出开关元件;所述第二开关管的控制端与信号输入端电性连接,用于接收所述第一复位信号;所述第二开关管的输出端与所述第三开关管的控制端电性连接,所述第三开关管的输出端与所述第一信号输入电路的输出端电性连接。
6.根据权利要求1所述的复合信号复位电路,其特征在于,所述第一复位信号为电源复位信号,所述第二复位信号为可编程控制器输出的复位信号。
7.根据权利要求4所述的复合信号复位电路,其特征在于,所述第一开关管为三极管。
8.一种复合信号复位方法,其特征在于,包括:
实时采集第一复位信号和第二复位信号;
判断所述第二复位信号是否为状态变化波形信号,如果是,
则将所述第一复位信号和所述第二复位信号做线与逻辑运算后输出,以得到目标复位信号;如果否,
则屏蔽所述第二复位信号,根据所述第一复位信号输出所述目标复位信号。
9.根据权利要求8所述的复合信号复位方法,其特征在于,通过第二信号输入电路采集所述第二复位信号,所述第二信号输入电路中设置有用于对所述第二复位信号进行判断处理的微分电路。
10.一种服务器,其特征在于,包括主体,所述主体中设置有***主板,所述***主板上设置有主控***和可编程控制***,以及如权利要求1至7任一项所述的复合信号复位电路,所述第一信号输入电路与所述主控***电性连接,所述第二信号输入电路与所述可编程控制***电性连接。
CN202110775070.4A 2021-07-08 2021-07-08 复合信号复位电路、方法及服务器 Active CN113467591B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202110775070.4A CN113467591B (zh) 2021-07-08 2021-07-08 复合信号复位电路、方法及服务器
PCT/CN2021/129247 WO2023279606A1 (zh) 2021-07-08 2021-11-08 复合信号复位电路、方法及服务器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110775070.4A CN113467591B (zh) 2021-07-08 2021-07-08 复合信号复位电路、方法及服务器

Publications (2)

Publication Number Publication Date
CN113467591A CN113467591A (zh) 2021-10-01
CN113467591B true CN113467591B (zh) 2023-04-11

Family

ID=77879243

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110775070.4A Active CN113467591B (zh) 2021-07-08 2021-07-08 复合信号复位电路、方法及服务器

Country Status (2)

Country Link
CN (1) CN113467591B (zh)
WO (1) WO2023279606A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113467591B (zh) * 2021-07-08 2023-04-11 南昌华勤电子科技有限公司 复合信号复位电路、方法及服务器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6449444A (en) * 1987-08-20 1989-02-23 Oki Electric Ind Co Ltd Reset signal discrimination circuit
CN1781066A (zh) * 2003-04-25 2006-05-31 日本电气株式会社 复位电路及数字通信装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008288950A (ja) * 2007-05-18 2008-11-27 Elpida Memory Inc リセットパルス発生回路
CN103023463B (zh) * 2012-11-27 2016-01-13 华为技术有限公司 一种斜坡信号生成电路及斜坡信号发生器
JP2015154437A (ja) * 2014-02-19 2015-08-24 株式会社東芝 パワーオンリセット回路
CN106849920A (zh) * 2017-02-16 2017-06-13 中国人民解放军国防科学技术大学 一种复位方法、复位信号输出电路和复位***
CN107846208A (zh) * 2017-09-30 2018-03-27 深圳市艾特智能科技有限公司 防抖动复位电路
CN109669524B (zh) * 2018-12-14 2020-06-05 上海贝岭股份有限公司 芯片的上电复位电路
CN110690883A (zh) * 2019-10-28 2020-01-14 无锡闻泰信息技术有限公司 基于复合信号的ec复位电路以及电子设备
CN110890879A (zh) * 2019-12-02 2020-03-17 江苏嘉擎信息技术有限公司 一种主板虚拟开关电路及其工作方法
CN212435663U (zh) * 2020-05-07 2021-01-29 深圳市理邦精密仪器股份有限公司 复位电路及复位***
CN111736678B (zh) * 2020-06-12 2022-06-10 浪潮(北京)电子信息产业有限公司 一种芯片复位电路、方法以及设备
CN111781872A (zh) * 2020-06-30 2020-10-16 山东信通电子股份有限公司 一种芯片的上电复位电路及方法
CN113054966B (zh) * 2021-03-15 2021-09-24 上海物骐微电子有限公司 低功耗状态控制电路
CN113467591B (zh) * 2021-07-08 2023-04-11 南昌华勤电子科技有限公司 复合信号复位电路、方法及服务器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6449444A (en) * 1987-08-20 1989-02-23 Oki Electric Ind Co Ltd Reset signal discrimination circuit
CN1781066A (zh) * 2003-04-25 2006-05-31 日本电气株式会社 复位电路及数字通信装置

Also Published As

Publication number Publication date
WO2023279606A1 (zh) 2023-01-12
CN113467591A (zh) 2021-10-01

Similar Documents

Publication Publication Date Title
CN113467591B (zh) 复合信号复位电路、方法及服务器
US20180189119A1 (en) Method of Managing Event Generation For An Industrial Controller
CN106610712B (zh) 基板管理控制器复位***及方法
CN111736678B (zh) 一种芯片复位电路、方法以及设备
US10372180B2 (en) Factory reset apparatus and method
TWI592872B (zh) 伺服器及其韌體更新方法
US20160018465A1 (en) Arrangement for selective enabling of a debugging interface
CN107357619B (zh) 一种板卡配置文件的生成方法、装置、设备以及存储介质
US9607536B2 (en) Testing apparatus for electronic device
US8488288B2 (en) Input protection method with variable tripping threshold and low parasitic elements
CN109408151B (zh) 一种现场可编程门阵列配置模式自动切换装置和切换方法
CN202887168U (zh) 一种适用于无人值守设备的看门狗电路
WO2016061959A1 (zh) 欠压保护电路的处理方法及装置、欠压保护***
CN106936891B (zh) 远程触控监控***与其受控装置、监控装置及其控制方法
CN217787755U (zh) 一种基于看门狗的联合复位装置
JP2002063080A (ja) インターフェース装置
CN111611768B (zh) 用于监控时钟信号的方法和装置
CN219436968U (zh) 一种igbt驱动脉冲防护电路
US20180032461A1 (en) Control circuit board, micro-server, control system and control method thereof
JP6060775B2 (ja) リセット回路
CN113391962B (zh) 离线数据测试方法、离线数据测试装置和电子设备
TW201928703A (zh) 伺服器系統
DE102013106697B3 (de) Hauptplatine für ein Computersystem, insbesondere für einen Desktop-PC, und ein Computersystem
JP2893876B2 (ja) デジタル信号処理回路
CN106843778A (zh) 显示器自动切换***及其方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant