CN113053297A - 像素电路、像素驱动方法和显示装置 - Google Patents

像素电路、像素驱动方法和显示装置 Download PDF

Info

Publication number
CN113053297A
CN113053297A CN202110275834.3A CN202110275834A CN113053297A CN 113053297 A CN113053297 A CN 113053297A CN 202110275834 A CN202110275834 A CN 202110275834A CN 113053297 A CN113053297 A CN 113053297A
Authority
CN
China
Prior art keywords
circuit
control
transistor
driving
node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110275834.3A
Other languages
English (en)
Inventor
赵蛟
韩承佑
郑皓亮
玄明花
肖丽
刘冬妮
陈亮
陈昊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110275834.3A priority Critical patent/CN113053297A/zh
Publication of CN113053297A publication Critical patent/CN113053297A/zh
Priority to US17/530,101 priority patent/US11508294B2/en
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明提供一种像素电路、像素驱动方法和显示装置。所述像素电路配置为与待驱动元件耦接,所述像素电路还包括第一储能电路、驱动电路、发光控制电路、数据写入电路和补偿控制电路,补偿控制电路在第三控制信号的控制下,控制第一节点与驱动电路的第一端之间连通,控制第二节点与驱动电路的第二端之间连通。本发明能够实现内部补偿功能,驱动时序简单,相较现有的外部补偿像素电路可以避免采用复杂的外部补偿电路,并减少集成电路的使用,降低制造成本。

Description

像素电路、像素驱动方法和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、像素驱动方法和显示装置。
背景技术
IGZO(indium gallium zinc oxide,铟镓锌氧化物)技术较LTPS(低温多晶硅)技术在大尺寸显示器中有较好的均一性,较a-Si(非晶硅)技术具有较高的迁移率。在现有技术中,采用IGZO技术制作的显示器通常采用外部补偿的方式进行像素驱动,此时像素电路的结构简单,但是需要复杂的外部补偿电路和IC(集成电路)来进行外部补偿,制作成本高。
发明内容
本发明的主要目的在于提供一种像素电路、像素驱动方法和显示装置,解决现有的显示面板采用外部驱动的方式进行像素驱动,需要复杂的外部补偿电路和IC(集成电路)来进行外部补偿的问题。
为了达到上述目的,本发明提供了一种像素电路,配置为与待驱动元件耦接,所述像素电路还包括第一储能电路、驱动电路、发光控制电路、数据写入电路和补偿控制电路,其中,
所述第一储能电路的第一端与第一节点电连接,所述第一储能电路的第二端与第二节点电连接,所述第一储能电路用于储存电能;所述第一节点与所述驱动电路的控制端电连接;
所述发光控制电路分别与第一控制端、第二控制端、所述驱动电路的第一端、所述驱动电路的第二端、所述待驱动元件的第一极和第一电压端电连接,用于在第一控制端提供的第一控制信号的控制下,控制所述待驱动元件的第一极与所述驱动电路的第一端之间连通,在所述第二控制端提供的第二控制信号的控制下,控制所述驱动电路的第二端与第一电压端之间连通;所述待驱动元件的第二极与第二电压端电连接;
所述补偿控制电路分别与第三控制端、所述第一节点、所述驱动电路的第一端、所述第二节点和所述驱动电路的第二端电连接,用于在所述第三控制端提供的第三控制信号的控制下,控制所述第一节点与所述驱动电路的第一端之间连通,控制所述第二节点与所述驱动电路的第二端之间连通;
所述数据写入电路分别与第四控制端、数据线和第二节点电连接,用于在所述第四控制端提供的第四控制信号的控制下,控制将所述数据线提供的数据电压写入所述第二节点;
所述驱动电路用于在其控制端的电位的控制下,产生驱动电流。
可选的,本发明至少一实施例所述的像素电路还包括第二储能电路;所述第二储能电路的第一端与所述第二节点电连接,所述第二储能电路的第二端与第三电压端电连接,所述第二储能电路用于储存电能。
可选的,所述补偿控制电路包括第一晶体管和第二晶体管,其中,
所述第一晶体管的控制极与所述第三控制端电连接,所述第一晶体管的第一极与所述第二节点电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接;
所述第二晶体管的控制极与所述第三控制端电连接,所述第二晶体管的第一极与所述第一节点电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
可选的,所述发光控制电路包括第三晶体管和第四晶体管,其中,
所述第三晶体管的控制极与所述第一控制端电连接,所述第三晶体管的第一极与所述待驱动元件的第一极电连接,所述第三晶体管的第二极与所述驱动电路的第一端电连接;
所述第四晶体管的控制极与所述第二控制端电连接,所述第四晶体管的第一极与所述驱动电路的第二端电连接,所述第四晶体管的第二极与所述第一电压端电连接。
可选的,所述数据写入电路包括第五晶体管;
所述第五晶体管的控制极与所述第四控制端电连接,所述第五晶体管的第一极与数据线电连接,所述第五晶体管的第二极与所述第二节点电连接。
可选的,所述驱动电路包括驱动晶体管,所述第一储能电路包括第一存储电容,所述第二储能电路包括第二存储电容;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端;
所述第一存储电容的第一端与所述第一节点电连接,所述第一存储电容的第二端与所述第二节点电连接;
所述第二存储电容的第一端与所述第二节点电连接,所述第二存储电容的第二端与所述第三电压端电连接。
可选的,所述待驱动元件为微型发光二极管。
可选的,所述补偿控制电路包括第一晶体管和第二晶体管,所述发光控制电路包括第三晶体管和第四晶体管,所述数据写入电路包括第五晶体管,所述驱动电路包括驱动晶体管,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管和所述驱动晶体管都为n型晶体管。
本发明实施例还提供了一种驱动方法,应用于上述的像素电路,其特征在于,工作时段包括依次设置的补偿阶段、数据写入阶段和发光阶段,所述驱动方法包括:
在所述补偿阶段,补偿控制电路控制将驱动电路中的驱动晶体管的阈值电压储存于第一储能电路中;
在所述数据写入阶段,数据写入电路在第四控制信号的控制下,控制将数据电压写入第二节点;
在所述发光阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连通,发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与第一电压端之间连通,驱动电路产生驱动所述待驱动元件的驱动电流。
可选的,本发明实施例所述的驱动方法还包括:在所述补偿阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连通;
所述在所述补偿阶段,补偿控制电路控制将驱动电路中的驱动晶体管的阈值电压储存于第一储能电路中步骤包括:
补偿控制电路在第三控制信号的控制下,控制第一节点与所述驱动电路的第一端之间连通,控制第二节点与所述驱动电路的第二端之间连通,以使得第二节点的电位与所述驱动晶体管的阈值电压相关,将所述驱动晶体管的阈值电压储存于第一储能电路中。
可选的,工作时段还包括设置于所述补偿阶段之前的初始化阶段,所述驱动方法还包括:
在所述初始化阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连通,发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与第一电压端之间连通。
可选的,所述在所述补偿阶段,补偿控制电路控制将驱动电路中的驱动晶体管的阈值电压储存于第一储能电路中步骤包括:
在所述补偿阶段,补偿控制电路在第三控制信号的控制下,控制第一节点与所述驱动电路的第一端之间连通,控制第二节点与所述驱动电路的第二端之间连通,以控制在所述补偿阶段,驱动电路导通其第一端与所述驱动电路的第二端之间的连接,以对第一储能电路进行放电,直至所述驱动电路断开其第一端与所述驱动电路的第二端之间的连接,以将所述阈值电压储存于所述第一储能电路中。
可选的,所述工作时段还包括设置于所述补偿阶段之前的初始化阶段,所述驱动方法还包括:
在所述初始化阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连接,补偿控制电路在第三控制信号的控制下,控制所述第一节点与所述驱动电路的第一端之间连通,控制所述第二节点与所述驱动电路的第二端之间连通,以对第一节点的电位和第二节点的电位进行初始化。
本发明还提供了一种显示装置,包括上述的像素电路。
本发明实施例所述的像素电路、像素驱动方法和显示装置能够实现对驱动电路包括的驱动晶体管的阈值电压的补偿,能够实现内部补偿功能,驱动时序简单,相较现有的外部补偿像素电路可以避免采用复杂的外部补偿电路,并减少IC(集成电路)的使用,降低制造成本。
附图说明
图1是本发明实施例所述的像素电路的结构图;
图2是本发明至少一实施例所述的像素电路的结构图;
图3是本发明至少一实施例所述的像素电路的电路图;
图4是本发明如图3所示的像素电路的至少一实施例的第一种工作时序图;
图5是本发明如图3所示的像素电路的至少一实施例的第二种工作时序图;
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。
如图1所示,本发明实施例所述的像素电路,配置为与待驱动元件D1耦接,用于向所述待驱动元件D1提供电信号,所述像素电路还包括第一储能电路11、驱动电路10、发光控制电路12、数据写入电路13和补偿控制电路14,其中,
所述第一储能电路11的第一端与第一节点A电连接,所述第一储能电路11的第二端与第二节点C电连接,所述第一储能电路11用于储存电能;所述第一节点A与所述驱动电路10的控制端电连接;
所述发光控制电路12分别与第一控制端EM1、第二控制端EM2、所述驱动电路10的第一端、所述驱动电路10的第二端、所述待驱动元件D1的第一极和第一电压端V1电连接,用于在第一控制端EM1提供的第一控制信号的控制下,控制所述待驱动元件D1的第一极与所述驱动电路10的第一端之间连通,在所述第二控制端EM2提供的第二控制信号的控制下,控制所述驱动电路10的第二端与第一电压端V1之间连通;所述待驱动元件D1的第二极与第二电压端V2电连接;
所述补偿控制电路14分别与第三控制端Gate1、所述第一节点A、所述驱动电路10的第一端、所述第二节点C和所述驱动电路10的第二端电连接,用于在所述第三控制端Gate1提供的第三控制信号的控制下,控制所述第一节点A与所述驱动电路10的第一端之间连通,控制所述第二节点C与所述驱动电路10的第二端之间连通;
所述数据写入电路13分别与第四控制端Gate2、数据线Data和第二节点C电连接,用于在所述第四控制端Gate2提供的第四控制信号的控制下,控制将所述数据线Data提供的数据电压写入所述第二节点C;
所述驱动电路10用于在其控制端的电位的控制下,产生驱动所述待驱动元件D1的驱动电流。
在本发明至少一实施例中,所述第一电压端V1可以为低电压端,所述第二电压端V2可以为高电压端,但不以此为限。
本发明实施例所述的像素电路能够实现对驱动电路包括的驱动晶体管的阈值电压的补偿,能够实现内部补偿功能,驱动时序简单,相较现有的外部补偿像素电路可以避免采用复杂的外部补偿电路,并减少IC(集成电路)的使用,降低制造成本。
在本发明至少一实施例中,所述待驱动元件可以为发光元件,所述发光元件可以为Micro LED(微型发光二极管),此时,所述待驱动元件的第一极可以为阴极,所述待驱动元件的第二极可以为阳极,但不以此为限。在实际操作时,所述发光元件也可以为有机发光二极管。
在具体实施时,所述驱动电路可以包括驱动晶体管;所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。
在相关技术中,微型发光二极管具有优异的显示性能,微型发光二极管是通过巨量转移Bonding(绑定)在驱动背板上,使得其在大尺寸显示技术中占有较大优势,可以制造超大屏。目前在超大尺寸显示屏中,IGZO(indium gallium zinc oxide,铟镓锌氧化物)晶体管表现的性能更加优异。在一般情况下,所述IGZO晶体管为n型晶体管。
本发明如图1所示的像素电路的实施例在工作时,工作时段可以包括依次设置的初始化阶段、补偿阶段、数据写入阶段和发光阶段;
在初始化阶段,发光控制电路12在第一控制信号的控制下,控制待驱动元件D1的第一极与驱动电路10的第一端之间连通,发光控制电路12在第二控制信号的控制下,控制驱动电路10的第二端与第一电压端V1之间连通,以对驱动电路10的第一端的电位和所述驱动电路10的第二端的电位进行初始化;
在补偿阶段,发光控制电路12在第一控制信号的控制下,控制待驱动元件D1的第一极与驱动电路10的第一端之间连通;补偿控制电路14在第三控制信号的控制下,控制第一节点A与所述驱动电路10的第一端之间连通,控制第二节点C与所述驱动电路10的第二端之间连通,以使得第二节点C的电位与所述驱动晶体管的阈值电压相关,将所述驱动晶体管的阈值电压储存于第一储能电路11中;
在所述数据写入阶段,数据写入电路13在第四控制信号的控制下,控制将数据线Data上的数据电压写入第二节点C,以相应改变第一节点A的电位;
在所述发光阶段,发光控制电路在12第一控制信号的控制下,控制待驱动元件D1的第一极与驱动电路10的第一端之间连通,发光控制电路12在第二控制信号的控制下,控制驱动电路10的第二端与第一电压端V1之间连通,驱动电路10产生驱动所述待驱动元件D1的驱动电流。
本发明如图1所示的像素电路的实施例在工作时,工作时段可以包括依次设置的初始化阶段、补偿阶段、数据写入阶段和发光阶段;
在所述初始化阶段,发光控制电路12在第一控制信号的控制下,控制待驱动元件D1的第一极与驱动电路10的第一端之间连接,补偿控制电路14在第三控制信号的控制下,控制所述第一节点A与所述驱动电路10的第一端之间连通,控制所述第二节点C与所述驱动电路10的第二端之间连通,以对第一节点A的电位和第二节点C的电位进行初始化;
在所述补偿阶段,补偿控制电路14在第三控制信号的控制下,控制第一节点A与所述驱动电路10的第一端之间连通,控制第二节点C与所述驱动电路10的第二端之间连通,以控制在所述补偿阶段,驱动电路10导通其第一端与所述驱动电路10的第二端之间的连接,以对第一储能电路11进行放电,直至所述驱动电路10断开其第一端与所述驱动电路10的第二端之间的连接,以将所述阈值电压储存于所述第一储能电路11中;
在所述数据写入阶段,数据写入电路13在第四控制信号的控制下,控制将数据线Data上的数据电压写入第二节点C,以相应改变第一节点A的电位;
在所述发光阶段,发光控制电路在12在第一控制信号的控制下,控制待驱动元件D1的第一极与驱动电路10的第一端之间连通,发光控制电路12在第二控制信号的控制下,控制驱动电路10的第二端与第一电压端V1之间连通,驱动电路10产生驱动所述待驱动元件D1的驱动电流。
本发明如图1所示的像素电路的实施例在工作时,在所述数据写入阶段,发光控制电路12可以在第二控制信号的控制下,控制驱动电路10的第二端与第一电压端V1之间连通。
在优选情况下,如图2所示,在图1所示的像素电路的实施例的基础上,本发明至少一实施例所述的像素电路还可以包括第二储能电路20;所述第二储能电路20的第一端与所述第二节点C电连接,所述第二储能电路20的第二端与第三电压端V3电连接,所述第二储能电路20用于储存电能。
在本发明至少一实施例中,所述第三电压端可以为低电压端,但不以此为限。
在图2所示的像素电路的至少一实施例中,增设了第二储能电路20,由于第二储能电路20的第二端与直流电压端电连接,以能够稳定维持所述第二节点C的电位。
可选的,所述补偿控制电路包括第一晶体管和第二晶体管,其中,
所述第一晶体管的控制极与所述第三控制端电连接,所述第一晶体管的第一极与所述第二节点电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接;
所述第二晶体管的控制极与所述第三控制端电连接,所述第二晶体管的第一极与所述第一节点电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
可选的,所述发光控制电路包括第三晶体管和第四晶体管,其中,
所述第三晶体管的控制极与所述第一控制端电连接,所述第三晶体管的第一极与所述待驱动元件的第一极电连接,所述第三晶体管的第二极与所述驱动电路的第一端电连接;
所述第四晶体管的控制极与所述第二控制端电连接,所述第四晶体管的第一极与所述驱动电路的第二端电连接,所述第四晶体管的第二极与所述第一电压端电连接。
可选的,所述数据写入电路包括第五晶体管;
所述第五晶体管的控制极与所述第四控制端电连接,所述第五晶体管的第一极与数据线电连接,所述第五晶体管的第二极与所述第二节点电连接。
可选的,所述驱动电路包括驱动晶体管,所述第一储能电路包括第一存储电容,所述第二储能电路包括第二存储电容;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端;
所述第一存储电容的第一端与所述第一节点电连接,所述第一存储电容的第二端与所述第二节点电连接;
所述第二存储电容的第一端与所述第二节点电连接,所述第二存储电容的第二端与所述第三电压端电连接。
在本发明至少一实施例中,所述待驱动元件可以为微型发光二极管,但不以此为限。
在具体实施时,所述补偿控制电路包括第一晶体管和第二晶体管,所述发光控制电路包括第三晶体管和第四晶体管,所述数据写入电路包括第五晶体管,所述驱动电路包括驱动晶体管,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管和所述驱动晶体管可以都为n型晶体管,但不以此为限。
如图3所示,在图2所示的像素电路的至少一实施例的基础上,所述补偿控制电路14包括第一晶体管T1和第二晶体管T2,所述驱动电路10包括驱动晶体管T0,所述发光控制电路12包括第三晶体管T3和第四晶体管T4;待驱动元件为微型发光二极管M1;所述数据写入电路13包括第五晶体管T5;所述第一储能电路11包括第一存储电容C1,所述第二储能电路20包括第二存储电容C2;
所述第一晶体管T1的栅极与所述第三控制端Gate1电连接,所述第一晶体管T1的漏极与所述第二节点C电连接,所述第一晶体管T1的源极与所述驱动晶体管T0的源极电连接;
所述第二晶体管T2的栅极与所述第三控制端Gate1电连接,所述第二晶体管T2的漏极与所述第一节点A电连接,所述第二晶体管T2的源极与所述驱动晶体管T0的漏极电连接;
所述第三晶体管T3的栅极与所述第一控制端EM1电连接,所述第三晶体管T3的漏极与微型发光二极管M1的阴极电连接,所述第三晶体管T3的源极与所述驱动晶体管T0的漏极电连接;M1的阳极与高电压端电连接,所述高电压端用于提供高电压VDD;
所述第四晶体管T4的栅极与所述第二控制端EM2电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接,所述第四晶体管T4的源极与低电压端电连接;所述低电压端用于提供低电压VSS;
所述第五晶体管T5的栅极与所述第四控制端Gate2电连接,所述第五晶体管T5的漏极与数据线Data电连接,所述第五晶体管T5的源极与所述第二节点C电连接;
所述驱动晶体管T0的栅极为所述驱动电路10的控制端,所述驱动晶体管T0的漏极为所述驱动电路10的第一端,所述驱动晶体管T0的源极为所述驱动电路10的第二端;
所述第一存储电容C1的第一端与所述第一节点A电连接,所述第一存储电容C1的第二端与所述第二节点C电连接;
所述第二存储电容C2的第一端与所述第二节点C电连接,所述第二存储电容C2的第二端与所述低电压端电连接。
在图3所示的像素电路的至少一实施例中,设置有第二存储电容C2,由于第二存储电容C2的第二端与所述低电压端电连接(所述低电压端为直流电压端),以能够稳定维持所述第二节点C的电位。
在图3所示的像素电路的至少一实施例中,第三节点B是与T0的源极电连接的节点。
在图3所示的像素电路的至少一实施例中,所有的晶体管都为n型薄膜晶体管,所有的晶体管的半导体层可以采用金属氧化物制作,例如铟镓锌氧化物,或采用c轴取向晶体氧化物半导体制作。
在图3所示的像素电路的至少一实施例中,第一电压端和第三电压端都为低电压端,第二电压端为高电压端。
如图4所示,本发明如图3所示的像素电路的至少一实施例在工作时,一个工作时段可以包括依次设置的初始化阶段S1、补偿阶段S2、数据写入阶段S3和发光阶段S4;
在初始化阶段S1,EM1提供高电压信号,EM2提供高电压信号,Gate1提供低电压信号,Gate2提供低电压信号,T1、T2和T5都关断,T3和T4打开,第三节点B的电位被初始化为低电压;
在所述初始化阶段S1,所述第一节点A的电位保持为所述第一节点A在上一工作时段中的发光阶段S4的电位,所述第二节点B的电位保持为所述第二节点B在上一工作时段中的发光阶段S4的电位;
在补偿阶段S2,EM1提供高电压信号,EM2提供低电压信号,Gate1提供高电压信号,Gate2提供低电压信号,T3打开,T4关断,T1和T2打开,T5关断,第一节点A的电位由第一节点A在所述初始化阶段S1的电位变为(VDD-Vf),其中,Vf为M1的跨压,T0打开,以对C1进行充电,控制提升第二节点C的电位,直至T0关断,此时第二节点C的电位变为(VDD-Vf-Vth),其中,Vth为T0的阈值电压;
在数据写入阶段S3,EM1和Gate1提供低电压信号,EM2和Gate2提供高电压信号,T3关断,T4打开,T5打开,T1和T2关断,数据线Data提供数据电压Vdata,第二节点C的电位变为Vdata,以使得第一节点A的电位变为(Vdata+Vth);
在发光阶段S4,EM1和EM2提供高电压信号,Gate1和Gate2提供低电压信号,T1、T2和T5都关断,T3和T4都打开,T0打开,以驱动M1发光,此时流过M1的驱动电流的电流值等于a*Vdata2,其中,a为T0的电流系数。
如图5所示,本发明如图3所示的像素电路的至少一实施例在工作时,工作时段可以包括依次设置的初始化阶段S1、补偿阶段S2、数据写入阶段S3和发光阶段S4;
在所述初始化阶段S1,EM1和Gate1提供高电压信号,EM2和Gate2提供低电压信号,T3、T1和T2都打开,T4和T5都关断,以控制第一节点A的电位和第二阶段C的电位都为高电压;
在所述补偿阶段S2,EM1提供低电压信号,EM2提供低电压信号,Gate1提供高电压信号,Gate2提供低电压信号,T3和T4关断,T1和T2打开,T5关断;在所述补偿阶段S2,T0打开,通过放电而降低第一节点A的电位,直至T0关断,此时第一节点A的电位与第二节点C的电位之间的差值为Vth,其中,Vth为T0的阈值电压;
在数据写入阶段S3,EM1提供低电压信号,EM2提供高电压信号,Gate1提供低电压信号,Gate2提供高电压信号,T3关断,T4打开,T1和T2关断,Data输出数据电压Vdata,第二节点C的电位变为Vdata,第一节点A的电位变为(Vdata+Vth);
在发光阶段S4,EM1和EM2提供高电压信号,Gate1和Gate2提供低电压信号,T1、T2和T5都关断,T3、T4和T0都打开,T0驱动M1发光,此时流过M1的驱动电流I的电流值等于a*Vdata2,其中,a为T0的电流系数。
本发明实施例所述的驱动方法,应用于上述的像素电路,工作时段包括依次设置的补偿阶段、数据写入阶段和发光阶段,所述驱动方法包括:
在所述补偿阶段,补偿控制电路控制将驱动电路中的驱动晶体管的阈值电压储存于第一储能电路中,以使得在所述发光阶段,所述驱动电路产生的驱动电流与所述阈值电压无关;
在所述数据写入阶段,数据写入电路在第四控制信号的控制下,控制将数据电压写入第二节点,以相应改变第一节点的电位;
在所述发光阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连通,发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与第一电压端之间连通,驱动电路产生驱动所述待驱动元件的驱动电流。
本发明实施例所述的驱动方法能够实现对驱动电路包括的驱动晶体管的阈值电压的补偿,能够实现内部补偿功能,驱动时序简单。
可选的,本发明至少一实施例所述的驱动方法还包括:在所述补偿阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连通;
所述在所述补偿阶段,补偿控制电路控制将驱动电路中的驱动晶体管的阈值电压储存于第一储能电路中步骤包括:
补偿控制电路在第三控制信号的控制下,控制第一节点与所述驱动电路的第一端之间连通,控制第二节点与所述驱动电路的第二端之间连通,以使得第二节点的电位与所述驱动晶体管的阈值电压相关,将所述驱动晶体管的阈值电压储存于第一储能电路中。
在具体实施时,在补偿阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连通,补偿控制电路在第三控制信号的控制下,控制第一节点与所述驱动电路的第一端之间连通,以使得所述第一节点的电位固定,补偿控制电路在第三控制信号的控制下,控制第二节点与所述驱动电路的第二端之间连通,以对第一储能电路进行充电,提升第二节点的电位,直至所述驱动电路中的驱动晶体管关断,使得第二节点的电位与所述驱动晶体管的阈值电压相关,将所述驱动晶体管的阈值电压储存于第一储能电路中。
在本发明至少一实施例中,一个工作时段还可以包括设置于所述补偿阶段之前的初始化阶段,所述驱动方法还包括:
在所述初始化阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连通,发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与第一电压端之间连通。
在具体实施时,在所述补偿阶段之前还可以包括初始化阶段,在初始化阶段,发光控制电路控制待驱动元件的第一极与驱动电路的第一端之间连通,发光控制电路控制驱动电路的第二端与第一电压端之间连通,以对驱动电路的第二端的电位进行初始化。
可选的,所述在所述补偿阶段,补偿控制电路控制将驱动电路中的驱动晶体管的阈值电压储存于第一储能电路中步骤包括:
在所述补偿阶段,补偿控制电路在第三控制信号的控制下,控制第一节点与所述驱动电路的第一端之间连通,控制第二节点与所述驱动电路的第二端之间连通,以控制在所述补偿阶段,驱动电路导通其第一端与所述驱动电路的第二端之间的连接,以对第一储能电路进行放电,直至所述驱动电路断开其第一端与所述驱动电路的第二端之间的连接,以将所述阈值电压储存于所述第一储能电路中。
在本发明至少一实施例所述的像素驱动方法中,在补偿阶段,补偿控制电路控制第一节点与所述驱动电路的第一端之间连通,并控制第二节点与所述驱动电路的第二端之间连通,以使得在补偿阶段,驱动电路中的驱动晶体管导通,以对第一储能电路进行放电,直至驱动晶体管关断。
在具体实施时,所述工作时段还可以包括设置于所述补偿阶段之前的初始化阶段,所述驱动方法还可以包括:
在所述初始化阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连接,补偿控制电路在第三控制信号的控制下,控制所述第一节点与所述驱动电路的第一端之间连通,控制所述第二节点与所述驱动电路的第二端之间连通,以对第一节点的电位和第二节点的电位进行初始化。
本发明实施例所述的显示装置包括上述的像素电路。
在本发明至少一实施例中,所述显示装置可以包括多行多列像素电路、多行第一发光控制线、多行第二发光控制线、多行第一栅线、多行第二栅线和多列数据线;
位于同一行的像素电路可以与同一行第一发光控制线、同一行第二发光控制线、同一行第一栅线和同一行第二栅线电连接,位于同一列的像素电路可以与同一列数据线电连接;
所述像素电路中的第一控制端与相应行第一发光控制线电连接,所述像素电路中的第二控制端与相应行第二发光控制线电连接,所述像素电路中的第三控制端与相应行第一栅线电连接,所述像素电路中的第四控制端与相应行第二栅线电连接。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (14)

1.一种像素电路,配置为与待驱动元件耦接,其特征在于,所述像素电路还包括第一储能电路、驱动电路、发光控制电路、数据写入电路和补偿控制电路,其中,
所述第一储能电路的第一端与第一节点电连接,所述第一储能电路的第二端与第二节点电连接,所述第一储能电路用于储存电能;所述第一节点与所述驱动电路的控制端电连接;
所述发光控制电路分别与第一控制端、第二控制端、所述驱动电路的第一端、所述驱动电路的第二端、所述待驱动元件的第一极和第一电压端电连接,用于在第一控制端提供的第一控制信号的控制下,控制所述待驱动元件的第一极与所述驱动电路的第一端之间连通,在所述第二控制端提供的第二控制信号的控制下,控制所述驱动电路的第二端与第一电压端之间连通;所述待驱动元件的第二极与第二电压端电连接;
所述补偿控制电路分别与第三控制端、所述第一节点、所述驱动电路的第一端、所述第二节点和所述驱动电路的第二端电连接,用于在所述第三控制端提供的第三控制信号的控制下,控制所述第一节点与所述驱动电路的第一端之间连通,控制所述第二节点与所述驱动电路的第二端之间连通;
所述数据写入电路分别与第四控制端、数据线和第二节点电连接,用于在所述第四控制端提供的第四控制信号的控制下,控制将所述数据线提供的数据电压写入所述第二节点;
所述驱动电路用于在其控制端的电位的控制下,产生驱动电流。
2.如权利要求1所述的像素电路,其特征在于,还包括第二储能电路;所述第二储能电路的第一端与所述第二节点电连接,所述第二储能电路的第二端与第三电压端电连接,所述第二储能电路用于储存电能。
3.如权利要求1所述的像素电路,其特征在于,所述补偿控制电路包括第一晶体管和第二晶体管,其中,
所述第一晶体管的控制极与所述第三控制端电连接,所述第一晶体管的第一极与所述第二节点电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接;
所述第二晶体管的控制极与所述第三控制端电连接,所述第二晶体管的第一极与所述第一节点电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
4.如权利要求1所述的像素电路,其特征在于,所述发光控制电路包括第三晶体管和第四晶体管,其中,
所述第三晶体管的控制极与所述第一控制端电连接,所述第三晶体管的第一极与所述待驱动元件的第一极电连接,所述第三晶体管的第二极与所述驱动电路的第一端电连接;
所述第四晶体管的控制极与所述第二控制端电连接,所述第四晶体管的第一极与所述驱动电路的第二端电连接,所述第四晶体管的第二极与所述第一电压端电连接。
5.如权利要求1所述的像素电路,其特征在于,所述数据写入电路包括第五晶体管;
所述第五晶体管的控制极与所述第四控制端电连接,所述第五晶体管的第一极与数据线电连接,所述第五晶体管的第二极与所述第二节点电连接。
6.如权利要求2所述的像素电路,其特征在于,所述驱动电路包括驱动晶体管,所述第一储能电路包括第一存储电容,所述第二储能电路包括第二存储电容;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端;
所述第一存储电容的第一端与所述第一节点电连接,所述第一存储电容的第二端与所述第二节点电连接;
所述第二存储电容的第一端与所述第二节点电连接,所述第二存储电容的第二端与所述第三电压端电连接。
7.如权利要求1至6中任一权利要求所述的像素电路,其特征在于,所述待驱动元件为微型发光二极管。
8.如权利要求1至6中任一权利要求所述的像素电路,其特征在于,所述补偿控制电路包括第一晶体管和第二晶体管,所述发光控制电路包括第三晶体管和第四晶体管,所述数据写入电路包括第五晶体管,所述驱动电路包括驱动晶体管,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管和所述驱动晶体管都为n型晶体管。
9.一种驱动方法,应用于如权利要求1至8中任一权利要求所述的像素电路,其特征在于,工作时段包括依次设置的补偿阶段、数据写入阶段和发光阶段,所述驱动方法包括:
在所述补偿阶段,补偿控制电路控制将驱动电路中的驱动晶体管的阈值电压储存于第一储能电路中;
在所述数据写入阶段,数据写入电路在第四控制信号的控制下,控制将数据电压写入第二节点;
在所述发光阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连通,发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与第一电压端之间连通,驱动电路产生驱动所述待驱动元件的驱动电流。
10.如权利要求9所述的驱动方法,其特征在于,还包括:在所述补偿阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连通;
所述在所述补偿阶段,补偿控制电路控制将驱动电路中的驱动晶体管的阈值电压储存于第一储能电路中步骤包括:
补偿控制电路在第三控制信号的控制下,控制第一节点与所述驱动电路的第一端之间连通,控制第二节点与所述驱动电路的第二端之间连通,以使得第二节点的电位与所述驱动晶体管的阈值电压相关,将所述驱动晶体管的阈值电压储存于第一储能电路中。
11.如权利要求10所述的驱动方法,其特征在于,工作时段还包括设置于所述补偿阶段之前的初始化阶段,所述驱动方法还包括:
在所述初始化阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连通,发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与第一电压端之间连通。
12.如权利要求9所述的驱动方法,其特征在于,所述在所述补偿阶段,补偿控制电路控制将驱动电路中的驱动晶体管的阈值电压储存于第一储能电路中步骤包括:
在所述补偿阶段,补偿控制电路在第三控制信号的控制下,控制第一节点与所述驱动电路的第一端之间连通,控制第二节点与所述驱动电路的第二端之间连通,以控制在所述补偿阶段,驱动电路导通其第一端与所述驱动电路的第二端之间的连接,以对第一储能电路进行放电,直至所述驱动电路断开其第一端与所述驱动电路的第二端之间的连接,以将所述阈值电压储存于所述第一储能电路中。
13.如权利要求12所述的驱动方法,其特征在于,所述工作时段还包括设置于所述补偿阶段之前的初始化阶段,所述驱动方法还包括:
在所述初始化阶段,发光控制电路在第一控制信号的控制下,控制待驱动元件的第一极与驱动电路的第一端之间连接,补偿控制电路在第三控制信号的控制下,控制所述第一节点与所述驱动电路的第一端之间连通,控制所述第二节点与所述驱动电路的第二端之间连通,以对第一节点的电位和第二节点的电位进行初始化。
14.一种显示装置,其特征在于,包括如权利要求1至8中任一权利要求所述的像素电路。
CN202110275834.3A 2021-03-15 2021-03-15 像素电路、像素驱动方法和显示装置 Pending CN113053297A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202110275834.3A CN113053297A (zh) 2021-03-15 2021-03-15 像素电路、像素驱动方法和显示装置
US17/530,101 US11508294B2 (en) 2021-03-15 2021-11-18 Pixel circuit, pixel driving method and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110275834.3A CN113053297A (zh) 2021-03-15 2021-03-15 像素电路、像素驱动方法和显示装置

Publications (1)

Publication Number Publication Date
CN113053297A true CN113053297A (zh) 2021-06-29

Family

ID=76512298

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110275834.3A Pending CN113053297A (zh) 2021-03-15 2021-03-15 像素电路、像素驱动方法和显示装置

Country Status (2)

Country Link
US (1) US11508294B2 (zh)
CN (1) CN113053297A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114220388A (zh) * 2021-12-20 2022-03-22 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
WO2023178778A1 (zh) * 2022-03-23 2023-09-28 Tcl华星光电技术有限公司 像素电路及背光模组、显示面板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130069852A1 (en) * 2011-09-19 2013-03-21 Wintek Corporation Light-emitting component driving circuit and related pixel circuit and applications
CN103165080A (zh) * 2013-03-21 2013-06-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN104575378A (zh) * 2014-12-23 2015-04-29 北京大学深圳研究生院 像素电路、显示装置及显示驱动方法
CN109036270A (zh) * 2018-08-16 2018-12-18 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
CN110890056A (zh) * 2019-11-25 2020-03-17 南京中电熊猫平板显示科技有限公司 一种自发光显示装置以及像素内补偿电路
US20200342813A1 (en) * 2019-01-07 2020-10-29 Boe Technology Group Co., Ltd. Pixel driving circuit, pixel driving method and display device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104465715B (zh) * 2014-12-30 2017-11-07 上海天马有机发光显示技术有限公司 像素电路、驱动方法、显示面板及显示装置
CN106935190B (zh) * 2017-02-22 2019-02-05 上海天马有机发光显示技术有限公司 一种有机发光显示面板、有机发光显示装置、有机发光显示面板的驱动方法
CN108877650B (zh) * 2017-05-12 2020-12-18 京东方科技集团股份有限公司 像素驱动电路、驱动补偿方法、显示基板和显示装置
CN109256086A (zh) * 2017-07-12 2019-01-22 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板、显示面板
CN107342043B (zh) * 2017-08-15 2019-10-01 上海天马微电子有限公司 像素驱动电路及其控制方法、显示面板和显示装置
CN107274825B (zh) * 2017-08-18 2020-11-24 上海天马微电子有限公司 显示面板、显示装置、像素驱动电路及其控制方法
CN114759059A (zh) * 2017-12-13 2022-07-15 群创光电股份有限公司 电子装置及其制造方法
CN110120200B (zh) * 2018-02-05 2021-08-10 群创光电股份有限公司 显示装置
CN108711398B (zh) * 2018-05-28 2020-04-28 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板、显示面板

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130069852A1 (en) * 2011-09-19 2013-03-21 Wintek Corporation Light-emitting component driving circuit and related pixel circuit and applications
CN103165080A (zh) * 2013-03-21 2013-06-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN104575378A (zh) * 2014-12-23 2015-04-29 北京大学深圳研究生院 像素电路、显示装置及显示驱动方法
CN109036270A (zh) * 2018-08-16 2018-12-18 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
US20200342813A1 (en) * 2019-01-07 2020-10-29 Boe Technology Group Co., Ltd. Pixel driving circuit, pixel driving method and display device
CN110890056A (zh) * 2019-11-25 2020-03-17 南京中电熊猫平板显示科技有限公司 一种自发光显示装置以及像素内补偿电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114220388A (zh) * 2021-12-20 2022-03-22 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
WO2023178778A1 (zh) * 2022-03-23 2023-09-28 Tcl华星光电技术有限公司 像素电路及背光模组、显示面板

Also Published As

Publication number Publication date
US20220293038A1 (en) 2022-09-15
US11508294B2 (en) 2022-11-22

Similar Documents

Publication Publication Date Title
CN110660360B (zh) 像素电路及其驱动方法、显示面板
CN110010057B (zh) 像素驱动电路、像素驱动方法和显示装置
CN112053661B (zh) 像素电路、像素驱动方法、显示面板和显示装置
CN113838421B (zh) 像素电路及其驱动方法、显示面板
CN110648630B (zh) 像素驱动电路、像素驱动方法、显示面板和显示装置
US11830427B2 (en) Pixel circuit, display apparatus and driving method
CN107871471B (zh) 一种像素驱动电路及其驱动方法、显示装置
WO2019242319A1 (zh) 像素驱动电路及方法、显示装置
US11922881B2 (en) Pixel circuit and driving method thereof, array substrate and display apparatus
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN111524486A (zh) 复位控制信号生成电路、方法、模组和显示装置
CN112102784B (zh) 一种像素驱动电路及其制作方法、显示装置
CN113053297A (zh) 像素电路、像素驱动方法和显示装置
CN113870786B (zh) 像素电路、驱动发光和显示装置
CN111951733A (zh) 像素驱动电路、其驱动方法、显示面板及显示装置
CN113593475B (zh) 像素电路、驱动方法和显示装置
CN110675815A (zh) 像素驱动电路及其驱动方法、显示装置
WO2022226727A1 (zh) 像素电路、像素驱动方法和显示装置
CN113971930A (zh) 像素电路、驱动方法、显示基板、制作方法和显示装置
CN113903308A (zh) 像素电路、驱动方法和显示装置
CN113870793A (zh) 像素电路及其驱动方法、显示基板和显示装置
CN113823226A (zh) 像素电路及其驱动方法、显示基板和显示装置
CN111681604A (zh) 像素电路、像素驱动方法、显示面板和显示装置
CN113994416A (zh) 阵列基板、显示面板以及阵列基板的驱动方法
WO2023225931A1 (zh) 像素电路、驱动方法和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination