CN112562764A - 嵌入式***掉电保护的电路与方法 - Google Patents
嵌入式***掉电保护的电路与方法 Download PDFInfo
- Publication number
- CN112562764A CN112562764A CN202011469186.7A CN202011469186A CN112562764A CN 112562764 A CN112562764 A CN 112562764A CN 202011469186 A CN202011469186 A CN 202011469186A CN 112562764 A CN112562764 A CN 112562764A
- Authority
- CN
- China
- Prior art keywords
- voltage
- power
- circuit structure
- power supply
- sampling
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 54
- 238000001514 detection method Methods 0.000 claims abstract description 38
- 238000005070 sampling Methods 0.000 claims description 63
- 238000006243 chemical reaction Methods 0.000 claims description 38
- 238000012544 monitoring process Methods 0.000 claims description 9
- 230000007246 mechanism Effects 0.000 claims description 8
- 238000012545 processing Methods 0.000 claims description 8
- 230000008569 process Effects 0.000 abstract description 20
- 238000013500 data storage Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 8
- 230000006870 function Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000002427 irreversible effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/22—Safety or protection circuits preventing unauthorised or accidental access to memory cells
- G11C16/225—Preventing erasure, programming or reading when power supply voltages are outside the required ranges
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/005—Circuit means for protection against loss of information of semiconductor storage devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/148—Details of power up or power down circuits, standby circuits or recovery circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Security & Cryptography (AREA)
- Power Sources (AREA)
Abstract
本发明涉及一种嵌入式***掉电保护电路与方法,包括掉电检测单元实时监控嵌入式***输入电源,并将输入电源电压与掉电电压阈值进行比较;处理器单元接收掉电检测单元的***掉电状态信号;随机存取存储器作为操作***或其他正在运行中的程序的临时数据存储介质;只读存储器用于存储固定程序或数据;***辅助电源用于在电源进入掉电状态时,为处理器单元、随机存取存储器和只读存储器辅助供电。采用了本发明的嵌入式***掉电保护的电路与方法,能够有效降低***作的文件、文件***根文件目录、***注册表等重要数据在掉电过程被非预期写入及擦除的可能,提高了掉电情况下***可靠性和稳定性。
Description
技术领域
本发明涉及嵌入式***领域,尤其涉及嵌入式***掉电保护领域,具体是指一种嵌入式***掉电保护的电路与方法。
背景技术
在嵌入式***应用过程中,存在***在运行过程中突然出现掉电情况。当掉电发生在操作***正进行数据写入或擦除过程时,存在写入或擦除的数据内容、数据地址不稳定的情况,在此情况容易对操作***文件数据产生不可逆的破坏。
发明内容
本发明的目的是克服了上述现有技术的缺点,提供了一种满足稳定性、安全性、适用范围较为广泛的嵌入式***掉电保护的电路与方法。
为了实现上述目的,本发明的嵌入式***掉电保护的电路与方法如下:
该嵌入式***掉电保护的电路,其主要特点是,所述的电路结构包括:
掉电检测单元,用于实时监控嵌入式***输入电源,并将输入电源电压与掉电电压阈值进行比较;
处理器单元,与所述的掉电检测单元相连接,接收掉电检测单元的***掉电状态信号;
随机存取存储器,与所述的处理器单元相连接,用于存储操作***或其他正在运行中的程序的临时数据;
只读存储器,与所述的处理器单元相连接,用于存储固定程序或数据;
***辅助电源,与所述的掉电检测单元、处理器单元、随机存取存储器和只读存储器相连接,用于在电源进入掉电状态时,为处理器单元、随机存取存储器和只读存储器辅助供电,以延长嵌入式电路结构最小核心单元的工作时间。
较佳地,所述的掉电检测单元包括:
电压比较单元,用于实时监控比较电路结构供电电压与电路结构掉电电压阈值的大小关系;
实时电压模数转换单元,与所述的处理器单元相连接,用于在采样周期内对电路结构供电电压进行实时电压采样,并根据采样电压对电路结构供电电压形为进行分析。
较佳地,所述的电压比较单元包括:
基准电压发生器,用于提供稳定的电压;
逻辑比较器,接收基准电压发生器的电压以及电路结构供电的实时电压;
滤波器,与所述的逻辑比较器相连接,用于得到比较电路稳定掉电有效信号;
所述的电路结构设置基准电压值为电路结构掉电电压阈值,在电路结构供电实时电压低于电路结构掉电电压阈值的情况下,逻辑比较器输出电压出反转,反转后的输出电压经过滤波器后得到比较电路掉电有效信号。
较佳地,所述的实时电压模数转换单元根据采样周期对电路结构实时电压进行采样,并将采样值与电路结构掉电电压阈值进行比较,如果采样电压值比电路结构掉电电压阈值大,则输出模数转换掉电无效信号;如果采样电压值比电路结构掉电电压阈值小,则表示电路结构可能进入掉电状态;
继续采样之后的N-1个电压样本,如果N-1个电压样本均小于电路结构掉电电压阈值,则输出模数转换掉电有效信号;如果继续采样的N-1个电压样本中有至少一个电压样本大于电路结构掉电电压阈值,则以时间上最近一个小于电路结构掉电电压阈值的电压样本点开始重新采样此后的N-1点,其中N大于等于2。
该基于上述电路结构实现针对嵌入式***进行掉电保护处理的方法,其主要特点是,所述的方法包括以下步骤:
(1)设置掉电检测单元的掉电电压阈值,电压比较单元和电压模数转换单元的掉电电压阈值相同;
(2)掉电检测单元实时监控嵌入式电路结构电源,实时比较、计算采样电压与掉电电压阈值之间的关系,在两个单元同时输出有效的电路结构电压掉电状态信号;
(3)辅助电源供电,电路结构运行保护机制;
(4)不再增加新的数据读写操作任务,停止对只读存储器进行写入或擦除操作。
较佳地,所述的方法还包括实时电压模数转换单元在电源进入掉电状态下对电压采样过程的处理过程,具体包括以下步骤:
(2.1)采样当前样本点电压;
(2.2)判断当前采样点P0小于电路结构掉电电压阈值,如果是,则继续步骤(2.3);否则,继续步骤(2.1);
(2.3)判断下一采样点Pn是否小于电路结构掉电电压阈值,其中n大于等于1,如果是,则继续步骤(2.4);否则,继续步骤(2.1);
(2.4)判断是否完成N个连续电压采样,其中N大于等于2,如果是,则继续步骤(3);否则,继续步骤(2.3)。
采用了本发明的嵌入式***掉电保护的电路与方法,通过本发明能够有效降低***作的文件、文件***根文件目录、***注册表等重要数据在掉电过程被非预期写入及擦除的可能,提高了掉电情况下***可靠性和稳定性。
附图说明
图1为本发明的实现针对嵌入式***进行掉电保护处理的方法的流程图。
图2为本发明的嵌入式***掉电保护的电路的***框图。
图3为本发明的嵌入式***掉电保护的电路的电压比较单元的原理框图。
图4为本发明的***实时电压与采样点关系示意图。
图5为本发明的***实时电压采样流程示意图。
具体实施方式
为了能够更清楚地描述本发明的技术内容,下面结合具体实施例来进行进一步的描述。
本发明的嵌入式***掉电保护的电路及方法,其中包括:
掉电检测单元,用于实时监控嵌入式***输入电源,并将输入电源电压与掉电电压阈值进行比较;
处理器单元,与所述的掉电检测单元相连接,接收掉电检测单元的***掉电状态信号;
随机存取存储器,与所述的处理器单元相连接,用于存储操作***或其他正在运行中的程序的临时数据;
只读存储器,与所述的处理器单元相连接,用于存储固定程序或数据;
***辅助电源,与所述的掉电检测单元、处理器单元、随机存取存储器和只读存储器相连接,用于在电源进入掉电状态时,为处理器单元、随机存取存储器和只读存储器辅助供电,以延长嵌入式电路结构最小核心单元的工作时间。
作为本发明的优选实施方式,所述的掉电检测单元包括:
电压比较单元,用于实时监控比较电路结构供电电压与电路结构掉电电压阈值的大小关系;
实时电压模数转换单元,与所述的处理器单元相连接,用于在采样周期内对电路结构供电电压进行实时电压采样,并根据采样电压对电路结构供电电压形为进行分析。
作为本发明的优选实施方式,所述的电压比较单元包括:
基准电压发生器,用于提供稳定的电压;
逻辑比较器,接收基准电压发生器的电压以及电路结构供电的实时电压;
滤波器,与所述的逻辑比较器相连接,用于得到比较电路稳定掉电有效信号;
所述的电路结构设置基准电压值为电路结构掉电电压阈值,在电路结构供电实时电压低于电路结构掉电电压阈值的情况下,逻辑比较器输出电压出反转,反转后的输出电压经过滤波器后得到比较电路掉电有效信号。
作为本发明的优选实施方式,所述的实时电压模数转换单元根据采样周期对电路结构实时电压进行采样,并将采样值与电路结构掉电电压阈值进行比较,如果采样电压值比电路结构掉电电压阈值大,则输出模数转换掉电无效信号;如果采样电压值比电路结构掉电电压阈值小,则表示电路结构可能进入掉电状态;
继续采样之后的N-1个电压样本,如果N-1个电压样本均小于电路结构掉电电压阈值,则输出模数转换掉电有效信号;如果继续采样的N-1个电压样本中有至少一个电压样本大于电路结构掉电电压阈值,则以时间上最近一个小于电路结构掉电电压阈值的电压样本点开始重新采样此后的N-1点,其中N大于等于2。
本发明的该基于上述电路结构实现针对嵌入式***进行掉电保护处理的方法,其中包括以下步骤:
(1)设置掉电检测单元的掉电电压阈值,电压比较单元和电压模数转换单元的掉电电压阈值相同;
(2)掉电检测单元实时监控嵌入式电路结构电源,实时比较、计算采样电压与掉电电压阈值之间的关系,在两个单元同时输出有效的电路结构电压掉电状态信号;
(2.1)采样当前样本点电压;
(2.2)判断当前采样点P0小于电路结构掉电电压阈值,如果是,则继续步骤(2.3);否则,继续步骤(2.1);
(2.3)判断下一采样点Pn是否小于电路结构掉电电压阈值,其中n大于等于1,如果是,则继续步骤(2.4);否则,继续步骤(2.1);
(2.4)判断是否完成N个连续电压采样,其中N大于等于2,如果是,则继续步骤(3);否则,继续步骤(2.3);
(3)辅助电源供电,电路结构运行保护机制;
(4)不再增加新的数据读写操作任务,停止对只读存储器进行写入或擦除操作。
较佳地,所述的方法还包括实时电压模数转换单元在电源进入掉电状态下对电压采样过程的处理过程,具体包括以下步骤:
(2.1)采样当前样本点电压;
(2.2)判断当前采样点P0小于电路结构掉电电压阈值,如果是,则继续步骤(2.3);否则,继续步骤(1-4);
(2.3)判断下一采样点Pn是否小于电路结构掉电电压阈值,其中n大于等于1,如果是,则继续步骤(2.4);否则,继续步骤(2.1);
(2.4)判断是否完成N个连续电压采样,其中N大于等于2,如果是,则继续步骤(3);否则,继续步骤(2.3)。
提出的嵌入式***掉电保护电路与方法,能够有效避免嵌入式***在应用过程中,出现突发***掉电情况下,***文件数据因掉电过程电源不稳定导致的数据损坏的情况。
如图1所示,本发明的一种嵌入式***掉电电路与方法的流程图,包括:
步骤101,设置掉电检测单元的掉电电压阈值,通过硬件电路配置电压比较单元掉电电压阈值,通过程序设计配置电压模数转换单元掉电电压阈值,两个单元的掉电电压阈值相同。
步骤102,掉电检测单元实时监控嵌入式***电源,***电源被掉电检测单元采样后,实时比较、计算采样电压与掉电电压阈值之间的关系,当两个单元同时输出有效的***电压掉电状态信号。
步骤103,***辅助电源供电,***运行保护机制,此过程中电源逐步损耗,***辅助电源介入供电,操作***关闭未必要的功能,进一步节省无必要单元能耗。
步骤104,操作***不再增加新的数据读写操作任务,停止对只读存储器进行写入或擦除操作。
如图2所示,根据本发明的一个实施例的一种嵌入式***掉电电路与方法的***框图。根据本发明的一种嵌入式***掉电电路与方法的掉电检测单元200,包括:电压比较单元201,用于实时监控比较***供电实时电压与***掉电电压阈值的大小关系;实时电压模数转换单元202,用于在采样周期内,对***供电实时电压进行电压采样,根据采样电压对***供电电压形为进行分析,在本实施例中,实时电压模数转换单元独立于处理器单元206;***辅助电源203,用于电源进入掉电状态(或过程)时为处理器单元206及***核心单元随机存取存储器204、只读存储器205进行辅助供电,以延长嵌入式***最小核心单元的工作时间;处理器单元206,接收掉电检测单元200的***电压掉电状态信号。
本发明结合图3至图5,对本发明的实施例的掉电检测电路及方法进行说明。
如图3所示,为电压比较单元201的原理框图,基准电压发生器提供基准电压的装置或电路,在***电源跌落至处理器单元206的最小工作电压前,基准电压发生器能够提供稳定的电压。在实施例中,设置基准电压值为***掉电电压阈值,当***供电实时电压低于***掉电电压阈值时,逻辑比较器输出电压出反转,反转后的输出电压经过滤波器后得到比较电路掉电有效信号。
如图4所示为实时电压模数转换单元202在电源进入掉电状态(或过程)时对电压采样过程的示意图。
模数转换单元根据采样周期对***实时电压进行采样,并将采样值与与***掉电电压阈值进行比较,当采样电压值比***掉电电压阈值大时,则输出模数转换掉电无效信号;当采样电压值比***掉电电压阈值小时,则表示***可能进入掉电状态(或过程)。为防止误判进入掉电状态(或过程),继续采样此后N-1(N≥1)个电压样本,当此后N-1个电压样本均小于***掉电电压阈值时,输出模数转换掉电有效信号。当继续采样后N-1个电压样本中有至少一个电压样本大于***掉电电压阈值时,则以时间上最近一个小于***掉电电压阈值的电压样本点开始重新采样此后N-1点。
如图5所示为实时电压模数转换单元202在电源进入掉电状态(或过程)时对电压采样过程的示意图。
开始,进入步骤501;
步骤501,采样当前样本点电压,进入步骤502;
步骤502,判断当前采样点P0小于***掉电电压阈值,若是,则进入步骤503,否则进入步骤501;
步骤503,判断下一采样点Pn(n≥1)小于***掉电电压阈值,若是,则进入步骤504,否则进入步骤501;
步骤504,判断完成N(N≥2)个连续电压采样,若是,则进入步骤505,否则进入步骤503。
本发明的具体实施方式中,包括以下单元;
设置***掉电电压阈值V0、***供电实时电压V1、嵌入式***最小工作电压为V2、嵌入式处理器单元U1、随机存取存储器M1、只读存储器M2、保护操作时间t1、掉电检测单元F0、电压比较单元F1、***实时电压模数转换单元F2、***辅助电源E1。
嵌入式***最小工作电压V2为嵌入式***满足最低正常工作的电压,***供电实时电压V1不低于嵌入式***最小工作电压V2。
设置***掉电电压阈值V0,在电压比较单元F1中通过硬件电路进行设置,在***实时电压模数转换单元F2中通过程序设置。
为实现上述目的,根据本发明的实施例,包括,
根据***需要设置***掉电电压阈值;
实时监控嵌入式***供电电压;
嵌入式***供电电压低于设置***掉电电压阈值时,掉电检测单元F0通过电压比较单元F1,***实时电压模数转换单元F2中的至少一种检测单元,判定嵌入式***供电电压进入掉电状态(或过程),并输出有效的***电压掉电状态信号S0;
嵌入式处理器单元U1接收到有效的***电压掉电状态信号S0时,执行***保护机制;
执行***保护机制操作包括但不限于关闭非必要的***功能,如显示单元,操作***不再增加新的数据读写操作任务,同时完成现有随机存取存储器M1中需要向只读存储器M2中进行读写的操作。
操作***不涉及对只读存储器M2进行数据写入或擦除操作时,则正常运行直到***掉电完成;
操作***存在对只读存储器M2进行数据写入或擦除操作时,操作***停止对只读存储器M2进行操作;
操作***接收到的***电压掉电状态信号S0变更为无效时,解除***保护机制,操作***正常对只读存储器M2进行数据写入或擦除操作。
根据本发明上述实施提供的电路与方法,还具有以下附加技术特征:
掉电检测单元F0至少包含电压比较单元F1、实时***电压模数转换单元F2其中一种单元,即F0包含F1或F2,或同时包含F1与F2。
通过硬件电路配置,得到***掉电电压阈值V0,电压比较单元F1实时比较***掉电电压阈值V0与***供电实时电压V1,***供电实时电压V1低于***掉电电压阈值V0时,电压比较单元F1输出比较电路掉电有效信号S1。电压比较单元F1在实时比较过程中,***掉电电压阈值V0与***供电实时电压V1接近时,滤除比较电路掉电有效信号S1不稳定的状态。在该技术方案中,通过对电压比较单元输出的比较电路掉电有效信号进行滤波处理,能够有效处理当***供电实时电压与掉电电压阈值相近时,比较电路掉电有效信号不稳定情况,进而避免操作***对信号的误操作。
通过程序设计,得到***掉电电压阈值V0***实时电压模数转换单元F2,***实时电压模数转换单元F2,是将***实时模拟电压转换为数字信号的模数转换单元,该单元是一种电路功能单元,不受存在物理位置限制,可以是独立功能电路,也可以是集成在嵌入式处理器单元U1中功能组件。
当采样点电压pn小于设置掉电电压阈值V0时,记录当前采样点后连续N(N≥2)点电压,后续所有N(N≥2)点电压均小于掉电电压阈值V0时,输出模数转换掉电有效信号S2,有效避免***电压与掉电阈值电压相近时的不稳定状态。
当掉电检测单元F0包含电压比较单元F1时,比较电路掉电有效信号S1有效,***电压掉电状态信号S0有效;
当掉电检测单元F0包含电压模数转换单元F2时,模数转换掉电有效信号S2有效,***电压掉电状态信号S0有效;
当掉电检测单元F0同时包含电压比较单元F1、电压模数转换单元F2时,比较电路掉电有效信号S1、模数转换掉电有效信号S2任一信有效,***电压掉电状态信号S0有效;
根据本发明上述实施提供的电路与方法,还具有以下附加技术特征:
保护操作时间t1指,在电源进入掉电状态(或过程),***供电实时电压由V1跌落至嵌入式***最小工作电压为V2的时间。
***辅助电源E1为嵌入式***提供电源的装置,在保护操作时间t1内,能够使嵌入式***完成***保护机制。
采用了本发明的嵌入式***掉电保护的电路与方法,通过本发明能够有效降低***作的文件、文件***根文件目录、***注册表等重要数据在掉电过程被非预期写入及擦除的可能,提高了掉电情况下***可靠性和稳定性。
在此说明书中,本发明已参照其特定的实施例作了描述。但是,很显然仍可以作出各种修改和变换而不背离本发明的精神和范围。因此,说明书和附图应被认为是说明性的而非限制性的。
Claims (6)
1.一种嵌入式***掉电保护的电路,其特征在于,所述的电路结构包括:
掉电检测单元,用于实时监控嵌入式***输入电源,并将输入电源电压与掉电电压阈值进行比较;
处理器单元,与所述的掉电检测单元相连接,接收掉电检测单元的输入电源电压的***掉电状态信号;
随机存取存储器,与所述的处理器单元相连接,用于存储操作***或其他正在运行中的程序的临时数据;
只读存储器,与所述的处理器单元相连接,用于存储固定程序或数据;
***辅助电源,与所述的掉电检测单元、处理器单元、随机存取存储器和只读存储器相连接,用于在电源进入掉电状态时,为处理器单元、随机存取存储器和只读存储器辅助供电,以延长嵌入式电路结构最小核心单元的工作时间。
2.根据权利要求1所述的嵌入式***掉电保护的电路,其特征在于,所述的掉电检测单元包括:
电压比较单元,用于实时监控比较电路结构供电电压与电路结构掉电电压阈值的大小关系;
实时电压模数转换单元,与所述的处理器单元相连接,用于在采样周期内对电路结构供电电压进行实时电压采样,并根据采样电压对电路结构供电电压形为进行分析。
3.根据权利要求2所述的嵌入式***掉电保护的电路,其特征在于,所述的电压比较单元包括:
基准电压发生器,用于提供稳定的电压;
逻辑比较器,接收基准电压发生器的电压以及电路结构供电的实时电压;
滤波器,与所述的逻辑比较器相连接,用于得到比较电路稳定掉电有效信号;
所述的电路结构设置基准电压值为电路结构掉电电压阈值,在电路结构供电实时电压低于电路结构掉电电压阈值的情况下,逻辑比较器输出电压出反转,反转后的输出电压经过滤波器后得到比较电路掉电有效信号。
4.根据权利要求2所述的嵌入式***掉电保护的电路,其特征在于,所述的实时电压模数转换单元根据采样周期对电路结构实时电压进行采样,并将采样值与电路结构掉电电压阈值进行比较,如果采样电压值比电路结构掉电电压阈值大,则输出模数转换掉电无效信号;如果采样电压值比电路结构掉电电压阈值小,则表示电路结构可能进入掉电状态;
继续采样之后的N-1个电压样本,如果N-1个电压样本均小于电路结构掉电电压阈值,则输出模数转换掉电有效信号;如果继续采样的N-1个电压样本中有至少一个电压样本大于电路结构掉电电压阈值,则以时间上最近一个小于电路结构掉电电压阈值的电压样本点开始重新采样此后的N-1点,其中N大于等于2。
5.一种基于权利要求1所述的电路结构实现针对嵌入式***进行掉电保护处理的方法,其特征在于,所述的方法包括以下步骤:
(1)设置掉电检测单元的掉电电压阈值,电压比较单元和电压模数转换单元的掉电电压阈值相同;
(2)掉电检测单元实时监控嵌入式电路结构电源,实时比较、计算采样电压与掉电电压阈值之间的关系,在两个单元同时输出有效的电路结构电压掉电状态信号;
(3)辅助电源供电,电路结构运行保护机制;
(4)不再增加新的数据读写操作任务,停止对只读存储器进行写入或擦除操作。
6.根据权利要求5所述的实现针对嵌入式***进行掉电保护处理的方法,其特征在于,所述的方法还包括实时电压模数转换单元在电源进入掉电状态下对电压采样过程的处理过程,具体包括以下步骤:
(2.1)采样当前样本点电压;
(2.2)判断当前采样点P0小于电路结构掉电电压阈值,如果是,则继续步骤(2.3);否则,继续步骤(2.1);
(2.3)判断下一采样点Pn是否小于电路结构掉电电压阈值,其中n大于等于1,如果是,则继续步骤(2.4);否则,继续步骤(2.1);
(2.4)判断是否完成N个连续电压采样,其中N大于等于2,如果是,则继续步骤(3);否则,继续步骤(2.3)。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011469186.7A CN112562764A (zh) | 2020-12-15 | 2020-12-15 | 嵌入式***掉电保护的电路与方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011469186.7A CN112562764A (zh) | 2020-12-15 | 2020-12-15 | 嵌入式***掉电保护的电路与方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112562764A true CN112562764A (zh) | 2021-03-26 |
Family
ID=75064643
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011469186.7A Pending CN112562764A (zh) | 2020-12-15 | 2020-12-15 | 嵌入式***掉电保护的电路与方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112562764A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113448413A (zh) * | 2021-08-30 | 2021-09-28 | 辰芯科技有限公司 | 上电复位设备、方法、计算机设备及可读存储介质 |
WO2023108829A1 (zh) * | 2021-12-13 | 2023-06-22 | 上海御渡半导体科技有限公司 | 一种测试头掉电前信息收集设备及其收集方法 |
WO2023193545A1 (zh) * | 2022-04-06 | 2023-10-12 | 上海美仁半导体有限公司 | 芯片掉电保护方法、装置、芯片及存储介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050146954A1 (en) * | 2002-03-05 | 2005-07-07 | Naing Win | Product and method for preventing incorrect storage of data |
CN102496907A (zh) * | 2011-12-02 | 2012-06-13 | 北京赛科世纪数码科技有限公司 | 一种机顶盒、掉电保护装置及掉电数据保护方法 |
CN105739657A (zh) * | 2016-02-02 | 2016-07-06 | 西安诺瓦电子科技有限公司 | 应用于嵌入式***的电路结构 |
CN106602698A (zh) * | 2015-10-19 | 2017-04-26 | 沈阳新松机器人自动化股份有限公司 | 一种防伺服***工作参数掉电丢失*** |
CN107910034A (zh) * | 2017-12-12 | 2018-04-13 | 上海移远通信技术股份有限公司 | Flash存储器的掉电保护电路 |
-
2020
- 2020-12-15 CN CN202011469186.7A patent/CN112562764A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050146954A1 (en) * | 2002-03-05 | 2005-07-07 | Naing Win | Product and method for preventing incorrect storage of data |
CN102496907A (zh) * | 2011-12-02 | 2012-06-13 | 北京赛科世纪数码科技有限公司 | 一种机顶盒、掉电保护装置及掉电数据保护方法 |
CN106602698A (zh) * | 2015-10-19 | 2017-04-26 | 沈阳新松机器人自动化股份有限公司 | 一种防伺服***工作参数掉电丢失*** |
CN105739657A (zh) * | 2016-02-02 | 2016-07-06 | 西安诺瓦电子科技有限公司 | 应用于嵌入式***的电路结构 |
CN107910034A (zh) * | 2017-12-12 | 2018-04-13 | 上海移远通信技术股份有限公司 | Flash存储器的掉电保护电路 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113448413A (zh) * | 2021-08-30 | 2021-09-28 | 辰芯科技有限公司 | 上电复位设备、方法、计算机设备及可读存储介质 |
CN113448413B (zh) * | 2021-08-30 | 2021-11-30 | 辰芯科技有限公司 | 上电复位设备、方法、计算机设备及可读存储介质 |
WO2023108829A1 (zh) * | 2021-12-13 | 2023-06-22 | 上海御渡半导体科技有限公司 | 一种测试头掉电前信息收集设备及其收集方法 |
WO2023193545A1 (zh) * | 2022-04-06 | 2023-10-12 | 上海美仁半导体有限公司 | 芯片掉电保护方法、装置、芯片及存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112562764A (zh) | 嵌入式***掉电保护的电路与方法 | |
JP4863865B2 (ja) | 情報処理装置,記憶部誤書込み防止方法,および情報処理システム | |
CN101877040A (zh) | 一种高信度计算平台 | |
US20130283083A1 (en) | Maintaining operational stability on a system on a chip | |
EP1351146A1 (en) | Power management system and method with recovery after power failure | |
US20110016300A1 (en) | Apparatus and method for fast booting computer system | |
CN101710253A (zh) | 嵌入式***的深度休眠方法 | |
US20200025834A1 (en) | Power supply device, power supply control method, and storage device | |
CN114003173B (zh) | 一种存储设备的掉电保护***及存储设备 | |
JPH06309234A (ja) | ディスク制御装置 | |
CN103678178A (zh) | 一种存储***的掉电处理方法及*** | |
CN109564457A (zh) | 一种用于车载设备的断电保护电路、装置及*** | |
US20090249087A1 (en) | Power Event Indicator for Managed Memory Device | |
CN104850182A (zh) | 应用于嵌入式***的电路结构和掉电保护方法 | |
US20150149825A1 (en) | Power Fail Latching Based on Monitoring Multiple Power Supply Voltages in a Storage Device | |
CN111857596B (zh) | Ssd低功耗实现方法、装置、计算机设备及存储介质 | |
CN209258041U (zh) | 一种用于车载设备的断电保护电路、装置及*** | |
WO2015069667A1 (en) | System and method for adjusting power failure check trip point within a storage device | |
CN116340038A (zh) | 一种闪存的擦写掉电数据保护方法及装置 | |
CN212341833U (zh) | 一种电源缓冲*** | |
CN105068969A (zh) | 用于数字信号处理平台架构的单粒子效应防护***及方法 | |
CN109885342A (zh) | 一种执法记录仪的***程序修复方法 | |
CN112579005B (zh) | 降低ssd平均功耗的方法、装置、计算机设备及存储介质 | |
CN113835511A (zh) | 一种缓存数据掉电保护的方法、***及计算机设备 | |
CN106412472A (zh) | 一种车载录像机硬盘保护方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |