CN112397028B - 像素电路 - Google Patents

像素电路 Download PDF

Info

Publication number
CN112397028B
CN112397028B CN202010817240.6A CN202010817240A CN112397028B CN 112397028 B CN112397028 B CN 112397028B CN 202010817240 A CN202010817240 A CN 202010817240A CN 112397028 B CN112397028 B CN 112397028B
Authority
CN
China
Prior art keywords
initialization
transistor
signal
node
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010817240.6A
Other languages
English (en)
Other versions
CN112397028A (zh
Inventor
朴世爀
高俊哲
权祥颜
卢珍永
李孝真
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN112397028A publication Critical patent/CN112397028A/zh
Application granted granted Critical
Publication of CN112397028B publication Critical patent/CN112397028B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0245Clearing or presetting the whole screen independently of waveforms, e.g. on power-on
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0272Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本公开涉及一种像素电路,所述像素电路包括主电路和子电路,所述主电路包括:驱动晶体管,包括连接到第一节点的栅极端子、连接到第二节点的第一端子和连接到第三节点的第二端子;和有机发光元件,连接到所述驱动晶体管,并且所述有机发光元件被配置为通过控制与经由数据线施加的数据信号对应的驱动电流流入所述有机发光元件中来控制所述有机发光元件发光;所述子电路包括:第一补偿晶体管,包括被配置为接收第一栅极信号的栅极端子、连接到所述第一节点的第一端子和连接到第四节点的第二端子;和第二补偿晶体管,包括被配置为接收第二栅极信号的栅极端子、连接到所述第四节点的第一端子和连接到所述第三节点的第二端子。

Description

像素电路
技术领域
一些示例实施例的各方面一般地涉及像素电路。
背景技术
通常,被包括在有机发光显示装置中的像素电路可以包括有机发光元件、存储电容器、开关晶体管、驱动晶体管、发射控制晶体管、补偿晶体管、初始化晶体管等。当在有机发光显示装置的像素电路中利用低温多晶硅(LTPS)晶体管时,当以小于特定驱动频率(例如,以小于30赫兹(Hz))驱动有机发光显示装置时,可能发生闪烁。
换言之,因为即使当晶体管截止时,漏电流仍流过晶体管,所以当有机发光显示装置在低频驱动模式下操作时,存储在存储电容器中的数据信号(即,驱动晶体管的栅极端子的电压)可能因漏电流而改变,因此,观看者(或用户)可能感知到非预期的亮度变化,这会使感知的显示品质劣化。
例如,当像素电路具有其中顺序地执行初始化操作、阈值电压补偿和数据写入操作和发光操作的结构(例如,其中驱动晶体管的栅极端子、存储电容器的一个端子、初始化晶体管的一个端子和补偿晶体管的一个端子连接在特定节点处的结构)时,因为即使当补偿晶体管和初始化晶体管截止时,漏电流仍流过补偿晶体管和初始化晶体管,所以存储在存储电容器中的数据信号(即,驱动晶体管的栅极端子的电压)可能改变。因此,像素电路可以通过包括具有双结构的补偿晶体管和具有双结构的初始化晶体管来减小流过补偿晶体管和初始化晶体管的漏电流。然而,当有机发光显示装置在低频驱动模式下操作时,像素电路可能具有减小漏电流的效果微小的限制。
在本背景技术部分中公开的以上信息仅用于增加对背景的理解,因此在本背景技术部分中讨论的信息未必构成现有技术。
发明内容
例如,本发明构思的一些示例实施例涉及一种像素电路,所述像素电路包括有机发光元件(例如,有机发光二极管)、存储电容器、开关晶体管、驱动晶体管、发射控制晶体管、补偿晶体管、初始化晶体管等。
一些示例实施例的各方面提供了一种像素电路,所述像素电路能够在有机发光显示装置在低频驱动模式下操作时通过使由于流过补偿晶体管和初始化晶体管的漏电流导致的驱动晶体管的栅极端子的电压的变化最小化(或者减小由于流过补偿晶体管和初始化晶体管的漏电流导致的驱动晶体管的栅极端子的电压的变化)来防止或减少观看者能够识别出或感知到的闪烁的发生。
根据一些示例实施例的一方面,一种像素电路可以包括主电路和子电路,所述主电路包括:驱动晶体管,包括连接到第一节点的栅极端子、连接到第二节点的第一端子和连接到第三节点的第二端子;和有机发光元件,在第一电源电压和第二电源电压之间连接到所述驱动晶体管,并且所述有机发光元件被配置为通过控制与经由数据线施加的数据信号对应的驱动电流流入所述有机发光元件中来控制所述有机发光元件发光;所述子电路包括:第一补偿晶体管,包括接收第一栅极信号的栅极端子、连接到所述第一节点的第一端子和连接到第四节点的第二端子;和第二补偿晶体管,包括接收第二栅极信号的栅极端子、连接到所述第四节点的第一端子和连接到所述第三节点的第二端子。这里,在低频驱动模式下,所述第一栅极信号的驱动频率可以为N Hz,其中,N为正整数,所述第二栅极信号的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率,其中,M为正整数且不同于N,所述第一补偿晶体管可以在每秒的N个非发光时段中的预定时间期间导通,并且所述第二补偿晶体管可以在每秒的M个非发光时段中的预定时间期间导通。
根据一些示例实施例,在所述低频驱动模式下,所述第一栅极信号的所述驱动频率可以高于所述第二栅极信号的所述驱动频率。
根据一些示例实施例,所述第一栅极信号和所述第二栅极信号可以由彼此独立的各自的信号生成电路生成。
根据一些示例实施例,所述子电路还可以包括:第一初始化晶体管,包括接收第一初始化信号的栅极端子、连接到所述第一节点的第一端子和连接到第五节点的第二端子;和第二初始化晶体管,包括接收第二初始化信号的栅极端子、连接到所述第五节点的第一端子和接收初始化电压的第二端子。根据一些示例实施例,在所述低频驱动模式下,所述第一初始化信号的驱动频率可以为N Hz,所述第二初始化信号的驱动频率可以为M Hz,所述第一初始化晶体管可以在每秒的N个非发光时段中的预定时间期间导通,并且所述第二初始化晶体管可以在每秒的M个非发光时段中的预定时间期间导通。
根据一些示例实施例,所述第一初始化信号和所述第二初始化信号可以由彼此独立的各自的信号生成电路生成。
根据一些示例实施例,在其中执行初始化操作以及阈值电压补偿和数据写入操作的正常非发光时段中,在所述第一初始化晶体管和所述第二初始化晶体管导通且然后截止之后,所述第一补偿晶体管和所述第二补偿晶体管可以导通且然后截止。
根据一些示例实施例,在其中未执行所述初始化操作以及所述阈值电压补偿和数据写入操作的保持非发光时段中,在所述第一初始化晶体管导通且然后截止之后,所述第一补偿晶体管可以导通且然后截止。
根据一些示例实施例,所述子电路还可以包括初始化晶体管,所述初始化晶体管包括接收初始化信号的栅极端子、连接到所述第一节点的第一端子和接收初始化电压的第二端子。这里,在所述低频驱动模式下,所述初始化信号的驱动频率可以为M Hz,并且所述初始化晶体管可以在每秒的M个非发光时段中的预定时间期间导通。
根据一些示例实施例,在其中执行初始化操作以及阈值电压补偿和数据写入操作的正常非发光时段中,在所述初始化晶体管导通且然后截止之后,所述第一补偿晶体管和所述第二补偿晶体管可以导通且然后截止。
根据一些示例实施例,在其中未执行所述初始化操作以及所述阈值电压补偿和数据写入操作的保持非发光时段中,所述第一补偿晶体管可以导通且然后截止。
根据一些示例实施例,所述主电路还可以包括:开关晶体管,包括接收所述第一栅极信号的栅极端子、连接到所述数据线的第一端子和连接到所述第二节点的第二端子;存储电容器,包括接收所述第一电源电压的第一端子和连接到所述第一节点的第二端子;第一发射控制晶体管,包括接收第一发射控制信号的栅极端子、接收所述第一电源电压的第一端子和连接到所述第二节点的第二端子;以及第二发射控制晶体管,包括接收第二发射控制信号的栅极端子、连接到所述第三节点的第一端子和连接到所述有机发光元件的阳极的第二端子。
根据一些示例实施例,所述子电路还可以包括旁路晶体管,所述旁路晶体管包括接收旁路信号的栅极端子、接收所述初始化电压的第一端子和连接到所述有机发光元件的阳极的第二端子。
根据一些示例实施例的一方面,一种像素电路可以包括主电路和子电路,所述主电路包括:驱动晶体管,包括连接到第一节点的栅极端子、连接到第二节点的第一端子和连接到第三节点的第二端子;和有机发光元件,在第一电源电压和第二电源电压之间连接到所述驱动晶体管,并且所述有机发光元件被配置为通过控制与经由数据线施加的数据信号对应的驱动电流流入所述有机发光元件中来控制所述有机发光元件发光;所述子电路包括:第一初始化晶体管,包括接收第一初始化信号的栅极端子、连接到所述第一节点的第一端子和连接到第五节点的第二端子;第二初始化晶体管,包括接收第二初始化信号的栅极端子、连接到所述第五节点的第一端子和接收初始化电压的第二端子;以及补偿晶体管,包括接收栅极信号的栅极端子、连接到所述第一节点的第一端子和连接到所述第三节点的第二端子。这里,在低频驱动模式下,所述第一初始化信号的驱动频率可以为N Hz,其中,N为正整数,所述第二初始化信号的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率,其中,M为正整数且不同于N,所述栅极信号的驱动频率可以为M Hz,所述第一初始化晶体管可以在每秒的N个非发光时段中的预定时间期间导通,所述第二初始化晶体管可以在每秒的M个非发光时段中的预定时间期间导通,并且所述补偿晶体管可以在每秒的M个非发光时段中的预定时间期间导通。
根据一些示例实施例,在所述低频驱动模式下,所述第一初始化信号的所述驱动频率可以高于所述第二初始化信号的所述驱动频率。
根据一些示例实施例,所述第一初始化信号和所述第二初始化信号可以由彼此独立的各自的信号生成电路生成。
根据一些示例实施例,在所述低频驱动模式下,所述第一初始化信号的所述驱动频率可以高于所述栅极信号的所述驱动频率。
根据一些示例实施例,在其中执行初始化操作以及阈值电压补偿和数据写入操作的正常非发光时段中,所述第一初始化晶体管可以导通且然后截止。
根据一些示例实施例,在其中未执行所述初始化操作以及所述阈值电压补偿和数据写入操作的保持非发光时段中,在所述第一初始化晶体管导通且然后截止之后,所述补偿晶体管可以导通且然后截止。
根据一些示例实施例,所述主电路还可以包括:开关晶体管,包括接收所述栅极信号的栅极端子、连接到所述数据线的第一端子和连接到所述第二节点的第二端子;存储电容器,包括接收所述第一电源电压的第一端子和连接到所述第一节点的第二端子;第一发射控制晶体管,包括接收第一发射控制信号的栅极端子、接收所述第一电源电压的第一端子和连接到所述第二节点的第二端子;以及第二发射控制晶体管,包括接收第二发射控制信号的栅极端子、连接到所述第三节点的第一端子和连接到所述有机发光元件的阳极的第二端子。
根据一些示例实施例,所述子电路还可以包括旁路晶体管,所述旁路晶体管包括接收旁路信号的栅极端子、接收所述初始化电压的第一端子和连接到所述有机发光元件的阳极的第二端子。
因此,根据一些示例实施例的像素电路可以具有包括串联连接在驱动晶体管的栅极端子和所述驱动晶体管的一个端子之间的第一补偿晶体管和第二补偿晶体管的结构(这里,所述第一补偿晶体管的一个端子连接到所述驱动晶体管的所述栅极端子,并且所述第二补偿晶体管的一个端子连接到所述驱动晶体管的所述一个端子)或者包括连接在所述驱动晶体管的所述栅极端子和所述驱动晶体管的所述一个端子之间的补偿晶体管的结构。另外,所述像素电路可以具有包括串联连接在所述驱动晶体管的所述栅极端子和传送初始化电压的初始化电压线之间的第一初始化晶体管和第二初始化晶体管的结构(这里,所述第一初始化晶体管的一个端子连接到所述驱动晶体管的所述栅极端子,并且所述第二初始化晶体管的一个端子连接到传送所述初始化电压的所述初始化电压线)或者包括连接在所述驱动晶体管的所述栅极端子与传送所述初始化电压的所述初始化电压线之间的初始化晶体管的结构。
基于这些结构,当有机发光显示装置在低频驱动模式下操作时,像素电路可以在每秒的N个非发光时段中的预定时间期间使第一补偿晶体管和/或第一初始化晶体管导通,其中,N为正整数(即,控制第一补偿晶体管的第一栅极信号的驱动频率和控制第一初始化晶体管的第一初始化信号的驱动频率可以为N Hz,所述N Hz高于有机发光显示装置的驱动频率),并且当有机发光显示装置在低频驱动模式下操作时,像素电路可以在每秒的M个非发光时段中的预定时间期间使第二补偿晶体管和/或第二初始化晶体管导通,其中,M为正整数且不同于N(即,控制第二补偿晶体管的第二栅极信号的驱动频率和控制第二初始化晶体管的第二初始化信号的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率)。
因此,当有机发光显示装置在低频驱动模式下操作时,像素电路可以使流过第一补偿晶体管和/或第一初始化晶体管的漏电流最小化(或者减小流过第一补偿晶体管和/或第一初始化晶体管的漏电流),并且因此,可以防止(或减少)观看者能够识别出的闪烁的发生(即,可以防止驱动晶体管的栅极端子的电压的变化)。
附图说明
根据下面结合附图的详细描述,将更清楚地理解说明性的非限制性的示例实施例。
图1是示出了根据一些示例实施例的像素电路的框图。
图2是示出了根据一些示例实施例的图1的像素电路的示例的电路图。
图3是示出了根据一些示例实施例的其中图2的像素电路操作的示例的图。
图4是用于描述在相关领域的像素电路中当第四节点和第五节点被浮置时漏电流流动的图。
图5是用于描述根据一些示例实施例的在图2的像素电路中当第四节点和第五节点未被浮置时漏电流减小的图。
图6是用于描述根据一些示例实施例的图2的像素电路在低频驱动模式下操作的图。
图7是示出了根据一些示例实施例的其中图2的像素电路在低频驱动模式下操作的示例的图。
图8是示出了根据一些示例实施例的其中图2的像素电路在低频驱动模式下操作的示例的图。
图9是示出了根据一些示例实施例的其中图2的像素电路在低频驱动模式下操作的示例的进一步的细节的图。
图10是示出了根据一些示例实施例的其中图2的像素电路在低频驱动模式下操作的示例的进一步的细节的图。
图11是示出了根据一些示例实施例的其中图2的像素电路在低频驱动模式下操作的示例的进一步的细节的图。
图12是示出了根据一些示例实施例的图1的像素电路的示例的进一步的细节的电路图。
图13是示出了根据一些示例实施例的图1的像素电路的示例的进一步的细节的电路图。
图14是示出了根据一些示例实施例的图1的像素电路的示例的进一步的细节的电路图。
图15是示出了根据一些示例实施例的有机发光显示装置的框图。
图16是示出了根据一些示例实施例的电子装置的框图。
图17是示出了根据一些示例实施例的其中将图16的电子装置实现为智能电话的示例的图。
具体实施方式
在下文中,将参照附图更详细地说明本发明构思的一些示例实施例的方面。
图1是示出了根据一些示例实施例的像素电路的框图,图2是示出了图1的像素电路的示例的电路图,并且图3是示出了其中图2的像素电路操作的示例的图。
参照图1至图3,像素电路100可以包括主电路120和子电路140。例如,如图3中所示,像素电路100可以在每个图像帧IF(k)、IF(k+1)和IF(k+2)中顺序地执行非发光时段(例如,初始化时段IP以及阈值电压补偿和数据写入时段CWP)和发光时段EP。这里,非发光时段IP+CWP可以对应于第一发射控制信号EM1和第二发射控制信号EM2的截止电压电平时段,并且发光时段EP可以对应于第一发射控制信号EM1和第二发射控制信号EM2的导通电压电平时段。
主电路120可以包括串联连接在第一电源电压ELVDD与第二电源电压ELVSS之间的驱动晶体管DT和有机发光元件OLED。主电路120可以通过控制与经由数据线施加的数据信号DS对应的驱动电流以流入有机发光元件OLED中来控制有机发光元件OLED发光。例如,如图2中所示,主电路120可以包括有机发光元件OLED、存储电容器CST、开关晶体管ST、驱动晶体管DT、第一发射控制晶体管ET1和第二发射控制晶体管ET2。
有机发光元件OLED可以包括经由第二发射控制晶体管ET2连接到第三节点N3的阳极和接收第二电源电压ELVSS的阴极。存储电容器CST可以包括接收第一电源电压ELVDD的第一端子和连接到第一节点N1的第二端子。驱动晶体管DT可以包括连接到第一节点N1的栅极端子、连接到第二节点N2的第一端子和连接到第三节点N3的第二端子。
开关晶体管ST可以包括接收第一栅极信号GW1的栅极端子、连接到数据线的第一端子和连接到第二节点N2的第二端子,所述数据线响应于使开关晶体管ST导通的栅极信号传送数据信号DS。第一发射控制晶体管ET1可以包括接收第一发射控制信号EM1的栅极端子、接收第一电源电压ELVDD的第一端子和连接到第二节点N2的第二端子。第二发射控制晶体管ET2可以包括接收第二发射控制信号EM2的栅极端子、连接到第三节点N3的第一端子和连接到有机发光元件OLED的阳极的第二端子。尽管在图2中示出了第一发射控制晶体管ET1和第二发射控制晶体管ET2分别由第一发射控制信号EM1和第二发射控制信号EM2控制(例如,第一发射控制晶体管ET1可以由第一发射控制信号EM1控制,并且第二发射控制晶体管ET2可以由从第一发射控制信号EM1延迟了特定时间的第二发射控制信号EM2控制),但是在一些示例实施例中,第一发射控制晶体管ET1和第二发射控制晶体管ET2可以由相同的发射控制信号控制。在一些示例实施例中,主电路120可以包括第一发射控制晶体管ET1和第二发射控制晶体管ET2中的仅一个。
子电路140可以包括串联连接在第一节点N1与第三节点N3之间的第一补偿晶体管CT1和第二补偿晶体管CT2。例如,如图2中所示,子电路140可以包括第一补偿晶体管CT1、第二补偿晶体管CT2、第一初始化晶体管IT1、第二初始化晶体管IT2和旁路晶体管BT。第一补偿晶体管CT1可以包括接收第一栅极信号GW1的栅极端子、连接到第一节点N1的第一端子和连接到第四节点N4的第二端子。第二补偿晶体管CT2可以包括接收第二栅极信号GW2的栅极端子、连接到第四节点N4的第一端子和连接到第三节点N3的第二端子。因此,第一补偿晶体管CT1和第二补偿晶体管CT2可以串联耦接在第一节点N1与第三节点N3之间。
第一初始化晶体管IT1可以包括接收第一初始化信号GI1的栅极端子、连接到第一节点N1的第一端子和连接到第五节点N5的第二端子。第二初始化晶体管IT2可以包括接收第二初始化信号GI2的栅极端子、连接到第五节点N5的第一端子和接收初始化电压VINT的第二端子。旁路晶体管BT可以包括接收旁路信号BI的栅极端子、接收初始化电压VINT的第一端子和连接到有机发光元件OLED的阳极的第二端子,使得初始化电压VINT可以响应于旁路信号BI施加到有机发光元件OLED的阳极。
在一些示例实施例中,控制旁路晶体管BT的旁路信号BI可以与控制第一初始化晶体管IT1的第一初始化信号GI1或控制第二初始化晶体管IT2的第二初始化信号GI2相同。这里,在有机发光显示装置的低频驱动模式(例如,30Hz驱动)下,第一栅极信号GW1的驱动频率可以为N Hz(例如,60Hz),所述N Hz高于有机发光显示装置的驱动频率,其中,N为正整数,并且第二栅极信号GW2的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率,其中,M为正整数且不同于N。
因此,在有机发光显示装置的低频驱动模式下,由第一栅极信号GW1控制的第一补偿晶体管CT1可以在每秒的N个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,并且由第二栅极信号GW2控制的第二补偿晶体管CT2可以在每秒的M个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通。另外,在有机发光显示装置的低频驱动模式(例如,30Hz驱动)下,第一初始化信号GI1的驱动频率可以为N Hz(例如,60Hz),所述NHz高于有机发光显示装置的驱动频率,并且第二初始化信号GI2的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率。因此,在有机发光显示装置的低频驱动模式下,由第一初始化信号GI1控制的第一初始化晶体管IT1可以在每秒的N个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,并且由第二初始化信号GI2控制的第二初始化晶体管IT2可以在每秒的M个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通。
根据一些示例实施例,在有机发光显示装置的低频驱动模式下,第一栅极信号GW1的驱动频率可以高于第二栅极信号GW2的驱动频率,并且第一初始化信号GI1的驱动频率可以高于第二初始化信号GI2的驱动频率。例如,当有机发光显示装置的驱动频率为30Hz时,第一栅极信号GW1的驱动频率可以为比有机发光显示装置的驱动频率高的60Hz,并且第二栅极信号GW2的驱动频率可以为作为有机发光显示装置的驱动频率的30Hz。在这种情况下,由第一栅极信号GW1控制的第一补偿晶体管CT1可以在每秒的60个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,并且由第二栅极信号GW2控制的第二补偿晶体管CT2可以在每秒的30个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通。另外,当有机发光显示装置的驱动频率为30Hz时,第一初始化信号GI1的驱动频率可以为比有机发光显示装置的驱动频率高的60Hz,并且第二初始化信号GI2的驱动频率可以为作为有机发光显示装置的驱动频率的30Hz。在这种情况下,由第一初始化信号GI1控制的第一初始化晶体管IT1可以在每秒的60个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,并且由第二初始化信号GI2控制的第二初始化晶体管IT2可以在每秒的30个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通。因此,第一初始化晶体管IT1、第二初始化晶体管IT2、第一补偿晶体管CT1和第二补偿晶体管CT2可以在第一图像帧的非发光时段IP+CWP(例如,称为正常非发光时段)中导通且然后截止,并且只有第一初始化晶体管IT1和第一补偿晶体管CT1可以在第一图像帧之后的第二图像帧的非发光时段IP+CWP(例如,称为保持非发光时段)中导通且然后截止。下面参照图4至图7更详细地描述这些操作。
这里,因为在有机发光显示装置的低频驱动模式下第一栅极信号GW1和第二栅极信号GW2需要具有不同的驱动频率,所以第一栅极信号GW1和第二栅极信号GW2可以由彼此独立的各自的信号生成电路来生成。另外,因为在有机发光显示装置的低频驱动模式下第一初始化信号GI1和第二初始化信号GI2需要具有不同的驱动频率,所以第一初始化信号GI1和第二初始化信号GI2可以由彼此独立的各自的信号生成电路来生成。根据一些示例实施例,第一初始化信号GI1和第二初始化信号GI2可以独立于第一栅极信号GW1和第二栅极信号GW2而生成。根据一些示例实施例,第一初始化信号GI1和第二初始化信号GI2可以被替换为施加到相邻的栅极线(或称为相邻的水平线)的第一栅极信号GW1和/或第二栅极信号GW2。
如上所述,像素电路100可以顺序地执行每个图像帧IF(k)、IF(k+1)和IF(k+2)中的非发光时段(即,初始化时段IP以及阈值电压补偿和数据写入时段CWP)和发光时段EP。例如,在初始化时段IP中,第一初始化晶体管IT1、第二初始化晶体管IT2和旁路晶体管BT可以导通,并且因此,初始化电压VINT(例如,-4V)可以被施加到第一节点N1(即,驱动晶体管DT的栅极端子)和有机发光元件OLED的阳极。因此,驱动晶体管DT的栅极端子和有机发光元件OLED的阳极可以利用初始化电压VINT被初始化。
在阈值电压补偿和数据写入时段CWP中,开关晶体管ST、驱动晶体管DT、第一补偿晶体管CT1和第二补偿晶体管CT2可以导通,并且因此,被补偿了驱动晶体管DT的阈值电压的数据信号DS可以被存储在存储电容器CST中。在发光时段EP中,第一发射控制晶体管ET1、第二发射控制晶体管ET2和驱动晶体管DT可以导通,并且因此,与存储在存储电容器CST中的数据信号DS对应的驱动电流可以流入有机发光元件OLED中。
这里,因为与数据信号DS对应的驱动电流需要仅流入有机发光元件OLED中,所以开关晶体管ST、旁路晶体管BT、第一补偿晶体管CT1、第二补偿晶体管CT2、第一初始化晶体管IT1和第二初始化晶体管IT2可以截止。然而,因为在第一补偿晶体管CT1和第二补偿晶体管CT2在非发光时段IP+CWP中导通且然后截止之后,第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4变为处于浮置状态或在浮置状态下操作,所以如果第四节点N4保持在浮置状态下,则第四节点N4的电压会升高至与被施加到第一补偿晶体管CT1和第二补偿晶体管CT2的第一栅极信号GW1和第二栅极信号GW2的截止电压(例如,7.6V)对应的电压。另外,因为在第一初始化晶体管IT1和第二初始化晶体管IT2在非发光时段IP+CWP中导通且然后截止之后,第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5变为处于浮置状态或在浮置状态下操作,所以如果第五节点N5保持在浮置状态下,则第五节点N5的电压会升高至与被施加到第一初始化晶体管IT1和第二初始化晶体管IT2的第一初始化信号GI1和第二初始化信号GI2的截止电压(例如,7.6V)对应的电压。因此,因为第四节点N4的电压远高于第一节点N1的电压,所以漏电流可以从第四节点N4通过第一补偿晶体管CT1流到第一节点N1。另外,因为第五节点N5的电压远高于第一节点N1的电压,所以漏电流可以从第五节点N5通过第一初始化晶体管IT1流到第一节点N1。即,当第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4变为处于浮置状态时,第一节点N1的电压会改变(即,驱动晶体管DT的栅极端子的电压会改变),并且因此,因为流入有机发光元件OLED中的驱动电流改变,所以可能发生观看者能够识别出的闪烁。另外,当第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5变为处于浮置状态时,第一节点N1的电压会改变(即,驱动晶体管DT的栅极端子的电压会改变),并且因此,因为流入有机发光元件OLED中的驱动电流改变,所以可能发生观看者能够识别出的闪烁。当有机发光显示装置在相对高的频率下操作时,因为漏电流流动的时间短,所以由于闪烁导致的图像品质劣化可能不严重。另一方面,当有机发光显示装置在相对低的频率下(即,在有机发光显示装置的低频驱动模式下)操作时,因为漏电流流动的时间长,所以由于闪烁导致的图像品质劣化会相对更严重。
因此,像素电路100可以具有其中第一补偿晶体管CT1和第二补偿晶体管CT2串联连接在驱动晶体管DT的栅极端子(即,第一节点N1)与驱动晶体管DT的一个端子(即,第三节点N3)之间的结构,其中,第一补偿晶体管CT1的一个端子连接到驱动晶体管DT的栅极端子,并且第二补偿晶体管CT2的一个端子连接到驱动晶体管DT的一个端子。另外,像素电路100可以具有其中第一初始化晶体管IT1和第二初始化晶体管IT2串联连接在驱动晶体管DT的栅极端子(即,第一节点N1)与传送初始化电压VINT的初始化电压线之间的结构,其中,第一初始化晶体管IT1的一个端子连接到驱动晶体管DT的栅极端子,并且第二初始化晶体管IT2的一个端子连接到传送初始化电压VINT的初始化电压线。基于这些结构,在有机发光显示装置的低频驱动模式下,像素电路100可以在每秒的N个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间使第一补偿晶体管CT1和第一初始化晶体管IT1导通(即,控制第一补偿晶体管CT1的第一栅极信号GW1的驱动频率和控制第一初始化晶体管IT1的第一初始化信号GI1的驱动频率可以为N Hz,所述N Hz高于有机发光显示装置的驱动频率),并且像素电路100可以在每秒的M个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间使第二补偿晶体管CT2和第二初始化晶体管IT2导通(即,控制第二补偿晶体管CT2的第二栅极信号GW2的驱动频率和控制第二初始化晶体管IT2的第二初始化信号GI2的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率)。因此,当有机发光显示装置在低频驱动模式下操作时,在一些非发光时段IP+CWP中,可以通过第一栅极信号GW1使第一补偿晶体管CT1导通,可以通过第一初始化信号GI1使第一初始化晶体管IT1导通,并且因此,第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4以及第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以脱离浮置状态(即,在通过第一栅极信号GW1使第一补偿晶体管CT1导通的同时,第一节点N1和第四节点N4可以电连接,并且在通过第一初始化信号GI1使第一初始化晶体管IT1导通的同时,第一节点N1和第五节点N5可以电连接)。因此,当有机发光显示装置在低频驱动模式下操作时,在一些非发光时段IP+CWP中,像素电路100可以使第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4以及第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5脱离浮置状态,并且因此,像素电路100可以使通过第一补偿晶体管CT1和第一初始化晶体管IT1流入第一节点N1中的漏电流最小化(或者可以减小通过第一补偿晶体管CT1和第一初始化晶体管IT1流入第一节点N1中的漏电流),以防止或减少观看者能够识别出或感知到的闪烁的发生(即,防止或减小驱动晶体管DT的栅极端子的电压的改变)。
图4是用于描述在相关领域的像素电路中当第四节点和第五节点被浮置时漏电流流动的图,并且图5是用于描述在图2的像素电路中当第四节点和第五节点未被浮置时漏电流减小的图。
参照图4和图5,当有机发光显示装置在低频驱动模式下操作时,与相关领域的像素电路10相比,像素电路100可以在一些非发光时段IP+CWP中使流过第一补偿晶体管CT1和第一初始化晶体管IT1的漏电流LC1和LC2最小化(或者减小流过第一补偿晶体管CT1和第一初始化晶体管IT1的漏电流LC1和LC2)。为了便于描述,下面假设:栅极信号GW、GW1和GW2的截止电压为7.6V,初始化信号GI、GI1和GI2的截止电压为7.6V,并且初始化电压VINT为-4V。
如上所述,像素电路100可以在一些非发光时段IP+CWP中通过利用具有不同的驱动频率的第一栅极信号GW1和第二栅极信号GW2分别控制第一补偿晶体管CT1和第二补偿晶体管CT2并通过利用具有不同的驱动频率的第一初始化信号GI1和第二初始化信号GI2分别控制第一初始化晶体管IT1和第二初始化晶体管IT2使流过第一补偿晶体管CT1和第一初始化晶体管IT1的漏电流LC1和LC2最小化(或者减小流过第一补偿晶体管CT1和第一初始化晶体管IT1的漏电流LC1和LC2)。在相关领域的像素电路10以及像素电路100中,在其中执行初始化操作以及阈值电压补偿和数据写入操作的正常非发光时段IP+CWP期间,在第一初始化晶体管IT1和第二初始化晶体管IT2导通且然后截止(即,执行用于使第一节点N1初始化的初始化操作)之后,第一补偿晶体管CT1和第二补偿晶体管CT2可以导通且然后截止(即,可以执行用于将被补偿了驱动晶体管DT的阈值电压的数据信号DS存储在存储电容器CST中的阈值电压补偿和数据写入操作)。
如图4中所示,在相关领域的像素电路10中,在其中未执行初始化操作以及阈值电压补偿和数据写入操作的保持非发光时段IP+CWP期间,第一补偿晶体管CT1、第二补偿晶体管CT2、第一初始化晶体管IT1和第二初始化晶体管IT2可以截止。换言之,在相关领域的像素电路10中,在其中未执行初始化操作以及阈值电压补偿和数据写入操作的保持非发光时段IP+CWP期间,开关晶体管ST、驱动晶体管DT、第一补偿晶体管CT1、第二补偿晶体管CT2、第一发射控制晶体管ET1、第二发射控制晶体管ET2、第一初始化晶体管IT1、第二初始化晶体管IT2和旁路晶体管BT可以截止(即,由ST(OFF)、DT(OFF)、CT1(OFF)、CT2(OFF)、ET1(OFF)、ET2(OFF)、IT1(OFF)、IT2(OFF)和BT(OFF)指示)。这里,因为第一补偿晶体管CT1和第二补偿晶体管CT2截止,所以第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以变为处于浮置状态(即,由N4(FLOATING)指示)。因此,因为施加到第一补偿晶体管CT1的栅极端子和第二补偿晶体管CT2的栅极端子的栅极信号GW具有7.6V的截止电压,所以由于栅极信号GW的影响,第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以具有大约7.6V的电压。因此,因为第四节点N4的电压为7.6V并且第一节点N1的电压为与数据信号DS对应的电压(例如,对于第(31)灰度级为0.63V,对于第(87)灰度级为-0.03V,对于第(255)灰度级为-0.7V,等等),所以第一漏电流LC1可以从第四节点N4通过第一补偿晶体管CT1流到第一节点N1。类似地,因为第一初始化晶体管IT1和第二初始化晶体管IT2截止,所以第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以变为处于浮置状态(即,由N5(FLOATING)指示)。因此,因为施加到第一初始化晶体管IT1的栅极端子和第二初始化晶体管IT2的栅极端子的初始化信号GI具有7.6V的截止电压,所以由于初始化信号GI的影响,第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以具有大约7.6V的电压。因此,因为第五节点N5的电压为7.6V并且第一节点N1的电压为与数据信号DS对应的电压,所以第二漏电流LC2可以从第五节点N5通过第一初始化晶体管IT1流到第一节点N1。例如,在相关领域的像素电路10中,在其中未执行初始化操作以及阈值电压补偿和数据写入操作的保持非发光时段IP+CWP期间,由于流过第一补偿晶体管CT1和第一初始化晶体管IT1的漏电流LC1和LC2,驱动晶体管DT的栅极端子(即,第一节点N1)的电压会改变,并且因此,由于有机发光元件OLED的发光亮度改变,因此会发生观看者能够识别出的闪烁。
另一方面,如图5中所示,在像素电路100中,在其中未执行初始化操作以及阈值电压补偿和数据写入操作的保持非发光时段IP+CWP期间,第二补偿晶体管CT2和第二初始化晶体管IT2可以截止,但是第一补偿晶体管CT1和第一初始化晶体管IT1可以导通且然后截止(即,第一补偿晶体管CT1可以在一时间(例如,设定或预定时间)期间导通,并且第一初始化晶体管IT1可以在一时间(例如,设定或预定时间)期间导通)。换言之,在像素电路100中,在其中未执行初始化操作以及阈值电压补偿和数据写入操作的保持非发光时段IP+CWP期间,开关晶体管ST、驱动晶体管DT、第一补偿晶体管CT1和第一初始化晶体管IT1可以导通(即,由ST(ON)、DT(ON)、CT1(ON)和IT1(ON)指示),并且第二补偿晶体管CT2、第二初始化晶体管IT2、第一发射控制晶体管ET1、第二发射控制晶体管ET2和旁路晶体管BT可以截止(即,由CT2(OFF)、IT2(OFF)、ET1(OFF)、ET2(OFF)和BT(OFF)指示)。这里,因为第一补偿晶体管CT1和第一初始化晶体管IT1在一时间(例如,设定或预定时间)期间导通,所以在第一补偿晶体管CT1导通的同时,第一节点N1和第四节点N4可以电连接,并且在第一初始化晶体管IT1导通的同时,第一节点N1和第五节点N5可以电连接。因此,在像素电路100中,在其中未执行初始化操作以及阈值电压补偿和数据写入操作的保持非发光时段IP+CWP期间,第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以脱离浮置状态(即,由N4(NON-FLOATING)指示),并且第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以脱离浮置状态(即,由N5(NON-FLOATING)指示)。即,因为介于第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4和作为驱动晶体管DT的栅极端子的第一节点N1之间的电压差减小,所以第一漏电流LC1可以减小。另外,因为介于第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5和作为驱动晶体管DT的栅极端子的第一节点N1之间的电压差减小,所以第二漏电流LC2可以减小。简言之,在像素电路100中,在其中未执行初始化操作以及阈值电压补偿和数据写入操作的保持非发光时段IP+CWP期间,可以防止或减小驱动晶体管DT的栅极端子的电压的变化,并且因此,可以防止(或减小)由于流过第一补偿晶体管CT1和第一初始化晶体管IT1的漏电流LC1和LC2所导致的可识别出的闪烁。尽管在图5中示出了将第一栅极信号GW1施加到被包括在像素电路100中的开关晶体管ST的栅极端子,但是在一些示例实施例中,可以将第二栅极信号GW2施加到被包括在像素电路100中的开关晶体管ST的栅极端子。在这种情况下,在像素电路100中,在其中未执行初始化操作以及阈值电压补偿和数据写入操作的保持非发光时段IP+CWP期间,开关晶体管ST和驱动晶体管DT可以保持在截止状态。
图6是用于描述图2的像素电路在低频驱动模式下操作的图,并且图7是示出了其中图2的像素电路在低频驱动模式下操作的示例的图。
参照图6和图7,在有机发光显示装置的低频驱动模式下,像素电路100可以顺序地执行每个图像帧中的初始化时段IP、阈值电压补偿和数据写入时段CWP以及发光时段EP。如上所述,在有机发光显示装置的低频驱动模式下,第一栅极信号GW1的驱动频率可以为NHz,所述N Hz高于有机发光显示装置的驱动频率,第二栅极信号GW2的驱动频率可以为MHz,所述M Hz是有机发光显示装置的驱动频率,第一初始化信号GI1的驱动频率可以为NHz,所述N Hz高于有机发光显示装置的驱动频率,并且第二初始化信号GI2的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率。在示例实施例中,第一发射控制信号EM1的驱动频率和第二发射控制信号EM2的驱动频率可以等于第一栅极信号GW1的驱动频率(即,N Hz,所述N Hz高于有机发光显示装置的驱动频率)。因此,由第一栅极信号GW1控制的第一补偿晶体管CT1可以在每秒的N个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,由第二栅极信号GW2控制的第二补偿晶体管CT2可以在每秒的M个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,由第一初始化信号GI1控制的第一初始化晶体管IT1可以在每秒的N个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,并且由第二初始化信号GI2控制的第二初始化晶体管IT2可以在每秒的M个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通。为了便于描述,下面假设:有机发光显示装置的驱动频率为30Hz,第一栅极信号GW1的驱动频率为60Hz,第二栅极信号GW2的驱动频率为30Hz,第一初始化信号GI1的驱动频率为60Hz,第二初始化信号GI2的驱动频率为30Hz,由第一栅极信号GW1控制的第一补偿晶体管CT1在每秒的60个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,由第二栅极信号GW2控制的第二补偿晶体管CT2在每秒的30个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,由第一初始化信号GI1控制的第一初始化晶体管IT1在每秒的60个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,并且由第二初始化信号GI2控制的第二初始化晶体管IT2在每秒的30个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通。
在第一图像帧的非发光时段IP+CWP(即,其中执行初始化操作以及阈值电压补偿和数据写入操作的正常非发光时段)中,第一栅极信号GW1和第二栅极信号GW2可以在一时间(例如,设定或预定时间)期间具有导通电压电平,并且第一初始化信号GI1和第二初始化信号GI2可以在一时间(例如,设定或预定时间)(即,由GW1(ON)、GW2(ON)、GI1(ON)和GI2(ON)指示)期间具有导通电压电平。例如,如图2和图7中所示,在第一图像帧的非发光时段IP+CWP中,可以通过第一发射控制信号EM1和第二发射控制信号EM2使第一发射控制晶体管ET1和第二发射控制晶体管ET2截止。这里,在第一图像帧的初始化时段IP中,可以通过第一初始化信号GI1和第二初始化信号GI2使第一初始化晶体管IT1和第二初始化晶体管IT2导通且然后截止。然后,在第一图像帧的阈值电压补偿和数据写入时段CWP中,可以通过第一栅极信号GW1和第二栅极信号GW2使第一补偿晶体管CT1和第二补偿晶体管CT2导通且然后截止。随后,在第一图像帧的发光时段EP中,可以通过第一发射控制信号EM1和第二发射控制信号EM2使第一发射控制晶体管ET1和第二发射控制晶体管ET2导通。接下来,在第一图像帧之后的第二图像帧的非发光时段IP+CWP(即,其中未执行初始化操作以及阈值电压补偿和数据写入操作的保持非发光时段)中,第二栅极信号GW2和第二初始化信号GI2可以具有截止电压电平,并且第一栅极信号GW1和第一初始化信号GI1可以在一时间(例如,设定或预定时间)(即,由GW1(ON)、GW2(OFF)、GI1(ON)和GI2(OFF)指示)期间具有导通电压电平。例如,如图2和图7中所示,在第二图像帧的非发光时段IP+CWP中,可以通过第一发射控制信号EM1和第二发射控制信号EM2使第一发射控制晶体管ET1和第二发射控制晶体管ET2截止。在第二图像帧的初始化时段IP中,可以通过第二初始化信号GI2使第二初始化晶体管IT2保持在截止状态。在第二图像帧的阈值电压补偿和数据写入时段CWP中,可以通过第二栅极信号GW2使第二补偿晶体管CT2保持在截止状态。然而,在第二图像帧的初始化时段IP中,可以通过第一初始化信号GI1使第一初始化晶体管IT1导通且然后截止(即,第一节点N1和第五节点N5电连接)。在第二图像帧的阈值电压补偿和数据写入时段CWP中,可以通过第一栅极信号GW1使第一补偿晶体管CT1导通且然后截止(即,第一节点N1和第四节点N4电连接)。因此,如参照图5描述的,在第二图像帧的非发光时段IP+CWP中,可以减小流过第一补偿晶体管CT1和第一初始化晶体管IT1的漏电流LC1和LC2。
接下来,在第二图像帧之后的第三图像帧的非发光时段IP+CWP(即,其中执行初始化操作以及阈值电压补偿和数据写入操作的正常非发光时段)中,第一栅极信号GW1和第二栅极信号GW2可以在一时间(例如,设定或预定时间)期间具有导通电压电平,并且第一初始化信号GI1和第二初始化信号GI2可以在一时间(例如,设定或预定时间)(即,由GW1(ON)、GW2(ON)、GI1(ON)和GI2(ON)指示)期间具有导通电压电平。例如,如图2和图7中所示,在第三图像帧的非发光时段IP+CWP中,可以通过第一发射控制信号EM1和第二发射控制信号EM2使第一发射控制晶体管ET1和第二发射控制晶体管ET2截止。在第三图像帧的初始化时段IP中,可以通过第一初始化信号GI1和第二初始化信号GI2使第一初始化晶体管IT1和第二初始化晶体管IT2导通且然后截止。然后,在第三图像帧的阈值电压补偿和数据写入时段CWP中,可以通过第一栅极信号GW1和第二栅极信号GW2使第一补偿晶体管CT1和第二补偿晶体管CT2导通且然后截止。随后,在第三图像帧的发光时段EP中,可以通过第一发射控制信号EM1和第二发射控制信号EM2使第一发射控制晶体管ET1和第二发射控制晶体管ET2导通。接下来,在第三图像帧之后的第四图像帧的非发光时段IP+CWP(即,其中未执行初始化操作以及阈值电压补偿和数据写入操作的保持非发光时段)中,第二栅极信号GW2和第二初始化信号GI2可以具有截止电压电平,并且第一栅极信号GW1和第一初始化信号GI1可以在一时间(例如,设定或预定时间)(即,由GW1(ON)、GW2(OFF)、GI1(ON)和GI2(OFF)指示)期间具有导通电压电平。例如,如图2和图7中所示,在第四图像帧的非发光时段IP+CWP中,可以通过第一发射控制信号EM1和第二发射控制信号EM2使第一发射控制晶体管ET1和第二发射控制晶体管ET2截止。在第四图像帧的初始化时段IP中,可以通过第二初始化信号GI2使第二初始化晶体管IT2保持在截止状态。在第四图像帧的阈值电压补偿和数据写入时段CWP中,可以通过第二栅极信号GW2使第二补偿晶体管CT2保持在截止状态。然而,在第四图像帧的初始化时段IP中,可以通过第一初始化信号GI1使第一初始化晶体管IT1导通且然后截止(即,第一节点N1和第五节点N5电连接)。在第四图像帧的阈值电压补偿和数据写入时段CWP中,可以通过第一栅极信号GW1使第一补偿晶体管CT1导通且然后截止(即,第一节点N1和第四节点N4电连接)。因此,如参照图5描述的,在第四图像帧的非发光时段IP+CWP中,可以减小流过第一补偿晶体管CT1和第一初始化晶体管IT1的漏电流LC1和LC2。
以这种方式,第一补偿晶体管CT1可以在每秒的60个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,第二补偿晶体管CT2可以在每秒的30个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,第一初始化晶体管IT1可以在每秒的60个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通,并且第二初始化晶体管IT2可以在每秒的30个非发光时段IP+CWP中的一时间(例如,设定或预定时间)期间导通。为此,可以生成控制第一补偿晶体管CT1的第一栅极信号GW1以具有60Hz的驱动频率(即,由60Hz指示),所述60Hz的驱动频率高于有机发光显示装置的驱动频率,可以生成控制第二补偿晶体管CT2的第二栅极信号GW2以具有30Hz的驱动频率(即,由30Hz指示),所述30Hz的驱动频率是有机发光显示装置的驱动频率,可以生成控制第一初始化晶体管IT1的第一初始化信号GI1以具有60Hz的驱动频率(即,由60Hz指示),所述60Hz的驱动频率高于有机发光显示装置的驱动频率,并且可以生成控制第二初始化晶体管IT2的第二初始化信号GI2以具有30Hz的驱动频率(即,由30Hz指示),所述30Hz的驱动频率是有机发光显示装置的驱动频率。这里,因为控制第一补偿晶体管CT1的第一栅极信号GW1和控制第二补偿晶体管CT2的第二栅极信号GW2具有不同的驱动频率,所以第一栅极信号GW1和第二栅极信号GW2可以由彼此独立的各自的信号生成电路来生成。类似地,因为控制第一初始化晶体管IT1的第一初始化信号GI1和控制第二初始化晶体管IT2的第二初始化信号GI2具有不同的驱动频率,所以第一初始化信号GI1和第二初始化信号GI2可以由彼此独立的各自的信号生成电路来生成。尽管上面描述了有机发光显示装置的驱动频率为30Hz(即,有机发光显示装置的低频驱动模式),第一栅极信号GW1的驱动频率为60Hz,第二栅极信号GW2的驱动频率为30Hz,第一初始化信号GI1的驱动频率为60Hz,并且第二初始化信号GI2的驱动频率为30Hz,但是本发明构思不限于此。例如,应当理解,第一栅极信号GW1的驱动频率、第二栅极信号GW2的驱动频率、第一初始化信号GI1的驱动频率和第二初始化信号GI2的驱动频率可以根据有机发光显示装置的驱动频率不同地设定。
图8是示出了根据一些示例实施例的其中图2的像素电路在低频驱动模式下操作的示例的进一步的细节的图。
参照图8,在有机发光显示装置的低频驱动模式下,第一栅极信号GW1的驱动频率可以为N Hz(例如,60Hz),所述N Hz高于有机发光显示装置的驱动频率,第二栅极信号GW2的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率,第一初始化信号GI1的驱动频率可以为N Hz(例如,60Hz),所述N Hz高于有机发光显示装置的驱动频率,并且第二初始化信号GI2的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率。在示例实施例中,第一发射控制信号EM1的驱动频率和第二发射控制信号EM2的驱动频率可以为N Hz(例如,60Hz),所述N Hz高于有机发光显示装置的驱动频率。如图8中所示,由第一栅极信号GW1控制的第一补偿晶体管CT1可以在每秒的N个非发光时段IP+CWP中的第一时间(例如,两个水平时段2H)期间导通,由第二栅极信号GW2控制的第二补偿晶体管CT2可以在每秒的M个非发光时段IP+CWP中的第二时间(例如,一个水平时段1H)期间导通,由第一初始化信号GI1控制的第一初始化晶体管IT1可以在每秒的N个非发光时段IP+CWP中的第一时间(例如,两个水平时段2H)期间导通,并且由第二初始化信号GI2控制的第二初始化晶体管IT2可以在每秒的M个非发光时段IP+CWP中的第二时间(例如,一个水平时段1H)期间导通。即,第一栅极信号GW1的导通电压电平时段可以比第二栅极信号GW2的导通电压电平时段长,并且第二栅极信号GW2的导通电压电平时段可以与第一栅极信号GW1的导通电压电平时段重叠。另外,第一初始化信号GI1的导通电压电平时段可以比第二初始化信号GI2的导通电压电平时段长,并且第二初始化信号GI2的导通电压电平时段可以与第一初始化信号GI1的导通电压电平时段重叠。根据一些示例实施例,如图8中所示,第二栅极信号GW2的导通电压电平时段的起始点可以与第一栅极信号GW1的导通电压电平时段的起始点一致,第二栅极信号GW2的导通电压电平时段的终点可以早于第一栅极信号GW1的导通电压电平时段的终点(或者在第一栅极信号GW1的导通电压电平时段的终点之前),第二初始化信号GI2的导通电压电平时段的起始点可以与第一初始化信号GI1的导通电压电平时段的起始点一致,并且第二初始化信号GI2的导通电压电平时段的终点可以早于第一初始化信号GI1的导通电压电平时段的终点。因此,因为在图像帧的正常非发光时段IP+CWP中存在其中第一栅极信号GW1的导通电压电平时段与第二栅极信号GW2的导通电压电平时段不重叠的时段,所以第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以在其中第一栅极信号GW1的导通电压电平时段与第二栅极信号GW2的导通电压电平时段不重叠的时段中脱离浮置状态。在图像帧的保持非发光时段IP+CWP中,第一补偿晶体管CT1可以在第一时间期间导通,因此,第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以脱离浮置状态。因此,可以减小从第四节点N4通过第一补偿晶体管CT1流到第一节点N1的第一漏电流LC1。类似地,因为在图像帧的正常非发光时段IP+CWP中存在其中第一初始化信号GI1的导通电压电平时段与第二初始化信号GI2的导通电压电平时段不重叠的时段,所以第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以在其中第一初始化信号GI1的导通电压电平时段与第二初始化信号GI2的导通电压电平时段不重叠的时段中脱离浮置状态。在图像帧的保持非发光时段IP+CWP中,第一初始化晶体管IT1可以在第一时间期间导通,并且因此,第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以脱离浮置状态。因此,可以减小从第五节点N5通过第一初始化晶体管IT1流到第一节点N1的第二漏电流LC2。
图9是示出了根据一些示例实施例的其中图2的像素电路在低频驱动模式下操作的示例的进一步的细节的图。
参照图9,在有机发光显示装置的低频驱动模式下,第一栅极信号GW1的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率,第二栅极信号GW2的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率,第一初始化信号GI1的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率,并且第二初始化信号GI2的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率。在示例实施例中,第一发射控制信号EM1的驱动频率和第二发射控制信号EM2的驱动频率可以为N Hz(例如,60Hz),所述N Hz高于有机发光显示装置的驱动频率。在这种情况下,在图像帧的保持非发光时段IP+CWP中,因为由第一栅极信号GW1控制的第一补偿晶体管CT1、由第二栅极信号GW2控制的第二补偿晶体管CT2、由第一初始化信号GI1控制的第一初始化晶体管IT1和由第二初始化信号GI2控制的第二初始化晶体管IT2截止,所以从第四节点N4通过第一补偿晶体管CT1流到第一节点N1的第一漏电流LC1和从第五节点N5通过第一初始化晶体管IT1流到第一节点N1的第二漏电流LC2会大。如图9中所示,由第一栅极信号GW1控制的第一补偿晶体管CT1可以在每秒的M个非发光时段IP+CWP中的第一时间(例如,两个水平时段2H)期间导通,由第二栅极信号GW2控制的第二补偿晶体管CT2可以在每秒的M个非发光时段IP+CWP中的第二时间(例如,一个水平时段1H)期间导通,由第一初始化信号GI1控制的第一初始化晶体管IT1可以在每秒的M个非发光时段IP+CWP中的第一时间(例如,两个水平时段2H)期间导通,并且由第二初始化信号GI2控制的第二初始化晶体管IT2可以在每秒的M个非发光时段IP+CWP中的第二时间(例如,一个水平时段1H)期间导通。即,第一栅极信号GW1的导通电压电平时段可以比第二栅极信号GW2的导通电压电平时段长,并且第二栅极信号GW2的导通电压电平时段可以与第一栅极信号GW1的导通电压电平时段重叠。另外,第一初始化信号GI1的导通电压电平时段可以比第二初始化信号GI2的导通电压电平时段长,并且第二初始化信号GI2的导通电压电平时段可以与第一初始化信号GI1的导通电压电平时段重叠。根据一些示例实施例,如图9中所示,第二栅极信号GW2的导通电压电平时段的起始点可以与第一栅极信号GW1的导通电压电平时段的起始点一致,第二栅极信号GW2的导通电压电平时段的终点可以早于第一栅极信号GW1的导通电压电平时段的终点,第二初始化信号GI2的导通电压电平时段的起始点可以与第一初始化信号GI1的导通电压电平时段的起始点一致,并且第二初始化信号GI2的导通电压电平时段的终点可以早于第一初始化信号GI1的导通电压电平时段的终点。因此,因为在图像帧的正常非发光时段IP+CWP中存在其中第一栅极信号GW1的导通电压电平时段与第二栅极信号GW2的导通电压电平时段不重叠的时段,所以第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以在其中第一栅极信号GW1的导通电压电平时段与第二栅极信号GW2的导通电压电平时段不重叠的时段中脱离浮置状态。因此,可以减小从第四节点N4通过第一补偿晶体管CT1流到第一节点N1的第一漏电流LC1。类似地,因为在图像帧的正常非发光时段IP+CWP中存在其中第一初始化信号GI1的导通电压电平时段与第二初始化信号GI2的导通电压电平时段不重叠的时段,所以第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以在其中第一初始化信号GI1的导通电压电平时段与第二初始化信号GI2的导通电压电平时段不重叠的时段中脱离浮置状态。因此,可以减小从第五节点N5通过第一初始化晶体管IT1流到第一节点N1的第二漏电流LC2。
图10是示出了根据一些示例实施例的其中图2的像素电路在低频驱动模式下操作的示例的进一步的细节的图。
参照图10,在有机发光显示装置的低频驱动模式下,第一栅极信号GW1的驱动频率可以为N Hz(例如,60Hz),所述N Hz高于有机发光显示装置的驱动频率,第二栅极信号GW2的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率,第一初始化信号GI1的驱动频率可以为N Hz(例如,60Hz),所述N Hz高于有机发光显示装置的驱动频率,并且第二初始化信号GI2的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率。在示例实施例中,第一发射控制信号EM1的驱动频率和第二发射控制信号EM2的驱动频率可以为N Hz(例如,60Hz),所述N Hz高于有机发光显示装置的驱动频率。如图10中所示,由第一栅极信号GW1控制的第一补偿晶体管CT1可以在每秒的N个非发光时段IP+CWP中的第一时间(例如,两个水平时段2H)期间导通,由第二栅极信号GW2控制的第二补偿晶体管CT2可以在每秒的M个非发光时段IP+CWP中的第二时间(例如,一个水平时段1H)期间导通,由第一初始化信号GI1控制的第一初始化晶体管IT1可以在每秒的N个非发光时段IP+CWP中的第一时间(例如,两个水平时段2H)期间导通,并且由第二初始化信号GI2控制的第二初始化晶体管IT2可以在每秒的M个非发光时段IP+CWP中的第二时间(例如,一个水平时段1H)期间导通。即,第一栅极信号GW1的导通电压电平时段可以比第二栅极信号GW2的导通电压电平时段长,并且第二栅极信号GW2的导通电压电平时段可以与第一栅极信号GW1的导通电压电平时段重叠。另外,第一初始化信号GI1的导通电压电平时段可以比第二初始化信号GI2的导通电压电平时段长,并且第二初始化信号GI2的导通电压电平时段可以与第一初始化信号GI1的导通电压电平时段重叠。根据一些示例实施例,如图10中所示,第二栅极信号GW2的导通电压电平时段的起始点可以晚于第一栅极信号GW1的导通电压电平时段的起始点,第二栅极信号GW2的导通电压电平时段的终点可以与第一栅极信号GW1的导通电压电平时段的终点一致,第二初始化信号GI2的导通电压电平时段的起始点可以晚于第一初始化信号GI1的导通电压电平时段的起始点,并且第二初始化信号GI2的导通电压电平时段的终点可以与第一初始化信号GI1的导通电压电平时段的终点一致。因此,因为在图像帧的正常非发光时段IP+CWP中存在其中第一栅极信号GW1的导通电压电平时段与第二栅极信号GW2的导通电压电平时段不重叠的时段,所以第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以在其中第一栅极信号GW1的导通电压电平时段与第二栅极信号GW2的导通电压电平时段不重叠的时段中脱离浮置状态。在图像帧的保持非发光时段IP+CWP中,第一补偿晶体管CT1可以在第一时间期间导通,并且因此,第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以脱离浮置状态。因此,可以减小从第四节点N4通过第一补偿晶体管CT1流到第一节点N1的第一漏电流LC1。类似地,因为在图像帧的正常非发光时段IP+CWP中存在其中第一初始化信号GI1的导通电压电平时段与第二初始化信号GI2的导通电压电平时段不重叠的时段,所以第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以在其中第一初始化信号GI1的导通电压电平时段与第二初始化信号GI2的导通电压电平时段不重叠的时段中脱离浮置状态。在图像帧的保持非发光时段IP+CWP中,第一初始化晶体管IT1可以在第一时间期间导通,并且因此,第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以脱离浮置状态。因此,可以减小从第五节点N5通过第一初始化晶体管IT1流到第一节点N1的第二漏电流LC2。在一些示例实施例中,第二栅极信号GW2的导通电压电平时段的起始点可以晚于第一栅极信号GW1的导通电压电平时段的起始点,并且第二栅极信号GW2的导通电压电平时段的终点可以早于第一栅极信号GW1的导通电压电平时段的终点。
图11是示出了根据一些示例实施例的其中图2的像素电路在低频驱动模式下操作的示例的进一步的细节的图。
参照图11,在有机发光显示装置的低频驱动模式下,第一栅极信号GW1的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率,第二栅极信号GW2的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率,第一初始化信号GI1的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率,并且第二初始化信号GI2的驱动频率可以为M Hz(例如,30Hz),所述M Hz是有机发光显示装置的驱动频率。在示例实施例中,第一发射控制信号EM1的驱动频率和第二发射控制信号EM2的驱动频率可以为N Hz(例如,60Hz),所述N Hz高于有机发光显示装置的驱动频率。在这种情况下,在图像帧的保持非发光时段IP+CWP中,因为由第一栅极信号GW1控制的第一补偿晶体管CT1、由第二栅极信号GW2控制的第二补偿晶体管CT2、由第一初始化信号GI1控制的第一初始化晶体管IT1和由第二初始化信号GI2控制的第二初始化晶体管IT2截止,所以从第四节点N4通过第一补偿晶体管CT1流到第一节点N1的第一漏电流LC1和从第五节点N5通过第一初始化晶体管IT1流到第一节点N1的第二漏电流LC2会大。如图11中所示,由第一栅极信号GW1控制的第一补偿晶体管CT1可以在每秒的M个非发光时段IP+CWP中的第一时间(例如,两个水平时段2H)期间导通,由第二栅极信号GW2控制的第二补偿晶体管CT2可以在每秒的M个非发光时段IP+CWP中的第二时间(例如,一个水平时段1H)期间导通,由第一初始化信号GI1控制的第一初始化晶体管IT1可以在每秒的M个非发光时段IP+CWP中的第一时间(例如,两个水平时段2H)期间导通,并且由第二初始化信号GI2控制的第二初始化晶体管IT2可以在每秒的M个非发光时段IP+CWP中的第二时间(例如,一个水平时段1H)期间导通。即,第一栅极信号GW1的导通电压电平时段可以比第二栅极信号GW2的导通电压电平时段长,并且第二栅极信号GW2的导通电压电平时段可以与第一栅极信号GW1的导通电压电平时段重叠。另外,第一初始化信号GI1的导通电压电平时段可以比第二初始化信号GI2的导通电压电平时段长,并且第二初始化信号GI2的导通电压电平时段可以与第一初始化信号GI1的导通电压电平时段重叠。根据一些示例实施例,如图11中所示,第二栅极信号GW2的导通电压电平时段的起始点可以晚于第一栅极信号GW1的导通电压电平时段的起始点,第二栅极信号GW2的导通电压电平时段的终点可以与第一栅极信号GW1的导通电压电平时段的终点一致,第二初始化信号GI2的导通电压电平时段的起始点可以晚于第一初始化信号GI1的导通电压电平时段的起始点,并且第二初始化信号GI2的导通电压电平时段的终点可以与第一初始化信号GI1的导通电压电平时段的终点一致。因此,因为在图像帧的正常非发光时段IP+CWP中存在其中第一栅极信号GW1的导通电压电平时段与第二栅极信号GW2的导通电压电平时段不重叠的时段,所以第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以在其中第一栅极信号GW1的导通电压电平时段与第二栅极信号GW2的导通电压电平时段不重叠的时段中脱离浮置状态。因此,可以减小从第四节点N4通过第一补偿晶体管CT1流到第一节点N1的第一漏电流LC1。类似地,因为在图像帧的正常非发光时段IP+CWP中存在第一初始化信号GI1的导通电压电平时段与第二初始化信号GI2的导通电压电平时段不重叠的时段,所以第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以在其中第一初始化信号GI1的导通电压电平时段与第二初始化信号GI2的导通电压电平时段不重叠的时段中脱离浮置状态。因此,可以减小从第五节点N5通过第一初始化晶体管IT1流到第一节点N1的第二漏电流LC2。
图12是示出了根据一些示例实施例的图1的像素电路的示例的进一步的细节的电路图。
参照图12,像素电路200可以包括主电路和子电路。这里,主电路可以通过控制与经由数据线施加的数据信号DS对应的驱动电流流入有机发光元件OLED中来控制有机发光元件OLED发光。例如,主电路可以包括有机发光元件OLED、存储电容器CST、开关晶体管ST、驱动晶体管DT、第一发射控制晶体管ET1和第二发射控制晶体管ET2。在一些示例实施例中,主电路可以包括第一发射控制晶体管ET1和第二发射控制晶体管ET2中的仅一个。子电路可以执行像素电路200的初始化操作和阈值电压补偿操作。例如,子电路可以包括第一补偿晶体管CT1、第二补偿晶体管CT2、初始化晶体管IT和旁路晶体管BT。在一些示例实施例中,子电路可以不包括旁路晶体管BT。除了在像素电路200中初始化晶体管IT不具有双结构之外,像素电路200可以与图2的像素电路100基本上相同。因此,将不重复它们之间的重复描述。初始化晶体管IT可以包括接收初始化信号GI的栅极端子、连接到第一节点N1的第一端子和接收初始化电压VINT的第二端子。如上所述,在有机发光显示装置的低频驱动模式下,第一栅极信号GW1的驱动频率可以为N Hz,所述N Hz高于有机发光显示装置的驱动频率,第二栅极信号GW2的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率,第一补偿晶体管CT1可以在每秒的N个非发光时段中的一时间(例如,设定或预定时间)期间导通,并且第二补偿晶体管CT2可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间导通。这里,第一栅极信号GW1的驱动频率可以高于第二栅极信号GW2的驱动频率(即,N>M)。另外,在有机发光显示装置的低频驱动模式下,初始化信号GI的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率,并且初始化晶体管IT可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间导通。简言之,像素电路200可以具有其中第一补偿晶体管CT1和第二补偿晶体管CT2串联连接在驱动晶体管DT的栅极端子(即,第一节点N1)和驱动晶体管DT的一个端子(即,第三节点N3)之间的结构,其中,第一补偿晶体管CT1的一个端子连接到驱动晶体管DT的栅极端子,并且第二补偿晶体管CT2的一个端子连接到驱动晶体管DT的一个端子。基于这种结构,在有机发光显示装置的低频驱动模式下,像素电路200可以在每秒的N个非发光时段中的一时间(例如,设定或预定时间)期间使第一补偿晶体管CT1导通(即,控制第一补偿晶体管CT1的第一栅极信号GW1的驱动频率可以为N Hz,所述NHz高于有机发光显示装置的驱动频率),并且像素电路200可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间使第二补偿晶体管CT2导通(即,控制第二补偿晶体管CT2的第二栅极信号GW2的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率)。因此,当有机发光显示装置在低频驱动模式下操作时,在一些非发光时段(即,保持非发光时段)中,只有第一补偿晶体管CT1可以在一时间(例如,设定或预定时间)期间导通,并且因此,第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以脱离浮置状态。因此,当有机发光显示装置在低频驱动模式下操作时,在一些非发光时段(即,保持非发光时段)中,像素电路200可以使从第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4通过第一补偿晶体管CT1流入第一节点N1中的漏电流最小化(或者减小从第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4通过第一补偿晶体管CT1流入第一节点N1中的漏电流),并且因此,可以防止或减少可识别出的闪烁的发生。
图13是示出了根据一些示例实施例的图1的像素电路的进一步的细节的电路图。
参照图13,像素电路300可以包括主电路和子电路。这里,主电路可以通过控制与经由数据线施加的数据信号DS对应的驱动电流流入有机发光元件OLED中来控制有机发光元件OLED发光。例如,主电路可以包括有机发光元件OLED、存储电容器CST、开关晶体管ST、驱动晶体管DT、第一发射控制晶体管ET1和第二发射控制晶体管ET2。在一些示例实施例中,主电路可以包括第一发射控制晶体管ET1和第二发射控制晶体管ET2中的仅一个。子电路可以执行像素电路300的初始化操作和阈值电压补偿操作。例如,子电路可以包括补偿晶体管CT、第一初始化晶体管IT1、第二初始化晶体管IT2和旁路晶体管BT。在一些示例实施例中,主电路可以不包括旁路晶体管BT。除了在像素电路300中补偿晶体管CT不具有双结构之外,像素电路300可以与图2的像素电路100基本上相同。因此,将不重复它们之间的重复描述。补偿晶体管CT可以包括接收栅极信号GW的栅极端子、连接到第一节点N1的第一端子和连接到第三节点N3的第二端子。如上所述,在有机发光显示装置的低频驱动模式下,第一初始化信号GI1的驱动频率可以为N Hz,所述N Hz高于有机发光显示装置的驱动频率,第二初始化信号GI2的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率,第一初始化晶体管IT1可以在每秒的N个非发光时段中的一时间(例如,设定或预定时间)期间导通,并且第二初始化晶体管IT2可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间导通。这里,第一初始化信号GI1的驱动频率可以高于第二初始化信号GI2的驱动频率(即,N>M)。另外,在有机发光显示装置的低频驱动模式下,栅极信号GW的驱动频率可以为MHz,并且补偿晶体管CT可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间导通。简言之,像素电路300可以具有其中第一初始化晶体管IT1和第二初始化晶体管IT2串联连接在驱动晶体管DT的栅极端子(即,第一节点N1)与传送初始化电压VINT的初始化电压线之间的结构,其中,第一初始化晶体管IT1的一个端子连接到驱动晶体管DT的栅极端子,并且第二初始化晶体管IT2的一个端子连接到传送初始化电压VINT的初始化电压线。基于这种结构,在有机发光显示装置的低频驱动模式下,像素电路300可以在每秒的N个非发光时段中的一时间(例如,设定或预定时间)期间使第一初始化晶体管IT1导通(即,控制第一初始化晶体管IT1的第一初始化信号GI1的驱动频率可以为N Hz,所述N Hz高于有机发光显示装置的驱动频率),并且像素电路300可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间使第二初始化晶体管IT2导通(即,控制第二初始化晶体管IT2的第二初始化信号GI2的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率)。因此,当有机发光显示装置在低频驱动模式下操作时,在一些非发光时段(即,保持非发光时段)中,只有第一初始化晶体管IT1可以在一时间(例如,设定或预定时间)期间导通,并且因此,第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5可以脱离浮置状态。因此,当有机发光显示装置在低频驱动模式下操作时,在一些非发光时段(即,保持非发光时段)中,像素电路300可以使从第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5通过第一初始化晶体管IT1流到第一节点N1的漏电流最小化(或者减小从第一初始化晶体管IT1与第二初始化晶体管IT2之间的第五节点N5通过第一初始化晶体管IT1流到第一节点N1的漏电流),并且因此,可以防止或减少可识别出的闪烁的发生。
图14是示出了根据一些示例实施例的图1的像素电路的进一步的细节的电路图。
参照图14,像素电路400可以包括主电路和子电路。这里,主电路可以通过控制与经由数据线施加的数据信号DS对应的驱动电流流入有机发光元件OLED中来控制有机发光元件OLED发光。例如,主电路可以包括有机发光元件OLED、存储电容器CST、开关晶体管ST、驱动晶体管DT、第一发射控制晶体管ET1和第二发射控制晶体管ET2。在一些示例实施例中,主电路可以包括第一发射控制晶体管ET1和第二发射控制晶体管ET2中的仅一个。子电路可以执行像素电路400的阈值电压补偿操作。例如,子电路可以包括第一补偿晶体管CT1和第二补偿晶体管CT2。除了像素电路400不包括第一初始化晶体管IT1、第二初始化晶体管IT2和旁路晶体管BT之外,像素电路400可以与图2的像素电路100基本上相同。因此,将不重复它们之间的重复描述。如上所述,在有机发光显示装置的低频驱动模式下,第一栅极信号GW1的驱动频率可以为N Hz,所述N Hz高于有机发光显示装置的驱动频率,第二栅极信号GW2的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率,第一补偿晶体管CT1可以在每秒的N个非发光时段中的一时间(例如,设定或预定时间)期间导通,并且第二补偿晶体管CT2可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间导通。这里,第一栅极信号GW1的驱动频率可以高于第二栅极信号GW2的驱动频率(即,N>M)。简言之,像素电路400可以具有其中第一补偿晶体管CT1和第二补偿晶体管CT2串联连接在驱动晶体管DT的栅极端子(即,第一节点N1)与驱动晶体管DT的一个端子(即,第三节点N3)之间的结构,其中,第一补偿晶体管CT1的一个端子连接到驱动晶体管DT的栅极端子,并且第二补偿晶体管CT2的一个端子连接到驱动晶体管DT的一个端子。基于这种结构,在有机发光显示装置的低频驱动模式下,像素电路400可以在每秒的N个非发光时段中的一时间(例如,设定或预定时间)期间使第一补偿晶体管CT1导通(即,控制第一补偿晶体管CT1的第一栅极信号GW1的驱动频率可以为N Hz,所述N Hz高于有机发光显示装置的驱动频率),并且像素电路400可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间使第二补偿晶体管CT2导通(即,控制第二补偿晶体管CT2的第二栅极信号GW2的驱动频率可以为M Hz,所述M Hz是有机发光显示装置的驱动频率)。因此,当有机发光显示装置在低频驱动模式下操作时,在一些非发光时段(即,保持非发光时段)中,只有第一补偿晶体管CT1可以在一时间(例如,设定或预定时间)期间导通,因此,第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4可以脱离浮置状态。因此,当有机发光显示装置在低频驱动模式下操作时,在一些非发光时段(即,保持非发光时段)中,像素电路400可以使从第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4通过第一补偿晶体管CT1流到第一节点N1中的漏电流最小化(或者减小从第一补偿晶体管CT1与第二补偿晶体管CT2之间的第四节点N4通过第一补偿晶体管CT1流到第一节点N1中的漏电流),并且因此,可以防止或减少可识别出的闪烁的发生。
图15是示出了根据示例实施例的有机发光显示装置的框图。
参照图15,有机发光显示装置500可以包括显示面板510和显示面板驱动电路520。
显示面板510可以包括多个像素电路511。每个像素电路511可以包括主电路和子电路。主电路可以使与经由数据线施加的数据信号DS对应的驱动电流流入有机发光元件中,使得有机发光元件可以发光。例如,主电路可以包括有机发光元件、存储电容器、开关晶体管、驱动晶体管、第一发射控制晶体管和第二发射控制晶体管。在一些示例实施例中,主电路可以包括第一发射控制晶体管和第二发射控制晶体管中的仅一个。子电路可以执行像素电路511的初始化操作和/或阈值电压补偿操作。例如,子电路可以包括第一补偿晶体管、第二补偿晶体管、第一初始化晶体管、第二初始化晶体管和旁路晶体管。根据一些示例实施例,子电路可以包括第一补偿晶体管、第二补偿晶体管、初始化晶体管和旁路晶体管。根据一些示例实施例,子电路可以包括补偿晶体管、第一初始化晶体管、第二初始化晶体管和旁路晶体管。根据一些示例实施例,子电路可以包括第一补偿晶体管和第二补偿晶体管。因为这些结构是示例,所以可以将子电路不同地设计为包括具有双结构的补偿晶体管和/或具有双结构的初始化晶体管。在有机发光显示装置500的低频驱动模式下,控制第一补偿晶体管的第一栅极信号GW1的驱动频率可以为N Hz,所述N Hz高于有机发光显示装置500的驱动频率,控制第二补偿晶体管的第二栅极信号GW2的驱动频率可以为M Hz,所述M Hz是有机发光显示装置500的驱动频率,第一补偿晶体管可以在每秒的N个非发光时段中的一时间(例如,设定或预定时间)期间导通,并且第二补偿晶体管可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间导通。另外,在有机发光显示装置500的低频驱动模式下,控制第一初始化晶体管的第一初始化信号GI1的驱动频率可以为N Hz,所述N Hz高于有机发光显示装置500的驱动频率,控制第二初始化晶体管的第二初始化信号GI2的驱动频率可以为M Hz,所述M Hz是有机发光显示装置500的驱动频率,第一初始化晶体管可以在每秒的N个非发光时段中的一时间(例如,设定或预定时间)期间导通,并且第二初始化晶体管可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间导通。因为上面对这些进行了描述,所以将不重复与其相关的重复描述。
显示面板驱动电路520可以将各种信号DS、GW1、GW2、GI1、GI2、EM1、EM2和BI提供给显示面板510,使得显示面板510可以操作。即,显示面板驱动电路520可以驱动显示面板510。根据一些示例实施例,显示面板驱动电路520可以包括第一栅极信号生成电路、第二栅极信号生成电路、第一初始化信号生成电路、第二初始化信号生成电路、数据信号生成电路、发射控制信号生成电路、旁路信号生成电路、时序控制电路等。第一栅极信号生成电路可以生成具有N Hz的驱动频率的第一栅极信号GW1。第二栅极信号生成电路可以生成具有MHz的驱动频率的第二栅极信号GW2。第一初始化信号生成电路可以生成具有N Hz的驱动频率的第一初始化信号GI1。第二初始化信号生成电路可以生成具有M Hz的驱动频率的第二初始化信号GI2。数据信号生成电路可以生成数据信号DS。发射控制信号生成电路可以生成第一发射控制信号EM1和第二发射控制信号EM2。根据一些示例实施例,第一发射控制信号EM1可以与第二发射控制信号EM2相同。根据一些示例实施例,第一发射控制信号EM1可以与第二发射控制信号EM2不同(或者独立于第二发射控制信号EM2)。旁路信号生成电路可以生成旁路信号BI。时序控制电路可以生成多个控制信号,以控制第一栅极信号生成电路、第二栅极信号生成电路、第一初始化信号生成电路、第二初始化信号生成电路、数据信号生成电路、发射控制信号生成电路、旁路信号生成电路等。在一些示例实施例中,时序控制电路可以接收图像数据,可以对图像数据执行特定的数据处理(例如,劣化补偿等),并且可以将处理后的图像数据提供给数据信号生成电路。如上所述,有机发光显示装置500可以具有包括串联连接在驱动晶体管的栅极端子和驱动晶体管的一个端子之间的第一补偿晶体管和第二补偿晶体管的结构或者包括介于驱动晶体管的栅极端子与驱动晶体管的一个端子之间的补偿晶体管的结构,和/或有机发光显示装置500可以具有包括串联连接在驱动晶体管的栅极端子和传送初始化电压的初始化电压线之间的第一初始化晶体管和第二初始化晶体管的结构或者包括介于驱动晶体管的栅极端子与传送初始化电压的初始化电压线之间的初始化晶体管的结构。这里,在有机发光显示装置500的低频驱动模式下,有机发光显示装置500的每个像素电路511可以在每秒的N个非发光时段中的一时间(例如,设定或预定时间)期间使第一补偿晶体管和/或第一初始化晶体管导通,并且有机发光显示装置500的每个像素电路511可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间使第二补偿晶体管和/或第二初始化晶体管导通。因此,有机发光显示装置500可以防止或减少当有机发光显示装置500在低频驱动模式下操作时观看者能够识别出的闪烁的发生。因此,有机发光显示装置500可以向观看者提供相对高品质的图像。
图16是示出了根据示例实施例的电子装置的框图,并且图17是示出了其中将图16的电子装置实现为智能电话的示例的图。
参照图16和图17,电子装置1000可以包括处理器1010、存储器装置1020、存储装置1030、输入/输出(I/O)装置1040、电源1050和有机发光显示装置1060。这里,有机发光显示装置1060可以为图15的有机发光显示装置500。另外,电子装置1000还可以包括用于与视频卡、声卡、存储卡、通用串行总线(USB)装置、其他电子装置等通信的多个端口。根据一些示例实施例,如图17中所示,电子装置1000可以被实现为智能电话。然而,电子装置1000不限于此。例如,电子装置1000可以被实现为蜂窝电话、视频电话、智能平板计算机、智能手表、平板PC、汽车导航***、计算机监视器、膝上型计算机、头戴式显示(HMD)装置等。
处理器1010可以执行各种计算功能。处理器1010可以为微处理器、中央处理单元(CPU)、应用处理器(AP)等。处理器1010可以经由地址总线、控制总线、数据总线等耦接到其他组件。此外,处理器1010可以耦接到诸如***组件互连(PCI)总线的扩展总线。存储器装置1020可以存储用于电子装置1000的操作的数据。例如,存储器装置1020可以包括:至少一种非易失性存储器装置,诸如可擦除可编程只读存储器(EPROM)装置、电可擦除可编程只读存储器(EEPROM)装置、闪存装置、相变随机存取存储器(PRAM)装置、电阻型随机存取存储器(RRAM)装置、纳米浮栅存储器(NFGM)装置、聚合物随机存取存储器(PoRAM)装置、磁性随机存取存储器(MRAM)装置、铁电随机存取存储器(FRAM)装置等;和/或至少一种易失性存储器装置,诸如动态随机存取存储器(DRAM)装置、静态随机存取存储器(SRAM)装置、移动DRAM装置等。存储装置1030可以包括固态驱动(SSD)装置、硬盘驱动(HDD)装置、CD-ROM装置等。I/O装置1040可以包括诸如键盘、小键盘、鼠标装置、触摸板、触摸屏等输入装置以及诸如打印机、扬声器等输出装置。在一些示例实施例中,I/O装置1040可以包括有机发光显示装置1060。电源1050可以提供用于电子装置1000的操作的电力。有机发光显示装置1060可以经由总线或其他通信链路耦接到其他组件。
如上所述,有机发光显示装置1060可以包括具有像素电路的显示面板和驱动显示面板的显示面板驱动电路。这里,被包括在有机发光显示装置1060中的每个像素电路可以具有包括串联连接在驱动晶体管的栅极端子与驱动晶体管的一个端子之间的第一补偿晶体管和第二补偿晶体管的结构(这里,第一补偿晶体管的一个端子连接到驱动晶体管的栅极端子,并且第二补偿晶体管的一个端子连接到驱动晶体管的一个端子)或者包括连接在驱动晶体管的栅极端子与驱动晶体管的一个端子之间的补偿晶体管的结构。
另外,被包括在有机发光显示装置1060中的每个像素电路可以具有包括串联连接在驱动晶体管的栅极端子与传送初始化电压的初始化电压线之间的第一初始化晶体管和第二初始化晶体管的结构(这里,第一初始化晶体管的一个端子连接到驱动晶体管的栅极端子,并且第二初始化晶体管的一个端子连接到传送初始化电压的初始化电压线)或者包括连接在驱动晶体管的栅极端子与传送初始化电压的初始化电压线之间的初始化晶体管的结构。基于这些结构,当有机发光显示装置1060在低频驱动模式下操作时,被包括在有机发光显示装置1060中的每个像素电路可以在每秒的N个非发光时段中的一时间(例如,设定或预定时间)期间使第一补偿晶体管和/或第一初始化晶体管导通(即,控制第一补偿晶体管的第一栅极信号的驱动频率和控制第一初始化晶体管的第一初始化信号的驱动频率可以为N Hz,其高于有机发光显示装置1060的驱动频率),并且当有机发光显示装置1060在低频驱动模式下操作时,被包括在有机发光显示装置1060中的每个像素电路可以在每秒的M个非发光时段中的一时间(例如,设定或预定时间)期间使第二补偿晶体管和/或第二初始化晶体管导通(即,控制第二补偿晶体管的第二栅极信号的驱动频率和控制第二初始化晶体管的第二初始化信号的驱动频率可以为M Hz,其是有机发光显示装置1060的驱动频率)。
因此,当有机发光显示装置1060在低频驱动模式下操作时,被包括在有机发光显示装置1060中的每个像素电路可以使流过第一补偿晶体管和/或第一初始化晶体管的漏电流最小化(或者减小流过第一补偿晶体管和/或第一初始化晶体管的漏电流),并且因此,可以防止(或减少)观看者能够识别出的闪烁的发生(即,可以防止或减小驱动晶体管的栅极端子的电压的变化)。因此,有机发光显示装置1060可以向观看者提供高品质的图像。因为上面描述了像素电路,所以将不重复与其相关的重复描述。
本发明构思可以应用于有机发光显示装置和包括该有机发光显示装置的电子装置。例如,本发明构思可以应用于智能电话、蜂窝电话、视频电话、智能平板计算机、智能手表、平板PC、汽车导航***、电视机、计算机监视器、膝上型计算机、头戴式显示装置、MP3播放器等。
前述是对示例实施例的举例说明,并且不被解释为对示例实施例进行限制。虽然已经描述了一些示例实施例,但是本领域技术人员将易于理解的是,在实质上不脱离根据本发明构思的实施例的新颖教导和特征的情况下,能够在示例实施例中做出许多修改。因此,意图将所有这些修改包括在如在权利要求中限定的本发明构思的范围内。因此,将理解的是,前述是对各种示例实施例的举例说明,并且不被解释为局限于所公开的具体示例实施例,并且对所公开的示例实施例的修改以及其他示例实施例意图被包括在本公开及其等同物的范围内。

Claims (20)

1.一种像素电路,其中,所述像素电路包括:
主电路,包括:
驱动晶体管,包括连接到第一节点的栅极端子、连接到第二节点的第一端子和连接到第三节点的第二端子;和
有机发光元件,在第一电源电压和第二电源电压之间连接到所述驱动晶体管,并且所述有机发光元件被配置为通过控制与经由数据线施加的数据信号对应的驱动电流流入所述有机发光元件中来控制所述有机发光元件发光;以及
子电路,包括:
第一补偿晶体管,包括被配置为接收第一栅极信号的栅极端子、连接到所述第一节点的第一端子和连接到第四节点的第二端子;和
第二补偿晶体管,包括被配置为接收第二栅极信号的栅极端子、连接到所述第四节点的第一端子和连接到所述第三节点的第二端子,
其中,在低频驱动模式下,所述第一栅极信号的驱动频率为N赫兹,其中,N为正整数,所述第二栅极信号的驱动频率为M赫兹,所述M赫兹是有机发光显示装置的驱动频率,其中,M为正整数且不同于N,所述第一补偿晶体管被配置为在每秒的N个非发光时段中的预定时间期间导通,并且所述第二补偿晶体管被配置为在每秒的M个非发光时段中的预定时间期间导通。
2.根据权利要求1所述的像素电路,其中,在所述低频驱动模式下,所述第一栅极信号的所述驱动频率高于所述第二栅极信号的所述驱动频率。
3.根据权利要求2所述的像素电路,其中,彼此独立的各自的信号生成电路被配置为生成所述第一栅极信号和所述第二栅极信号。
4.根据权利要求1所述的像素电路,其中,所述子电路还包括:
第一初始化晶体管,包括被配置为接收第一初始化信号的栅极端子、连接到所述第一节点的第一端子和连接到第五节点的第二端子;和
第二初始化晶体管,包括被配置为接收第二初始化信号的栅极端子、连接到所述第五节点的第一端子和被配置为接收初始化电压的第二端子,并且
其中,在所述低频驱动模式下,所述第一初始化信号的驱动频率为N赫兹,所述第二初始化信号的驱动频率为M赫兹,所述第一初始化晶体管被配置为在每秒的N个非发光时段中的预定时间期间导通,并且所述第二初始化晶体管被配置为在每秒的M个非发光时段中的预定时间期间导通。
5.根据权利要求4所述的像素电路,其中,彼此独立的各自的信号生成电路被配置为生成所述第一初始化信号和所述第二初始化信号。
6.根据权利要求4所述的像素电路,其中,所述第一补偿晶体管和所述第二补偿晶体管被配置为在其中执行初始化操作以及阈值电压补偿和数据写入操作的正常非发光时段中,在所述第一初始化晶体管和所述第二初始化晶体管导通且然后截止之后导通且然后截止。
7.根据权利要求6所述的像素电路,其中,所述第一补偿晶体管被配置为在其中未执行所述初始化操作以及所述阈值电压补偿和数据写入操作的保持非发光时段中,在所述第一初始化晶体管导通且然后截止之后导通且然后截止。
8.根据权利要求1所述的像素电路,其中,所述子电路还包括初始化晶体管,所述初始化晶体管包括被配置为接收初始化信号的栅极端子、连接到所述第一节点的第一端子和被配置为接收初始化电压的第二端子,并且
其中,在所述低频驱动模式下,所述初始化信号的驱动频率为M赫兹,并且所述初始化晶体管被配置为在每秒的M个非发光时段中的预定时间期间导通。
9.根据权利要求8所述的像素电路,其中,所述第一补偿晶体管和所述第二补偿晶体管被配置为在其中执行初始化操作以及阈值电压补偿和数据写入操作的正常非发光时段中,在所述初始化晶体管导通且然后截止之后导通且然后截止。
10.根据权利要求9所述的像素电路,其中,所述第一补偿晶体管被配置为在其中未执行所述初始化操作以及所述阈值电压补偿和数据写入操作的保持非发光时段中导通且然后截止。
11.根据权利要求1所述的像素电路,其中,所述主电路还包括:
开关晶体管,包括被配置为接收所述第一栅极信号的栅极端子、连接到所述数据线的第一端子和连接到所述第二节点的第二端子;
存储电容器,包括被配置为接收所述第一电源电压的第一端子和连接到所述第一节点的第二端子;
第一发射控制晶体管,包括被配置为接收第一发射控制信号的栅极端子、被配置为接收所述第一电源电压的第一端子和连接到所述第二节点的第二端子;以及
第二发射控制晶体管,包括被配置为接收第二发射控制信号的栅极端子、连接到所述第三节点的第一端子和连接到所述有机发光元件的阳极的第二端子。
12.根据权利要求1所述的像素电路,其中,所述子电路还包括旁路晶体管,所述旁路晶体管包括被配置为接收旁路信号的栅极端子、被配置为接收初始化电压的第一端子和连接到所述有机发光元件的阳极的第二端子。
13.一种像素电路,其中,所述像素电路包括:
主电路,包括:
驱动晶体管,包括连接到第一节点的栅极端子、连接到第二节点的第一端子和连接到第三节点的第二端子;和
有机发光元件,在第一电源电压和第二电源电压之间连接到所述驱动晶体管,并且所述有机发光元件被配置为通过控制与经由数据线施加的数据信号对应的驱动电流流入所述有机发光元件中来控制所述有机发光元件发光;以及
子电路,包括:
第一初始化晶体管,包括被配置为接收第一初始化信号的栅极端子、连接到所述第一节点的第一端子和连接到第五节点的第二端子;
第二初始化晶体管,包括被配置为接收第二初始化信号的栅极端子、连接到所述第五节点的第一端子和被配置为接收初始化电压的第二端子;以及
补偿晶体管,包括被配置为接收栅极信号的栅极端子、连接到所述第一节点的第一端子和连接到所述第三节点的第二端子,
其中,在低频驱动模式下,所述第一初始化信号的驱动频率为N赫兹,其中,N为正整数,所述第二初始化信号的驱动频率为M赫兹,所述M赫兹是有机发光显示装置的驱动频率,其中,M为正整数且不同于N,所述栅极信号的驱动频率为M赫兹,所述第一初始化晶体管被配置为在每秒的N个非发光时段中的预定时间期间导通,所述第二初始化晶体管被配置为在每秒的M个非发光时段中的预定时间期间导通,并且所述补偿晶体管被配置为在每秒的M个非发光时段中的预定时间期间导通。
14.根据权利要求13所述的像素电路,其中,在所述低频驱动模式下,所述第一初始化信号的所述驱动频率高于所述第二初始化信号的所述驱动频率。
15.根据权利要求14所述的像素电路,其中,彼此独立的各自的信号生成电路被配置为生成所述第一初始化信号和所述第二初始化信号。
16.根据权利要求13所述的像素电路,其中,在所述低频驱动模式下,所述第一初始化信号的所述驱动频率高于所述栅极信号的所述驱动频率。
17.根据权利要求13所述的像素电路,其中,所述第一初始化晶体管被配置为在其中执行初始化操作以及阈值电压补偿和数据写入操作的正常非发光时段中导通且然后截止。
18.根据权利要求17所述的像素电路,其中,所述补偿晶体管被配置为在其中未执行所述初始化操作以及所述阈值电压补偿和数据写入操作的保持非发光时段中,在所述第一初始化晶体管导通且然后截止之后导通且然后截止。
19.根据权利要求13所述的像素电路,其中,所述主电路还包括:
开关晶体管,包括被配置为接收所述栅极信号的栅极端子、连接到所述数据线的第一端子和连接到所述第二节点的第二端子;
存储电容器,包括被配置为接收所述第一电源电压的第一端子和连接到所述第一节点的第二端子;
第一发射控制晶体管,包括被配置为接收第一发射控制信号的栅极端子、被配置为接收所述第一电源电压的第一端子和连接到所述第二节点的第二端子;以及
第二发射控制晶体管,包括被配置为接收第二发射控制信号的栅极端子、连接到所述第三节点的第一端子和连接到所述有机发光元件的阳极的第二端子。
20.根据权利要求13所述的像素电路,其中,所述子电路还包括旁路晶体管,所述旁路晶体管包括被配置为接收旁路信号的栅极端子、被配置为接收所述初始化电压的第一端子和连接到所述有机发光元件的阳极的第二端子。
CN202010817240.6A 2019-08-16 2020-08-14 像素电路 Active CN112397028B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2019-0100339 2019-08-16
KR1020190100339A KR20210021219A (ko) 2019-08-16 2019-08-16 화소 회로

Publications (2)

Publication Number Publication Date
CN112397028A CN112397028A (zh) 2021-02-23
CN112397028B true CN112397028B (zh) 2024-05-14

Family

ID=72046784

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010817240.6A Active CN112397028B (zh) 2019-08-16 2020-08-14 像素电路

Country Status (4)

Country Link
US (1) US11094258B2 (zh)
EP (1) EP3779952A3 (zh)
KR (1) KR20210021219A (zh)
CN (1) CN112397028B (zh)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210049220A (ko) * 2019-10-24 2021-05-06 삼성디스플레이 주식회사 픽셀 회로 및 이를 포함하는 표시 장치
CN111179851A (zh) * 2020-02-25 2020-05-19 合肥鑫晟光电科技有限公司 像素电路及其驱动方法、和显示装置
CN111489701B (zh) * 2020-05-29 2021-09-14 上海天马有机发光显示技术有限公司 阵列基板及其驱动方法、显示面板和显示装置
CN111583866B (zh) * 2020-06-30 2021-12-17 武汉天马微电子有限公司 输出控制单元、输出控制电路、显示面板和显示装置
WO2022099508A1 (zh) * 2020-11-11 2022-05-19 京东方科技集团股份有限公司 像素驱动电路及显示面板
KR20220075737A (ko) * 2020-11-30 2022-06-08 엘지디스플레이 주식회사 전계발광 표시장치
CN115101014B (zh) * 2021-03-01 2024-05-31 上海天马微电子有限公司 显示面板及其驱动方法和显示装置
CN115529840A (zh) * 2021-04-26 2022-12-27 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
CN113192460B (zh) * 2021-05-17 2023-05-30 厦门天马微电子有限公司 一种显示面板和显示装置
CN113421526B (zh) * 2021-06-29 2022-06-14 合肥维信诺科技有限公司 显示面板及显示装置
KR20230113815A (ko) * 2021-06-30 2023-08-01 윤구(구안) 테크놀로지 컴퍼니 리미티드 픽셀 구동 회로 및 디스플레이 패널
KR20230010897A (ko) 2021-07-12 2023-01-20 삼성디스플레이 주식회사 화소 및 표시 장치
CN115023756B (zh) * 2021-07-30 2023-10-20 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN113903286B (zh) * 2021-09-30 2024-04-23 昆山国显光电有限公司 显示面板、显示面板的驱动方法、制备方法及显示装置
KR20230058228A (ko) * 2021-10-22 2023-05-03 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
KR20230071223A (ko) * 2021-11-16 2023-05-23 엘지디스플레이 주식회사 디스플레이 장치, 구동 회로 및 디스플레이 구동 방법
KR20230092487A (ko) * 2021-12-17 2023-06-26 엘지디스플레이 주식회사 발광표시장치 및 이의 구동방법
CN114566127A (zh) * 2022-03-04 2022-05-31 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板
CN114758624B (zh) * 2022-03-31 2023-07-04 武汉天马微电子有限公司 像素电路及其驱动方法、阵列基板、显示面板和显示装置
CN114694589A (zh) * 2022-05-06 2022-07-01 京东方科技集团股份有限公司 像素驱动电路及方法、显示面板
CN114783379B (zh) * 2022-05-26 2024-02-09 云谷(固安)科技有限公司 像素电路及其驱动方法、显示面板
CN115762401B (zh) * 2022-11-14 2024-01-26 重庆惠科金渝光电科技有限公司 有机发光二极管显示电路以及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103474025A (zh) * 2013-09-06 2013-12-25 京东方科技集团股份有限公司 一种像素电路及显示器
CN108133687A (zh) * 2016-12-01 2018-06-08 三星显示有限公司 像素和具有该像素的有机发光显示装置
CN108206006A (zh) * 2016-12-20 2018-06-26 乐金显示有限公司 发光显示装置及其驱动方法

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101058116B1 (ko) * 2009-12-08 2011-08-24 삼성모바일디스플레이주식회사 화소 회로 및 유기 전계 발광 표시 장치
KR20120044507A (ko) * 2010-10-28 2012-05-08 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
US9165518B2 (en) * 2011-08-08 2015-10-20 Samsung Display Co., Ltd. Display device and driving method thereof
KR102070660B1 (ko) 2012-04-20 2020-01-30 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR102007906B1 (ko) * 2012-09-28 2019-08-07 삼성디스플레이 주식회사 표시 패널
KR20150116959A (ko) * 2014-04-08 2015-10-19 삼성디스플레이 주식회사 화소 및 화소의 구동 방법
KR102288351B1 (ko) * 2014-10-29 2021-08-11 삼성디스플레이 주식회사 표시장치 및 그 구동방법
KR102455618B1 (ko) 2015-02-05 2022-10-17 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102320641B1 (ko) * 2015-04-29 2021-11-02 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102431363B1 (ko) * 2015-06-30 2022-08-09 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102491117B1 (ko) * 2015-07-07 2023-01-20 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102453950B1 (ko) * 2015-09-30 2022-10-17 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR102330860B1 (ko) * 2015-10-05 2021-11-25 엘지디스플레이 주식회사 유기발광 표시장치와 그 구동방법
KR102432801B1 (ko) * 2015-10-28 2022-08-17 삼성디스플레이 주식회사 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치
US10121430B2 (en) 2015-11-16 2018-11-06 Apple Inc. Displays with series-connected switching transistors
KR102597024B1 (ko) * 2015-11-23 2023-11-02 삼성디스플레이 주식회사 유기 발광 표시 장치
US10223965B2 (en) * 2016-03-02 2019-03-05 Apple Inc. System and method for data sensing for compensation in an electronic display
KR102547079B1 (ko) * 2016-12-13 2023-06-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102367752B1 (ko) 2017-07-26 2022-03-02 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102457718B1 (ko) 2017-11-14 2022-10-21 삼성디스플레이 주식회사 유기 발광 표시 장치
US10490128B1 (en) * 2018-06-05 2019-11-26 Apple Inc. Electronic devices having low refresh rate display pixels with reduced sensitivity to oxide transistor threshold voltage
US10916198B2 (en) * 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103474025A (zh) * 2013-09-06 2013-12-25 京东方科技集团股份有限公司 一种像素电路及显示器
CN108133687A (zh) * 2016-12-01 2018-06-08 三星显示有限公司 像素和具有该像素的有机发光显示装置
CN108206006A (zh) * 2016-12-20 2018-06-26 乐金显示有限公司 发光显示装置及其驱动方法

Also Published As

Publication number Publication date
KR20210021219A (ko) 2021-02-25
EP3779952A3 (en) 2021-03-24
US11094258B2 (en) 2021-08-17
CN112397028A (zh) 2021-02-23
US20210049959A1 (en) 2021-02-18
EP3779952A2 (en) 2021-02-17

Similar Documents

Publication Publication Date Title
CN112397028B (zh) 像素电路
CN112419975B (zh) 像素电路
KR102555125B1 (ko) 표시 장치
KR102415275B1 (ko) 유기 발광 표시 장치의 화소 및 이를 포함하는 유기 발광 표시 장치
EP3879517A1 (en) Pixel circuit
US10971077B2 (en) Organic light emitting diode display device performing low frequency driving
KR20210057277A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
US11636810B2 (en) Scan driver and display device
KR20210149944A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
US11798480B2 (en) Organic light emitting diode display system
KR20190083691A (ko) 화소 회로 및 이를 포함하는 유기 발광 표시 장치
US11462170B2 (en) Scan driver and display device
KR20210007057A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
US11468841B2 (en) Emission control driver and display apparatus including the same
KR102686613B1 (ko) 유기발광 디스플레이 장치 및 이의 구동 방법 장치 및 이를 포함하는 디스플레이 시스템
US11600229B2 (en) Pixel and organic light emitting diode display device
US12051373B2 (en) Scan driver and display device
CN220604307U (zh) 像素电路和包括该像素电路的显示装置
KR20210107934A (ko) 유기발광 디스플레이 장치 및 이의 구동 방법 장치 및 이를 포함하는 디스플레이 시스템
CN117935709A (zh) 显示设备、驱动其的方法以及包括其的电子设备
CN117672099A (zh) 显示装置和驱动显示装置的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant