CN111768739B - 像素电路及其驱动方法、显示装置 - Google Patents

像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN111768739B
CN111768739B CN202010754246.3A CN202010754246A CN111768739B CN 111768739 B CN111768739 B CN 111768739B CN 202010754246 A CN202010754246 A CN 202010754246A CN 111768739 B CN111768739 B CN 111768739B
Authority
CN
China
Prior art keywords
node
circuit
signal
light
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010754246.3A
Other languages
English (en)
Other versions
CN111768739A (zh
Inventor
董甜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010754246.3A priority Critical patent/CN111768739B/zh
Publication of CN111768739A publication Critical patent/CN111768739A/zh
Application granted granted Critical
Publication of CN111768739B publication Critical patent/CN111768739B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供了一种像素电路及其驱动方法、显示装置,属于显示技术领域。由于复位电路可以向发光驱动电路连接的第一节点输出对第一节点进行复位的参考信号,发光控制电路可以向发光驱动电路连接的第二节点输出对第二节点进行复位的参考信号,且由于发光控制电路可以控制与外部补偿电路连接的检测信号线与第二节点的通断状态。因此通过灵活控制各信号端的电位,可以在基于外部补偿技术对阈值电压进行可靠补偿后,使得各个像素电路均由同一初始状态下进入驱动发光元件发光的显示阶段。由此,即改善了由晶体管的磁滞效应造成的短期残像的问题。采用该像素电路的显示基板的显示效果较好。

Description

像素电路及其驱动方法、显示装置
技术领域
本申请涉及显示技术领域,特别涉及一种像素电路及其驱动方法、显示装置。
背景技术
显示基板中的每个像素一般均包括相互连接的发光元件和像素电路,像素电路可以向发光元件输出驱动电流以驱动发光元件发光。但,受像素电路中晶体管的阈值电压漂移的影响,像素电路输出至发光元件的驱动电流易出现异常。
相关技术中,为了解决因阈值电压漂移造成输出至发光元件的驱动电流异常的问题,可以通过采集发光元件的电压,并基于采集到的电压对晶体管的阈值电压进行外部补偿。
但是,因外部补偿一般不是实时进行的,故导致受晶体管磁滞效应的影响,不同发光元件的发光亮度存在差异,显示基板易出现短期残像,显示效果较差。
发明内容
本公开实施例提供了一种像素电路及其驱动方法、显示装置,可以解决相关技术中显示基板的显示效果较差的问题,所述技术方案如下:
一方面,提供了一种像素电路,所述像素电路包括:发光控制电路、复位电路和发光驱动电路;
所述发光控制电路分别与栅极信号端、数据信号端、扫描信号端、检测信号线、发光控制信号端、第一节点、第二节点和发光元件连接,所述检测信号线用于连接外部补偿电路;所述发光控制电路用于响应于所述栅极信号端提供的栅极驱动信号,控制所述第一节点与所述数据信号端的通断状态,用于响应于所述扫描信号端提供的扫描信号,控制所述第二节点与所述检测信号线的通断状态,以及用于响应于所述发光控制信号端提供的发光控制信号,控制所述第二节点与所述发光元件的通断状态;
所述复位电路分别与复位信号端、参考信号端和所述第一节点连接,所述复位电路用于响应于所述复位信号端提供的复位信号,控制所述参考信号端与所述第一节点的通断状态;
所述发光驱动电路分别与直流电源端、所述第一节点和所述第二节点连接,所述发光驱动电路用于响应于所述第一节点的电位,控制所述直流电源端与所述第二节点的通断状态。
可选的,所述复位电路包括:复位晶体管;
所述复位晶体管的栅极与所述复位信号端连接,所述复位晶体管的第一极与所述参考信号端连接,所述复位晶体管的第二极与所述第一节点连接。
可选的,所述复位晶体管为低温多晶硅LTPS双栅晶体管。
可选的,所述发光控制电路包括:数据写入子电路、补偿子电路、存储子电路和发光控制子电路;
所述数据写入子电路分别与所述栅极信号端、所述数据信号端和所述第一节点连接,所述数据写入子电路用于响应于所述栅极驱动信号,控制所述数据信号端与所述第一节点的通断状态;
所述补偿子电路分别与所述扫描信号端、所述检测信号线和所述第二节点连接,所述补偿子电路用于响应于所述扫描信号,控制所述检测信号线与所述第二节点的通断状态;
所述存储子电路分别与所述第一节点和所述第二节点连接,所述存储子电路用于根据所述第二节点的电位,调节所述第一节点的电位;
所述发光控制子电路分别与所述发光控制信号端、所述第二节点和所述发光元件连接,所述发光控制子电路用于响应于所述发光控制信号,控制所述第二节点与所述发光元件的通断状态。
可选的,所述数据写入子电路包括的晶体管为低温多晶硅LTPS双栅晶体管。
可选的,所述像素电路还包括:开关电路;
所述开关电路分别与第三节点、所述扫描信号端和所述第一节点连接,所述开关电路用于响应于所述扫描信号,控制所述第一节点和所述第三节点的通断状态;
其中,所述第三节点还分别与所述数据写入子电路和所述复位电路连接。
可选的,所述开关电路包括:开关晶体管;
所述开关晶体管的栅极与所述扫描信号端连接,所述开关晶体管的第一极与所述第三节点连接,所述开关晶体管的第二极与所述第一节点连接。
可选的,所述开关晶体管为LTPS双栅晶体管,或,氧化物晶体管。
另一方面,提供了一种像素电路的驱动方法,所述方法包括:
复位阶段,复位信号端提供的复位信号的电位和扫描信号端提供的扫描信号的电位均为第一电位,复位电路响应于所述复位信号,控制参考信号端与第一节点导通,发光控制电路响应于所述扫描信号,控制第二节点与检测信号线导通,所述参考信号端向所述第一节点输出第一参考信号,所述检测信号线向所述第二节点输出第二参考信号;
数据写入阶段,栅极信号端提供的栅极驱动信号的电位和所述扫描信号的电位均为第一电位,所述发光控制电路响应于所述栅极驱动信号,控制所述第一节点与数据信号端导通,以及响应于所述扫描信号,控制所述第二节点与检测信号线导通,所述数据信号端向所述第一节点输出数据信号,所述检测信号线向所述第二节点输出所述第二参考信号,所述数据信号为外部补偿电路基于所述检测信号线采集到的信号对初始数据信号进行补偿后的信号;
发光阶段,发光控制信号端提供的发光控制信号的电位为第一电位,所述发光控制电路响应于所述发光控制信号,控制所述第二节点与发光元件导通。
又一方面,提供了一种显示装置,所述显示装置包括:多个像素,外部补偿电路,以及与所述外部补偿电路连接的源极驱动电路;每个所述像素均包括:发光元件,以及如上述方面所述的像素电路;
所述源极驱动电路分别与每个所述像素电路所连接的数据信号端连接,所述源极驱动电路用于向所述数据信号端提供数据信号;
每个所述像素电路所连接的检测信号线均与所述外部补偿电路连接,每个所述像素电路用于通过所述检测信号线向所述外部补偿电路输出所述像素电路中第二节点的电位,所述外部补偿电路用于根据所述第二节点的电位,调整输入至所述源极驱动电路的数据信号的电压。
综上所述,本公开实施例提供的技术方案带来的有益效果至少可以包括:
本公开实施例提供了一种像素电路及其驱动方法、显示装置。该像素电路包括发光控制电路、复位电路和发光驱动电路。由于复位电路可以向发光驱动电路连接的第一节点输出对第一节点进行复位的参考信号,发光控制电路可以向发光驱动电路连接的第二节点输出对第二节点进行复位的参考信号,且由于发光控制电路可以控制与外部补偿电路连接的检测信号线与第二节点的通断状态。因此通过灵活控制各信号端的电位,可以在基于外部补偿技术对阈值电压进行可靠补偿后,使得各个像素电路均由同一初始状态下进入驱动发光元件发光的显示阶段。由此,即改善了由晶体管的磁滞效应造成的短期残像的问题。采用该像素电路的显示基板的显示效果较好。
附图说明
为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的一种像素电路的结构示意图;
图2是本公开实施例提供的另一种像素电路的结构示意图;
图3是本公开实施例提供的又一种像素电路的结构示意图;
图4是本公开实施例提供的再一种像素电路的结构示意图;
图5是本公开实施例提供的再一种像素电路的结构示意图;
图6是本公开实施例提供的一种像素电路的驱动方法流程图;
图7是本公开实施例提供的一种像素电路的各信号端时序图;
图8是本公开实施例提供的另一种像素电路的各信号端时序图;
图9是本公开实施例提供的又一种像素电路的各信号端时序图;
图10是本公开实施例提供的一种显示装置的结构示意图。
具体实施方式
为了使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开实施方式作进一步地详细描述。
本公开所有实施例中采用的晶体管均可以为场效应管或其他特性相同的器件,根据在电路中的作用本公开的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本公开实施例中,将其中源极称为第一极,漏极称为第二极,或者,将其中漏极称为第一极,源极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本公开实施例所采用的开关晶体管可以包括P型开关晶体管和N型开关晶体管中的任一种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管在栅极为高电平时导通,在栅极为低电平时截止。此外,本公开各个实施例中的多个信号都对应有有效电位和无效电位,有效电位和无效电位仅代表该信号的电位有2个状态量,不代表全文中有效电位或无效电位具有特定的数值。
图1是本公开实施例提供的一种像素电路的结构示意图。如图1所示,该像素电路可以包括:发光控制电路10、复位电路20和发光驱动电路30。
参考图1,发光控制电路10可以分别与栅极信号端G1、数据信号端D1、扫描信号端S1、检测信号线SENSE、发光控制信号端EM、第一节点P1、第二节点P2和发光元件L1连接。该发光控制电路10可以用于响应于栅极信号端G1提供的栅极驱动信号,控制第一节点P1与数据信号端D1的通断状态,用于响应于扫描信号端S1提供的扫描信号,控制第二节点P2与检测信号线SENSE的通断状态,以及用于响应于发光控制信号端EM提供的发光控制信号,控制第二节点P2与发光元件L1的通断状态。
例如,该发光控制电路10可以在栅极驱动信号的电位为第一电位时,控制第一节点P1和数据信号端D1导通,以及在栅极驱动信号的电位为第二电位时,控制第一节点P1和数据信号端D1断开连接。在第一节点P1和数据信号端D1导通时,数据信号端D1即可以向第一节点P1输出数据信号。
又例如,该发光控制电路10还可以在扫描信号的电位为第一电位时,控制第二节点P2与检测信号线SENSE导通,以及在扫描信号的电位为第二电位时,控制第二节点P2与检测信号线SENSE断开连接。在第二节点P2与检测信号线SENSE导通时,检测信号线SENSE即可以向第二节点P2输出目标信号(如,对第二节点P2进行复位的参考信号),以及采集第二节点P2的电位。
再例如,该发光控制电路10还可以在发光控制信号的电位为第一电位时,控制第二节点P2与发光元件L1导通,以及在发光控制信号的电位为第二电位时,控制第二节点P2与发光元件L1断开连接。在第二节点P2与发光元件L1导通时,第二节点P2的电位即可以输出至发光元件L1,发光元件L1发光。
可选的,在本公开实施例中,第一电位可以为有效电位,第二电位可以为无效电位,且该第一电位相对于第二电位可以为高电位。
需要说明的是,检测信号线SENSE可以用于连接外部补偿电路。相应的,外部补偿电路可以读取检测信号线SENSE上的电位(即第二节点P2的电位),基于读取到的电位确定影响发光亮度的相关参数(如,阈值电压Vth或迁移率k)的大小,以及基于确定的相关参数的大小的调整输入至源极驱动电路的数据信号,从而使得源极驱动电路可以根据调整后的数据信号向数据信号端D1提供数据信号,以实现对阈值电压或迁移率的外部补偿。
继续参考图1,复位电路20可以分别与复位信号端R1、参考信号端Vref和第一节点P1连接。该复位电路20可以用于响应于复位信号端R1提供的复位信号,控制参考信号端Vref与第一节点P1的通断状态。
例如,复位电路20可以在复位信号的电位为第一电位时,控制参考信号端Vref与第一节点P1导通,以及在复位信号的电位为第二电位时,控制参考信号端Vref与第一节点P1断开连接。在参考信号端Vref与第一节点P1导通时,参考信号端Vref即可以向第一节点P1输出第一参考信号,从而实现对第一节点P1的复位。
通过设置复位电路20对第一节点P1进行复位,以及设置发光控制电路10对第二节点P2进行复位,确保了各个像素电路均可以由同一工作状态进行显示阶段,进而,改善了由磁滞效应造成的短期残像问题。
继续参考图1,发光驱动电路30可以分别与直流电源端ELVDD、第一节点P1和第二节点P2连接。发光驱动电路30可以用于响应于第一节点P1的电位,控制直流电源端ELVDD与第二节点P2的通断状态。
例如,发光驱动电路30可以在第一节点P1的电位为第一电位时,控制直流电源端ELVDD与第二节点P2导通,以及在第一节点P1的电位为第二电位时,控制直流电源端ELVDD与第二节点P2断开连接。在直流电源端ELVDD与第二节点P2导通时,直流电源端ELVDD即可以向第二节点P2输出直流电源信号。或者,发光驱动电路30可以基于第一节点P1的电位和直流电源信号,向第二节点P2输出驱动电流,如此,在发光控制电路10控制第二节点P2与发光元件L1导通时,该驱动电流即可以进一步输出至发光元件L1,发光元件L1发光。
综上所述,本公开实施例提供了一种像素电路,该像素电路包括发光控制电路、复位电路和发光驱动电路。由于复位电路可以向发光驱动电路连接的第一节点输出对第一节点进行复位的参考信号,发光控制电路可以向发光驱动电路连接的第二节点输出对第二节点进行复位的参考信号,且由于发光控制电路可以控制与外部补偿电路连接的检测信号线与第二节点的通断状态。因此通过灵活控制各信号端的电位,可以在基于外部补偿技术对阈值电压进行可靠补偿后,使得各个像素电路均由同一初始状态下进入驱动发光元件发光的显示阶段。由此,即改善了由晶体管的磁滞效应造成的短期残像的问题。采用该像素电路的显示基板的显示效果较好。
图2是本公开实施例提供的另一种像素电路的结构示意图。如图2所示,发光控制电路10可以包括:数据写入子电路101、补偿子电路102、存储子电路103和发光控制子电路104。
参考图2,数据写入子电路101可以分别与栅极信号端G1、数据信号端D1和第一节点P1连接。该数据写入子电路101可以用于响应于栅极驱动信号,控制数据信号端D1与第一节点P1的通断状态。
例如,数据写入子电路101可以在栅极驱动信号的电位为第一电位时,控制数据信号端D1与第一节点P1导通,以及在栅极驱动信号的电位为第二电位时,控制数据信号端D1与第一节点P1断开连接。
继续参考图2,补偿子电路102可以分别与扫描信号端S1、检测信号线SENSE和第二节点P2连接。补偿子电路102可以用于响应于扫描信号,控制检测信号线SENSE与第二节点P2的通断状态。
例如,补偿子电路102可以在扫描信号的电位为第一电位时,控制检测信号线SENSE与第二节点P2导通,以及在扫描信号的电位为第二电位时,控制检测信号线SENSE与第二节点P2断开连接。
继续参考图2,存储子电路103可以分别与第一节点P1和第二节点P2连接。该存储子电路103可以用于根据第二节点P2的电位,调节第一节点P1的电位。
例如,存储子电路103可以通过耦合作用,根据第二节点P2的电位调节第一节点P1的电位。
继续参考图2,发光控制子电路104可以分别与发光控制信号端EM、第二节点P2和发光元件L1连接。该发光控制子电路104可以用于响应于发光控制信号,控制第二节点P2与发光元件L1的通断状态。
例如,发光控制子电路104可以在发光控制信号的电位为第一电位时,控制第二节点P2与发光元件L1导通,以及在控制信号的电位为第二电位时,控制第二节点P2与发光元件L1断开连接。
图3是本公开实施例提供的又一种像素电路的结构示意图。如图3所示,该像素电路还可以包括:开关电路40。
参考图3,开关电路40可以分别与第三节点P3、扫描信号端S1和第一节点P1连接。该开关电路40可以用于响应于扫描信号,控制第一节点P1和第三节点P3的通断状态。其中,第三节点P3还可以分别与数据写入子电路101和复位电路20连接。
例如,开关电路40可以在扫描信号的电位为第一电位时,控制第一节点P1与第三节点P3导通,以及在扫描信号的电位为第二电位时,控制第一节点P1与第三节点P3断开连接。
由于第三节点P3还分别与数据写入子电路101和复位电路20连接,因此在第一节点P1与第三节点P3导通时,数据写入子电路101即可以与第一节点P1导通,且复位电路20也可以与第一节点P1导通。进而,在数据写入子电路101与第一节点P1导通,且栅极驱动信号的电位为第一电位时,数据信号端D1即可以与第一节点P1导通。在复位电路20与第一节点P1导通,且复位信号的电位为第一电位时,参考信号端Vref即可以与第一节点P1导通。
以图2所示的像素电路为例,图4示出了本公开实施例提供的再一种像素电路的结构示意图。以图3所示的像素电路为例,图5示出了本公开实施例提供的再一种像素电路的结构示意图。
参考图4和图5,复位电路20可以包括:复位晶体管T1。
复位晶体管T1的栅极可以与复位信号端R1连接,复位晶体管T1的第一极可以与参考信号端Vref连接,复位晶体管T1的第二极可以与第一节点P1连接。
其中,对于图2所示的像素电路,因复位电路20是直接与第一节点P1连接,故结合图4可以看出,复位晶体管T1的第二极是直接与第一节点P1连接。对于图3所示的像素电路,因复位电路20是通过开关电路40与第一节点P1间接连接,故结合图5可以看出,复位晶体管T1的第二极是与开关电路40所连接的第三节点P3连接。
继续参考图5,开关电路40可以包括:开关晶体管T2。
开关晶体管T2的栅极可以与扫描信号端S1连接,开关晶体管T2的第一极可以与第三节点P3连接,开关晶体管T2的第二极可以与第一节点P1连接。
继续参考图4和图5,数据写入子电路101可以包括:数据写入晶体管T3;补偿子电路102可以包括:补偿晶体管T4;存储子电路103可以包括:存储电容C1;发光控制子电路104可以包括:发光控制晶体管T5。发光驱动电路30可以包括:驱动晶体管T6。
其中,数据写入晶体管T3的栅极可以与栅极信号端G1连接,数据写入晶体管T3的第一极可以与数据信号端D1连接,数据写入晶体管T3的第二极可以与第一节点P1连接。
同复位晶体管T1,对于图2所示的像素电路,因数据写入子电路101是直接与第一节点P1连接,故结合图4可以看出,数据写入晶体管T3的第二极是直接与第一节点P1连接。对于图3所示的像素电路,因数据写入子电路101是通过开关电路40与第一节点P1间接连接,故结合图5可以看出,数据写入晶体管T3的第二极是与开关电路40所连接的第三节点P3连接。
补偿晶体管T4的栅极可以与扫描信号端S1连接,补偿晶体管T4的第一极可以与检测信号线SENSE连接,补偿晶体管T4的第二极可以与第二节点P2连接。
存储电容C1的一端可以与第一节点P1连接,存储电容C1的另一端可以与第二节点P2连接。
发光控制晶体管T5的栅极可以与发光控制信号端EM连接,发光控制晶体管T5的第一极可以与第二节点P2连接,发光控制晶体管T5的第二极可以与发光元件L1连接。
驱动晶体管T6的栅极可以与第一节点P1连接,驱动晶体管T6的第一极可以与直流电源端ELVDD连接,驱动晶体管T6的第二极可以与第二节点P2连接。
可选的,结合图4所示的像素电路,因复位晶体管T1和数据写入晶体管T3均直接与第一节点P1(即驱动晶体管T6的栅极)连接,故为了有效避免受复位晶体管T1和数据写入晶体管T3的影响,驱动晶体管T6的栅极的电位在显示阶段出现漏电现象,复位晶体管T1和数据写入晶体管T3可以均为低温多晶硅(low temperature poly-silicon,LTPS)双栅晶体管。当然,也可以为非LTPS材料的其他材料(如,非晶硅材料)制成的双栅晶体管。或者,复位晶体管T1和数据写入晶体管T3也可以均为氧化物(oxide)晶体管。
可选的,结合图5所示的像素电路,由于复位晶体管T1和数据写入晶体管T3均未直接与第一节点P1连接,而是通过开关晶体管T2与第一节点P1间接连接,即是开关晶体管T2与第一节点P1直接连接。因此,为了有效避免受开关晶体管T2的影响,驱动晶体管T6的栅极的电位在显示阶段出现漏电现象,可以仅设置开关晶体管T2为LTPS双栅晶体管,或,oxide晶体管。
再继续参考图4和图5,发光元件L1还与电源集成电路(power integratedcircuit,power IC)50连接。其中,power IC 50可以包括第一晶体管M1和第二晶体管M2。
其中,第一晶体管M1的栅极可以与第一开关控制端SW1连接,第一极与可以发光元件L1的一端连接,第二极可以与直流电源端ELVDD连接。第一晶体管M1可以响应于第一开关控制端SW1提供的第一开关控制信号,控制发光元件L1与直流电源端ELVDD的通断状态。
例如,第一晶体管M1可以在第一开关控制信号的电位为第一电位时,控制发光元件L1与直流电源端ELVDD导通,以及在第一开关控制信号的电位为第二电位时,控制发光元件L1与直流电源端ELVDD断开连接。在发光元件L1与直流电源端ELVDD导通时,直流电源端ELVDD即可以向发光元件L1输出直流电源信号,该直流电源信号的电位可以为第一电位。
第二晶体管M2的栅极可以与第二开关控制端SW2连接,第一极与发光元件L1的一端连接,第二极与直流电源端ELVSS连接。第二晶体管M2可以响应于第二开关控制端SW2提供的第二开关控制信号,控制发光元件L1与直流电源端ELVSS的通断状态。
例如,第二晶体管M2可以在第二开关控制信号的电位为第一电位时,控制发光元件L1与与直流电源端ELVSS导通,以及在第二开关控制信号的电位为第二电位时,控制发光元件L1与直流电源端ELVSS断开连接。在发光元件L1与直流电源端ELVSS导通时,直流电源端ELVSS即可以向发光元件L1输出直流电源信号,该直流电源信号的电位可以为第二电位。
在本公开实施例中,在进行外部补偿时,第一开关控制端SW1提供的第一开关控制的电位可以为第一电位,而第二开关控制端SW2提供的第二开关控制的电位可以为第二电位。直流电源端ELVDD可以与发光元件L1导通。在进行发光驱动时,第一开关控制端SW1提供的第一开关控制的电位可以为第二电位,而第二开关控制端SW2提供的第二开关控制的电位可以为第一电位。直流电源端ELVSS可以与发光元件L1导通。
需要说明的是,在本公开实施例中,该发光控制电路10除了可以为图4或图5所示的3T1C(即三个晶体管和一个电容器)的结构之外,还可以为包括其他数量的晶体管的结构,如6T1C结构,本公开实施例对此不做限定。
还需要说明的是,在本公开实施例中,像素电路包括的各个晶体管可以均为N型晶体管。相应的,如上述实施例记载,第一电位相对于第二电位可以为高电位。当然,像素电路包括的各个晶体管也可以均为P型晶体管。相应的,第一电位相对于第二电位即为低电位。
综上所述,本公开实施例提供了一种像素电路,该像素电路包括发光控制电路、复位电路和发光驱动电路。由于复位电路可以向发光驱动电路连接的第一节点输出对第一节点进行复位的参考信号,发光控制电路可以向发光驱动电路连接的第二节点输出对第二节点进行复位的参考信号,且由于发光控制电路可以控制与外部补偿电路连接的检测信号线与第二节点的通断状态。因此通过灵活控制各信号端的电位,可以在基于外部补偿技术对阈值电压进行可靠补偿后,使得各个像素电路均由同一初始状态下进入驱动发光元件发光的显示阶段。由此,即改善了由晶体管的磁滞效应造成的短期残像的问题。采用该像素电路的显示基板的显示效果较好。
图6是本公开实施例提供的一种像素电路的驱动方法流程图,可以应用于如图1至图5任一所示的像素电路中。如图6所示,该方法可以包括:
步骤601、复位阶段,复位信号端提供的复位信号的电位和扫描信号端提供的扫描信号的电位均为第一电位,复位电路响应于复位信号,控制参考信号端与第一节点导通,发光控制电路响应于扫描信号,控制第二节点与检测信号线导通,参考信号端向第一节点输出第一参考信号,检测信号线向第二节点输出第二参考信号。
步骤602、数据写入阶段,栅极信号端提供的栅极驱动信号的电位和扫描信号的电位均为第一电位,发光控制电路响应于栅极驱动信号,控制第一节点与数据信号端导通,以及响应于扫描信号,控制第二节点与检测信号线导通,数据信号端向第一节点输出数据信号,检测信号线向第二节点输出第二参考信号。
其中,该数据信号可以为外部补偿电路基于检测信号线采集到的信号对初始数据信号(即,输入至源极驱动电路的数据信号)进行补偿后的信号。
步骤603、发光阶段,发光控制信号端提供的发光控制信号的电位为第一电位,发光控制电路响应于发光控制信号,控制第二节点与发光元件导通。
综上所述,本公开实施例提供了一种像素电路的驱动方法,由于在复位阶段中,复位电路可以向发光驱动电路连接的第一节点输出对第一节点进行复位的参考信号,发光控制电路可以向发光驱动电路连接的第二节点输出对第二节点进行复位的参考信号,且由于发光控制电路可以控制与外部补偿电路连接的检测信号线与第二节点的通断状态。因此通过灵活控制各信号端的电位,可以在基于外部补偿技术对阈值电压进行可靠补偿后,使得各个像素电路均由同一初始状态下进入驱动发光元件发光的显示阶段。由此,即改善了由晶体管的磁滞效应造成的短期残像的问题。采用该像素电路的显示基板的显示效果较好。
结合图4和图5,在复位阶段(即上述步骤601)之前,可以通过外部补偿电路对发光驱动电路(即驱动晶体管T6)的阈值电压Vth和迁移率k进行外部补偿,从而确保显示效果较好。以图4所示像素电路,且像素电路中各晶体管为N型晶体管为例,对外部补偿和发光驱动的具体工作原理进行如下介绍:
图7示出了阈值电压感测(即Vth sensing)阶段各信号端的时序图。如图7所示,阈值电压感测阶段共包括三个阶段t11、t12和t13,且在该三个阶段中,第一开关控制端SW1提供的第一控制信号的电位为第一电位,第二开关控制端SW2提供的第二控制信号的电位为第二电位,power IC中的第一晶体管M1开启,第二晶体管M2关断。相应的,直流电源端ELVDD与发光元件L1导通,直流电源端ELVDD向发光元件L1输出处于第一电位的直流电源信号。
继续参考图7,在阶段t11,栅极信号端G1提供的栅极驱动信号的电位和扫描信号端S1提供的扫描信号的电位均为第一电位,数据写入晶体管T3和补偿晶体管T4均开启。数据信号端D1通过数据写入晶体管T3向第一节点P1输出处于第一电位的数据信号(如,数据信号的电位可以为Vdata)。检测信号线SENSE通过补偿晶体管T4向第二节点P2输出初始信号(如,初始信号的电位可以为Vinit),以实现对第二节点P2的复位。
在阶段t12,控制检测信号线SENSE处于悬空(floating)状态,即不向检测信号线SENSE提供任何电压。栅极驱动信号的电位和扫描信号的电位依然保持为第一电位,数据写入晶体管T3和补偿晶体管T4依然保持开启。此时,数据信号端D1继续通过数据写入晶体管T3向第一节点P1输出数据信号。且由于在阶段t11,数据信号端D1向第一节点P1输出了处于第一电位的数据信号,故驱动晶体管T6开启。在该阶段t12,直流电源端ELVDD即可以通过驱动晶体管T6为检测信号线SENSE进行充电,直至充电至驱动晶体管T6进入截止状态为止,一般情况下,充电时间约为几百微秒(μs)至几毫秒(ms)。且,驱动晶体管T6截止时,其栅源电压差Vgs可以为Vdata-Vth。
且,在阶段t11和t12,复位信号端R1提供的复位信号的电位和发光控制信号端EM提供的发光控制信号的电位均持续为第二电位,复位晶体管T1和发光控制晶体管T5均处于关断状态。
在阶段t13,外部补偿电路,即外部补偿IC提供的采样信号(如图10所示的Hsync)的电位为第一电位,外部补偿IC(如,外部补偿IC中的模数转换器ADC)可以开始读取检测信号线SENSE上的电位。进而,外部补偿IC即可以基于读取到的电位计算得到驱动晶体管T6的阈值电压Vth。至此,即完成了对阈值电压Vth的感测,也可以称为采样。
图8示出了迁移率感测(即k sensing)阶段各信号端的时序图。如图8所示,迁移率感测阶段也共包括三个阶段t21、t22和t23。且与Vth sensing阶段同理,在该三个阶段中,第一控制信号的电位为第一电位,第二控制信号的电位为第二电位,power IC中的第一晶体管M1开启,第二晶体管M2关断。直流电源端ELVDD与发光元件L1导通,直流电源端ELVDD向发光元件L1输出处于第一电位的直流电源信号。
继续参考图8,阶段t21与阶段t11的时序相同,阶段t23与阶段t13的时序相同,在此不再赘述。在阶段t22中,控制检测信号线SENSE处于floating状态,且控制驱动晶体管T6的栅源电压差固定为Vdata-Vinit,使得驱动晶体管T6处于饱和工作区。结合图8示出的时序,第一节点P1和第二节点P2的电位在阶段t12同时变化,从而保证驱动晶体管T6可以工作于饱和区。且在该阶段t12,仅扫描信号端S1提供的扫描信号的电位为第一电位,补偿晶体管T4开启。固定电流对感测信号线SENSE进行充电,且参考图8,充电时间可以表示为t。进而,在阶段t23,外部补偿IC即可以读取感测信号线SENSE上的电位,并基于读取到的电位计算得到驱动晶体管T6的迁移率k。
可选的,迁移率k可以满足:
k=2*Csense*(Vsense-Vinit)/t/(Vdata-Vinit)2。其中,Csense为感测信号线SENSE上的电容,Vsense为感测信号线SENSE上的电压。
图9示出了发光驱动阶段各信号端的时序图。如图9所示,发光驱动阶段共包括复位阶段t31、数据写入阶段t32和发光阶段t33三个阶段,且在该三个阶段中,第一开关控制端SW1提供的第一控制信号的电位为第二电位,第二开关控制端SW2提供的第二控制信号的电位为第一电位,power IC中的第一晶体管M1关断,第二晶体管M2开启。相应的,直流电源端ELVSS与发光元件L1导通,直流电源端ELVSS向发光元件L1输出处于第二电位的直流电源信号。且,外部补偿IC一直提供处于第二电位的采样信号,进而,外部补偿IC不会读取感测信号线SENSE的电位。
继续参考图9,在复位阶段t31中,复位信号端R1提供的复位信号的电位和扫描信号的电位可以均为第一电位,复位晶体管T1和补偿晶体管T4均开启。参考信号端Vref通过复位晶体管T1向第一节点P1输出处于第二电位的第一参考信号。检测信号线SENSE通过补偿晶体管T4向第二节点P2输出处于第二电位的第二参考信号。假设第一参考信号的电位为Vref0,第二参考信号的电位为Vref1那么第一节点P1和第二节点P2的电位差即为:Vref0-Vref1。即驱动晶体管T6的栅源电压差Vgs为Vref0-Vref1。且,在复位阶段t31,栅极驱动信号的电位和发光控制信号的电位均为第二电位,数据写入晶体管T3和发光控制晶体管T5均关断。
在数据写入阶段t32,栅极驱动信号的电位跳变为第一电位,且扫描信号的电位保持为第一电位,数据写入晶体管T3和补偿晶体管T4均开启。数据信号端D1通过数据写入晶体管T3向第一节点P1输出数据信号。检测信号线SENSE继续通过补偿晶体管T4向第二节点P2输出处于第二电位的第二参考信号。且在数据写入阶段t32,复位信号的电位跳变为第二电位,发光控制信号的电位保持为第二电位,复位晶体管T1和发光控制晶体管T5均关断。
在发光阶段t33,发光控制信号的电位跳变为第一电位,发光控制晶体管T5开启,第二节点P2和发光元件L1导通。驱动晶体管T6基于第一节点P1的电位和直流电源端ELVDD提供的直流电源信号的电位生成的驱动电流,经发光控制晶体管T5输出至发光元件L1,发光元件L1发光。且在发光阶段t33,复位信号的电位保持为第二电位,栅极驱动信号的电位跳变为第二电位,扫描信号的电位也跳变为第二电位。复位晶体管T1、数据写入晶体管T3和补偿晶体管T4均关断。可选的,驱动电流I可以满足:I=1/2k*(Vdata-Vref1-Vth)2
结合图7至图9所示时序,在进入发光驱动阶段之前,外部补偿IC可以基于计算得到的阈值电压Vth和迁移率k,对数据信号进行补偿,从而使得最终输出至发光元件L1的驱动电流与阈值电压Vth和迁移率k无关,避免了阈值电压Vth或迁移率k漂移,对发光元件L1的发光亮度的影响,确保了显示效果。
需要说明的是,图7至图9以ON表示第一电位,以OFF表示第二电位。图7所示的阈值电压感测阶段和图8所示的迁移率感测阶段可以在消隐阶段执行,如垂直消隐(verticalblanking,VBlank)阶段执行。或者,也可以在显示装置处于关机的状态下进行。本公开实施例对此不做限定。且,对于图5所示的像素电路而言,其各个阶段的时序图均可以参考上述图7至图9所示的时序图,在此不再赘述。相较于内部补偿,外部补偿具有较大的补偿范围,可以补偿迁移率的漂移,且补偿时间不受行周期的限制,故可以应用于高帧频驱动。
综上所述,本公开实施例提供了一种像素电路的驱动方法,由于在复位阶段中,复位电路可以向发光驱动电路连接的第一节点输出对第一节点进行复位的参考信号,发光控制电路可以向发光驱动电路连接的第二节点输出对第二节点进行复位的参考信号,且由于发光控制电路可以控制与外部补偿电路连接的检测信号线与第二节点的通断状态。因此通过灵活控制各信号端的电位,可以在基于外部补偿技术对阈值电压进行可靠补偿后,使得各个像素电路均由同一初始状态下进入驱动发光元件发光的显示阶段。由此,即改善了由晶体管的磁滞效应造成的短期残像的问题。采用该像素电路的显示基板的显示效果较好。
图10是本公开实施例提供的一种显示装置的结构示意图。如图10所示,显示装置可以包括:多个像素01,外部补偿电路02,以及与外部补偿电路02连接的源极驱动电路03。每个像素01均可以包括:发光元件L1,以及如图1至图5任一所示的像素电路011。
该源极驱动电路03可以分别与每个像素电路01所连接的数据信号端连接,该源极驱动电路03可以向数据信号端提供数据信号。该每个像素电路所连接的检测信号线可以均与外部补偿电路02连接(图10未示出具体的连接关系)。
其中,每个像素电路01可以通过检测信号线向外部补偿电路02输出像素电路中第二节点的电位,外部补偿电路02可以根据第二节点的电位,调整输入至源极驱动电路03的数据信号的电压,源极驱动电路03可以根据该调整后的数据信号的电压向数据信号端提供数据信号,从而实现对驱动晶体管的阈值电压的外部补偿。
可选的,该显示装置可以为:有机发光二极管(organic light emitting diode,OLED)显示装置、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框等任何具有显示功能的产品或部件。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的像素电路、各子电路和各晶体管的具体工作过程,可以参考方法实施例中的对应过程,在此不再赘述。
以上所述仅为本公开的可选实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。

Claims (9)

1.一种像素电路,其特征在于,所述像素电路包括:发光控制电路、复位电路、开关电路和发光驱动电路;
所述发光控制电路分别与栅极信号端、数据信号端、扫描信号端、检测信号线、发光控制信号端、第三节点、第二节点和发光元件连接,所述检测信号线用于连接外部补偿电路;所述发光控制电路用于响应于所述栅极信号端提供的栅极驱动信号,控制所述第三节点与所述数据信号端的通断状态,用于响应于所述扫描信号端提供的扫描信号,控制所述第二节点与所述检测信号线的通断状态,以及用于响应于所述发光控制信号端提供的发光控制信号,控制所述第二节点与所述发光元件的通断状态;
所述复位电路分别与复位信号端、参考信号端和所述第三节点连接,所述复位电路用于响应于所述复位信号端提供的复位信号,控制所述参考信号端与所述第三节点的通断状态;
所述开关电路分别与所述第三节点、所述扫描信号端和第一节点连接,所述开关电路用于响应于所述扫描信号,控制所述第一节点和所述第三节点的通断状态;
所述发光驱动电路分别与直流电源端、所述第一节点和所述第二节点连接,所述发光驱动电路用于响应于所述第一节点的电位,控制所述直流电源端与所述第二节点的通断状态。
2.根据权利要求1所述的像素电路,其特征在于,所述复位电路包括:复位晶体管;
所述复位晶体管的栅极与所述复位信号端连接,所述复位晶体管的第一极与所述参考信号端连接,所述复位晶体管的第二极与所述第三节点连接。
3.根据权利要求2所述的像素电路,其特征在于,所述复位晶体管为低温多晶硅LTPS双栅晶体管。
4.根据权利要求1至3任一所述的像素电路,其特征在于,所述发光控制电路还与所述第一节点连接;所述发光控制电路包括:数据写入子电路、补偿子电路、存储子电路和发光控制子电路;
所述数据写入子电路分别与所述栅极信号端、所述数据信号端和所述第三节点连接,所述数据写入子电路用于响应于所述栅极驱动信号,控制所述数据信号端与所述第三节点的通断状态;
所述补偿子电路分别与所述扫描信号端、所述检测信号线和所述第二节点连接,所述补偿子电路用于响应于所述扫描信号,控制所述检测信号线与所述第二节点的通断状态;
所述存储子电路分别与所述第一节点和所述第二节点连接,所述存储子电路用于根据所述第二节点的电位,调节所述第一节点的电位;
所述发光控制子电路分别与所述发光控制信号端、所述第二节点和所述发光元件连接,所述发光控制子电路用于响应于所述发光控制信号,控制所述第二节点与所述发光元件的通断状态。
5.根据权利要求4所述的像素电路,其特征在于,所述数据写入子电路包括的晶体管为低温多晶硅LTPS双栅晶体管。
6.根据权利要求1至3任一所述的像素电路,其特征在于,所述开关电路包括:开关晶体管;
所述开关晶体管的栅极与所述扫描信号端连接,所述开关晶体管的第一极与所述第三节点连接,所述开关晶体管的第二极与所述第一节点连接。
7.根据权利要求6所述的像素电路,其特征在于,所述开关晶体管为LTPS双栅晶体管,或,氧化物晶体管。
8.一种像素电路的驱动方法,其特征在于,用于驱动如权利要求1至7任一所述的像素电路;所述方法包括:
复位阶段,复位信号端提供的复位信号的电位和扫描信号端提供的扫描信号的电位均为第一电位,复位电路响应于所述复位信号,控制参考信号端与第三节点导通,发光控制电路响应于所述扫描信号,控制第二节点与检测信号线导通,所述参考信号端向所述第三节点输出第一参考信号,开关电路响应于所述扫描信号,控制所述第三节点与第一节点导通,所述检测信号线向所述第二节点输出第二参考信号;
数据写入阶段,栅极信号端提供的栅极驱动信号的电位和所述扫描信号的电位均为第一电位,所述发光控制电路响应于所述栅极驱动信号,控制所述第三节点与数据信号端导通,以及响应于所述扫描信号,控制所述第二节点与检测信号线导通,所述数据信号端向所述第三节点输出数据信号,所述开关电路响应于所述扫描信号,控制所述第三节点与第一节点导通,所述检测信号线向所述第二节点输出所述第二参考信号,所述数据信号为外部补偿电路基于所述检测信号线采集到的信号对初始数据信号进行补偿后的信号;
发光阶段,发光控制信号端提供的发光控制信号的电位为第一电位,所述发光控制电路响应于所述发光控制信号,控制所述第二节点与发光元件导通。
9.一种显示装置,其特征在于,所述显示装置包括:多个像素,外部补偿电路,以及与所述外部补偿电路连接的源极驱动电路;每个所述像素均包括:发光元件,以及如权利要求1至7任一所述的像素电路;
所述源极驱动电路分别与每个所述像素电路所连接的数据信号端连接,所述源极驱动电路用于向所述数据信号端提供数据信号;
每个所述像素电路所连接的检测信号线均与所述外部补偿电路连接,每个所述像素电路用于通过所述检测信号线向所述外部补偿电路输出所述像素电路中第二节点的电位,所述外部补偿电路用于根据所述第二节点的电位,调整输入至所述源极驱动电路的数据信号的电压。
CN202010754246.3A 2020-07-30 2020-07-30 像素电路及其驱动方法、显示装置 Active CN111768739B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010754246.3A CN111768739B (zh) 2020-07-30 2020-07-30 像素电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010754246.3A CN111768739B (zh) 2020-07-30 2020-07-30 像素电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN111768739A CN111768739A (zh) 2020-10-13
CN111768739B true CN111768739B (zh) 2021-11-23

Family

ID=72728088

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010754246.3A Active CN111768739B (zh) 2020-07-30 2020-07-30 像素电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN111768739B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112705166A (zh) * 2021-01-05 2021-04-27 桂林理工大学 一种氨水改性桉木活性炭吸附剂的制备方法及应用
CN113421511B (zh) * 2021-06-17 2022-05-03 昆山国显光电有限公司 显示面板的驱动方法、驱动装置及显示装置
WO2023004818A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN113611248B (zh) * 2021-08-11 2023-08-11 合肥京东方卓印科技有限公司 显示面板及其开关电路的驱动方法、显示装置
US20240212601A1 (en) * 2021-08-27 2024-06-27 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel Circuit, Driving Method therefor, and Display Apparatus
US20240194142A1 (en) * 2021-09-29 2024-06-13 Chongqing Boe Display Technology Co., Ltd. Pixel circuit, driving method, display substrate and display device
CN114005396B (zh) * 2021-10-29 2024-01-16 昆山国显光电有限公司 像素电路和显示面板
CN114283720B (zh) * 2022-01-04 2023-12-26 京东方科技集团股份有限公司 显示面板及其不良像素的测试方法、显示装置
CN116631340A (zh) * 2022-02-10 2023-08-22 北京小米移动软件有限公司 像素单元、显示面板、像素单元的补偿方法及装置
CN118140262A (zh) * 2022-09-01 2024-06-04 京东方科技集团股份有限公司 像素电路、像素驱动电路和显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102968954A (zh) * 2011-08-30 2013-03-13 乐金显示有限公司 用于像素电流感应的有机发光二极管显示装置及其像素电流感应方法
CN107731171A (zh) * 2017-11-29 2018-02-23 合肥京东方光电科技有限公司 像素电路及其控制方法、显示基板、显示装置
CN107863067A (zh) * 2017-12-05 2018-03-30 京东方科技集团股份有限公司 显示装置、像素电路及其补偿方法和补偿装置
CN110520923A (zh) * 2018-09-20 2019-11-29 京东方科技集团股份有限公司 具有时间共享信号线的像素电路、像素补偿方法和显示设备
CN111261114A (zh) * 2020-03-25 2020-06-09 京东方科技集团股份有限公司 显示面板及像素补偿电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102544541B1 (ko) * 2015-12-01 2023-06-19 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102968954A (zh) * 2011-08-30 2013-03-13 乐金显示有限公司 用于像素电流感应的有机发光二极管显示装置及其像素电流感应方法
CN107731171A (zh) * 2017-11-29 2018-02-23 合肥京东方光电科技有限公司 像素电路及其控制方法、显示基板、显示装置
CN107863067A (zh) * 2017-12-05 2018-03-30 京东方科技集团股份有限公司 显示装置、像素电路及其补偿方法和补偿装置
CN110520923A (zh) * 2018-09-20 2019-11-29 京东方科技集团股份有限公司 具有时间共享信号线的像素电路、像素补偿方法和显示设备
CN111261114A (zh) * 2020-03-25 2020-06-09 京东方科技集团股份有限公司 显示面板及像素补偿电路

Also Published As

Publication number Publication date
CN111768739A (zh) 2020-10-13

Similar Documents

Publication Publication Date Title
CN111768739B (zh) 像素电路及其驱动方法、显示装置
CN109545145B (zh) 像素电路及其驱动方法、显示装置
US11030959B2 (en) Pixel circuit and driving method thereof, and display device
CN107342044B (zh) 像素电路、显示面板和像素电路的驱动方法
US10714005B2 (en) Pixel compensation circuit and method of driving the same, display panel, and display device
CN107358916B (zh) 像素电路、其驱动方法、电致发光显示面板及显示装置
US9852687B2 (en) Display device and driving method
CN109801592B (zh) 像素电路及其驱动方法、显示基板
US10535302B2 (en) Pixel circuit, method for driving the same, and display apparatus
CN111105751B (zh) 显示设备、用于驱动显示设备的方法以及电子装置
CN111179854A (zh) 像素驱动电路及其驱动方法、显示装置
EP3654324A1 (en) Amoled pixel driving circuit and pixel driving method
CN109817165B (zh) 像素驱动电路、像素驱动方法、显示面板和显示装置
CN108777131B (zh) Amoled像素驱动电路及驱动方法
US11798473B2 (en) Pixel driving circuit and display panel
JP2018105917A (ja) 表示パネルおよび表示装置
CN109389937B (zh) 一种像素电路、显示装置及像素电路的驱动方法
CN111613178A (zh) 像素电路及其驱动方法、显示基板和显示装置
CN110060631B (zh) 像素电路
CN114999401A (zh) 像素驱动电路及其驱动方法、显示面板
US10210799B2 (en) Pixel compensation circuit and display device
KR20100054001A (ko) 표시 장치 및 그의 구동 방법
US11024232B2 (en) Pixel driving circuit and driving method therefor, and display panel
US11594178B2 (en) Display device
CN112802429B (zh) 像素驱动电路及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant