CN111754938B - 像素电路及其驱动方法、显示装置 - Google Patents

像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN111754938B
CN111754938B CN202010724831.9A CN202010724831A CN111754938B CN 111754938 B CN111754938 B CN 111754938B CN 202010724831 A CN202010724831 A CN 202010724831A CN 111754938 B CN111754938 B CN 111754938B
Authority
CN
China
Prior art keywords
transistor
anode
control
driving
pixel circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010724831.9A
Other languages
English (en)
Other versions
CN111754938A (zh
Inventor
王选芸
戴超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202010724831.9A priority Critical patent/CN111754938B/zh
Publication of CN111754938A publication Critical patent/CN111754938A/zh
Priority to US17/266,999 priority patent/US11929023B2/en
Priority to PCT/CN2020/130838 priority patent/WO2022016760A1/zh
Application granted granted Critical
Publication of CN111754938B publication Critical patent/CN111754938B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种像素电路及其驱动方法、显示装置,像素电路包括:有机发光二极管;驱动晶体管,驱动晶体管的输出端与有机发光二极管的阳极电连接;补偿晶体管,补偿晶体管的第一端与驱动晶体管的输出端连接,补偿晶体管的第二端与驱动晶体管的控制端电连接;初始化晶体管,初始化晶体管的输入端与初始化信号线连接,初始化晶体管的输出端与补偿晶体管的第二端连接,且初始化晶体管的输出端与驱动晶体管的控制端电连接;以及阳极复位晶体管,阳极复位晶体管的输入端与驱动晶体管的输出端以及补偿晶体管的第一端连接,阳极复位晶体管的输出端与有机发光二极管的阳极连接。

Description

像素电路及其驱动方法、显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示装置。
背景技术
请参阅图1,其为传统单个像素的像素电路的等效电路图。单个像素的像素电路包括驱动晶体管T1、开关晶体管T2、补偿晶体管T3、初始化晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、阳极复位晶体管T7、存储电容器C以及有机发光二极管OLED。驱动晶体管T1的控制端与存储电容器C的第一端、补偿晶体管T3的第一端以及初始化晶体管T4的第一端连接,驱动晶体管T1的第一端通过第一发光控制晶体管T5连接至第一电源电压端ELVDD,驱动晶体管T1的第二端通过第二发光控制晶体管T6连接至有机发光二极管OLED的阳极。开关晶体管T2的第一端连接数据信号端Data,开关晶体管T2的第二端连接驱动晶体管T1的第一端,开关晶体管T2的控制端连接第n扫描信号端Scan(n),n为大于或等于2的整数。补偿晶体管T3的控制端连接第n扫描信号端Scan(n),补偿晶体管T3的第一端与驱动晶体管T1的控制端连接,补偿晶体管T3的第二端与驱动晶体管T1的第二端连接。初始化晶体管T4的控制端与第n-1扫描驱信号端Scan(n-1)连接,初始化晶体管T4的第一端与驱动晶体管T1的控制端连接,初始化晶体管T4的第二端与初始化信号端Vint连接。第一发光控制晶体管T5的控制端和第二发光控制晶体管T6的控制端均与发光控制信号端EM连接。阳极复位晶体管T7的控制端与第n扫描信号端Scan(n)连接,阳极复位晶体管T7的第一端与有机发光二极管OLED的阳极连接,阳极复位晶体管T7的第二端与初始化信号端Vint连接。有机发光二极管OLED的阴极与第二电源电压端ELVSS连接。其中,驱动晶体管T1、开关晶体管T2、补偿晶体管T3、初始化晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6以及阳极复位晶体管T7均为P型且具有低温多晶硅有源层的薄膜晶体管,低温多晶硅薄膜晶体管存在一个致命弱点就是漏电流较大。在有机发光二极管OLED发光以显示低灰阶时,有机发光二极管OLED的阳极通过关闭的阳极复位晶体管T7分流会出现低灰阶显示亮度不均问题。
因此,有必要提出一种技术方案以解决有机发光二极管OLED显示时通过关闭的阳极复位晶体管T7分流导致低灰阶显示亮度不均的问题。
发明内容
本申请的目的在于提供一种像素电路及其驱动方法、显示装置,以改善有机发光二极管发光显示低灰阶由于阳极分流导致的亮度不均问题。
为实现上述目的,本申请提供一种像素电路,所述像素电路包括:
有机发光二极管;
驱动晶体管,所述驱动晶体管的输出端与所述有机发光二极管的阳极电连接;
补偿晶体管,所述补偿晶体管的第一端与所述驱动晶体管的输出端连接,所述补偿晶体管的第二端与所述驱动晶体管的控制端电连接;
初始化晶体管,所述初始化晶体管的输入端与初始化信号线连接,所述初始化晶体管的输出端与所述补偿晶体管的第二端连接,且所述初始化晶体管的输出端与所述驱动晶体管的控制端电连接;以及
阳极复位晶体管,所述阳极复位晶体管的输入端与所述驱动晶体管的输出端以及补偿晶体管的第一端连接,所述阳极复位晶体管的输出端与所述有机发光二极管的阳极连接。
在上述像素电路中,所述像素电路还包括防漏电晶体管,所述防漏电晶体管连接于所述补偿晶体管的第二端和所述驱动晶体管的控制端之间,且所述防漏电晶体管连接于所述初始化晶体管的输出端和所述驱动晶体管的控制端之间,
其中,所述防漏电晶体管、所述初始化晶体管以及所述补偿晶体管中的至少一者为具有金属氧化物有源层的晶体管。
在上述像素电路中,所述防漏电晶体管和所述补偿晶体管均为N型且具有金属氧化有源层的晶体管。
在上述像素电路中,所述防漏电晶体管的控制端和所述补偿晶体管的控制端均与第一控制信号线连接。
在上述像素电路中,所述防漏电晶体管为N型且具有金属氧化物有源层的晶体管,所述补偿晶体管为P型且具有多晶硅有源层的晶体管。
在上述像素电路中,所述阳极复位晶体管为N型且具有金属氧化物有源层的晶体管。
在上述像素电路中,所述阳极复位晶体管和所述初始化晶体管均为P型且具有多晶硅有源层的晶体管,所述初始化晶体管的控制端和所述阳极复位晶体管的控制端均与第二控制信号线连接。
在上述像素电路中,所述像素电路还包括:
开关晶体管,所述开关晶体管的输入端与数据信号线连接,所述开关晶体管的输出端与所述驱动晶体管的输入端连接;
第一发光控制晶体管,所述第一发光控制晶体管的输入端与电源信号线连接,所述第一发光控制晶体管的输出端与所述驱动晶体管的输入端连接;
第二发光控制晶体管,所述第二发光控制晶体管的输入端与所述驱动晶体管的输出端、所述补偿晶体管的第一端以及所述阳极复位晶体管的输入端连接,所述第二发光控制晶体管的输出端与所述有机发光二极管的阳极连接;
电容器,所述电容器的第一端与所述电源信号线连接,所述电容器的第二端与所述驱动晶体管的控制端连接。
在上述像素电路中,所述驱动晶体管、所述开关晶体管、所述第一发光控制晶体管以及所述第二发光控制晶体管均为P型且具有多晶硅有源层的晶体管。
一种上述像素电路的驱动方法,所述方法包括如下步骤:
在阳极复位阶段,所述驱动晶体管关闭,所述补偿晶体管导通,所述初始化晶体管导通且将所述初始化信号线输入的复位信号经导通的所述补偿晶体管传输至所述阳极复位晶体管的输入端,且导通的所述阳极复位晶体管将所述复位信号输出至所述有机发光二极管的阳极;
在发光阶段,所述阳极复位晶体管关闭,所述补偿晶体管关闭,所述初始化晶体管关闭,所述驱动晶体管导通且向所述有机发光二极管的阳极输出驱动电流。
一种显示装置,所述显示装置包括上述像素电路。
有益效果:本申请提供一种像素电路及其驱动方法、显示装置,像素电路包括:有机发光二极管;驱动晶体管,驱动晶体管的输出端与有机发光二极管的阳极电连接;补偿晶体管,补偿晶体管的第一端与驱动晶体管的输出端连接,补偿晶体管的第二端与驱动晶体管的控制端电连接;初始化晶体管,初始化晶体管的输入端与初始化信号线连接,初始化晶体管的输出端与补偿晶体管的第二端连接,且初始化晶体管的输出端与驱动晶体管的控制端电连接;以及阳极复位晶体管,阳极复位晶体管的输入端与驱动晶体管的输出端以及补偿晶体管的第一端连接,阳极复位晶体管的输出端与有机发光二极管的阳极连接。通过阳极复位晶体管的输入端与驱动晶体管的输出端连接且阳极复位晶体管的输出端与有机发光二极管的阳极连接,以使得有机发光二极管处于发光状态时发光二极管的阳极通过阳极复位晶体管漏的电流合集至驱动晶体管的输出端,合集至驱动晶体管的输出端的电流至少部分传输至有机发光二极管的阳极,改善有机发光二极管发光显示低灰阶由于阳极分流导致的亮度不均问题。另外,补偿晶体管以及初始化晶体管连接于阳极复位晶体管和初始化信号线之间,使得初始化信号线输入的复位信号通过导通的补偿晶体管以及初始化晶体管传输至阳极复位晶体管,再通过阳极复位晶体管传输至有机发光二极管的阳极,相对于传统技术,提供一种新的阳极复位路径。
附图说明
图1为传统单个像素的像素电路的等效电路图;
图2A为本申请第一实施例单个像素的像素电路的等效电路图;
图2B为图2A所示像素电路的等效电路图对应的驱动时序图;
图3A为本申请第二实施例单个像素的像素电路的等效电路图;
图3B为图3A所示像素电路的等效电路图对应的驱动时序图;
图4为本申请第三实施例单个像素的像素电路的等效电路图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请提供一种显示装置,显示装置包括显示面板以及源极驱动器。显示面板为有机发光二极管显示面板。显示面板包括显示区以及位于显示区外的非显示区。显示面板的显示区设置有多个阵列排布的像素电路,显示面板的显示区还设置有扫描信号线、数据信号线、初始化信号线、电源电压信号线以及发光控制信号线等。源极驱动器与数据信号线电性连接,且向数据信号线输入数据信号。显示面板的非显示区设置有栅极驱动电路(GateOn Array,GOA),栅极驱动电路用于输出栅极控制信号,栅极控制信号包括输入至扫描信号线的扫描信号以及输入至发光控制信号线的发光控制信号。
像素电路包括有机发光二极管、开关晶体管、驱动晶体管、补偿晶体管、初始化晶体管、阳极复位晶体管、第一发光控制晶体管以及第二发光控制晶体管。
有机发光二极管包括阴极、阳极以及位于阴极和阳极之间的有机发光层。有机发光二极管在不同大小的驱动电流的作用下发光以显示不同的灰阶。显示低灰阶时,流过有机发光二极管的电流较小。若流入至有机发光二极管的电流通过有机发光二极管的阳极分流,分流会明显影响有机发光二极管显示低灰阶时的显示效果。
驱动晶体管的控制端与电容器的第二端连接,且与初始化晶体管的输出端以及补偿晶体管的第二端电连接。驱动晶体管的输入端通过第一发光控制晶体管与电源信号线连接。驱动晶体管的输出端通过第二发光控制晶体管与有机发光二极管的阳极电连接。驱动晶体管用于向有机发光二极管提供驱动电流。
开关晶体管的控制端与第三控制信号线连接,开关晶体管的输入端与数据信号线连接,开关晶体管的输出端与驱动晶体管的输入端连接。第三控制信号线为第三扫描信号线,第三控制信号线用于输入来自栅极驱动电路的第三控制信号。开关晶体管用于根据第三控制信号将数据信号线输入的数据信号传输至驱动晶体管的输入端。
补偿晶体管的第一端与驱动晶体管的输出端连接,补偿晶体管的第二端与驱动晶体管的控制端电连接。补偿晶体管用于使驱动晶体管的输出端与驱动晶体管的控制端电连接。
初始化晶体管的输入端与初始化信号线连接,初始化晶体管的输出端与补偿晶体管的第二端连接,且初始化晶体管的输出端与驱动晶体管的控制端电连接。初始化信号线用于输入初始化信号,初始化信号线还可以用于输入复位信号。初始化晶体管用于将初始化信号线输入的初始化信号传输至驱动晶体管的控制端,以实现驱动晶体管的控制端的初始化。初始化晶体管还用于将初始化信号或者复位信号通过导通的补偿晶体管传输至阳极复位晶体管,导通的阳极复位晶体管将初始化信号或复位信号传输至有机发光二极管的阳极,以实现有机发光二极管的阳极的初始化。
阳极复位晶体管的输入端与驱动晶体管的输出端以及补偿晶体管的第一端连接,阳极复位晶体管的输出端与有机发光二极管的阳极连接。阳极复位晶体管的输入端与驱动晶体管的输出端连接,使得有机发光二极管的阳极通过阳极复位晶体管漏的电流合集至驱动晶体管的输出端,合集至驱动晶体管的输出端的电流至少部分还是流入至有机发光二极管。阳极复位晶体管的输入端与补偿晶体管的第一端连接,使得阳极复位晶体管的输入端通过导通的补偿晶体管接收来自初始化晶体管的初始化信号或者复位信号,以实现有机发光二极管的阳极的复位。
像素电路还包括防漏电晶体管,防漏电晶体管连接于补偿晶体管的第二端和驱动晶体管的控制端之间,且防漏电晶体管连接于初始化晶体管的输出端和驱动晶体管的控制端之间,防漏电晶体管、初始化晶体管以及补偿晶体管中的至少一者为具有金属氧化物有源层的晶体管。通过防漏电晶体管、初始化晶体管以及补偿晶体管中的至少一者为具有金属氧化物有源层的晶体管,以降低驱动晶体管的控制端的漏电,避免驱动晶体管驱动有机发光二极管显示时驱动晶体管的控制端漏电严重而不利于低频或超低频显示。
防漏电晶体管和补偿晶体管均为N型且具有金属氧化有源层的晶体管时,防漏电晶体管和补偿晶体管均具有低漏电特性。一方面,防漏电晶体管的低漏电特性在一帧时间内抑制驱动晶体管的控制端的电位变化,且补偿晶体管的低漏电特性进一步地避免驱动晶体管的控制端通过补偿晶体管漏电。另一方面,补偿晶体管的低漏电特性使得通过阳极复位晶体管合集至驱动晶体管的漏电流不会从补偿晶体管漏出,而经过第二发光控制晶体管流入至有机发光二极管,从而进一步地改善有机发光二极管显示低灰阶时亮度不均的问题。
防漏电晶体管的控制端和补偿晶体管的控制端均与第一控制信号线连接,以使得防漏电晶体管和补偿晶体管受控于相同的控制信号从而处于导通或关闭状态。第一控制信号线用于输入栅极驱动电路输入的第一控制信号,第一控制信号线为第一扫描信号线。
防漏电晶体管为N型且具有金属氧化物有源层的晶体管,且补偿晶体管为P型且具有多晶硅有源层的晶体管时,防漏电晶体管起到抑制驱动晶体管的控制端的电位变化的作用。P型多晶硅晶体管制造比N型金属氧化物晶体管的制造简单,补偿晶体管为P型且具有多晶硅有源层的晶体管更有利于降低制程风险,提高产品良率。
阳极复位晶体管为N型且具有金属氧化物有源层的晶体管时,使得阳极复位晶体管具有低漏电特性,避免有机发光二极管的阳极通过关闭的阳极复位晶体管漏电,从而改善有机发光二极管显示低灰阶时的亮度不均问题。
阳极复位晶体管和初始化晶体管均为P型且具有多晶硅有源层的晶体管时,初始化晶体管的控制端和阳极复位晶体管的控制端均与第二控制信号线连接,使得两者受控制于相同的控制信号从而处于导通或关闭状态。第二控制信号线用于输入栅极驱动电路输出的第二控制信号,第二控制信号线为第二扫描信号线。
第一发光控制晶体管的输入端与电源信号线连接,第一发光控制晶体管的输出端与驱动晶体管的输入端连接,第一发光控制晶体管的控制端与发光控制信号线连接。第一发光控制晶体管用于根据发光控制信号线输入的发光控制信号将电源信号线输入的电源信号输出至驱动晶体管的输入端。
第二发光控制晶体管的输入端与驱动晶体管的输出端、补偿晶体管的第一端以及阳极复位晶体管的输入端连接,第二发光控制晶体管的输出端与有机发光二极管的阳极连接,第二发光控制晶体管的控制端与发光控制信号线连接。第二发光控制晶体管用于根据发光控制信号线输入的发光控制信号将驱动晶体管输出的驱动电流传输至有机发光二极管的阳极。
电容器的第一端与电源信号线连接,电容器的第二端与驱动晶体管的控制端连接。电容器用于维持驱动晶体管驱动有机发光二极管发光过程中驱动晶体管的控制端的电位。
驱动晶体管、开关晶体管、第一发光控制晶体管以及第二发光控制晶体管均为P型且具有多晶硅有源层的晶体管,P型晶体管在低电平电压的作用下导通,在高电平电压的作用下关闭。具体地,本申请中具有多晶硅有源层的晶体管均为低温多晶硅晶体管。像素电路包括多晶硅晶体管和金属氧化物晶体管时,有利于降低像素电路工作时的功耗。
以下结合具体实施例对上述方案进行详述。
请参阅图2A,其为本申请第一实施例单个像素的像素电路的等效电路图。像素电路包括有机发光二极管OLED、驱动晶体管T1、开关晶体管T2、补偿晶体管T3、初始化晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、阳极复位晶体管T7、防漏电晶体管T8以及电容器C。
有机发光二极管OLED包括阴极、阳极以及位于阴极和阳极之间的有机发光层。有机发光二极管OLED的阴极与第一电源信号线ELVSS连接。有机发光二极管OLED的阳极与阳极复位晶体管T7的输出端、第二发光控制晶体管T6的输出端连接。
驱动晶体管T1的控制端与防漏电晶体管T8的输出端以及电容器C的第二端连接。驱动晶体管T1的输入端与第一发光控制晶体管T5的输出端以及开关晶体关T2的输出端连接。驱动晶体管T1的输出端与第二发光控制晶体管T6的输入端、补偿晶体管T3的第一端以及阳极复位晶体管T7的输入端连接。驱动晶体管T1用于向有机发光二极管OLED提供驱动电流。
开关晶体管T2的控制端与第三控制信号线Scan(n)连接,开关晶体管T2的输入端与数据信号线Data连接,开关晶体管T2的输出端与驱动晶体管T1的输入端连接。开关晶体管T2用于根据第三控制信号线Scan(n)输入的第三控制信号将数据信号线Data输入的数据信号传输至驱动晶体管T1的输入端。
补偿晶体管T3的控制端与第一控制信号线Nscan(n)连接,补偿晶体管T3的第一端与驱动晶体管T1的输出端连接,补偿晶体管T3的第二端与驱动晶体管T1的控制端电性连接。补偿晶体管T3用于根据第一控制信号线Nscan(n)输入的第一控制信号使驱动晶体管T1的控制端以及驱动晶体管T1的输出端通过导通的防漏电晶体管T8电性连接。
初始化晶体管T4的控制端与第二控制信号线Scan(n-1)连接,初始化晶体管T4的输入端与初始化信号线Vint连接,初始化晶体管T4的输出端与补偿晶体管T3的第二端连接,且初始化晶体管T4的输出端与驱动晶体管T1的控制端电连接。初始化晶体管T4用于根据第二控制信号线Scan(n-1)输入的第二控制信号将初始化信号线Vint输入的初始化信号通过导通的防漏电晶体管T8传输至驱动晶体管T1的控制端,且依次通过导通的补偿晶体管T3以及导通的阳极复位晶体管T7将初始化信号传输至有机发光二极管OLED的阳极,以同时实现驱动晶体管T1的控制端的初始化以及有机发光二极管OLED阳极的初始化。相对于传统技术中有机发光二极管OLED的阳极复位只是通过导通的阳极复位晶体管T7实现,本实施例中有机发光二极管OLED的阳极复位是通过导通的初始化晶体管T4、导通的补偿晶体管T3以及导通的阳极复位晶体管T7实现。
第一发光控制晶体管T5的控制端与发光控制信号线EM连接,第一发光控制晶体管T5的输入端与第二电源信号线ELVDD连接,第一发光控制晶体管T5的输出端与驱动晶体管T1的输入端连接。第一发光控制晶体管T5用于根据发光控制信号线EM输入的发光控制信号将第二电源信号线ELVDD输入的第二电源信号输出至驱动晶体管T1的输入端。
第二发光控制晶体管T6的控制端与发光控制信号线EM连接,第二发光控制晶体管T6的输入端与驱动晶体管T1的输出端、补偿晶体管T3的第一端以及阳极复位晶体管T7的输入端连接,第二发光控制晶体管T6的输出端与有机发光二极管OLED的阳极连接。第二发光控制晶体管T6用于根据发光控制信号线输入的发光控制信号将驱动晶体管T1输出的驱动电流传输至有机发光二极管OLED的阳极。
阳极复位晶体管T7的控制端与第二控制信号线Scan(n-1)连接,阳极复位晶体管T7的输入端与驱动晶体管T1的输出端、补偿晶体管T3的第一端以及第二发光控制晶体管T6的输入端连接,阳极复位晶体管T7的输出端与有机发光二极管OLED的阳极连接。阳极复位晶体管T7用于根据第二控制信号线Scan(n-1)输入的第二控制信号将导通的初始化晶体管T4以及导通的补偿晶体管T3传输的初始化信号传输至有机发光二极管OLED的阳极。有机发光二极管OLED处于关闭状态时,有机发光二极管OLED通过阳极复位晶体管T7漏的电流合集至驱动晶体管T1的输出端,部分合集至驱动晶体管T1的输出端的电流通过导通的第二发光控制晶体管T6流入至有机发光二极管OLED的阳极,改善有机发光二极管OLED的阳极分流导致的低灰阶亮度显示不均的问题。
防漏电晶体管T8的控制端与第一控制信号线Nscan(n)连接,防漏电晶体管T8连接于补偿晶体管T3的第二端和驱动晶体管T1的控制端之间,且防漏电晶体管T8连接于初始化晶体管T4的输出端和驱动晶体管T1的控制端之间。防漏电晶体管T8为具有金属氧化物有源层的晶体管。
电容器C的第一端与第二电源信号线ELVDD连接,电容器C的第二端与驱动晶体管T1的控制端连接。电容器C用于维持驱动晶体管T1的控制端在有机发光二极管OLED在一帧发光过程中的电位。
在本实施例中,驱动晶体管T1、开关晶体管T2、初始化晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6以及阳极复位晶体管T7均为P型且具有多晶硅有源层的晶体管。补偿晶体管T3以及防漏电晶体管T8均为N型且具有金属氧化物有源层的晶体管。由于具有金属氧化物有源层的晶体管处于关闭状态时具有低漏电特性。驱动晶体管T1驱动有机发光二极管OLED发光时,防漏电晶体管T8关闭,关闭的防漏电晶体管T8能抑制驱动晶体管T1的控制端的电位变化,从而避免驱动晶体管T1的控制端漏电较大导致不利于有机发光二极管实现低频显示的问题。且驱动晶体管T1驱动有机发光二极管OLED发光时,补偿晶体管T3关闭,关闭的补偿晶体管T3具有低漏电特性,可以抑制通过阳极复位晶体管T7合集至驱动晶体管T1的输出端的电流通过补偿晶体管T3漏出,进一步地改善有机发光二极管OLED的阳极分流的问题,改善低灰阶亮度不均的问题。
请参阅图2B,其为图2A所示像素电路的等效电路图对应的驱动时序图。驱动方法包括如下步骤:
在初始化阶段t1,第一控制信号线Nscan(n)输入高电平的第一控制信号,第二控制信号线Scan(n-1)输入低电平的第二控制信号,第三控制信号线Scan(n)输入高电平的第三控制信号,发光控制信号线EM输入高电平的发光控制信号。驱动晶体管T1、开关晶体关T2、第一发光控制晶体管T5以及第二发光控制晶体管T6均关闭,防漏电晶体管T8以及补偿晶体管T3导通,初始化晶体管T4导通且通过导通的防漏晶体管T8将初始化信号线Vint输入的初始化信号传输至驱动晶体管T1的控制端,以实现驱动晶体管T1的控制端的初始化;且通过导通的补偿晶体管T3将初始化信号传输至阳极复位晶体管T7的输入端,阳极复位晶体管T7导通且将初始化信号传输至有机发光二极管OLED的阳极,以实现有机发光二极管的初始化。
在阈值电压补偿以及数据电压写入阶段t2,第一控制信号线Nscan(n)输入高电平的第一控制信号,第二控制信号线Scan(n-1)输入高电平的第二控制信号,第三控制信号线Scan(n)输入低电平的第三控制信号,发光控制信号线EM输入高电平的发光控制信号。初始化晶体管T4、阳极复位晶体管T7、第一发光控制晶体管T5以及第二发光控制晶体管T6均关闭,补偿晶体管T3以及防漏电晶体管T8导通且使得驱动晶体管T1的控制端与驱动晶体管T1的输出端电性连接,开关晶体管T2导通且使得数据信号线Data输入的数据信号传输至驱动晶体管T1的输入端。
在发光阶段t3,第一控制信号线Nscan(n)输入低电平的第一控制信号,第二控制信号线Scan(n-1)输入高电平的第二控制信号,第三控制信号线Scan(n)输入高电平的第三控制信号,发光控制信号线EM输入低电平的发光控制信号。补偿晶体管T3、防漏电晶体管T8、初始化晶体管T4、阳极复位晶体管T7以及开关晶体管T2均关闭。第一发光控制晶体管T5导通且将第二电源信号传输至驱动晶体管T1的输入端,驱动晶体管T1导通且输出驱动电流,第二发光控制晶体管T6导通且将驱动电流传输至有机发光二极管OLED的阳极,有机发光二极管OLED发光。
请参阅图3A,其为本申请第二实施例单个像素的像素电路的等效电路图。图3A所示等效电路图与图2A所示等效电路图基本相似,不同之处在于,补偿晶体管T3为P型且具有多晶硅有源层的晶体管。
相对于图2A所示像素电路,图3A所示像素电路只有防漏电晶体管T8为N型且具有金属氧化物有源层的晶体管,驱动晶体管T1、开关晶体管T2、补偿晶体管T3、初始化晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6以及阳极复位晶体管T7均为P型且具有低温多晶硅有源层的晶体管,由于P型低温多晶硅晶体管的制程比N型金属氧化物晶体管的制程简单,有利于降低像素电路的制程难度,提高产品良率。且补偿晶体管T3的控制端与第三控制信号线Scan(n)连接,用于根据第三控制信号线输入的第三控制信号通过导通的防漏电晶体管T8使驱动晶体管T1的控制端和驱动晶体管T1的输出端电连接。
请参阅图3B,其为图3A所示像素电路的等效电路图对应的驱动时序图。
在初始化阶段t1,第三控制信号线Scan(n)输入高电平的第三控制信号,补偿晶体管T3关闭,开关晶体管T2关闭;第二控制信号线Scan(n-1)输入低电平的第二控制信号,初始化晶体管T4导通,阳极复位晶体管T7导通;第一控制信号线Nscan(n)输入高电平的第一控制信号,防漏电晶体管T8导通;发光控制信号线EM输入高电平的发光控制信号,第一发光控制晶体管T5和第二发光控制晶体管T6均关闭。导通的初始化晶体管T4将初始化信号线Vint输入的初始化信号通过导通的防漏电晶体管T8传输至驱动晶体管T1的控制端,以实现驱动晶体管T1的控制端的初始化。
在阳极复位阶段t2,第三控制信号线Scan(n)输入低电平的第三控制信号,补偿晶体管T3导通;第二控制信号线Scan(n-1)输入低电平的第二控制信号,初始化晶体管T4和阳极复位晶体管T7导通。发光控制信号线EM输入高电平的发光控制信号,第一发光控制晶体管T5和第二发光控制晶体管T6均关闭。导通的初始化晶体管T4将初始化信号线Vint输入的复位信号经过导通的补偿晶体管T3以及导通的阳极复位晶体管T7传输至有机发光二极管OLED的阳极,以实现有机发光二极管OLED的阳极的复位。
在阈值电压补偿以及数据写入阶段t3,第三控制信号线Scan(n)输入低电平的第三控制信号,补偿晶体管T3导通,开关晶体管T2导通;第二控制信号线Scan(n-1)输入高电平的第二控制信号,初始化晶体管T4以及阳极复位晶体管T7关闭;第一控制信号线Nscan(n)输入高电平的第一控制信号,防漏电晶体管T8导通;发光控制信号线EM输入高电平的发光控制信号,第一发光控制晶体管T5和第二发光控制晶体管T6关闭。导通的补偿晶体管T3和导通的防漏电晶体管T8使得驱动晶体管T1的控制端和驱动晶体管T1的输出端连接,且导通的开关晶体管T2将数据信号线Data输入的数据信号传输至驱动晶体管T1的输入端。
在发光阶段t4,第三控制信号线Scan(n)输入高电平的第三控制信号,补偿晶体管T3以及开关晶体管T2均关闭;第二控制信号线Scan(n-1)输入高电平的第二控制信号,初始化晶体管T4以及阳极复位晶体管T7均关闭;第一控制信号线Nscan(n)输入低电平的第一控制信号,防漏电晶体管T8关闭;发光控制信号线EM输入低电平的发光控制信号,第一发光控制晶体管T5导通且将第二电源信号传输至驱动晶体管T1的输入端,驱动晶体管T1导通且输出驱动电流,第二发光控制晶体管T6导通且将驱动电流传输至有机发光二极管OLED的阳极,有机发光二极管OLED发光。
在本实施例中,有机发光二极管OLED发光过程中通过阳极复位晶体管T7漏的电流会合集至驱动晶体管T1的输出端,至少部分合集至驱动晶体管T1的输出端的电流会流入至有机发光二极管OLED的阳极,避免有机发光二极管OLED的阳极分流导致低灰阶显示时出现亮度不均的问题。
请参阅图4,其为本申请第三实施例单个像素的像素电路的等效电路图。图4所示像素电路的等效电路与图3A所示像素电路的等效电路图基本相似,不同之处在于,阳极复位晶体管T7为N型且具有金属氧化物的晶体管,阳极复位晶体管T7的控制端与第四控制信号线Nscan(n-1)连接。第四控制信号线Nscan(n-1)输入第四控制信号,第四控制信号不同于第一控制信号、第二控制信号、第三控制信号以及发光控制信号。由于阳极复位晶体管T7为N型且具有金属氧化物的晶体管,使得阳极复位晶体管T7在关闭状态具有低漏电特性,避免有机发光二极管OLED的阳极通过阳极复位晶体管T7分流,改善低灰阶亮度显示不均问题。
图4所示像素电路的等效电路的驱动时序与图3B所示驱动时序基本相似,不同之处在于,在初始化阶段t1,第四控制信号线Nscan(n-1)输入低电平的第四控制信号,阳极复位晶体管T7关闭;在阳极复位阶段t2,第四控制信号线Nscan(n-1)输入高电平的第四控制信号,阳极复位晶体管T7导通;在阈值电压补偿和数据信号写入阶段t3以及发光阶段t4,第四控制信号线Nscan(n-1)输入低电平的第四控制信号,阳极复位晶体管T7关闭。
以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (11)

1.一种像素电路,用于显示面板,所述显示面板具有显示区,所述像素电路位于所述显示区,其特征在于,所述像素电路包括:
有机发光二极管;
驱动晶体管,所述驱动晶体管的输出端与所述有机发光二极管的阳极电连接;
补偿晶体管,所述补偿晶体管的第一端与所述驱动晶体管的输出端连接,所述补偿晶体管的第二端与所述驱动晶体管的控制端电连接;
初始化晶体管,所述初始化晶体管的输入端与初始化信号线连接,所述初始化晶体管的输出端与所述补偿晶体管的第二端连接,且所述初始化晶体管的输出端与所述驱动晶体管的控制端电连接;以及
阳极复位晶体管,所述阳极复位晶体管的输入端与所述驱动晶体管的输出端以及补偿晶体管的第一端连接,所述阳极复位晶体管的输出端与所述有机发光二极管的阳极连接。
2.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括防漏电晶体管,所述防漏电晶体管连接于所述补偿晶体管的第二端和所述驱动晶体管的控制端之间,且所述防漏电晶体管连接于所述初始化晶体管的输出端和所述驱动晶体管的控制端之间,
其中,所述防漏电晶体管、所述初始化晶体管以及所述补偿晶体管中的至少一者为具有金属氧化物有源层的晶体管。
3.根据权利要求2所述的像素电路,其特征在于,所述防漏电晶体管和所述补偿晶体管均为N型且具有金属氧化有源层的晶体管。
4.根据权利要求3所述的像素电路,其特征在于,所述防漏电晶体管的控制端和所述补偿晶体管的控制端均与第一控制信号线连接。
5.根据权利要求2所述的像素电路,其特征在于,所述防漏电晶体管为N型且具有金属氧化物有源层的晶体管,所述补偿晶体管为P型且具有多晶硅有源层的晶体管。
6.根据权利要求1-5任一项所述的像素电路,其特征在于,所述阳极复位晶体管为N型且具有金属氧化物有源层的晶体管。
7.根据权利要求1-5任一项所述的像素电路,其特征在于,所述阳极复位晶体管和所述初始化晶体管均为P型且具有多晶硅有源层的晶体管,所述初始化晶体管的控制端和所述阳极复位晶体管的控制端均与第二控制信号线连接。
8.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:
开关晶体管,所述开关晶体管的输入端与数据信号线连接,所述开关晶体管的输出端与所述驱动晶体管的输入端连接;
第一发光控制晶体管,所述第一发光控制晶体管的输入端与电源信号线连接,所述第一发光控制晶体管的输出端与所述驱动晶体管的输入端连接;
第二发光控制晶体管,所述第二发光控制晶体管的输入端与所述驱动晶体管的输出端、所述补偿晶体管的第一端以及所述阳极复位晶体管的输入端连接,所述第二发光控制晶体管的输出端与所述有机发光二极管的阳极连接;
电容器,所述电容器的第一端与所述电源信号线连接,所述电容器的第二端与所述驱动晶体管的控制端连接。
9.根据权利要求8所述的像素电路,其特征在于,所述驱动晶体管、所述开关晶体管、所述第一发光控制晶体管以及所述第二发光控制晶体管均为P型且具有多晶硅有源层的晶体管。
10.一种如权利要求1所述像素电路的驱动方法,其特征在于,所述方法包括如下步骤:
在阳极复位阶段,所述驱动晶体管关闭,所述补偿晶体管导通,所述初始化晶体管导通且将所述初始化信号线输入的复位信号经导通的所述补偿晶体管传输至所述阳极复位晶体管的输入端,且导通的所述阳极复位晶体管将所述复位信号输出至所述有机发光二极管的阳极;
在发光阶段,所述阳极复位晶体管关闭,所述补偿晶体管关闭,所述初始化晶体管关闭,所述驱动晶体管导通且向所述有机发光二极管的阳极输出驱动电流。
11.一种显示装置,其特征在于,所述显示装置包括如权利要求1-9任一项所述的像素电路。
CN202010724831.9A 2020-07-24 2020-07-24 像素电路及其驱动方法、显示装置 Active CN111754938B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010724831.9A CN111754938B (zh) 2020-07-24 2020-07-24 像素电路及其驱动方法、显示装置
US17/266,999 US11929023B2 (en) 2020-07-24 2020-11-23 Pixel circuit, method of driving same, and display device
PCT/CN2020/130838 WO2022016760A1 (zh) 2020-07-24 2020-11-23 像素电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010724831.9A CN111754938B (zh) 2020-07-24 2020-07-24 像素电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN111754938A CN111754938A (zh) 2020-10-09
CN111754938B true CN111754938B (zh) 2023-11-28

Family

ID=72711817

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010724831.9A Active CN111754938B (zh) 2020-07-24 2020-07-24 像素电路及其驱动方法、显示装置

Country Status (3)

Country Link
US (1) US11929023B2 (zh)
CN (1) CN111754938B (zh)
WO (1) WO2022016760A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111724745B (zh) 2020-07-15 2023-11-28 武汉华星光电半导体显示技术有限公司 像素电路及其驱动方法、显示装置
CN111754938B (zh) 2020-07-24 2023-11-28 武汉华星光电半导体显示技术有限公司 像素电路及其驱动方法、显示装置
CN115244609A (zh) * 2020-11-30 2022-10-25 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
CN112909054A (zh) * 2021-01-26 2021-06-04 武汉华星光电半导体显示技术有限公司 像素驱动电路及显示面板
GB2615936A (en) * 2021-04-23 2023-08-23 Boe Technology Group Co Ltd Pixel circuit and driving method therefor, and display device
EP4207163A4 (en) * 2021-05-31 2023-10-04 BOE Technology Group Co., Ltd. DISPLAY SUBSTRATE AND DISPLAY SCREEN
US20240212598A1 (en) * 2021-07-30 2024-06-27 Boe Technology Group Co., Ltd. Pixel circuit, driving method and display device
CN114424280B (zh) * 2021-07-30 2022-09-23 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN115938275A (zh) * 2022-11-23 2023-04-07 武汉华星光电半导体显示技术有限公司 像素电路及显示面板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004185684A (ja) * 2002-11-29 2004-07-02 Toshiba Matsushita Display Technology Co Ltd 双方向シフトレジスタ、これを用いた駆動回路、平面表示装置
CN103208263A (zh) * 2013-03-14 2013-07-17 京东方科技集团股份有限公司 移位寄存器、显示装置、栅极驱动电路及驱动方法
CN107452339A (zh) * 2017-07-31 2017-12-08 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、有机发光显示面板及显示装置
CN107591124A (zh) * 2017-09-29 2018-01-16 上海天马微电子有限公司 像素补偿电路、有机发光显示面板及有机发光显示装置
CN107610651A (zh) * 2017-10-31 2018-01-19 武汉天马微电子有限公司 像素电路、像素电路的驱动方法和显示面板
CN212276788U (zh) * 2020-07-24 2021-01-01 武汉华星光电半导体显示技术有限公司 像素电路及显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4565873B2 (ja) 2004-03-29 2010-10-20 東北パイオニア株式会社 発光表示パネル
KR100833756B1 (ko) * 2007-01-15 2008-05-29 삼성에스디아이 주식회사 유기 전계 발광 표시 장치
KR20100009219A (ko) * 2008-07-18 2010-01-27 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
CN104658470A (zh) * 2013-11-22 2015-05-27 上海和辉光电有限公司 Oled像素电路
KR102152950B1 (ko) 2014-04-09 2020-09-08 삼성디스플레이 주식회사 유기 발광 표시 장치
CN103971638B (zh) * 2014-05-04 2016-03-16 京东方科技集团股份有限公司 像素驱动电路、驱动方法、阵列基板及显示装置
CN104021762B (zh) 2014-05-30 2017-07-28 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN105206221B (zh) * 2014-06-13 2018-06-22 京东方科技集团股份有限公司 像素驱动电路、驱动方法、阵列基板及显示装置
CN104751779A (zh) * 2014-11-25 2015-07-01 上海和辉光电有限公司 显示装置、oled像素驱动电路及其驱动方法
CN104464643B (zh) * 2014-12-29 2017-05-03 上海和辉光电有限公司 显示装置、像素驱动电路及其驱动方法
CN104658484B (zh) * 2015-03-18 2018-01-16 上海和辉光电有限公司 显示装置、像素驱动电路及其驱动方法
CN104680980B (zh) * 2015-03-25 2017-02-15 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN106710516A (zh) * 2015-08-26 2017-05-24 上海和辉光电有限公司 显示装置、像素驱动电路及其驱动方法
CN208141796U (zh) * 2018-04-28 2018-11-23 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN111754938B (zh) * 2020-07-24 2023-11-28 武汉华星光电半导体显示技术有限公司 像素电路及其驱动方法、显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004185684A (ja) * 2002-11-29 2004-07-02 Toshiba Matsushita Display Technology Co Ltd 双方向シフトレジスタ、これを用いた駆動回路、平面表示装置
CN103208263A (zh) * 2013-03-14 2013-07-17 京东方科技集团股份有限公司 移位寄存器、显示装置、栅极驱动电路及驱动方法
CN107452339A (zh) * 2017-07-31 2017-12-08 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、有机发光显示面板及显示装置
CN107591124A (zh) * 2017-09-29 2018-01-16 上海天马微电子有限公司 像素补偿电路、有机发光显示面板及有机发光显示装置
CN107610651A (zh) * 2017-10-31 2018-01-19 武汉天马微电子有限公司 像素电路、像素电路的驱动方法和显示面板
CN212276788U (zh) * 2020-07-24 2021-01-01 武汉华星光电半导体显示技术有限公司 像素电路及显示装置

Also Published As

Publication number Publication date
US20220358879A1 (en) 2022-11-10
CN111754938A (zh) 2020-10-09
US11929023B2 (en) 2024-03-12
WO2022016760A1 (zh) 2022-01-27

Similar Documents

Publication Publication Date Title
CN111724745B (zh) 像素电路及其驱动方法、显示装置
CN111754938B (zh) 像素电路及其驱动方法、显示装置
US10373557B2 (en) Organic light-emitting pixel driving circuit, driving method and organic light-emitting display panel
CN111508426B (zh) 像素电路及其驱动方法、显示面板
US11830427B2 (en) Pixel circuit, display apparatus and driving method
CN212724668U (zh) 像素电路及显示装置
CN112489599B (zh) Amoled像素驱动电路、驱动方法及显示面板
CN212276788U (zh) 像素电路及显示装置
US8937489B2 (en) Inverter and scan driver using the same
CN108777131B (zh) Amoled像素驱动电路及驱动方法
CN111754921B (zh) 像素电路
CN113744683B (zh) 像素电路、驱动方法和显示装置
CN108172171B (zh) 像素驱动电路及有机发光二极管显示器
US11749199B1 (en) Pixel driving circuit and display device
CN113658555A (zh) 一种像素驱动电路、驱动方法及显示面板
CN113593481A (zh) 显示面板及其驱动方法
CN113241036A (zh) 像素驱动电路、像素驱动方法及显示装置
US11798477B1 (en) Pixel circuit, display panel, and display apparatus
US20210407415A1 (en) Pixel driving circuit and display device
CN114120874B (zh) 发光器件驱动电路、背光模组以及显示面板
KR20090073688A (ko) 발광 표시 장치 및 그 구동 방법
CN113096594A (zh) 像素电路、阵列基板与显示终端
CN212276783U (zh) 像素电路
US11107401B1 (en) Pixel driving circuit, driving method thereof, and display panel
KR20210091332A (ko) 픽셀 회로, 디스플레이 장치 및 픽셀 회로의 구동 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant