CN111708233A - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN111708233A CN111708233A CN202010469766.XA CN202010469766A CN111708233A CN 111708233 A CN111708233 A CN 111708233A CN 202010469766 A CN202010469766 A CN 202010469766A CN 111708233 A CN111708233 A CN 111708233A
- Authority
- CN
- China
- Prior art keywords
- line
- gate
- lines
- display device
- pixels
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 174
- 230000002093 peripheral effect Effects 0.000 claims abstract description 30
- 239000002184 metal Substances 0.000 description 11
- 230000000694 effects Effects 0.000 description 9
- 239000000758 substrate Substances 0.000 description 8
- 101100410782 Arabidopsis thaliana PXG1 gene Proteins 0.000 description 3
- 101100410783 Arabidopsis thaliana PXG2 gene Proteins 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000009434 installation Methods 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 239000003086 colorant Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13456—Cell terminals located on one side of the display only
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
- H01L27/156—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136218—Shield electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明公开了一种显示装置,有显示区以及周边区,且包括多条数据线、多条扫描线、多条栅极传输线以及多个子像素。数据线以及栅极传输线自周边区延伸进显示区。位于显示区的数据线沿着第一方向延伸。扫描线位于显示区,且沿着交错于第一方向的第二方向延伸。栅极传输线电性连接至扫描线。栅极传输线中的其中一条包括位于显示区中的第一、第二以及第三导线。第一与第三导线沿着第一方向延伸。第二导线沿着第二方向延伸。第一、第二以及第三导线依序电性相连。第三导线电性连接扫描线中的其中一条。
Description
技术领域
本发明是有关于一种显示装置。
背景技术
手机、电视、平板电脑等具有显示装置的产品已经成为现代生活中不可或缺的电子装置。为了吸引消费者购买自家产品,许多显示装置的厂商致力于缩小显示装置的边框以使显示装置能有较佳的外观。然而,缩小显示装置的边框会提升显示装置中导线的密集度,容易影响显示装置的显示品质。
发明内容
本发明提供一种显示装置,能减少栅极传输线对显示品质造成的负面影响。
本发明的至少一实施例提供一种显示装置。显示装置具有显示区以及周边区,且包括多条数据线、多条扫描线、多条栅极传输线以及多个子像素。数据线自周边区延伸进显示区。位于显示区的数据线沿着第一方向延伸。扫描线位于显示区,且沿着交错于第一方向的第二方向延伸。栅极传输线自周边区延伸进显示区,且电性连接至扫描线。栅极传输线中的其中一条包括位于显示区中的第一导线、第二导线以及第三导线。第一导线与第三导线沿着第一方向延伸。第二导线沿着第二方向延伸。第一导线、第二导线以及第三导线依序电性相连。第三导线电性连接扫描线中的其中一条。子像素电性连接至扫描线以及数据线。
本发明的至少一实施例提供一种显示装置。显示装置具有显示区以及周边区,且包括多条数据线、第1级扫描线至第n级扫描线、第1级栅极传输线至第n级栅极传输线以及多个子像素。数据线自周边区延伸进显示区,其中位于显示区的数据线沿着第一方向延伸。第1级扫描线至第n级扫描线位于显示区,且沿着交错于第一方向的第二方向延伸,其中n为大于1的整数。第1级扫描线至第n级扫描线沿着第一方向依序排列。第1级栅极传输线至第n级栅极传输线自周边区延伸进显示区,且分别电性连接至第1级扫描线至第n级扫描线。第1级栅极传输线至第n级栅极传输线错位排列。子像素电性连接至第1级扫描线至第n级扫描线以及数据线。
附图说明
图1是依照本发明的一实施例的一种显示装置的上视示意图。
图2A是依照本发明的一实施例的一种显示装置的上视示意图。
图2B是沿着图2A中线a-a’的剖面示意图。
图3为图2A的显示装置的扫描线以及数据线的信号波形图。
图4是依照本发明的一实施例的一种显示装置的上视示意图。
图5是依照本发明的一实施例的一种显示装置的上视示意图。
图6是依照本发明的一实施例的一种显示装置的上视示意图。
图7A是依照本发明的一实施例的一种显示装置的上视示意图。
图7B是沿着图7A中线b-b’的剖面示意图。
图8是依照本发明的一实施例的一种显示装置的上视示意图。
图9是依照本发明的一实施例的一种显示装置的上视示意图。
图10是依照本发明的一实施例的一种显示装置的上视示意图。
图11A和图11B是依照本发明的一实施例的一种显示装置的上视示意图。
图12A和图12B是依照本发明的一实施例的一种显示装置的上视示意图。
其中,附图标记:
10、20、30、40、50、60、70、80、90、90a、90b:显示装置
100:第一线段
200:第二线段
300:桥接元件
AA:显示区
B:蓝色滤光元件
BA:周边区
CE:共用电极
CE1:第一共用电极
CE2:第二共用电极
CL1:第一导线
CL2:第二导线
CL3:第三导线
CL4:第四导线
D1:第一方向
D2:第二方向
DL1~DLz:数据线
DR:驱动电路
G:绿色滤光元件
GD:栅极驱动元件
GL1~GLy:栅极传输线
H1~H9、O1、O2、O3、TH:开口
I1:第一绝缘层
I2:第二绝缘层
LC:显示介质层
L1、L2、L3:长度
M1:第一金属层
M2:第二金属层
Mt:主要充电时间
Pt:预充电时间
PX:像素
PXG1:第一组像素组
PXG2:第二组像素组
PXR:像素区
R:红色滤光元件
SB1、SB2:基板
SE:遮蔽电极
SL1~SLy:扫描线
SP:子像素
SP1:红色子像素
SP2:绿色子像素
SP3:蓝色子像素
SL1a~SL9a、SL10a、SL13a:第一栅极线
SL1b~SL9b、SL10b、SL13b:第二栅极线
W1、W2、X1、X2:宽度
具体实施方式
以下将以图式揭露本发明的多个实施方式,为明确说明,许多实务上的细节将在以下叙述中一并说明。然而,应了解的是,这些实务上的细节不应用被以限制本发明。也就是说,在本发明部分实施方式中,这些实务上的细节是非必要的。此外,为简化图式起见,一些现有的结构与元件在图式中将省略或以简单示意的方式为之。
在整个说明书中,相同的附图标记表示相同或类似的元件。在附图中,为了清楚起见,放大了层、膜、面板、区域等的厚度。应当理解,当诸如层、膜、区域或基板的元件被称为在另一元件“上”或“连接到”另一元件时,其可以直接在另一元件上或与另一元件连接,或者所述元件与所述另一元件中间可以也存在其他元件。相反,当元件被称为“直接在另一元件上”或“直接连接到”另一元件时,所述元件与所述另一元件中间不存在其他元件。如本文所使用的,“连接”可以指物理及/或电性连接。再者,二元件互相“电性连接”或“耦合”可为二元件间存在其它元件。
图1是依照本发明的一实施例的一种显示装置的上视示意图。
请参考图1,显示装置10具有显示区AA以及周边区BA,且包括位于基板SB1上的多条数据线DL1~DLz、多条扫描线SL1~SLy、多条栅极传输线GL1~GLy以及多个子像素SP。在本实施例中,显示装置10还包括位于周边区BA的驱动电路DR。在本实施例中,显示装置10为单边驱动,且驱动电路DR位于显示区AA的一侧。
数据线DL1~DLz电性连接至驱动电路DR。举例来说,数据线DL1~DLz电性连接至驱动电路DR中的源极驱动元件(未绘出)。数据线DL1~DLz自周边区BA延伸进显示区AA。位于显示区AA的数据线DL1~DLz沿着第一方向D1延伸。虽然在本实施例中,位于周边区BA的数据线DL1~DLz也是沿着第一方向D1延伸,但本发明不以此为限。在其他实施例中,位于周边区BA的数据线DL1~DLz包括扇出线,且位于周边区BA的数据线DL1~DLz可以彼此不平行。
栅极传输线GL1~GLy电性连接至驱动电路DR。举例来说,栅极传输线GL1~GLy电性连接至驱动电路DR中的X个栅极驱动元件GD,其中X为大于或等于1的整数。在本实施例中,驱动电路DR包括四个栅极驱动元件GD,且每个栅极驱动元件GD都连接至栅极传输线GL1~GLy。换句话说,显示装置10包括四条栅极传输线GL1、四条栅极传输线GL2……以及四条栅极传输线GLy,且各个栅极驱动元件GD分别电性连接至不同条栅极传输线GL1、不同条栅极传输线GL2……以及不同条栅极传输线GLy。
扫描线SL1~SLy位于显示区AA,且沿着交错于第一方向D1的第二方向D2延伸。栅极传输线GL1~GLy自周边区BA延伸进显示区AA,且电性连接至扫描线SL1~SLy。在本实施例中,栅极传输线GL1电性连接至扫描线SL1,栅极传输线GL2电性连接至扫描线SL2,栅极传输线GLy电性连接至扫描线SLy,其他栅极传输线与扫描线电性连接的方式则以此类推。
在本实施例中,各栅极驱动元件GD分别通过不同条栅极传输线电性连接至同一条扫描线。举例来说,各栅极驱动元件GD分别通过不同条栅极传输线GL1线电性连接至同一条扫描线SL1,各栅极驱动元件GD分别通过不同条栅极传输线GL2线电性连接至同一条扫描线SL2,各栅极驱动元件GD分别通过不同条栅极传输线GLy线电性连接至同一条扫描线SLy。通过多个栅极驱动元件GD提供信号给同一条扫描线,可以缩短扫描线SL1~SLy的充电速度。
多个子像素SP电性连接至扫描线SL1~SLy以及数据线DL1~DLz。举例来说,每个子像素SP包括开关元件T以及电性连接至开关元件T的像素电极PE,其中开关元件T电性连接至对应的一条扫描线以及对应的一条数据线。在本实施例中,子像素SP包括红色子像素、绿色子像素以及蓝色子像素。举例来说,重叠于红色滤光元件(未绘出)的子像素SP为红色子像素,重叠于绿色滤光元件(未绘出)的子像素SP为绿色子像素,重叠于蓝色滤光元件(未绘出)的子像素SP为蓝色子像素。子像素SP阵列成多个像素PX,举例来说,每个像素PX包括一个红色子像素、一个绿色子像素以及一个蓝色子像素。在一些实施例中,每个像素PX还可以包括其他颜色的子像素。在本实施例中,每个像素PX包括三个子像素SP,且每个像素PX电性连接至一条扫描线以及三条数据线。
像素PX沿着第一方向D1排成N排,且沿着第二方向D2排列成M排。举例来说,显示装置10包括4320条扫描线以及23040条数据线,因此,像素PX沿着第一方向D1排成4320排,且沿着第二方向D2排列成7680排(即23040除以3)。
在一些实施例中,X个栅极驱动元件GD将显示区AA分成X个像素区PXR,每个像素区PXR中的像素PX沿着第二方向D2排成M/X排,且沿着第一方向D1排成N排。因此,每个像素区PXR在第一方向D1上的长度L1约为N个像素PX的长度L2,且每个像素区PXR在第二方向D2上的宽度W1约为M/X个像素PX的宽度W2。虽然在图1中,像素PX的长度L2不等于像素PX的宽度W2,但本发明不以此为限。在其他实施例中,像素PX的长度L2约等于像素PX的宽度W2。
在本实施例中,每个像素区PXR重叠于N条栅极传输线。在一些实施例中,M/X小于N。换句话说,于每个像素区PXR中,在第二方向D2上的像素PX的数量小于栅极传输线的数量。在其他实施例中,显示装置具有2DhG的结构,且每条扫描线SL1~SLy电性连接至两排像素PX,因此,每个像素区PXR重叠于N/2条栅极传输线,且M/X小于N/2。
图2A是依照本发明的一实施例的一种显示装置的上视示意图。图2B是沿着图2A中线a-a’的剖面示意图。在此必须说明的是,图2A与图2B的实施例沿用图1的实施例的元件标号与部分内容,其中采用相同或近似的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,在此不赘述。为了方便说明,图2省略绘示了部分构件(例如开关元件、像素电极及数据线)。
请参考图2A与图2B,在本实施例中,显示装置20包括基板SB2以及设置于基板SB2上的红色滤光元件R、绿色滤光元件G以及蓝色滤光元件B。每个像素PX包括重叠于红色滤光元件R的红色子像素SP1、重叠于绿色滤光元件G的绿色子像素SP2以及重叠于蓝色滤光元件B的蓝色子像素SP3。在本实施例中,显示装置20包括设置于基板SB1上的第一金属层M1、设置于第一金属层M1上的第一绝缘层I1、设置于第一绝缘层I1上的第二金属层M2设置于第二金属层M2上的第二绝缘层I2以及位于基板SB1以及基板SB2之间的显示介质层LC(例如液晶)。虽然在本实施例中,以显示装置20为液晶面板为例,但本发明不以此为限。在其他实施例中,显示装置也可以为有机发光二极管显示面板、微型发光二极管显示面板或其他类型的显示面板。
在本实施例中,栅极传输线包括第1级至第n级,换句话说,在显示画面时,以第1级栅极传输线至第n级栅极传输线为一个循环进行扫描。在其他实施例中,栅极传输线可能以数十、数百或其他数量的栅极传输线为一个循环进行扫描,意即,本发明并不限制n为9。换句话说,第9级栅极传输线GL9的下一条栅极传输线(例如图2A中栅极传输线GL9右侧未绘出的栅极传输线)可能为第10级栅极传输线。
在第二方向D2上的像素PX的数量小于栅极传输线的数量。在本实施例中,在第二方向D2上八个像素PX对应九条栅极传输线(例如栅极传输线GL1~GL9)。栅极传输线GL1~GL9在栅极驱动元件GD处的端点例如是依序排列的。举例来说,在栅极驱动元件GD处栅极传输线GL1~GL9由左至右依序排列,但本发明不以此为限。
栅极传输线GL1~GL9中的其中一条(例如栅极传输线GL2)包括位于显示区AA中的第一导线CL1、第二导线CL2以及第三导线CL3。第一导线CL1与第三导线CL2沿着第一方向D1延伸。第二导线CL2沿着第二方向D2延伸。第一导线CL1、第二导线CL2以及第三导线CL3依序电性相连。第三导线CL3电性连接扫描线SL1~SL9中的其中一条(例如扫描线SL2)。在本实施例中,栅极传输线GL2还包括位于周边区BA中的第四导线CL4。第四导线CL4沿着第二方向D2延伸,且横越栅极传输线GL3~GL7。第四导线CL4电性连接第一导线CL1。藉由第四导线CL4的设置,可以减少显示区AA中栅极传输线GL2所占据的面积。在本实施例中,栅极传输线GL1~GL9中的其中一条(例如栅极传输线GL2)的第二导线CL2以及第四导线CL4与扫描线SL1~SL9属于相同导电膜层(例如第一金属层M1),意即第二导线CL2与扫描线SL1~SL9是由同道图案化制程所形成。在本实施例中,栅极传输线GL1~GL9中的其中一条(例如栅极传输线GL2)的第一导线CL1以及第三导线CL3、栅极传输线GL1~GL9中的其他条(例如栅极传输线GL1、GL3~GL9)与数据线DL属于相同导电膜层(例如第二金属层M2),意即第一导线CL1、第三导线CL3、栅极传输线GL1~GL9中的其他条与数据线DL是由同道图案化制程所形成。
在本实施例中,扫描线SL1~SL9、第二导线CL2以及第四导线CL4属于第一金属层M1,且栅极传输线GL1、栅极传输线GL3~GL9、数据线(请参考图1)、第一导线CL1以及第三导线CL3属于第二金属层M2。栅极传输线GL1~GL9分别通过开口H1~H9而电性连接至扫描线SL1~SL9,其中开口H1~H9贯穿第一绝缘层I1。第一导线CL1以及第三导线CL3分别通过开口O1、O2而电性连接至第二导线CL2,第四导线CL4通过开口O3电性连接第一导线CL1,其中开口O1、O2、O3贯穿第一绝缘层I1。
在本实施例中,栅极传输线GL2的第三导线CL3对齐栅极传输线GL7,但本发明不以此为限。在其他实施例中,栅极传输线GL2的第三导线CL3对齐栅极传输线GL8或栅极传输线GL9。在本实施例中,栅极传输线GL2的第一导线CL1位于栅极传输线GL7与栅极传输线GL8之间,但本发明不以此为限。在其他实施例中,栅极传输线GL2的第一导线CL1位于栅极传输线GL6与栅极传输线GL7之间或栅极传输线GL8与栅极传输线GL9之间。在本实施例中,栅极传输线GL2包括第一至第四导线CL1~CL4,但本发明不以此为限。在其他实施例中,可以是栅极传输线GL3~GL8的其中一者包括第一至第四导线CL1~CL4,即能使显示装置在第二方向D2上八个像素PX对应九条栅极传输线GL1~GL9。
在本实施例中,栅极传输线GL1、GL3~GL9重叠于红色子像素SP1与蓝色子像素SP3的交界,藉此能减少栅极传输线GL1、GL3~GL9对显示品质造成的负面影响。
栅极传输线GL2的第三导线CL3重叠于红色子像素SP1与蓝色子像素SP3的交界,栅极传输线GL2的第一导线CL1重叠于红色子像素SP1与绿色子像素SP2的交界或蓝色子像素SP3与绿色子像素SP2的交界,藉此能减少栅极传输线GL2对显示品质造成的负面影响。延长第三导线CL3的长度能减短第一导线CL1,进一步减少栅极传输线GL2对显示品质造成的负面影响。在本实施例中,第三导线CL3的长度大于各子像素的长度L3(或像素PX的长度)。
图3为图2A的显示装置的扫描线以及数据线的信号波形图。
在每一帧中(或每一扫描循环中),各扫描线SL1~SL9具有主要充电时间Mt以及预充电时间Pt。在预充电时间Pt中对扫描线执行预充电,使扫描线能在主要充电时间Mt中达到预期达到的电压。预充电时间Pt中扫描线上的电压可以大于、等于或小于主要充电时间Mt中扫描线上的电压。
预充电时间Pt为t倍的主要充电时间Mt,其中t为大于1的整数。各扫描线的预充电时间Pt可以重叠于前几级的扫描线的主要充电时间Mt以及后几级的扫描线的预充电时间Pt。举例来说,在本实施例中,预充电时间Pt为3倍(t=3)的主要充电时间Mt,第2级扫描线SL2的预充电时间Pt会重叠于第3级扫描线SL3的预充电时间Pt、第4级扫描线SL4的预充电时间Pt以及第5级扫描线SL5的预充电时间Pt。因此,第2级栅极传输线GL2较容易与第3级扫描线SL3、第4级扫描线SL4以及第5级扫描线SL5交互影响。
请参考图2A,第三导线CL3的长度大于t个(例如3个)子像素的长度L3,第三导线CL3重叠于第3级扫描线SL3、第4级扫描线SL4、第5级扫描线SL5以及第6级扫描线SL6。第三导线CL3重叠于红色子像素SP1与蓝色子像素SP3的交界,因此,即使第2级栅极传输线GL2容易与第3级扫描线SL3、第4级扫描线SL4以及第5级扫描线SL5交互影响,栅极传输线GL2对显示品质造成的负面影响也能较小。
基于上述,栅极传输线GL2包括沿着第一方向D1延伸的第一导线CL1、沿着第二方向D2延伸的第二导线CL2以及沿着第一方向D1延伸的第三导线CL3,能减少栅极传输线GL2对显示装置20的显示品质造成的影响。
图4是依照本发明的一实施例的一种显示装置的上视示意图。在此必须说明的是,图4的实施例沿用图2A与图2B的实施例的元件标号与部分内容,其中采用相同或近似的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,在此不赘述。
图4的显示装置30与图2A的显示装置20的主要差异在于:显示装置30的栅极传输线GL2的第一导线CL1位于栅极传输线GL6与栅极传输线GL7之间。
基于上述,栅极传输线GL2包括沿着第一方向D1延伸的第一导线CL1、沿着第二方向D2延伸的第二导线CL2以及沿着第一方向D1延伸的第三导线CL3,能减少栅极传输线GL2对显示装置30的显示品质造成的影响。
图5是依照本发明的一实施例的一种显示装置的上视示意图。在此必须说明的是,图5的实施例沿用图2A与图2B的实施例的元件标号与部分内容,其中采用相同或近似的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,在此不赘述。
图5的显示装置40与图2A的显示装置20的主要差异在于:显示装置40的栅极传输线GL2的第一导线CL1位于栅极传输线GL1与栅极传输线GL3之间。
在本实施例中,栅极传输线GL2不需于周边区中设置横跨其他栅极传输线的第四导线。在本实施例中,栅极传输线GL2的第二导线CL2横越栅极传输线GL3~GL6,且第二导线CL2重叠于栅极传输线GL3~GL5。
基于上述,栅极传输线GL2包括沿着第一方向D1延伸的第一导线CL1、沿着第二方向D2延伸的第二导线CL2以及沿着第一方向D1延伸的第三导线CL3,能减少栅极传输线GL2对显示装置40的显示品质造成的影响。
图6是依照本发明的一实施例的一种显示装置的上视示意图。在此必须说明的是,图6的实施例沿用图2A与图2B的实施例的元件标号与部分内容,其中采用相同或近似的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,在此不赘述。
请参考图6,显示装置50在第二方向D2上的像素PX的数量小于栅极传输线的数量。在本实施例中,在第二方向D2上,以多排像素PX(例如八排像素PX)为一组像素组,每个像素组对应多条栅极传输线(例如栅极传输线GL1~GL9)。在本实施例中,其中一条栅极传输线(例如栅极传输线GL2)设置于不同个像素组中。举例来说,第一组像素组PXG1包括第一排像素PX至第八排像素PX,相邻于第一组像素组PXG1的第二组像素组PXG2包括第九排像素PX至第十六排像素PX。部分栅极传输线GL2重叠于第二组像素组PXG2,且部分栅极传输线GL2重叠于第一组像素组PXG1。在本实施例中,栅极传输线GL2的第一导线CL1重叠于第十六排像素PX,栅极传输线GL2的第二导线CL2自第二组像素组PXG2延伸进第一组像素组PXG1,且栅极传输线GL2的第三导线CL3重叠于第六排像素的蓝色子像素SP3与第七排像素PX的红色子像素SP1的交界。
基于上述,栅极传输线GL2包括沿着第一方向D1延伸的第一导线CL1、沿着第二方向D2延伸的第二导线CL2以及沿着第一方向D1延伸的第三导线CL3,能减少栅极传输线GL2对显示装置50的显示品质造成的影响。
图7A是依照本发明的一实施例的一种显示装置的上视示意图。图7B是沿着图7A中线b-b’的剖面示意图。在此必须说明的是,图7A与图7B的实施例沿用图4的实施例的元件标号与部分内容,其中采用相同或近似的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,在此不赘述。
图7A的显示装置60与图4的显示装置30的主要差异在于:显示装置60的栅极传输线GL2更包括遮蔽电极SE。
请参考图7A与图7B,栅极传输线GL1~GL9各自包括第一线段100以及第二线段200。第一线段100与数据线DL属于相同导电膜层。第二线段200电性连接第一线段100,且第二线段200与扫描线SL1~SL9属于相同导电膜层。在本实施例中,栅极传输线GL1~GL9的第一线段100分别通过开口H1~H9而电性连接至栅极传输线GL1~GL9的第二线段200,其中开口H1~H9例如贯穿第一绝缘层I1。
栅极传输线GL1~GL9各自的第二线段200直接连接对应的扫描线SL1~SL9,且栅极传输线GL1~GL9各自的第二线段200与对应的扫描线SL1~SL9构成T形结构。举例来说,栅极传输线GL1的第二线段200直接连接扫描线SL1;栅极传输线GL2的第二线段200直接连接扫描线SL2;栅极传输线GL3的第二线段200直接连接扫描线SL3;栅极传输线GL4的第二线段200直接连接扫描线SL4;栅极传输线GL5的第二线段200直接连接扫描线SL5;栅极传输线GL6的第二线段200直接连接扫描线SL6;栅极传输线GL7的第二线段200直接连接扫描线SL7;栅极传输线GL8的第二线段200直接连接扫描线SL8;栅极传输线GL9的第二线段200直接连接扫描线SL9。
在本实施例中,栅极传输线GL2包括沿着第一方向D1延伸的第一导线CL1、沿着第二方向D2延伸的第二导线CL2以及沿着第一方向D1延伸的第三导线CL3,其中栅极传输线GL2的第三导线CL3包括第一线段100以及第二线段200。
在本实施例中,栅极传输线GL2更包括遮蔽电极SE,而遮蔽电极SE沿着第一方向D1延伸且重叠于栅极传输线GL1~GL9中的另一条。举例来说,栅极传输线GL2的遮蔽电极SE重叠于栅极传输线GL7的第二线段200。在一些实施例中,栅极传输线GL2的遮蔽电极SE的宽度X1大于被遮蔽电极SE所覆的栅极传输线GL7的宽度X2。
在本实施例中,遮蔽电极SE例如与第三导线CL3的第一线段100以及数据线(请参考图1)属于相同导电膜层(例如第二金属层),且遮蔽电极SE直接连接第三导线CL3的第一线段100。
在一些实施例中,栅极传输线包括第1级至第n级,其中n为大于5的整数,且包括遮蔽电极的栅极传输线以及重叠于遮蔽电极的另一条栅极传输线差5级以上。举例来说,在本实施例中,第2级栅极传输线GL2与第7级栅极传输线GL7差5级。在对第7级栅极传输线GL7进行充电时,栅极传输线GL2上施加有持有电压(holding voltage),因此,在栅极传输线GL7充电时,栅极传输线GL2的遮蔽电极SE能减少栅极传输线GL7对显示品质造成的负面影响。
图8是依照本发明的一实施例的一种显示装置的上视示意图。在此必须说明的是,图8实施例沿用图7A与图7B的实施例的元件标号与部分内容,其中采用相同或近似的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,在此不赘述。
请参考图8,显示装置70的各条扫描线(图中仅绘出扫描线SL1、SL2、SL9)包括互相平行的第一栅极线SL1a、SL2a、SL9a以及第二栅极线SL1b、SL2b、SL9b。举例来说,扫描线SL1包括第一栅极线SL1a以及第二栅极线SL1b;扫描线SL2包括第一栅极线SL2a以及第二栅极线SL2b;扫描线SL9包括第一栅极线SL9a以及第二栅极线SL9b。
各栅极传输线的第二线段电性连接至对应的第一栅极线以及第二栅极线。举例来说,栅极传输线GL1的第三导线CL3的第二线段200连接至第一栅极线SL1a以及第二栅极线SL1b;栅极传输线GL9的第二线段200连接至第一栅极线SL9a以及第二栅极线SL9b。
在本实施例中,栅极传输线GL1包括第一导线CL1、第二导线CL2、第三导线CL3以及遮蔽电极SE。遮蔽电极SE跨过第一栅极线SL9a以及第二栅极线SL9b,且遮蔽电极SE重叠于栅极传输线GL9的第二线段200。
基于上述,栅极传输线GL9在充电时,栅极传输线GL1的遮蔽电极SE能减少栅极传输线GL9对显示品质造成的负面影响。
图9是依照本发明的一实施例的一种显示装置的上视示意图。在此必须说明的是,图9实施例沿用图8的实施例的元件标号与部分内容,其中采用相同或近似的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,在此不赘述。
请参考图9,显示装置80的各条扫描线(图中仅绘出扫描线SL6、SL7、SL8)包括互相平行的第一栅极线SL6a、SL7a、SL8a以及第二栅极线SL6b、SL7b、SL8b。
在本实施例中,部分第二栅极线SL6b、SL7b、SL8b会于第一线段100处断开,避免不同条扫描线互相短路。举例来说,栅极传输线GL6的第一线段100连接第一栅极线SL6a以及第二栅极线SL6b,且栅极传输线GL6的第一线段100穿过栅极传输线GL7的第二栅极线SL7b的缺口。在一些实施例中,第一栅极线SL6a、SL7a、SL8a以及第二栅极线SL6b、SL7b、SL8b除了通过对应的第一线段100而相连以外,还可以通过其他桥接元件300相连。举例来说,栅极传输线GL7的第一栅极线SL7a以及第二栅极线SL7b通过桥接元件300而电性相连,因此,即使栅极传输线GL7的第二栅极线SL7b于栅极传输线GL6的第一线段100处断开,第二栅极线SL7b仍然不会断路。在本实施例中,桥接元件300与扫描线属于相同导电膜层,但本发明不以此为限。在一些实施例中,桥接元件300可以与数据线属于相同的导电膜层,也可以与扫描线以及数据线都属于不同的导电膜层。
在本实施例中,栅极传输线GL1包括多个遮蔽电极SE。多个遮蔽电极SE电性连接第二导线CL2,且沿着第一方向D1延伸。多个遮蔽电极SE分别重叠于栅极传输线中的另外多条(例如栅极传输线GL6~GL8)。在本实施例中,多个遮蔽电极SE例如分别通过多个开口O2而电性连接至第二导线CL2。
基于上述,栅极传输线GL6~GL8在充电时,栅极传输线GL1的遮蔽电极SE能减少栅极传输线GL9~GL8对显示品质造成的负面影响。
在本实施例中,重叠于栅极传输线GL6的遮蔽电极SE在第一方向D1上越过第二栅极线SL7b,重叠于栅极传输线GL7的遮蔽电极SE在第一方向D1上越过第二栅极线SL8b,藉此改善不同条扫描线之间互相干扰的问题。
在本实施例中,第二导线CL2在第二方向D2对齐共用电极CE。共用电极CE例如与第二导线CL2属于相同导电膜层,且第二导线CL2可以藉由断开共用电极CE来形成。
图10是依照本发明的一实施例的一种显示装置的上视示意图。在此必须说明的是,图10实施例沿用图9的实施例的元件标号与部分内容,其中采用相同或近似的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,在此不赘述。
请参考图10,显示装置90的各条扫描线(图中仅绘出扫描线SL8、SL10、SL13)包括互相平行的第一栅极线SL8a、SL10a、SL13a以及第二栅极线SL8b、SL10b、SL13b。
在本实施例中,栅极传输线GL1包括多个遮蔽电极SE。多个遮蔽电极SE电性连接第二导线CL2,且沿着第一方向D1延伸。多个遮蔽电极SE分别重叠于栅极传输线中的另外多条(例如栅极传输线GL8、GL10、GL13)。
在一些实施例中,部分扫描线会被栅极传输线分隔成互相分离的多个部分,然而,可以藉由类似前述实施例的桥接元件300或其他显示面板内的导线而使同一条扫描线中多个分离的部分彼此电性连接。在一些实施例中,藉由对同一条扫描线提供多个信号源(驱动晶片),使同一条扫描线中多个分离的部分具有相同的驱动信号,藉此达到多重驱动的效果。
基于上述,栅极传输线GL1的遮蔽电极SE能在栅极传输线GL8、GL10、GL13在充电时遮蔽栅极传输线GL8、GL10、GL13,减少栅极传输线GL8、GL10、GL13对显示品质造成的负面影响。
图11A和图11B是依照本发明的一实施例的一种显示装置的上视示意图,其中图11B接续于图11A的上侧。在此必须说明的是,图11A和图11B实施例沿用图10的实施例的元件标号与部分内容,其中采用相同或近似的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,在此不赘述。
请参考图11A和图11B,显示装置90a具有显示区以及周边区(请参考图1),且包括多条数据线(请参考图1)、第1级扫描线至第n级扫描线SL1~SLn、第1级栅极传输线至第n级栅极传输线GL1~GLn以及多个子像素,其中n为大于1的整数。在本实施例中,n为9。子像素(例如红色子像素SP1、绿色子像素SP2以及蓝色子像素SP3)电性连接至第1级扫描线至第n级扫描线SL1~SLn以及数据线。
数据线自周边区延伸进显示区,其中位于显示区的数据线沿着第一方向D1延伸。
第1级扫描线至第n级扫描线SL1~SLn位于显示区,且沿着交错于第一方向D1的第二方向D2延伸。第1级扫描线至第n级扫描线SL1~SLn沿着第一方向D1依序排列。在本实施例中,第1级扫描线至第9级扫描线SL1~SL9各自包括互相平行的第一栅极线SL1a~SL9a以及第二栅极线SL1b~SL9b。举例来说,扫描线SL1包括第一栅极线SL1a以及第二栅极线SL1b;扫描线SL9包括第一栅极线SL9a以及第二栅极线SL9b。
第1级栅极传输线至第n级栅极传输线GL1~GLn自周边区延伸进显示区,且分别电性连接至第1级扫描线至第n级扫描线SL1~SLn。在本实施例中,第1级栅极传输线至第n级栅极传输线GL1~GLn各自包括一条以上第一线段100以及一条以上第二线段200。第一线段100与数据线属于相同导电膜层。第二线段200与第1级扫描线至第n级扫描线SL1~SLn属于相同导电膜层。在本实施例中,第1级栅极传输线至第9级栅极传输线GL1~GL9的第一线段100分别通过第一开口H1~H9而电性连接至第1级栅极传输线至第9级栅极传输线GL1~GL9的第二线段200(图11B省略绘出第9级栅极传输线GL9的第一线段100以及第一开口H9),其中第一开口H1~H9例如贯穿第一绝缘层(请参考图2B)。第1级扫描线至第9级扫描线SL1~SL9分别直接连接第1级栅极传输线至第9级栅极传输线GL1~GL9的第二线段200。
在一些实施例中,第1级栅极传输线至第9级栅极传输线GL1~GL9藉由部分第一线段100跨过第1级扫描线至第n级扫描线SL1~SLn。举例来说,第1级栅极传输线GL1藉由第一线段100跨过第2级扫描线SL2的第一栅极线SL2a、第3级扫描线SL3的第一栅极线SL3a以及第4级扫描线至第9级扫描线SL4~SL4。另外,第2级扫描线SL2的第二栅极线SL2b以及第3级扫描线SL3的第二栅极线SL3b则在第1级栅极传输线GL1的第二线段200处断开。基于上述,能避免第1级栅极传输线GL1与第2级扫描线SL2至第9级扫描线SL9短路。其他栅极传输线也有类似的配置,以避免不同级的扫描线短路。
在本实施例中,显示装置90a更包括多条第一共用电极CE1以及多条第二共用电极CE2。第一共用电极CE1与数据线属于相同导电膜层。第二共用电极CE2与扫描线属于相同导电膜层。
第一共用电极CE1沿着第一方向D1延伸,且至少部分第一共用电极CE1重叠于第1级栅极传输线至第9级栅极传输线GL1~GL9的第二线段200,藉此减少不同条栅极传输线之间的互相干扰。在本实施例中,部分第一共用电极CE1位于同一条栅极传输线中的两个第一线段100之间。在本实施例中,第一共用电极CE1重叠于绿色子像素SP2与蓝色子像素SP3的交界以及红色子像素SP1与蓝色子像素SP3的交界。
在一些实施例中,显示装置90a还包括第三共用电极(未绘出)及/或第四共用电极(未绘出)。第三共用电极重叠于绿色子像素SP2与红色子像素SP1的交界,且平行于数据线。第四共用电极平行于扫描线。第一共用电极CE1与第二共用电极CE2上施加的电压不同于第三共用电极与第四共用电极上施加的电压。举例来说,第一共用电极CE1与第二共用电极CE2上施加9伏特的电压,且第三共用电极与第四共用电极上施加6伏特的电压。
第二共用电极CE2沿着第二方向D2延伸。至少部分第一共用电极CE1通过第二开口TH电性连接至至少部分第二共用电极CE2,其中第二开口TH例如贯穿第一绝缘层(请参考图2B)。第二开口TH的数量可以依据需求而进行调整,并不限于图11所绘示的数量。
在显示区中,第1级栅极传输线至第n级栅极传输线GL1~GLn错位排列,因此,第一开口H1~H9与第二开口TH可以较平均的分散于显示区中,藉此避免显示装置90a产生亮纹。此外,还能改善第一开口H1~H9与第二开口TH压缩彼此的设置空间的问题。
在显示装置90a的显示区中,第1级栅极传输线GL1、第6级栅极传输线GL6、第3级栅极传输线GL3、第8级栅极传输线GL8、第5级栅极传输线GL5、第2级栅极传输线GL2(或第9级栅极传输线GL9)、第7级栅极传输线GL7以及第4级栅极传输线GL4依序排列(例如由左至右依序排列),且相邻级的栅极传输线之间相隔的距离大于或等于6倍的子像素的宽度。举例来说,在显示区中,第1级栅极传输线GL1与第2级栅极传输线GL2之间的距离大于或等于6倍的子像素的宽度,藉此能进一步使第一开口H1~H9与第二开口TH平均分散。
在一些实施例中,驱动晶片中对应第1级栅极传输线至第9级栅极传输线GL1~GL9的信号源依序排列,在周边区藉由其他线路以调整显示区中的第1级栅极传输线至第9级栅极传输线GL1~GL9的排列顺序。举例来说,在距离显示区约200微米的位置设置转线区,藉此调整显示区中的第1级栅极传输线至第9级栅极传输线GL1~GL9的排列顺序。在其他实施例中,驱动晶片中对应第1级栅极传输线至第9级栅极传输线GL1~GL9的信号源的排列顺序等于显示区中第1级栅极传输线至第9级栅极传输线GL1~GL9的排列顺序。
图12A与图12B是依照本发明的一实施例的一种显示装置的上视示意图,其中图12B接续于图12A的上侧。在此必须说明的是,图12A和图12B实施例沿用图11A和图11B的实施例的元件标号与部分内容,其中采用相同或近似的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,在此不赘述。
请参考图12A与图12B,在显示装置90b的显示区中,第1级栅极传输线GL1、第5级栅极传输线GL5、第2级栅极传输线GL2(或第9级栅极传输线GL9)、第6级栅极传输线GL6、第3级栅极传输线GL3、第7级栅极传输线GL7、第4级栅极传输线GL4以及第8级栅极传输线GL8依序排列,且相邻级的栅极传输线之间相隔的距离大于或等于6倍的子像素的宽度。举例来说,在显示区中,第1级栅极传输线GL1与第2级栅极传输线GL2之间的距离大于或等于6倍的子像素的宽度,藉此能进一步使第一开口H1~H9与第二开口TH平均分散。
基于上述,第一开口H1~H9与第二开口TH可以较平均的分散于显示区中,藉此避免显示装置90b产生亮纹。此外,还能改善第一开口H1~H9与第二开口TH压缩彼此的设置空间的问题。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明做出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。
Claims (22)
1.一种显示装置,其特征在于,具有一显示区以及一周边区,且包括:
多条数据线,自该周边区延伸进该显示区,其中位于该显示区的该些数据线沿着一第一方向延伸;
多条扫描线,位于该显示区,且沿着交错于该第一方向的一第二方向延伸;
多条栅极传输线,自该周边区延伸进该显示区,且电性连接至该些扫描线,其中该些栅极传输线中的其中一条包括:
一第一导线,位于该显示区中,且沿着该第一方向延伸;
一第二导线,位于该显示区中,且沿着该第二方向延伸;以及
一第三导线,位于该显示区中,且沿着该第一方向延伸,其中该第一导线、该第二导线以及该第三导线依序电性相连,且该第三导线电性连接该些扫描线中的其中一条;以及
多个子像素,电性连接至该些扫描线以及该些数据线。
2.如权利要求1所述的显示装置,其特征在于,该些条栅极传输线中的该其中一条更包括:
一第四导线,位于该周边区中,且沿着该第二方向延伸,其中该第四导线电性连接该第一导线。
3.如权利要求1所述的显示装置,其特征在于,该些子像素包括多个红色子像素、多个绿色子像素以及多个蓝色子像素,且该第三导线重叠于该些红色子像素与该些蓝色子像素的交界。
4.如权利要求1所述的显示装置,其特征在于,该些子像素包括多个红色子像素、多个绿色子像素以及多个蓝色子像素,且该第一导线重叠于该些红色子像素与该些绿色子像素的交界或该些蓝色子像素与该些绿色子像素的交界。
5.如权利要求1所述的显示装置,其特征在于,该第三导线的长度大于各该子像素的长度。
6.如权利要求5所述的显示装置,其特征在于,在每一帧中,各该扫描线具有一主要充电时间以及一预充电时间,该预充电时间为t倍的该主要充电时间,且该第三导线的长度大于t个该些子像素的长度,其中t为大于1的整数。
7.如权利要求1所述的显示装置,其特征在于,该第二导线与该些扫描线属于相同导电膜层。
8.如权利要求1所述的显示装置,其特征在于,该第一导线、该第三导线与该些数据线属于相同导电膜层。
9.如权利要求1所述的显示装置,其特征在于,更包括:
一驱动电路,位于该周边区上,且位于该显示区的一侧,其中该些栅极传输线电性连接至该驱动电路。
10.如权利要求1所述的显示装置,其特征在于,更包括:
X个栅极驱动元件,其中各该栅极驱动元件分别通过不同条该些栅极传输线电性连接至同一条扫描线,其中X为大于1的整数。
11.如权利要求10所述的显示装置,其特征在于,该些子像素阵列成多个像素,该些像素沿着该第一方向排成N排,且沿着该第二方向排列成M排,其中M/X小于N。
12.如权利要求1所述的显示装置,其特征在于,该些栅极传输线中的该其中一条更包括:
一遮蔽电极,电性连接该第二导线,且沿着该第一方向延伸,其中该遮蔽电极重叠于该些栅极传输线中的另一条。
13.如权利要求12所述的显示装置,其特征在于,该遮蔽电极的宽度大于被该遮蔽电极所覆该的该些栅极传输线中的该另一条的宽度。
14.如权利要求13所述的显示装置,其特征在于,该些栅极传输线中的该另一条包括:
一第一线段,与该些数据线属于相同导电膜层;以及
一第二线段,连接该第一线段,且与该些扫描线属于相同导电膜层,其中该第二线段直接连接该些扫描线中的另一条。
15.权利要求12所述的显示装置,其特征在于,该些栅极传输线包括第1级至第n级,其中n为大于5的整数,且该些栅极传输线中的该其中一条与该些栅极传输线中的该另一条差5级以上。
16.如权利要求1所述的显示装置,其特征在于,该些栅极传输线中的该其中一条更包括:
多个遮蔽电极,电性连接该第二导线,且沿着该第一方向延伸,其中该些遮蔽电极分别重叠于该些栅极传输线中的另外多条。
17.如权利要求1所述的显示装置,其特征在于,各条扫描线包括互相平行的一第一栅极线以及一第二栅极线。
18.如权利要求1所述的显示装置,其特征在于,该些栅极传输线包括第1级栅极传输线至第n级栅极传输线,且在该显示区中该第1级栅极传输线至该第n级栅极传输线错位排列,其中n为大于1的整数。
19.一种显示装置,其特征在于,具有一显示区以及一周边区,且包括:
多条数据线,自该周边区延伸进该显示区,其中位于该显示区的该些数据线沿着一第一方向延伸;
求第1级扫描线至第n级扫描线,位于该显示区,且沿着交错于该第一方向的一第二方向延伸,其中n为大于1的整数,且该第1级扫描线至该第n级扫描线沿着该第一方向依序排列;
求第1级栅极传输线至第n级栅极传输线,自该周边区延伸进该显示区,且分别电性连接至该第1级扫描线至该第n级扫描线,其中在该显示区中该第1级栅极传输线至该第n级栅极传输线错位排列;以及
求多个子像素,电性连接至该第1级扫描线至该第n级扫描线以及该些数据线。
20.如权利要求19所述的显示装置,其特征在于,在该显示区中,该第1级栅极传输线与第2级栅极传输线之间的距离大于或等于6倍的各该子像素的宽度。
21.如权利要求19所述的显示装置,其特征在于,第1级的该栅极传输线包括:
求一第一线段,与该些数据线属于相同导电膜层;以及
求一第二线段,与该第1级扫描线至该第n级扫描线属于相同导电膜层,其中该第一线段通过第一开口电性连接至该第二线段。
22.如权利要求21所述的显示装置,其特征在于,更包括:
一第一共用电极,沿着该第一方向延伸,且重叠于该第二线段;以及
一第二共用电极,沿着该第二方向延伸,且该第一共用电极通过第二开口电性连接至该第二共用电极。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201962889181P | 2019-08-20 | 2019-08-20 | |
US62/889,181 | 2019-08-20 | ||
US201962901837P | 2019-09-18 | 2019-09-18 | |
US62/901,837 | 2019-09-18 | ||
TW109105173 | 2020-02-18 | ||
TW109105173A TWI719838B (zh) | 2019-08-20 | 2020-02-18 | 顯示裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111708233A true CN111708233A (zh) | 2020-09-25 |
CN111708233B CN111708233B (zh) | 2022-10-25 |
Family
ID=72538162
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010469766.XA Active CN111708233B (zh) | 2019-08-20 | 2020-05-28 | 显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11515339B2 (zh) |
CN (1) | CN111708233B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11901369B2 (en) | 2020-08-21 | 2024-02-13 | Au Optronics Corporation | Pixel array substrate |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103578443A (zh) * | 2012-08-10 | 2014-02-12 | 乐金显示有限公司 | 显示装置及其驱动方法 |
CN104575349A (zh) * | 2013-10-24 | 2015-04-29 | 三星显示有限公司 | 显示装置和多面板显示装置 |
CN104808356A (zh) * | 2014-01-28 | 2015-07-29 | 元太科技工业股份有限公司 | 像素阵列 |
CN106200176A (zh) * | 2016-08-25 | 2016-12-07 | 深圳市华星光电技术有限公司 | 显示面板及显示器 |
CN106504689A (zh) * | 2016-11-08 | 2017-03-15 | 深圳市华星光电技术有限公司 | 显示驱动电路及显示面板 |
CN107957645A (zh) * | 2016-10-14 | 2018-04-24 | 瀚宇彩晶股份有限公司 | 显示面板与其制作方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101710471B (zh) | 2009-12-04 | 2012-02-15 | 友达光电股份有限公司 | 显示装置 |
CN104570527A (zh) | 2014-12-30 | 2015-04-29 | 深圳市华星光电技术有限公司 | 阵列基板及显示面板 |
KR102643154B1 (ko) * | 2016-12-08 | 2024-03-05 | 삼성디스플레이 주식회사 | 표시 장치 |
CN212725308U (zh) * | 2019-08-20 | 2021-03-16 | 友达光电股份有限公司 | 像素阵列基板 |
TWI750763B (zh) * | 2019-08-20 | 2021-12-21 | 友達光電股份有限公司 | 電子裝置 |
-
2020
- 2020-05-28 CN CN202010469766.XA patent/CN111708233B/zh active Active
- 2020-07-28 US US16/941,492 patent/US11515339B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103578443A (zh) * | 2012-08-10 | 2014-02-12 | 乐金显示有限公司 | 显示装置及其驱动方法 |
CN104575349A (zh) * | 2013-10-24 | 2015-04-29 | 三星显示有限公司 | 显示装置和多面板显示装置 |
CN104808356A (zh) * | 2014-01-28 | 2015-07-29 | 元太科技工业股份有限公司 | 像素阵列 |
CN106200176A (zh) * | 2016-08-25 | 2016-12-07 | 深圳市华星光电技术有限公司 | 显示面板及显示器 |
CN107957645A (zh) * | 2016-10-14 | 2018-04-24 | 瀚宇彩晶股份有限公司 | 显示面板与其制作方法 |
CN106504689A (zh) * | 2016-11-08 | 2017-03-15 | 深圳市华星光电技术有限公司 | 显示驱动电路及显示面板 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11901369B2 (en) | 2020-08-21 | 2024-02-13 | Au Optronics Corporation | Pixel array substrate |
Also Published As
Publication number | Publication date |
---|---|
US11515339B2 (en) | 2022-11-29 |
CN111708233B (zh) | 2022-10-25 |
US20210057450A1 (en) | 2021-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10679535B2 (en) | Liquid crystal display panel | |
US11514845B2 (en) | Light-emitting diode display panel and light-emitting diode display device | |
CN108520722B (zh) | 显示面板及提供显示数据至显示面板的方法 | |
US10629109B2 (en) | Array substrate, display panel and method of driving display panel | |
EP3696804A1 (en) | Display device | |
CN101449202B (zh) | 显示面板和包括该显示面板的显示装置 | |
CN105741735A (zh) | 数据控制电路和包含该数据控制电路的平板显示装置 | |
KR101345728B1 (ko) | 표시장치 | |
CN109887458A (zh) | 显示面板和显示装置 | |
CN104965361A (zh) | 显示面板 | |
US20210327903A1 (en) | Array substrate, method of fabricating array substrate, display device, and method of fabricating display device | |
CN108681177B (zh) | 阵列基板、电子纸显示面板及其驱动方法与显示装置 | |
US20150187292A1 (en) | Thin film transistor array panel and display device | |
CN104375340A (zh) | 像素结构 | |
CN109637352A (zh) | 一种显示面板和显示装置 | |
CN108133693A (zh) | 显示面板、驱动方法及显示装置 | |
CN103984143A (zh) | 显示面板 | |
KR20210033039A (ko) | 픽셀 어레이 기판 | |
CN111708233B (zh) | 显示装置 | |
TWI719838B (zh) | 顯示裝置 | |
US10891892B2 (en) | Display device | |
CN110910803B (zh) | 一种显示面板、其检测方法及显示装置 | |
CN108847178A (zh) | 显示装置 | |
CN112748818B (zh) | 触摸显示装置和显示面板 | |
US20210358357A1 (en) | Display panel and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |