CN111698439B - 具有减少的斜坡稳定时间的积分斜坡电路 - Google Patents

具有减少的斜坡稳定时间的积分斜坡电路 Download PDF

Info

Publication number
CN111698439B
CN111698439B CN202010161040.XA CN202010161040A CN111698439B CN 111698439 B CN111698439 B CN 111698439B CN 202010161040 A CN202010161040 A CN 202010161040A CN 111698439 B CN111698439 B CN 111698439B
Authority
CN
China
Prior art keywords
coupled
output
stage
integrator amplifier
ramp
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010161040.XA
Other languages
English (en)
Other versions
CN111698439A (zh
Inventor
左亮
王睿
海老原弘知
江妮君
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Howe Technology Co ltd
Original Assignee
Howe Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Howe Technology Co ltd filed Critical Howe Technology Co ltd
Priority to CN202111066575.XA priority Critical patent/CN113784066A/zh
Publication of CN111698439A publication Critical patent/CN111698439A/zh
Application granted granted Critical
Publication of CN111698439B publication Critical patent/CN111698439B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45269Complementary non-cross coupled types
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • H03K4/08Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
    • H03K4/48Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices
    • H03K4/50Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor
    • H03K4/501Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor the starting point of the flyback period being determined by the amplitude of the voltage across the capacitor, e.g. by a comparator
    • H03K4/502Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor the starting point of the flyback period being determined by the amplitude of the voltage across the capacitor, e.g. by a comparator the capacitor being charged from a constant-current source
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • H03K4/08Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
    • H03K4/48Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices
    • H03K4/50Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor
    • H03K4/56Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor using a semiconductor device with negative feedback through a capacitor, e.g. Miller integrator
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/709Circuitry for control of the power supply
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/778Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45156At least one capacitor being added at the input of a dif amp
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45512Indexing scheme relating to differential amplifiers the FBC comprising one or more capacitors, not being switched capacitors, and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/123Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • H03M1/56Input signal compared with linear ramp

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明涉及具有减少的斜坡稳定时间的积分斜坡电路。斜坡产生器包含积分器,所述积分器包含第一级和第二级,其中第一级具有第一输入端和第二输入端,以及第一输出端和第二输出端,并且第二级包含耦合在电源轨和接地之间的第一晶体管和第二晶体管。第一晶体管和第二晶体管之间的节点耦合到积分器放大器的输出端。第一晶体管的控制端子耦合到第一级的第一输出端,且第二晶体管的控制端子耦合到第一级的第二输出端。在从输出端产生的斜坡信号中的斜坡事件期间,第一电流从输出端流到接地。微调电路耦合到积分器放大器的输出端,以响应于微调输入向积分器放大器的输出端提供第二电流。第二电流基本上匹配第一电流。

Description

具有减少的斜坡稳定时间的积分斜坡电路
技术领域
本发明总体上涉及图像传感器,并且具体地涉及但不局限于用于图像传感器中的模/数转换的比较器输出电路。
背景技术
图像传感器已经变得无处不在。它们广泛用于数码相机、蜂窝电话、安全相机以及医疗、汽车和其他应用。用于制造图像传感器的技术一直在高速发展。例如,对较高分辨率和较低功耗的需求鼓励这些装置的进一步小型化和集成。
图像传感器通常接收像素阵列上的光,这种光在像素中产生电荷。光的强度可影响每一个像素中产生的电荷量,其中较高强度产生较高电荷量。经常会在CMOS图像传感器(CIS)中用到模/数转换器(ADC),以通过图像传感器将电荷转换成电荷的数字表示。ADC基于图像电荷信号与参考电压信号的比较来产生电荷的数字表示。参考电压信号通常可以是由斜坡产生器提供的斜坡信号,并且通常可以由比较器进行比较,所述比较器提供的输出端可以与计数器一起用于生成图像电荷的数字表示。
可以理解,由斜坡产生器产生并由比较器接收的斜坡信号的斜坡稳定时间或延迟可以限制图像传感器的最大帧速率。因此,减少斜坡信号的斜坡稳定时间可提升最大帧速率,进而增强图像传感器的性能。
发明内容
在一些实施例中,一种斜坡产生器包括积分器放大器,所述积分器放大器具有第一输入端和第二输入端以及用于产生斜坡信号的输出端,其中所述积分器放大器包括:第一级,具有第一输入端和第二输入端以及第一输出端和第二输出端,其中所述第一级的第一输入端和第二输入端被耦合到所述积分器放大器的第一输入端和第二输入端;第二级,包括:耦合在电源轨和接地之间的第一晶体管和第二晶体管,其中所述第一晶体管和第二晶体管之间的节点耦合到积分器放大器的输出端,其中所述第一晶体管的控制端子耦合到第一级的第一输出端,并且其中所述第二晶体管的控制端子耦合到第一级的第二输出端,其中在从积分器放大器的输出端产生的斜坡信号中的斜坡事件期间,第一电流从积分器放大器的输出端流经所述积分器放大器到达接地;以及耦合在电源轨与积分器放大器的输出端之间的微调电路,其中所述微调电路经耦合以响应于微调输入而将第二电流提供到积分器放大器的输出端,其中所述第二电流基本上匹配所述第一电流。
在一些实施例中,一种成像***包括用于接收图像光并作为响应产生图像电荷电压信号的像素阵列;以及经耦合以从像素阵列接收图像电荷电压信号,并作为响应提供图像电荷电压信号的数字表示的读出电路,所述读出电路包括用于接收图像电荷、将图像电荷电压信号与来自斜坡产生器的斜坡信号进行比较,并作为响应提供图像电荷电压信号的数字表示的比较器,其中斜坡产生器包括:积分器放大器,所述积分器放大器具有第一输入端和第二输入端以及用于产生斜坡信号的输出端,其中所述积分器放大器包括:第一级,具有第一输入端和第二输入端以及第一输出端和第二输出端,其中所述第一级的第一输入端和第二输入端被耦合到所述积分器放大器的第一输入端和第二输入端;第二级,包括:耦合在电源轨和接地之间的第一晶体管和第二晶体管,其中所述第一晶体管和第二晶体管之间的节点耦合到积分器放大器的输出端,其中所述第一晶体管的控制端子耦合到第一级的第一输出端,并且其中所述第二晶体管的控制端子耦合到第一级的第二输出端,其中在从积分器放大器的输出端产生的斜坡信号中的斜坡事件期间,第一电流从积分器放大器的输出端流经所述积分器放大器到达接地;以及耦合在电源轨与积分器放大器的输出端之间的微调电路,其中所述微调电路经耦合以响应于微调输入而将第二电流提供到积分器放大器的输出端,其中所述第二电流基本上匹配所述第一电流。
在另外的实施例中,一种斜坡产生器包括:具有第一输入端和第二输入端以及用于产生斜坡信号的输出端的运算放大器;耦合在运算放大器的第一输入端和输出端之间的积分器电容器;耦合到运算放大器的第一输入端的电流源;耦合到运算放大器的第二输入端的参考电压电容;耦合在参考电压和参考电压电容之间的采样开关,其中采样开关被配置成将参考电压采样到参考电压电容上;以及耦合到所述运算放大器的第二输入端的调谐电路,其中所述调谐电路经耦合以在所述斜坡信号中的斜坡事件期间减小取样到所述参考电压电容上的参考电压,以减少所述斜坡信号中的斜坡事件的延迟。
在另外的实施例中,一种成像***包括:用于接收图像光并作为响应产生图像电荷电压信号的像素阵列;以及经耦合以从像素阵列接收图像电荷电压信号,并作为响应提供图像电荷电压信号的数字表示的读出电路,所述读出电路包括用于接收图像电荷、将图像电荷电压信号与来自斜坡产生器的斜坡信号进行比较,并作为响应提供图像电荷电压信号的数字表示的比较器,其中斜坡产生器包括:具有第一输入端和第二输入端以及产生斜坡信号的输出端的运算放大器;耦合在运算放大器的第一输入端和输出端之间的积分器电容器;耦合到运算放大器的第一输入端的电流源;耦合到运算放大器的第二输入端的参考电压电容;耦合在参考电压和参考电压电容之间的采样开关,其中所述采样开关被配置成将参考电压采样到参考电压电容上;以及耦合到运算放大器的第二输入端的调谐电路,其中所述调谐电路经耦合以在斜坡信号中的斜坡事件期间减小取样到参考电压电容上的参考电压,以减少斜坡信号中的斜坡事件的延迟。
附图说明
参考以下附图描述本发明的非限制性和非详尽性实施例,其中除非另有说明,否则在各个视图中相同的附图标记表示相同的部件。
图1示出了根据本发明的教导的成像***的一个示例。
图2A示出了根据本发明的教导的具有用于斜坡产生器的输出级的微调输入的斜坡产生器的示例的示意图,所述斜坡产生器与图像传感器中的模/数转换器一起使用。
图2B示出了根据本发明的教导的包含在如图2A所示的斜坡产生器中的具有输出级微调电路的运算放大器的示例的示意图,所述斜坡产生器与图像传感器中的模/数转换器一起使用。
图3A是示出了根据本发明的教导的没有输出级微调电路的斜坡产生器中的一些信号的时序图。
图3B是示出根据本发明的教导的具有输出级微调电路的斜坡产生器中的一些信号的时序图。
图4示出了根据本发明的教导的与图像传感器中的模/数转换器一起使用的具有可调输入电路的斜坡产生器的另一示例的示意图。
图5A是示出了根据本发明的教导的没有可调输入的斜坡产生器中的一些信号的时序图。
图5B是示出根据本发明的教导的具有可调输入电路的斜坡产生器中的一些信号的时序图。
在附图的几个视图中,相应的附图标记表示相应的部件。本领域技术人员将理解,附图中的元件是为了简单和清楚而示出的,并且不必按比例绘制。例如,图中一些元件的尺寸可以相对于其他元件被放大,以帮助改进对本发明的各种实施例的理解。而且,通常不描述在商业上可行的实施例中的有用或必需的普通但熟知的元件,以便于更好地观察本发明的这些不同实施例。
具体实施方式
本文描述了针对斜坡产生器的示例,所述斜坡产生器提供具有减少的斜坡稳定时间的斜坡信号。在以下描述中,阐述了多种具体细节以提供对示例的透彻理解。然而,所属领域的技术人员将认识到,可以在没有一或多个具体细节的情况下或使用其他方法、部件、材料等来实践本文所描述的技术。在其他示例中,未详细展示或描述众所周知的结构、材料或操作以避免使某些方面模糊不清。
贯穿本说明书提及的“一个示例”或“一个实施例”是指结合所述示例描述的具体特征、结构或特性被包含在本发明的至少一个示例中。因此,在本说明书各处出现的短语“在一个示例中”或“在一个实施例中”不一定都是指相同的示例。此外,可以以任何合适的方式在一或多个示例中组合具体特征、结构或特性。
在整个说明书中,使用若干技术术语。除非在本文特别定义或它们所用到的上下文另外清楚地暗示,否则在这些术语所属的领域中采用它们的普遍含义。应注意,元素名称和符号可在本文中互换使用(例如,Si/硅);然而,两者具有相同的含义。
图1示出了根据本公开的实施例的成像***100的一个示例。成像***100包含像素阵列102、控制电路104、读出电路108和功能逻辑106。在一个示例中,像素阵列102是光电二极管或图像传感器像素(例如,像素P1、P2……Pn)的二维(2D)阵列。如图所示,光电二极管被布置成行(例如,行R1到Ry)和列(例如,列C1到Cx)以获取人、地点、物体等的图像数据,所述图像数据然后可用于呈现人、地点、物体等的2D图像。然而,光电二极管不必布置成行和列,并且可以采用其他配置。
在一个示例中,在像素阵列102中的每一个图像传感器光电二极管/像素已获取其图像数据或图像电荷之后,图像数据由读出电路108读出,然后转移到功能逻辑106。读出电路108可经耦合以从像素阵列102中的多个光电二极管读出图像数据。在各种示例中,读出电路108可包含放大电路、模/数转换(ADC)电路或其他电路。在一些实施例中,可以针对每一个读出列包含一或多个比较器112。例如,一或多个比较器112可以包含在相应模/数转换器(ADC)中,所述模/数转换器包含在读出电路108中。在一个示例中,ADC可以是单斜率ADC。功能逻辑106可简单地存储图像数据或甚至通过应用后图像效果(例如,裁剪、旋转、移除红眼、调整亮度、调整对比度等)来操纵图像数据。在一个示例中,读出电路108可沿着读出列线每次读出一行图像数据(已示出),或可使用各种其他技术(未示出)来读出图像数据,诸如同时串行读出或完全并行读出所有像素。
例如,为了执行ADC,读出电路108可以从斜坡产生器电路110接收参考电压斜坡信号VRAMP 130。可由比较器112接收VRAMP 130,所述比较器还可从像素阵列102的像素接收图像电荷信号。比较器112可基于VRAMP 130与图像电荷电压电平的比较使用计数器来确定图像电荷的数字表示。在一个示例中,当输入VRAMP 130电压达到输入图像电荷电压电平时,比较器112的输出电路从第一状态转变到第二状态。在所述示例中,耦合到ADC中的比较器的计数器中的值可用于产生图像电荷的数字表示。根据本发明的教导,在一个示例中,减少由斜坡产生器110产生并由比较器112接收的斜坡信号VRAMP 130的斜坡稳定时间或延迟,以提升最大帧速率,进而改进成像***100的性能。
在一个示例中,控制电路104耦合到像素阵列102以控制像素阵列102中的多个光电二极管的操作。例如,控制电路104可以产生用于控制图像获取的快门信号。在一个示例中,快门信号是全局快门信号,用于在单个获取窗口期间同时使像素阵列102内的所有像素能够同时捕获它们各自的图像数据。在另一示例中,快门信号是滚动快门信号,以便在连续获取窗口期间按顺序启用每一个行、列或像素组。在另一示例中,图像获取与诸如闪光灯的照明效果同步。
在一个示例中,成像***100可以包含在数码相机、蜂窝电话、膝上型计算机等中。另外,成像***200可耦合到其他硬件,诸如处理器(通用或其他)、存储器元件、输出端(USB端口、无线传输器、HDMI端口等)、照明/快闪、电输入端(键盘、触摸显示器、跟踪板、鼠标、麦克风等)和/或显示器。其他硬件可将指令传递到成像***100、从成像***100提取图像数据或操纵由成像***100提供的图像数据。
图2A示出了根据本发明的教导的斜坡产生器210的示例的示意图,所述斜坡产生器210具有用于与图像传感器中的模/数转换器一起使用的斜坡产生器的输出级的微调输入。注意,图2A的斜坡产生器210可以是图1的斜坡产生器110的示例,并且下面引用的类似命名和编号的元件类似于上述被耦合和起作用。如所描绘的示例所示,斜坡产生器210包含运算放大器(op amp)214,其被配置成积分器放大器,其中积分电容器Cint 216耦合在运算放大器214的输出端和反相输入端之间。开关Intg_sw 218也耦合在运算放大器214的输出端与反相输入端之间以启用和停用积分器。运算放大器214的反相输入端经耦合以接收反馈输入电压vinteg 236,并且还耦合到提供积分器电流i_integ的电流源220。运算放大器214的非反相输入端经耦合以接收参考输入电压VREF_DAC_SMP 238。参考电压电容器Cvref222耦合到运算放大器214的非反相输入端,以通过采样开关SAMP_SW 224将参考电压VREF_DAC 226采样到参考电压电容器Cvref 222。运算放大器214的输出端经耦合以产生跨越负载电容器Cload 234的输出斜坡信号VRAMP 230。
在操作中,开关Intg_sw 218闭合(例如,接通)以通过重置Cint 216两端的电压来停用和重置斜坡产生器210。开关Intg_sw 218断开(例如,关断),这使得积分器电流i_integ能够从电流源220流入电容器Cint 216,以开始在运算放大器210的输出端产生斜坡信号VRAMP 230的斜坡。在斜坡信号VRAMP 230中的斜坡的开始级,由于存在表示分布在成像***的列级电路中的电容的电容Cload 234,所以在运算放大器214的斜坡信号VRAMP230输出端中的斜坡事件期间,电流Ipull 232通过运算放大器214的输出级或第二级被带入运算放大器214以接地。电容Cload和结果电流Ipull 232的存在可能是斜坡信号VRAMP230的斜坡中延迟的主要原因,这增加了斜坡信号VRAMP 230的斜坡稳定时间。在所描绘的示例中,运算放大器214还经耦合以接收微调输入DACI_cut[3:0]288,所述微调输入DACI_cut[3:0]288经耦合以由运算放大器214的输出级中的微调电路接收以补偿电流Ipull232,且根据本发明的教导改进VRAMP 230的斜坡稳定时间。
图2B示出了根据本发明的教导的包含在如图2A所示的斜坡产生器中的具有输出级微调电路的运算放大器的示例的示意图,所述斜坡产生器与图像传感器中的模/数转换器一起使用。应注意,图2B的运算放大器214可为图2A的运算放大器214的具有增加的细节的示例,并且下面引用的类似命名和编号的元件类似于上述被耦合和起作用。如所描绘的示例所示,运算放大器214包含输入级或第一级240,其包含运算放大器240,所述运算放大器240具有经耦合以接收反馈电压vinteg 236的反相输入端和经耦合以接收经采样的参考输入电压VREF_DAC_SMP 238的非反相输入端。运算放大器240具有耦合到PMOS晶体管242的栅极的第一输出端vp和耦合到NMOS晶体管244的栅极的第二输出端vn。
在图2B所示的实例中,运算放大器214的输出级或第二级包含耦合在电源轨和接地之间的晶体管242和244。晶体管242与244之间的节点是第二级的输出节点,且被配置成产生输出斜坡信号VRAMP 230。如前所述,在斜坡信号VRAMP 230的斜坡的开始级,电流Ipull 232通过运算放大器214的第二级被带入运算放大器214,通过晶体管244接地。
根据本发明的教导,为了补偿电流Ipull 232,运算放大器240还包含第二级中的耦合到第二级的输出节点的微调电路246。如图所示,微调电路246包含耦合在电源轨和运算放大器214的输出端之间的多个晶体管248-250。应注意,尽管图2B所示的示例展示微调电路246包含两个晶体管248和250,但应了解,在其他示例中,微调电路246可包含少于两个或多于两个的晶体管,所述晶体管中的每一个经耦合以响应于微调输入DACI_cut[3:0]228中的相应一者而受到控制。
继续图2B中所示的示例,多个晶体管248-250中的每一个包含耦合到晶体管242的控制端子或栅极端子以接收第一级运算放大器240的vp输出端的控制端子或栅极端子。此外,多个晶体管248-250中的每一个还响应于微调输入DACI_cut[3:0]228中的相应一者而选择性地耦合到产生VRAMP 230的运算放大器214的第二级的输出节点。在所描绘的示例中,响应于微调输入DACI_cut[3:0]228,多个晶体管248-250中的每一个经由相应开关选择性地耦合到运算放大器214的第二级的输出节点,如图所示。根据本发明的教导,在操作中,微调输入DACI_cut[3:0]228中的每一个在VRAMP 230中的斜坡事件的开始时个别地控制微调电路246的多个晶体管248-250的适当数目,以控制流经微调电路246到达产生VRAMP 230的输出节点的电流Ipush 252且补偿电流Ipull232以减少VRAMP 230的斜坡中的延迟,进而改进VRAMP 230的斜坡稳定时间。
为了进行图示,图3A是示出了根据本发明的教导的例如图2A所示的没有输出级微调电路的斜坡产生器中的一些信号的时序图。如图所示,首先闭合开关SAMP_SW 324和开关Intg_sw 318以将VREF_DAC电压226采样到参考电压电容器Cvref 222上,并在斜坡开始之前重置Cint 216电容器两端的电压。然后关断采样开关SAMP_SW 324,此时已将参考输入电压VREF_DAC_SMP 238采样到参考电压电容器Cvref 222中。然后关断开关Intg_sw 318,开始启动VRAMP 330输出端中的斜坡事件,如图所示。然而,此时,由于斜坡产生器的输出端存在Cload 234电容,Ipull 332电流开始流入斜坡产生器的输出端至接地。
如图3A所示,Ipull 332电流在斜坡事件开始时引起斜坡信号的延迟。VRAMP 330中斜坡的“理想线”(虚线)可由线性函数表征:
理想线:Kt。
然而,由于受到负载寄生电容Cload和Ipull 332影响,所以斜坡信号被延迟,既而可由下式表征:
延迟的斜坡信号:
Figure GDA0003046590840000071
由Ipull 332引起的延迟的斜坡信号的主要结果是增加的斜坡稳定时间,这增加了从图像传感器读取图像数据所需的时间量,这降低了图像传感器的可能的最大帧速率。
因此,图3B是示出了根据本发明的教导的具有用于补偿Ipull 332的输出级微调电路的斜坡产生器中的一些信号的时序图。如图所示,首先闭合开关SAMP_SW 324和开关Intg_sw 318以将VREF_DAC电压226采样到参考电压电容器Cvref 222上,并在斜坡开始之前重置Cint 216电容器两端的电压。然后关断采样开关SAMP_SW 324,此时参考输入电压VREF_DAC_SMP 238已经被采样到参考电压电容器Cvref 222上。然后关断开关Intg_sw318,开始启动VRAMP 330输出端中的斜坡事件,如图所示。出于比较的目的,图3B中的“原有波形”示出VRAMP 330中的斜坡而不补偿Ipull 332。
然而,图3B还示出了微调输入DACI_cut[3:0]328也激活和控制微调电路246中的多个晶体管248-250,同时在VRAMP 330中的斜坡事件开始时关断开关Intg_sw 318。如将展示的,根据本发明的教导,可微调不同的DACI_cut[3:0]328位以实现VRAMP 330中的理想线性斜坡(例如,图3A中的“理想线”)。具体来说,在斜坡事件开始时,为了维持操作点,可响应于微调输入DACI_cut[3:0]328而关闭运算放大器214的第二级的某些部分。这样,流过运算放大器214的第二级的电流Ipush 252可以基本上匹配Ipull232。Ipull的值可以由斜率和Cload 234值来确定。同样,运算放大器214的非反相输入端的反馈电压vinteg 236可以是稳定的,因此VRAMP 230信号中的斜坡可以接近线性“理想线”斜坡。因此,根据本发明的教导,当关断开关Intg_sw 318时,由响应于微调输入DACI_cut[3:0]328而控制的Ipush 252电流产生的VRAMP 330中的斜坡“经校正波形”在关断开关Intg_sw 318后紧接着遵循VRAMP330中的由Kt表征的斜坡的“理想线”的线性特性。
为了比较,图3B还示出了“DACI_cut[3:0]太小”以在没有足够的电流流过Ipush252电流的情况下展示VRAMP 330中的斜坡,以及“DACI_cut[3:0]太大”以在有太多的电流流过Ipush 252电流的情况下展示VRAMP 330中的斜坡。因此,根据本发明的教导,可以首先将DACI_cut[3:0]信号编程为适当地控制微调电路246中的多个晶体管248-250以补偿Ipull 332。
图4示出了根据本发明的教导的与图像传感器中的模/数转换器一起使用的斜坡产生器410的另一示例的示意图。注意,图4的斜坡产生器410可以是图2A的斜坡产生器210和/或图1的斜坡产生器110的示例,并且下面引用的类似命名和编号的元件类似于上述被耦合和起作用。此外,还应当注意,图4的斜坡产生器410与图2A的斜坡产生器210共享多种相似性。然而,图4的斜坡产生器410与图2A的斜坡产生器210之间的一个差别在于,图4的示例性斜坡产生器410在运算放大器414的输出级中不接收微调输入DACI_cut[3:0]或微调电路。相反,根据本发明的教导,图4的斜坡产生器410包含耦合到运算放大器414的非反相输入端的调谐电路454,以调谐积分器放大器的参考输入电压,以便补偿电流Ipull 432。
如所描绘的示例所示,斜坡产生器410包含运算放大器414,其被配置成具有耦合在运算放大器414的输出端与反相输入端之间的积分器电容器Cint 416的积分器放大器。开关Intg_sw 418也耦合在运算放大器414的输出端与反相输入端之间以启用和停用积分器。运算放大器414的反相输入端经耦合以接收反馈输入电压vinteg 436,且还耦合到提供电流i_integ的电流源420。运算放大器414的非反相输入端经耦合以接收参考输入电压VREF_DAC_SMP 438。参考电压电容器Cvref 422耦合到运算放大器414的非反相输入端,以通过采样开关SAMP_SW 424将参考电压VREF_DAC 426采样到参考电压电容器Cvref 422上。如将论述,根据本发明的教导,调谐电路454调谐在运算放大器414的非反相输入端接收的参考输入电压VREF_DAC_SMP 438以补偿Ipull 432电流。运算放大器414的输出端经耦合以产生跨越负载电容器Cload 434的输出斜坡信号VRAMP 430。
如所描绘的示例所示,调谐电路454包含用可变电容Cimp 462实现的调谐电容,其中可变电容Cimp 462的一端耦合到运算放大器414的非反相输入端。可变电容Cimp462的另一端耦合到包含开关458和开关460的开关电路。在所描绘的示例中,开关电路被配置成将可变电容Cimp 462耦合到调谐电压VREP_IMP 456或接地。具体地,开关458被配置成响应于信号IMP_SW将可变电容Cimp 462耦合到VREF_IMP 456电压,并且开关460被配置成响应于互补信号IMP_SWB将可变电容Cimp 462耦合到接地。在所描绘的示例中,当积分器放大器被停用时,可变电容Cimp 462耦合到调谐电压VREF_IMP 456,且当积分器放大器被启用时,在斜坡信号VRAMP 430中的斜坡事件期间,可变电容器耦合到接地。
图5A是示出了根据本发明的教导的如图4所示的没有可调输入的斜坡产生器中的一些信号的时序图。如图所示,首先闭合开关SAMP_SW 524和开关Intg_sw 518以将VREF_DAC电压426采样到参考电压电容器Cvref 422上,并在斜坡开始之前重置Cint 416电容器两端的电压。然后关断采样开关SAMP_SW 524,此时已经将参考输入电压VREF_DAC_SMP 438采样到参考电压电容器Cvref 422中。然后关断开关Intg_sw 518,开始启动如图所示的VRAMP 530输出端中的斜坡事件。然而,此时,由于斜坡产生器的输出端存在Cload 434电容,Ipull 532电流开始流入斜坡产生器的输出端至接地。Ipull 332电流在斜坡事件开始时引起斜坡信号的延迟。VRAMP 330中斜坡的“理想线”在图5A中标记为具有以下线性特性的虚线:
Kt。
然而,由于受到Ipull 532影响,所以斜坡信号被延迟,既而其特征在于:
Figure GDA0003046590840000101
这增加了从图像传感器读取图像数据所需的时间量并且降低了图像传感器的可能的最大帧速率。
因此,图5B是示出了根据本发明的教导的具有可调输入电路的斜坡产生器中的一些信号的时序图。如图所示,首先断开开关IMP_SWB 560,这指示首先闭合开关IMP_SW 458。此外,首先闭合开关SAMP_SW 524和开关Intg_sw 518。因此,首先耦合参考电压电容器Cvref 422以通过取样开关SAMP_SW 424取样参考电压VREF_DAC 426,以将电压VREF_DAC_SMP 538取样到参考电压电容器Cvref 422上。此外,首先将可变电容Cimp 462的一端耦合到VREF_IMP 456,而将另一端耦合到VREF_DAC 426。因此,可变电容Cimp 462两端的电压被初始化为VREF_DAC 426和VREF_IMP 456之间的差。
然后关断采样开关SAMP_SW 524,此时已经将参考输入电压VREF_DAC_SMP 538采样到参考电压电容器Cvref 422中。然后关断开关Intg_sw 518,并且响应于IMP_SWB 560接通开关460,这指示响应于IMP_SW 558关断开关458。如示例所示,同时切换采样开关SAMP_SW 524和IMP_SWB 560(以及互补性IMP_SW 458)。如图所示,这开始启动VRAMP 530输出端中的斜坡事件。出于比较的目的,图5B中的“原有波形”示出VRAMP 530中的斜坡而不补偿Ipull 432。
如图所示,在VRAMP 530中的斜坡事件开始时,响应于IMP_SWB 560,可变电容Cimp462从通过开关458耦合到VREF_IMP 456切换到通过开关460耦合到接地。可变电容Cimp462的另一端耦合到运算放大器414的非反相输入端。结果,参考输入电压VREF_DAC_SMP538通过可变电容Cimp 462下拉,可变电容Cimp 462现在在VRAMP 530中的斜坡事件开始时通过开关460耦合到接地。在所描绘的示例中,VREF_IMP 456和可变电容Cimp 462的值被翻转,使得:
Figure GDA0003046590840000102
换句话说,如果选择(例如,通过调谐Cimp)VREF_IMP、Cimp和Cvref的值为基本上匹配–Kτ,则斜坡信号VRAMP 530中的斜坡事件将是线性的并且几乎是理想的。换言之,调谐电压VREF_IMP 456和调谐电容Cimp 462的乘积除以调谐电容Cimp 462和参考电压电容器Cvref 422参考电压电容之和等于常数–Kτ。为了进行图示,图5B中的VRAMP 530中标记为“经校正波形”的示例性斜坡事件是由于VREF_IMP、Cimp和Cvref经调谐使得:
Figure GDA0003046590840000103
为了比较,图5B还示出了如果针对Cimp选择的值过小,那么“Cimp太小”以展示VRAMP 530中的斜坡,且如果针对Cimp选择的值过大,那么“Cimp太大”以展示VRAMP 530中的斜坡。
以上对本发明的示例性实施例的描述(包含摘要中所描述的内容)并不旨在穷举或将本发明限于所公开的精确形式。如相关领域的技术人员将认识到的,虽然在此为了图示的目的描述了本发明的具体实例,但是在本发明的范围内进行各种修改是可能的。
根据以上详细描述可以对本发明进行这些修改。以下权利要求中使用的术语不应解释为将本发明限于说明书中所公开的具体实例。相反,本发明的范围将完全由所附权利要求来确定,所附权利要求将根据权利要求解释的既定原则来解释。

Claims (12)

1.一种斜坡产生器,其包括:
积分器放大器,具有第一输入端和第二输入端以及用于产生斜坡信号的输出端,其中所述积分器放大器包括:
第一级,具有第一输入端和第二输入端以及第一输出端和第二输出端,其中所述第一级的所述第一输入端和所述第二输入端耦合到所述积分器放大器的所述第一输入端和所述第二输入端;
第二级,包括:
耦合在电源轨和接地之间的第一晶体管和第二晶体管,其中所述第一晶体管和所述第二晶体管之间的节点耦合到所述积分器放大器的所述输出端,其中所述第一晶体管的控制端子耦合到所述第一级的所述第一输出端,并且其中所述第二晶体管的控制端子耦合到所述第一级的所述第二输出端,其中在从所述积分器放大器的所述输出端产生的所述斜坡信号中的斜坡事件期间,第一电流从所述积分器放大器的所述输出端流经所述积分器放大器到达接地;以及
包括耦合在所述电源轨与所述积分器放大器的所述输出端之间的多个晶体管的微调电路,其中所述微调电路经耦合以响应于微调输入而将第二电流提供到所述积分器放大器的所述输出端,其中所述第二电流基本上匹配所述第一电流。
2.根据权利要求1所述的斜坡产生器,其中所述微调电路还耦合到所述第一级的所述第一输出端,其中所述多个晶体管经耦合以响应于所述微调输入向所述积分器放大器的所述输出端提供所述第二电流。
3.根据权利要求1所述的斜坡产生器,其中所述积分器放大器包括第一运算放大器,所述第一运算放大器包含所述第一级和所述第二级,其中所述第一运算放大器的所述第一级包括具有所述第一输入端和所述第二输入端以及所述第一输出端和所述第二输出端的第二运算放大器。
4.根据权利要求1所述的斜坡产生器,其进一步包括:
耦合在所述积分器放大器的所述第一输入端和所述输出端之间的电容器;以及
耦合到所述积分器放大器的所述第一输入端的电流源。
5.根据权利要求1所述的斜坡产生器,其进一步包括耦合在所述积分器放大器的所述第一输入端和所述输出端之间的启用开关,其中所述启用开关被配置成启用和停用所述积分器放大器。
6.根据权利要求1所述的斜坡产生器,其进一步包括:
经耦合以向所述积分器放大器的所述第二输入端提供参考输入电压的参考电压电容;以及
耦合在参考电压和所述参考电压电容之间的采样开关,其中所述采样开关被配置成将所述参考电压采样到所述参考电压电容上。
7.一种成像***,其包括:
用于接收图像光并作为响应产生图像电荷电压信号的像素阵列;以及
经耦合以从所述像素阵列接收所述图像电荷电压信号且作为响应而提供所述图像电荷电压信号的数字表示的读出电路,所述读出电路包含比较器,以接收所述图像电荷、将所述图像电荷电压信号与来自斜坡产生器的斜坡信号进行比较,且作为响应提供所述图像电荷电压信号的所述数字表示,其中所述斜坡产生器包括:
积分器放大器,具有第一输入端和第二输入端以及用于产生所述斜坡信号的输出端,其中所述积分器放大器包括:
第一级,具有第一输入端和第二输入端以及第一输出端和第二输出端,其中所述第一级的所述第一输入端和所述第二输入端耦合到所述积分器放大器的所述第一输入端和所述第二输入端;
第二级,包括:
耦合在电源轨和接地之间的第一晶体管和第二晶体管,其中所述第一晶体管和所述第二晶体管之间的节点耦合到所述积分器放大器的所述输出端,其中所述第一晶体管的控制端子耦合到所述第一级的所述第一输出端,并且其中所述第二晶体管的控制端子耦合到所述第一级的所述第二输出端,其中在从所述积分器放大器的所述输出端产生的所述斜坡信号中的斜坡事件期间,第一电流从所述积分器放大器的所述输出端流经所述积分器放大器到达接地;以及
包括耦合在所述电源轨与所述积分器放大器的所述输出端之间的多个晶体管的微调电路,其中所述微调电路经耦合以响应于微调输入而将第二电流提供到所述积分器放大器的所述输出端,其中所述第二电流基本上匹配所述第一电流。
8.根据权利要求7所述的成像***,其中所述微调电路进一步耦合到所述第一级的所述第一输出端,其中所述多个晶体管经耦合以响应于所述微调输入而将所述第二电流提供到所述积分器放大器的所述输出端。
9.根据权利要求7所述的成像***,其中所述积分器放大器包括第一运算放大器,所述第一运算放大器包含所述第一级和所述第二级,其中所述第一运算放大器的所述第一级包括第二运算放大器,所述第二运算放大器具有所述第一输入端和所述第二输入端以及所述第一输出端和所述第二输出端。
10.根据权利要求7所述的成像***,其中所述积分器放大器包括:
耦合在所述积分器放大器的所述第一输入端和所述输出端之间的电容器;以及
耦合到所述积分器放大器的所述第一输入端的电流源。
11.根据权利要求7所述的成像***,其中所述积分器放大器包括耦合在所述积分器放大器的所述第一输入端与所述输出端之间的启用开关,其中所述启用开关被配置成启用和停用所述积分器放大器。
12.根据权利要求7所述的成像***,其中所述斜坡产生器进一步包括:
经耦合以向所述积分器放大器的所述第二输入端提供参考输入电压的参考电压电容;以及
耦合在参考电压和所述参考电压电容之间的采样开关,其中所述采样开关被配置成将所述参考电压采样到所述参考电压电容上。
CN202010161040.XA 2019-03-13 2020-03-10 具有减少的斜坡稳定时间的积分斜坡电路 Active CN111698439B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111066575.XA CN113784066A (zh) 2019-03-13 2020-03-10 具有减少的斜坡稳定时间的积分斜坡电路

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/352,673 US10826470B2 (en) 2019-03-13 2019-03-13 Integrating ramp circuit with reduced ramp settling time
US16/352,673 2019-03-13

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202111066575.XA Division CN113784066A (zh) 2019-03-13 2020-03-10 具有减少的斜坡稳定时间的积分斜坡电路

Publications (2)

Publication Number Publication Date
CN111698439A CN111698439A (zh) 2020-09-22
CN111698439B true CN111698439B (zh) 2021-09-28

Family

ID=72423044

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202111066575.XA Pending CN113784066A (zh) 2019-03-13 2020-03-10 具有减少的斜坡稳定时间的积分斜坡电路
CN202010161040.XA Active CN111698439B (zh) 2019-03-13 2020-03-10 具有减少的斜坡稳定时间的积分斜坡电路

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN202111066575.XA Pending CN113784066A (zh) 2019-03-13 2020-03-10 具有减少的斜坡稳定时间的积分斜坡电路

Country Status (3)

Country Link
US (1) US10826470B2 (zh)
CN (2) CN113784066A (zh)
TW (1) TWI720834B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11531728B2 (en) * 2020-02-29 2022-12-20 Tetramem Inc. Two-stage ramp ADC in crossbar array circuits for high-speed matrix multiplication computing
US11627273B2 (en) 2021-03-30 2023-04-11 Omnivision Technologies, Inc. Current steering ramp compensation scheme and digital circuit implementation
GB202106220D0 (en) * 2021-04-30 2021-06-16 Ams Sensors Belgium Bvba Ramp circuit
KR20230027368A (ko) 2021-08-18 2023-02-28 삼성전자주식회사 엠퍼시스 회로 및 프리-엠퍼시스 회로를 포함하는 램프 생성기, 이의 동작 방법, 및 이를 포함하는 이미지 센서 장치
LU500710B1 (en) 2021-10-06 2023-04-06 Pac Tech Packaging Tech Gmbh Laser-assisted soldering apparatus; and solder deposition machine
JP7460052B2 (ja) 2021-10-06 2024-04-02 パック テック-パッケージング テクノロジーズ ゲーエムベーハー 単一はんだ体を製造するためのプレス成形デバイス、装置、はんだ付着機及び方法
US11770634B1 (en) * 2022-04-13 2023-09-26 Omnivision Technologies, Inc. Trimming control circuit for current integration ramp DAC settling assist circuit
US11722801B1 (en) 2022-04-13 2023-08-08 Omnivision Technologies, Inc. Ramp settling assist circuit in local ramp buffer circuit
US20230336165A1 (en) * 2022-04-13 2023-10-19 Omnivision Technologies, Inc. Low power current integration dac ramp settling assist circuit
US11968468B2 (en) 2022-04-13 2024-04-23 Omnivision Technologies, Inc. Calibration circuit for ramp settling assist circuit in local ramp buffer circuit

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104393856A (zh) * 2014-10-24 2015-03-04 深圳市汇顶科技股份有限公司 一种斜坡波产生电路及其数模转换电路、指纹识别***
CN106791496A (zh) * 2015-11-16 2017-05-31 豪威科技股份有限公司 通过连续时间读出电路中的斜坡产生器改善图像传感器电源抑制比
CN107872629A (zh) * 2016-09-27 2018-04-03 豪威科技股份有限公司 用以将随机噪声添加到斜坡电压的装置、成像***及方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006020172A (ja) * 2004-07-02 2006-01-19 Fujitsu Ltd ランプ波形発生回路、アナログ・デジタル変換回路、撮像装置、撮像装置の制御方法
GB2421374B (en) * 2004-12-15 2007-01-10 Micron Technology Inc Ramp generators for imager analog-to-digital converters
US7230561B2 (en) * 2005-01-27 2007-06-12 Micron Technology, Inc. Programmable integrating ramp generator and method of operating the same
US8188903B2 (en) * 2008-01-18 2012-05-29 Panasonic Corporation Ramp wave output circuit, analog/digital conversion circuit, and camera
JP2011259407A (ja) 2010-05-13 2011-12-22 Sony Corp 信号処理回路、固体撮像素子およびカメラシステム
KR20160126523A (ko) * 2015-04-24 2016-11-02 에스케이하이닉스 주식회사 램프 신호 발생 장치 및 그를 이용한 씨모스 이미지 센서
US10051225B2 (en) * 2016-12-12 2018-08-14 Omnivision Technologies, Inc. Current injection for fast ramp start-up during analog-to-digital operations
US10721427B2 (en) * 2018-06-25 2020-07-21 Primesensor Technology Inc. Image sensor circuit and ramp signal generator thereof

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104393856A (zh) * 2014-10-24 2015-03-04 深圳市汇顶科技股份有限公司 一种斜坡波产生电路及其数模转换电路、指纹识别***
CN106791496A (zh) * 2015-11-16 2017-05-31 豪威科技股份有限公司 通过连续时间读出电路中的斜坡产生器改善图像传感器电源抑制比
CN107872629A (zh) * 2016-09-27 2018-04-03 豪威科技股份有限公司 用以将随机噪声添加到斜坡电压的装置、成像***及方法

Also Published As

Publication number Publication date
CN113784066A (zh) 2021-12-10
US10826470B2 (en) 2020-11-03
CN111698439A (zh) 2020-09-22
TW202042546A (zh) 2020-11-16
TWI720834B (zh) 2021-03-01
US20200295739A1 (en) 2020-09-17

Similar Documents

Publication Publication Date Title
CN111698439B (zh) 具有减少的斜坡稳定时间的积分斜坡电路
CN107888850B (zh) 用于提供增加的模/数转换范围的成像***和设备及方法
CN108737754B (zh) 双斜坡模/数转换器的比较器
CN110121037B (zh) 具有双重转换增益读出的图像传感器
CN111327849B (zh) 用于双重斜波模/数转换器的比较器
TWI753354B (zh) 斜坡信號沈降降低電路
US20210377477A1 (en) Compact, low power, high resolution adc per pixel for large area pixel detectors
TWI766292B (zh) 縱行放大器重設電路
CN111565047A (zh) 单斜率模数转换器的比较器输出电路
CN107613230A (zh) 高分辨率大动态范围数字化读出装置及其读出方法
CN112243099B (zh) 具有比较器的列放大器复位电路
US10757356B2 (en) Comparison device and CMOS image sensor including the same
CN116916178A (zh) 用于电流积分斜坡dac稳定辅助电路的修整控制电路
CN114339100B (zh) 用于图像传感器中快速电压稳定的切换技术
CN105554421B (zh) 一种全局像元非线性补偿结构
CN114650381A (zh) 比较器第一级箝位
CN112242845A (zh) 用于基准稳定的***和方法
CN114650382B (zh) 用于单斜率模/数转换器的具有dc切断装置的比较器级
US11445137B2 (en) Systems and methods for reference settling
US11968468B2 (en) Calibration circuit for ramp settling assist circuit in local ramp buffer circuit
CN116909340A (zh) 低功率电流积分dac斜变稳定辅助电路
CN116915220A (zh) 局部斜坡缓冲器电路中的斜坡稳定辅助电路
CN115150527A (zh) 电流导引斜坡补偿方案及数字电路实施方案

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant