CN111627938A - 阵列基板与显示面板 - Google Patents

阵列基板与显示面板 Download PDF

Info

Publication number
CN111627938A
CN111627938A CN202010603797.XA CN202010603797A CN111627938A CN 111627938 A CN111627938 A CN 111627938A CN 202010603797 A CN202010603797 A CN 202010603797A CN 111627938 A CN111627938 A CN 111627938A
Authority
CN
China
Prior art keywords
common electrode
metal layer
array substrate
substrate
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010603797.XA
Other languages
English (en)
Other versions
CN111627938B (zh
Inventor
吴咏波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN202010603797.XA priority Critical patent/CN111627938B/zh
Priority to US17/042,134 priority patent/US11637131B2/en
Priority to PCT/CN2020/108569 priority patent/WO2022000715A1/zh
Publication of CN111627938A publication Critical patent/CN111627938A/zh
Application granted granted Critical
Publication of CN111627938B publication Critical patent/CN111627938B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明公开了一种阵列基板与显示面板,所述阵列基板包括基板;第一金属层,设于所述基板上,包括多条栅极走线与公共电极走线,至少一条所述的公共电极走线为间断设置,包括多个相互间隔的公共电极间隔部;第二金属层,包括多个公共电极连接部;第一绝缘层,设于所述第一金属层与所述第二金属层之间,形成有多个贯穿于所述第一绝缘层的第一通孔,其中,任意相邻的两个所述公共电极间隔部,通过对应的两个所述第一通孔,与一个对应的公共电极连接部均电性连接,以实现导通。通过将公共电极走线间断设置,则间断部位可为蚀刻药液提供快速洗脱流走的通道,即可有效避免因蚀刻药液停留过久而导致栅极走线与公共电极走线出现线细甚至短线的不良。

Description

阵列基板与显示面板
技术领域
本申请涉及显示技术领域,具体涉及一种阵列基板与显示面板。
背景技术
随着显示行业的蓬勃发展,出现了越来越多的优化与创新技术。其中,栅极层进行两次蚀刻(Re-etch)的技术正越来越多地应用于低温多晶硅阵列基板的制备中,利用栅电极的遮蔽对有源层进行掺杂,因其可以节省一道光罩,生产成本大幅降低。
然而,在这种两次蚀刻技术中,由于湿法蚀刻拥有更低的成本与更优的蚀刻锥形角,通常在第一道蚀刻中采用湿法蚀刻的方法进行,在湿刻完毕后,蚀刻液会停留于两条走线之间,没有快速被水洗冲走的通道,使得蚀刻液停留于两条走线之间的时间过长,从而导致栅极层的走线存在因过刻导致的走线偏细甚至断线的问题,对显示面板的良率以及可靠性有着较大影响。
发明内容
为解决上述问题,第一方面,本发明提供一种阵列基板,包括:
基板;
第一金属层,设于所述基板上,包括多条栅极走线与公共电极走线,所述栅极走线与所述公共电极走线相互平行,且依次交替设置,至少一条所述的公共电极走线为间断设置,包括多个相互间隔的公共电极间隔部;
第二金属层,设于所述第一金属层靠近或远离所述基板的侧面,包括多个公共电极连接部;
第一绝缘层,设于所述第一金属层与所述第二金属层之间,形成有多个贯穿于所述第一绝缘层的第一通孔,
其中,任意相邻的两个所述公共电极间隔部,通过对应的两个所述第一通孔,与一个对应的公共电极连接部均电性连接,以实现导通。
进一步地,所述第二金属层设于所述第一金属层靠近所述基板的侧面,还包括遮光部。
进一步地,所述第二金属层设于所述第一金属层远离所述基板的侧面,还包括源漏电极。
进一步地,至少一个所述公共电极连接部对应设置于两相邻的公共电极间隔部之间的间隔中。
进一步地,所述多个公共电极间隔部,所述多个第一通孔以及所述多个公共电极连接部在所述基板上的正投影相互连接。
进一步地,所述多个公共电极间隔部的大小相同,且等距间隔排布。
进一步地,至少一条所述栅极走线为间断设置,包括多个相互间隔的栅极走线间隔部,在所述栅极走线间断的对应位置,所述第一绝缘层中形成有多个贯穿于所述第一绝缘层的第二通孔,所述第二金属层中设有栅极走线连接部,其中,任意相邻的两个所述栅极走线间隔部,通过对应的两个所述第二通孔,与一个对应的栅极走线连接部均电性连接,以实现导通。
进一步地,所述栅极走线包括栅电极部与连接走线部,所述栅极走线中的间断位置设于所述连接走线部中。
进一步地,所述多个栅极走线间隔部的大小相同,且等距间隔排布。
有益效果:本发明提供了一种阵列基板以及显示面板,所述阵列基板中包括第一金属层,包括多条栅极走线与公共电极走线,通过将至少一条所述的公共电极走线为间断设置,分割为多个相互间隔的公共电极间隔部,再通过另一金属层将所述多个相互间隔的公共电极间隔部依次电性连接,如此设计,在所述第一金属层蚀刻之后,公共电极走线的间断部为蚀刻药液的流走提供了通道,即可大大降低因蚀刻药液无法快速流走,而导致栅极走线与公共电极走线出现过刻现象的风险,从而也有效避免栅极走线与公共电极走线因出现线细甚至断线不良而影响显示面板的显示效果与可靠性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种阵列基板的平面结构示意图;
图2是本发明实施例提供的一种阵列基板的截面结构示意图;
图3是本发明实施例提供的另一种阵列基板的截面结构示意图;
图4是本发明实施例提供的又一种阵列基板中栅极走线的平面结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请中,“示例性”一词用来表示“用作例子、例证或说明”。本申请中被描述为“示例性”的任何实施例不一定被解释为比其它实施例更优选或更具优势。为了使本领域任何技术人员能够实现和使用本发明,给出了以下描述。在以下描述中,为了解释的目的而列出了细节。应当明白的是,本领域普通技术人员可以认识到,在不使用这些特定细节的情况下也可以实现本发明。在其它实例中,不会对公知的结构和过程进行详细阐述,以避免不必要的细节使本发明的描述变得晦涩。因此,本发明并非旨在限于所示的实施例,而是与符合本申请所公开的原理和特征的最广范围相一致。
在现有的阵列基板中,栅极层进行两次蚀刻(Re-etch)的技术正越来越多地应用于低温多晶硅阵列基板的制备中,利用栅电极的遮蔽对有源层进行掺杂,因其可以节省一道光罩,生产成本大幅降低。然而,在这种两次蚀刻技术中,由于湿法蚀刻拥有更低的成本与更优的蚀刻锥形角,通常在第一道蚀刻中采用湿法蚀刻的方法进行,在湿刻完毕后,蚀刻液会停留于两条走线之间,没有快速被水洗冲走的通道,使得蚀刻液停留于两条走线之间的时间过长,从而导致栅极层的走线存在因过刻导致的走线偏细甚至断线的问题,对显示面板的良率以及可靠性有着较大影响。
基于现有技术中存在的问题,本发明实施例进行相应的改进,提供一种阵列基板,结合图1示出的所述阵列基板的平面结构示意图,为了更清晰的阐明本实施例的设计要点,图1中仅示出了部分结构,以下进行详细说明:
所述阵列基板包括:
基板(图中未示出);
第一金属层20,设于所述基板上,包括多条栅极走线201与公共电极走线201,所述栅极走线201与所述公共电极走线202相互平行,且依次交替设置,至少一条所述的公共电极走线202为间断设置,包括多个相互间隔的公共电极间隔部2021;
第二金属层40,设于所述第一金属层20靠近或远离所述基板的侧面,包括多个公共电极连接部401,所述第二金属层40可为阵列基板中除第一金属层20以外的其他任意一金属层,通过阵列基板的具体结构进行选择,通常情况下,会综合考量下述两点进行选择,第一,第一金属层与第二金属层之间绝缘层的厚度,若厚度过厚,对于第一通孔的开孔难度,成本有着过高的要求,第二,第二金属层材料与第一金属层材料的电阻不易相差太大,当然,此点差异也可通过其他方法进行补偿,例如调整公共电极连接部走线的宽度;
第一绝缘层30,设于所述第一金属层20与所述第二金属层40之间,形成有多个贯穿于所述第一绝缘层的第一通孔301,
其中,任意相邻的两个所述公共电极间隔部2021,通过对应的两个所述第一通孔301,与一个对应的公共电极连接部401的两端均电性连接,以实现导通,即所述第一通孔301中形成有第一金属层20或第二金属层40的材料,将异层设置的公共电极间隔部2021与公共电极连接部401连接并导通。
在本实施例中,通过将公共电极走线201间断设置,间断部位通过另一金属层设置的公共电极连接部进行连接,在保证功能的情形下,公共电极走线201的间断部位为蚀刻后的蚀刻药液的洗脱流走提供了流通通道,有效避免了因蚀刻药液无法快速流走,而导致栅极走线与公共电极走线出现过刻现象的风险,从而也有效避免栅极走线与公共电极走线出现线细甚至断线不良,即可提升显示面板的可靠性。
在一些实施例中,所述第二金属层可为阵列基板中的遮光层,还包括对有源层进行遮光的遮光部,则所述第二金属层设于所述第一金属层靠近所述基板的侧面,即形成图2所示的截面结构,具体地,由下至上,依次包括基板10,公共电极连接部401,第一绝缘层30,以及公共电极间隔部2021,所述公共电极间隔部2021通过第一通孔301与公共电极连接部401电性连接,以形成完成的公共电极走线。需要解释地是,在图2中,仅示出了阵列基板的部分结构,所述阵列基板还包括其他常规的膜层结构,如有源层,源漏电极,栅极等,在此不做赘述。
在一些实施例中,所述第二金属层可为阵列基板中的用于形成源漏电极的金属层,则所述第二金属层设于所述第一金属层远离所述基板的侧面,即形成如图3所示的结构,具体地,由下至上,依次包括基板10,公共电极间隔部2021,第一绝缘层30,以及公共电极连接部401,所述公共电极连接部401的两端通过第一通孔301与对应的两个公共电极间隔部2021电性连接,以形成完成的公共电极走线。
在一些实施例中,至少一个所述公共电极连接部对应设置于两相邻的公共电极间隔部之间的间隔中,即一个公共电极连接部用于连接对应相邻的两公共电极间隔部。
在一些实施例中,任意一条所述的公共电极走线均为间断设置,分别包括多个相互间隔的公共电极间隔部,以形成更多的蚀刻药液流通通道,当然根据实际的阵列基板设计需求,也可仅部分公共电极走线采用间断设计。
在一些实施例中,请继续参考图1,所述多个公共电极间隔部2021,所述多个第一通孔301以及所述多个公共电极连接部401在所述基板上的正投影相互连接。
在一些实施例中,所述多个公共电极间隔部的大小相同,且等距间隔排布,以便更好地进行曝光蚀刻形成对应图案,当然根据实际的工艺需求,所述多个公共电极间隔部的大小也可彼此不同,所述多个公共电极间隔部之间的间距也可彼此不同。
在一些实施例中,为了让蚀刻药液能更迅速的洗脱流走,将上述的间断设计可用于栅极走线中,即,至少一条所述栅极走线为间断设置,包括多个相互间隔的栅极走线间隔部,在所述栅极走线间断的对应位置,所述第一绝缘层中形成有多个贯穿于所述第一绝缘层的第二通孔,所述第二金属层中设有栅极走线连接部,其中,任意相邻的两个所述栅极走线间隔部,通过对应的两个所述第二通孔,与一个对应的栅极走线连接部均电性连接,以实现导通。具体的实施方式与上述实施例提供的公共电极间断设置的方式相同,具体不再赘述。
进一步地,请参阅图4,所述栅极走线包括栅电极部2011与连接走线部2012,所述栅极走线中的间断位置2013设于所述连接走线部中,以保证栅电极部2011的功能不受影响。
同样地,在一些实施例中,任意一条所述的栅极走线均为间断设置,分别包括多个相互间隔的栅极走线间隔部。
在一些实施例中,所述多个栅极走线间隔部,所述多个第二通孔以及所述多个栅极走线连接部在所述基板上的正投影相互连接。
在一些实施例中,所述栅极走线的间断部位与所述公共电极走线的间断部位对应设置或交错设置。
在一些实施例中,所述多个栅极走线间隔部的大小相同,且等距间隔排布,当然根据实际的工艺需求,所述多个栅极走线间隔部的大小也可彼此不同,所述多个栅极走线间隔部之间的间距也可彼此不同。
本发明的实施例还提供了一种显示面板,包括前述实施例所提供的阵列基板。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见上文针对其他实施例的详细描述,此处不再赘述。
以上对本发明实施例所提供的一种阵列基板与显示面板进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种阵列基板,其特征在于,所述阵列基板包括:
基板;
第一金属层,设于所述基板上,包括多条栅极走线与公共电极走线,所述栅极走线与所述公共电极走线相互平行,且依次交替设置,至少一条所述的公共电极走线为间断设置,包括多个相互间隔的公共电极间隔部;
第二金属层,设于所述第一金属层靠近或远离所述基板的侧面,包括多个公共电极连接部;
第一绝缘层,设于所述第一金属层与所述第二金属层之间,形成有多个贯穿于所述第一绝缘层的第一通孔,
其中,任意相邻的两个所述公共电极间隔部,通过对应的两个所述第一通孔,与一个对应的公共电极连接部均电性连接,以实现导通。
2.如权利要求1所述的阵列基板,其特征在于,所述第二金属层设于所述第一金属层靠近所述基板的侧面,还包括遮光部。
3.如权利要求1所述的阵列基板,其特征在于,所述第二金属层设于所述第一金属层远离所述基板的侧面,还包括源漏电极。
4.如权利要求1所述的阵列基板,其特征在于,至少一个所述公共电极连接部对应设置于两相邻的公共电极间隔部之间的间隔中。
5.如权利要求1所述的阵列基板,其特征在于,所述多个公共电极间隔部,所述多个第一通孔以及所述多个公共电极连接部在所述基板上的正投影相互连接。
6.如权利要求1所述的阵列基板,其特征在于,所述多个公共电极间隔部的大小相同,且等距间隔排布。
7.如权利要求1所述的阵列基板,其特征在于,至少一条所述栅极走线为间断设置,包括多个相互间隔的栅极走线间隔部,在所述栅极走线间断的对应位置,所述第一绝缘层中形成有多个贯穿于所述第一绝缘层的第二通孔,所述第二金属层中设有栅极走线连接部,其中,任意相邻的两个所述栅极走线间隔部,通过对应的两个所述第二通孔,与一个对应的栅极走线连接部均电性连接,以实现导通。
8.如权利要求7所述的阵列基板,其特征在于,所述栅极走线包括栅电极部与连接走线部,所述栅极走线中的间断位置设于所述连接走线部中。
9.如权利要求7所述的阵列基板,其特征在于,所述多个栅极走线间隔部位置的大小相同,且等距间隔排布。
10.一种显示面板,其特征在于,所述显示面板包括权利要求1-9任意一项所述的阵列基板。
CN202010603797.XA 2020-06-29 2020-06-29 阵列基板与显示面板 Active CN111627938B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010603797.XA CN111627938B (zh) 2020-06-29 2020-06-29 阵列基板与显示面板
US17/042,134 US11637131B2 (en) 2020-06-29 2020-08-12 Array substrate and display panel
PCT/CN2020/108569 WO2022000715A1 (zh) 2020-06-29 2020-08-12 阵列基板与显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010603797.XA CN111627938B (zh) 2020-06-29 2020-06-29 阵列基板与显示面板

Publications (2)

Publication Number Publication Date
CN111627938A true CN111627938A (zh) 2020-09-04
CN111627938B CN111627938B (zh) 2022-02-22

Family

ID=72261214

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010603797.XA Active CN111627938B (zh) 2020-06-29 2020-06-29 阵列基板与显示面板

Country Status (2)

Country Link
CN (1) CN111627938B (zh)
WO (1) WO2022000715A1 (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060113538A1 (en) * 2004-12-01 2006-06-01 Lg Philips Lcd Co., Ltd. Thin film transistor substrate and fabricating method thereof
US20130200377A1 (en) * 2012-02-06 2013-08-08 Shenzhen China Star Optoelectronics Technology Co. Ltd Thin film transistor array substrate and method for manufacturing the same
CN104835782A (zh) * 2015-05-20 2015-08-12 合肥京东方光电科技有限公司 阵列基板及其制作方法、显示装置
CN105068349A (zh) * 2015-09-16 2015-11-18 京东方科技集团股份有限公司 阵列基板、显示面板、显示装置以及阵列基板的制作方法
CN106353943A (zh) * 2016-10-26 2017-01-25 上海天马微电子有限公司 一种阵列基板、显示面板以及驱动方法
CN206115109U (zh) * 2016-08-31 2017-04-19 厦门天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN107179639A (zh) * 2017-05-25 2017-09-19 上海中航光电子有限公司 阵列基板及其制作方法和显示面板
CN107561800A (zh) * 2017-09-19 2018-01-09 武汉天马微电子有限公司 一种阵列基板、显示面板和显示装置
CN107608152A (zh) * 2017-09-15 2018-01-19 上海天马微电子有限公司 阵列基板及显示面板
CN108364936A (zh) * 2018-02-26 2018-08-03 武汉华星光电技术有限公司 阵列基板及其制备方法、显示面板和显示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104155817A (zh) * 2014-07-17 2014-11-19 京东方科技集团股份有限公司 一种像素结构及其制造方法、显示基板和显示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060113538A1 (en) * 2004-12-01 2006-06-01 Lg Philips Lcd Co., Ltd. Thin film transistor substrate and fabricating method thereof
US20130200377A1 (en) * 2012-02-06 2013-08-08 Shenzhen China Star Optoelectronics Technology Co. Ltd Thin film transistor array substrate and method for manufacturing the same
CN104835782A (zh) * 2015-05-20 2015-08-12 合肥京东方光电科技有限公司 阵列基板及其制作方法、显示装置
CN105068349A (zh) * 2015-09-16 2015-11-18 京东方科技集团股份有限公司 阵列基板、显示面板、显示装置以及阵列基板的制作方法
CN206115109U (zh) * 2016-08-31 2017-04-19 厦门天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN106353943A (zh) * 2016-10-26 2017-01-25 上海天马微电子有限公司 一种阵列基板、显示面板以及驱动方法
CN107179639A (zh) * 2017-05-25 2017-09-19 上海中航光电子有限公司 阵列基板及其制作方法和显示面板
CN107608152A (zh) * 2017-09-15 2018-01-19 上海天马微电子有限公司 阵列基板及显示面板
CN107561800A (zh) * 2017-09-19 2018-01-09 武汉天马微电子有限公司 一种阵列基板、显示面板和显示装置
CN108364936A (zh) * 2018-02-26 2018-08-03 武汉华星光电技术有限公司 阵列基板及其制备方法、显示面板和显示装置

Also Published As

Publication number Publication date
WO2022000715A1 (zh) 2022-01-06
CN111627938B (zh) 2022-02-22

Similar Documents

Publication Publication Date Title
CN106647083B (zh) 一种阵列基板、液晶显示面板及触控显示装置
CN111524902A (zh) 一种柔性显示面板及其制备方法
TWI489362B (zh) 觸控感測結構及其形成方法
WO2015096360A1 (zh) 一种阵列基板、其制备方法、以及包括该阵列基板的母板和显示装置
KR20100084743A (ko) 반도체 메모리 소자 및 그 제조 방법
WO2018166178A1 (zh) 一种阵列基板及其制作方法、显示面板和显示装置
WO2014153838A1 (zh) 阵列基板及其制造方法和液晶面板
US9570475B2 (en) Array substrate and manufacture method thereof
WO2015089967A1 (zh) 触控面板及其制造方法
CN104777650B (zh) Tft阵列基板、其制作方法、液晶显示面板及显示装置
CN111610659A (zh) 阵列基板及其制备方法
CN111627938B (zh) 阵列基板与显示面板
CN111983862B (zh) 阵列基板、阵列基板制作方法及液晶显示面板
WO2020118906A1 (zh) 显示面板的扇出走线结构及显示面板
CN111781766A (zh) 显示面板及其制作方法
US9679924B2 (en) Array substrate and manufacturing method thereof, display device
WO2020062596A1 (zh) 显示面板和显示装置
US9136284B2 (en) Thin film transistor panel and method for manufacturing the same
CN105655293A (zh) 阵列基板及其制作方法和显示装置
CN111725279B (zh) 阵列基板及oled显示面板
KR101203270B1 (ko) 반도체 소자
US11637131B2 (en) Array substrate and display panel
CN213750594U (zh) 显示面板及显示装置
US11916085B2 (en) Array substrate, method of manufacturing array substrate, and display panel
CN112527147B (zh) 触控面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant