CN111416616B - 具有宽频率覆盖的pll - Google Patents
具有宽频率覆盖的pll Download PDFInfo
- Publication number
- CN111416616B CN111416616B CN201911220652.5A CN201911220652A CN111416616B CN 111416616 B CN111416616 B CN 111416616B CN 201911220652 A CN201911220652 A CN 201911220652A CN 111416616 B CN111416616 B CN 111416616B
- Authority
- CN
- China
- Prior art keywords
- clock signal
- frequency
- clock
- duty cycle
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012937 correction Methods 0.000 claims description 29
- 238000000034 method Methods 0.000 claims description 23
- 230000003111 delayed effect Effects 0.000 claims description 9
- 230000004044 response Effects 0.000 claims description 7
- 238000001914 filtration Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 13
- 230000000630 rising effect Effects 0.000 description 6
- 238000010276 construction Methods 0.000 description 5
- 238000013459 approach Methods 0.000 description 4
- 238000013461 design Methods 0.000 description 4
- 238000004891 communication Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 230000001960 triggered effect Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000003595 spectral effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/1974—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K23/00—Pulse counters comprising counting chains; Frequency dividers comprising counting chains
- H03K23/64—Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
- H03K23/68—Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a base which is a non-integer
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
- H03L7/0998—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator using phase interpolation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K21/00—Details of pulse counters or frequency dividers
- H03K21/08—Output circuits
- H03K21/10—Output circuits comprising logic circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
公开了具有宽频率覆盖的PLL。一个PLL实施例包括相位频率检测器、电荷泵与环路滤波器、压控振荡器、分频器与后分频器、1.5分频框以及复用器。压控振荡器生成具有在预先确定的频率范围内变化的频率的信号。当压控振荡器的频率范围覆盖小于2时,1.5分频框将压控振荡器的输出信号的频率除以1.5以同步具有无孔的、连续变化的频率的时钟信号。
Description
技术领域
本发明涉及PLL(锁相环)电路,该PLL电路使得内部震荡信号锁定至外部输入时钟信号。本公开具体地涉及具有宽频率覆盖的PLL电路。
背景技术
大多数数字电子电路响应于时钟信号操作。在一些应用中,多个不同的集成电路(IC)均需要它们自己的时钟信号,而所有的时钟信号均从参考时钟中得出,并且所有的时钟信号与参考时钟具有相同的相位。
用于完成这一点的一个方法是使用锁相环(PLL)电路,其接收参考时钟并且产生与该参考时钟同相的输出信号。在图1中示出了传统PLL电路100。PLL电路100包括相位频率检测器(PFD)102、电荷泵以及环路滤波器103、压控振荡器(VCO)105、分频器106以及后分频器107。具有一频率的参考时钟信号(Refclk)21被应用于相位频率检测器102的输出,该相位频率检测器102也接收来自分频器106的分频器信号45,PFD 102产生指示参考信号21与分频器信号45之间的相位差的误差信号25。误差信号25被输入至电荷泵以及环路滤波器103。取决于参考时钟信号21的相位领先还是落后于分频器信号45的相位,电荷泵将该相位差转换为正电荷脉冲或负电荷脉冲,并且将这些电荷脉冲提供至环路滤波器。环路滤波器集成这些电荷脉冲以生成控制电压27,其被提供至VCO 105。VCO 105产生输出信号(Pllout)42,该输出信号42的频率与控制电压27成比例,并且输出信号42被应用于分频器106的输入。分频器106的输出信号,即,分频器信号45被反馈回PFD 102的输入。
锁相环操作的频率取决于VCO 105的频率以及分频器106的分频量。为了改变来自VCO 105的输出信号的频率,必须调整这些要素。通常情况下,以输出信号42的频率是分频器信号45的频率的N倍的方式,输出信号42的频率由数比“N”分频。当环路“锁定”时,由电荷泵以及环路滤波器103施加至VCO 105的控制电压27驱动PFD 102输入信号21与45之间的相位差变为0,由此使得分频器信号45的频率等于参考时钟信号21的频率,并且与时钟信号21同相。输出信号42随后被输入后分频器107以由1、2、3、4或其他整数比“N”分频,由此输出信号42的频率是输出信号(Clkout)30的频率的N倍。
VCO 105通常由具有宽输出频率范围的环形振荡器制成,因此,它非常适合用于在锁定至可具有若干不同的频率的参考时钟的PLL电路中使用。使用基于环形振荡器的VCO的一个缺点是它的抖动规格相对较高。在一些应用中,需要时钟抖动小于特定的值。为了降低时钟抖动,电路的VCO可采用具有更优的抖动特性但是调谐范围更窄的某类型的振荡器——诸如LC谐振腔振荡器。
高速串行数据信号发射器电路可包括用于产生时钟信号的PLL电路。PLL优选地被设置为在支持最高数据速率所需要的频率下操作,发射器可能在多数据速率通信协议中可能被要求在该最高数据速率下操作。提供PLL下游的电路以用于以动态可选择倍数来对PLL输出时钟信号的频率进行分频。该倍数的可选择的值可包括1以及另一个值,诸如2(或更大),该另一个值适合于将PLL输出时钟信号频率修改为支持以由多数据速率通信协议所需要的另一数据速率(而非最高数据速率)下的发射器的操作的较低频率。此外,所期望的是频率可连续地变化。
提供最佳相位噪声的PLL的最佳高频率是通过使用LC谐振腔压控振荡器生成的。如果VCO的设计是针对非常高的频率,则有时让VCO覆盖宽频率范围是不可能的。在最极端的情况下,设计可需要VCO覆盖2的倍数的频率范围以便于产生“无孔(holeless)”。可通过将最大的VCO输出频率除以最小的VCO输出频率来测量VCO的频率范围覆盖。如果结果是2或更大,一旦过程变化、温度变化、电压变化以及校准方案被用于减轻这些变化,则整个PLL设计将是“无孔”的。不幸的是,当PLL的最大频率输出被推得更高时,实现宽频率范围或甚至2的倍数是不可能的。典型范围可以是1.5-1.8。
如果VCO覆盖了小于2的范围,则输出信号30将在频率范围覆盖中具有孔。例如,如果VCO覆盖13.33GHz-20GHz的范围,则输出频率将在表1中示出。
表1
VCO的频率范围覆盖是20GHz/13.33GHz=1.5,小于2。如可从表1中看到的,当后分频器设置从1变为2时,在10GHz到13.33GHz之间存在输出频率覆盖的频率间隙,这意味着频率无法连续地变化。
鉴于上述内容,提供能够同步具有连续无孔变化的频率的时钟信号的PLL电路以及方法将是可期望的。
发明内容
相应地,本文公开了适合在本文使用的说明性PLL电路以及PLL电路设置方法。说明性PLL电路的性能能够产生具有宽频率覆盖的时钟信号。
在公开的实施例中,PLL电路包括:相位频率检测器(PFD)、电荷泵以及环路滤波器、压控振荡器(VCO)、分频器以及后分频器、1.5分频框以及复用器。VCO生成第二输出信号,该第二输出信号具有在与控制电压对应的预先确定的频率范围内变化的频率;分频器接收反馈信号(该反馈信号的频率与第二输出信号的频率成比例)、对反馈信号进行分频并且输出经分频的反馈信号。PFD接收参考信号以及经分频的反馈信号并且输出第一输出信号,该第一输出信号与该两个输入的相位差对应。电荷泵以及环路滤波电路接收第一输出信号并且将控制电压提供至VCO,以减少参考信号与经分频的反馈信号之间的相位差。1.5分频框接收第二输出信号,并且输出第三输出信号,该第三输出信号的频率是第二输出信号的频率除以1.5;复用器,该复用器用于选择第二输出信号以及第三输出信号中的一个;输出第四输出信号;后分频器接收第四输出信号并且由整数N来对第四输出信号的频率进行分频。
一种设置PLL电路的方法的说明性实施例,其可在PLL电路中实现,包括:确定工作信号,该工作信号的频率是PLL电路的输出;如果工作信号的频率在由VCO的预先确定的频率范围除以任一个整数所确定的范围内,则发送信号至复用器以选择第二输出信号;如果工作信号的频率不在由VCO的预先确定的频率范围除以任一个整数所确定的范围内,则发送信号至复用器以选择第三输出信号。
前述实施例中的每一个可以单独地或组合地实现,并且可以以任何合适的组合利用以下特征中的任何一个或多个来实现:反馈信号是由VCO生成的第二输出信号或者是由复用器生成的第四输出信号;整数N是2的幂;VCO是LC谐振腔振荡器或环形振荡器;1.5分频框包括两个3分频上升沿触发框以及“或(OR)”门;1.5分频框包括一个3分频上升沿触发框、一个3分频下降沿触发框以及“或”门;1.5分频框包括DCC电路;DCC电路包括粗略校准部分以及精确校准部分;精确校准部分与粗略校准部分相比更精确地将信号的占空比调整以更接近目标占空比;目标占空比是50%;粗略校准部分包括数控延迟器、用于占空比扩大的“或”门、用于检测精确校准部分误差的范围检测器以及用于数字控制数控延迟器的逻辑电路;精确校准部分包括增益电路以及反馈电路;VCO的预先确定的频率范围是13.33GHz–20GHz或5.33GHz-8GHz。
前文已经相当广泛地概述了本公开的特征,以便后面细致的描述可以被更好地理解。下文将描述本公开的额外特征以及优势,其组成了权利要求的主体。
附图说明
为了获取上述叙述以及本公开的其他增强以及目的的方式,将通过参考附图中示出的本公开的具体实施例以呈现对于以上简要描述的本公开的更为具体的描述。可以理解,这些附图只描绘了本公开的各典型实施例,并且因此不被认为是对其范围的限制,将通过使用附图并利用附加特征和细节来描述本公开,在附图中:
图1是现有技术的锁相环(PLL)频率合成器的示意图;
图2是根据本发明的一个实施例的PLL频率合成器的示意图;
图3是根据本发明的另一实施例的PLL频率合成器的示意图;
图4是根据本发明的一个实施例的1.5分频框的示意图。
图5是根据本发明的一个实施例的3分频框的示意图;
图6是示出图5中的3分频框的操作的波形集;
图7是示出图4中的1.5分频框的操作的波形集;
图8是根据本发明一个实施例的DCC的示意图;
图9是示出图8中的粗略校准部分的操作的波形集。
图10是根据本发明的另一实施例的1.5分频框的示意图。
图11是示出了根据本发明的第二实施例的3分频框的构成的框图。
具体实施方式
本文所示出的细节仅作为示例并且为了本公开的优选实施例的说明性讨论的目的,并且为了提供被认为是对本公开的各种实施例的原理和概念方面最有用并且容易理解的描述而呈现。就这一点而言,未做出尝试以示出比基本理解本公开所需更为具体的本公开的结构细节,结合附图的描述使得本领域技术人员明了本公开的若干形式可如何在实践中实施。
以下定义和解释的含义和意图是控制任何进一步的构建,除非在以下示例中进行了明确的修改或者当意义的应用使得任何构建无意义或者基本无意义时。如果术语的构建将使得它无意义或基本无意义,则应当从韦氏词典第3版获取该定义。
图2是示出了根据本发明的第一实施例的PLL电路200的构建的框图。相位频率检测器102、电荷泵与环路滤波器103、压控振荡器(VCO)105、分频器106以及后分频器107与图1中所示出的对应的成分相同。由参考时钟发生器(未示出)生成的输入时钟信号(其成为时钟信号21)以及反馈分频器信号45被输入至信号PFD 102。PFD 102产生误差信号25(也被称为第一输出信号),该误差信号25与分频器信号45的频率和时钟信号21的频率之间的相位差/频率差成比例,由PFD提供的误差信号25被输出至电荷泵与环路滤波器103。随后,电荷泵与环路滤波器103对误差信号25进行充电和滤波,以产生VCO 105的输入控制电压27,需要滤波器以移除PFD比较频率以及会损坏VCO 105的频谱纯度的其他杂散(spurious)频率。环路滤波器也集成电流脉冲以提供VCO 105通常需要的DC控制电压。
PLL的反馈环路的动作最终导致或迫使误差电压25等于零,此时来自分频器106的输出与时钟信号21具有相同的相位。VCO 105的输出信号28(也称为第二输出信号)由反馈环路自动地调整,直至由分频器产生的分频器信号45的相位等于时钟信号21的相位。当通过反馈环路的动作使得误差电压25等于零时,该环路被称为被“锁定”至时钟信号21。
可根据本领域技术人员熟知的方法来实现PFD 102、电荷泵与环路滤波器103。VCO105优选地使用LC谐振腔振荡器实现。LC谐振腔振荡器是优选的,因为它能够比其他振荡器类型(诸如,环形振荡器)提供更佳的抖动特性。尽管LC谐振腔振荡器具有优越的抖动特性,但是它们也倾向于具有相对较窄的输出频率范围——通常约为围绕中心频率的±25%。不是基于LC谐振腔的其他VCO(诸如,环形振荡器或张弛振荡器)也可在本发明中使用。如上文所讨论的,如果PLL电路中使用的后分频器具有整数分频比,则PLL电路的输出频率将在频率范围覆盖中具有频率间隙。
为了消除频率间隙,PLL电路200提供了1.5分频框109以在输出信号28由分频器106分频之前将输出信号28的频率除以1.5的分频比。后文将更加详细地描绘1.5分频框109。框109的输出信号29(也被称为第三输出信号)以及VCO的输出信号28被输入至复用器108,并且复用器108将信号42(也被称为第四输出信号)输出至后分频器107以及分频器106。复用器108选择其输出中的一个作为输出信号42以由分频器106分频。复用器108的输入的选择是由“range_sel(范围_选择)”信号控制。当“range_sel”信号被设为0时,复用器108将输出VCO输出信号28;当“range_sel”信号被设为1时,复用器108将输出框109的输出信号29。“range_sel”信号可由控制器(未示出)产生。控制能够接收指示PLL电路200的各种组件的状态的信号,并且随后输出信号以控制***的组件。控制器可以是(或包括)能够为PLL电路200执行期望的功能以及计算的任何处理电路,诸如微处理器、可编程设备或电路、逻辑门等。
如果分频器106的分频比被设为1,“range_sel”信号被设为1,并且后分频器107的分频比被设为N,则输出信号30的频率等于VCO输出信号28的频率除以1.5N。但是如果“range_sel”信号被设为0,后分频器107的分频比被设为N,则输出信号30的频率等于VCO输出信号28的频率除以N。如果VCO覆盖了13.33GHz-20GHz的范围,则将在表2中示出利用后分频器107以及“range_sel”比特的输出信号30的频率。
表2
如可以从表2中看到的,频率覆盖中不再存在孔。此外,后分频器107可被简化为仅具有1、2、4、8、16(即,2的幂)的分频比,而不需要在后分频器107之后进行占空比校正,这替代需要奇数来获取频率覆盖,其将需要将覆盖广范围的频率输出的占空比校正。对于本发明,将在1.5分频后需要占空比校正电路,但仅在需要使用具有1的后分频器的1.5分频的情况下才需要该占空比校正电路。所有其他情况将均不需要占空比校正。将在下文详细地描绘占空比校正电路。
基于表2,可将用于设置“Range_sel”的方法描绘如下:首先,使用具有一频率的工作信号,该频率是PLL电路的输出;随后确定工作信号的频率是否在由VCO的预先确定的频率范围除以任何一个整数所确定的范围内。如果工作信号的频率是在由VCO的预先确定的频率范围除以任何一个整数所确定的范围内,则将“Range_sel”设置等于0,由此复用器选择第二输出信号;如果工作信号的频率不在由VCO的预先确定的频率范围除以任何一个整数所确定的范围内,则将“Range_sel”设置等于1,由此复用器选择第三输出信号。
图3是示出了根据本发明的第二实施例的PLL电路300的构成的框图。PFD 102、电荷泵与环路滤波器103、VCO 105、分频器106、后分频器107、1.5分频框109以及复用器108与图2中所示出的对应的成分相同。图2与图3之间的差异为反馈信号。在图2中,输入至分频器106的反馈信号是复用器108的输出信号;在图3中,输入至分频器106的反馈信号是VCO 108的输出。相似地,如果VCO覆盖了13.33GHz-20GHz的范围,则利用后分频器107以及“range_sel”比特,输出信号30的频率将在没有频率间隙的情况下连续地变化。
1.5分频的实现可以多种方式完成。参考图4,一个特定的实现涉及两个3分频上升沿触发框410以及418,并且“或”门420以及其后的可选的占空比校正430。两个差分时钟被分别输入至框410以及418,框410以及418的输出被提供为向“或”门420的分开的输出,“或”门420的输出被提供至占空比校正430的输入。
参考图5,示出了3分频框的框电路图410。3分频框410包括两个D型触发器411以及413,触发器411以及413的D输入为D1以及D2,触发器411以及413的Q输出为Q1以及Q2。Q1以及Q2被提供为“或非”门412的分开的输入,“或非”门412的输出被提供至触发器411的D输入,Q2与D1连接。时钟输入CK1被连接至触发器411以及413的时钟。
参考图6,可解释3分频框的操作。于T1时刻开始,Q1和Q2的输出为低,Q1=Q2=0,由此D1=0,D2=1,D型触发器411以及413触发器将存储它们的输出。一旦时钟输入CK1变低,触发器的“设置”以及“重设”输出均保持在逻辑电平“1”上,这样它们就不会改变状态,并且在时钟转换发生之前存储其输出上出现的任何数据。因此,Q1以及Q2的输出将保持,直至时钟输入CK1变高。在T2时刻,时钟输入CK1变高,D的值将被指派至
输出Q,在此情况下,Q1=0,Q2=1,因为Q2连接D1并且D2是的输出,因此D1=1并且D2=0。在T3时刻,脉冲信号CK1的前沿被应用至两个触发器411以及413的时钟输入,D1以及D2的当前值将被指派至Q1以及Q2,在此情况下,Q1=1,Q2=0,并且D1=0,D2=1。相似地,在T4时刻,Q1=0,Q2=0;在T5时刻,Q1=0,Q2=1;在T6时刻,Q1=1,Q2=0。如可从图6中看到的,D型触发器是上升沿触发的。并且Q1以及Q2的周期是时钟输入CK1的周期的三倍。3分频框410的输出CK2是Q2,因此输出CK2的频率是输入CK1的频率的1/3。
参考图7,可解释图4中的1.5分频框的操作。CK1以及CK1b是互补信号并且具有相同的频率。如上文所提到的,CK2是框410的输出并且其频率为输入CK1的频率的1/3,CK3是框418的输出并且其频率为输入CK1b的频率的1/3。信号Ck2以及CK3具有相同的频率,Ck1与Ck1b之间的半周期差导致Ck2与Ck3之间的半周期差。信号Ck4是Ck2+Ck3的输出并且具有Ck2以及Ck3的两倍频率。上述电路并不生成具有50%占空比的输出Ck4。
在全数据速率通信***中非常建议使用50%占空比时钟。占空比校正(DCC)430是得到50%占空比时钟的关键电路。占空比校正可采用校正环路以减少从期望的50%占空比的偏离。用于实现占空比校正环路的传统技术包括使用电阻电容(RC)电路来取时钟信号的高值和低值的平均值,以用于与电源电压的一半相比较。通过采用反馈电路以将差异驱动为零,可实现50%占空比。虽然有效,但是这些方式通常涉及使用大电容以及大电阻值来平均高信号和低信号。因此,RC电路可具有相对较慢的响应时间。进一步地,可能需要可能难以可靠地实现的高增益放大器。相应地,可期望新的方式。
图8是示出了根据本发明的实施例的DCC 430的构成的框图。DCC 430由两部分组合而成:数控延迟器作为粗略校准部分431,以及模拟DCC电路作为精确校准部分432。粗略校准部分431接收输入信号Ck4并且在信号的占空比中执行较大的调整以使得占空比变得更加接近期望的目标占空比,并且比精确校准部分432具有更大的误差范围。例如,粗略校准部分431可被用于校准受到较大失真或干扰的严重不平衡的输入信号。精确校准部分432接收来自粗略校准部分431的经校准的输出信号33。精确校准部分432以比粗略校准部分431更加精确的程度调整信号33的占空比以更加接近目标占空比。但是由于模拟DCC的环路增益有限,因此模拟占空误差衰减受到限制。在另一方面,模拟校正范围受到受限制的电压余量的限制。经校准的输出信号Ck5可被提供至电子设备中的组件。
粗略校准部分431包括数控延迟器422、用于占空比延长的“或”门440、用于检测精确校准部分432的误差的范围检测器445以及用于数字控制码生成的逻辑电路443。数控延迟器442可根据熟悉本技术领域的人所熟知的方法实现。数控延迟器442的一个实现是串联的逆变门链,其中多个逆变门在输入信号的路径中以提供对应的延迟。
图9示出了图8中的粗略校准部分431的操作。在此示例中,输入信号Ck4的占空比小于50%,例如,信号的高脉冲小于周期的时间的50%。延迟的信号32被示出为使用逆变器中所选择的一个被延迟了所选择的时间量的波形。经校准的输出信号33是输入信号Ck4与延迟的信号32的“或”操作的结果。因此,当输入信号Ck4和延迟的信号32中的任何一个处于高振幅水平时,输出信号33的波形的脉冲具有高振幅水平,从而增加占空比以将占空比调整为接近50%。
延迟的信号32相对于输入信号Ck4的延迟时间由逻辑电路443控制的数字延迟码34控制。数字延迟码34越大,延迟时间越多。
精确校准部分432包括增益电路450以及反馈电路452。增益电路450以及反馈电路452可根据熟知本技术领域的人所熟知的方法实现。在一个实施例中,增益电路450包括校正放大器(未示出)并且反馈电路452包括运算放大器(未示出),其使用电流镜像以生成校正电压Vf 37。Vf 37被反馈至增益电路450以形成控制环路。
本发明中的电压Vf 37被设计为在Vmin以及Vmax内。如果电压Vf37在Vmin与Vmax之间的范围内,控制环路能够减少输入信号Ck4从期望的占空比的偏离。但是当电压Vf 37小于Vmin时,输入占空比大于50%并且模拟校准无法处理如此大的占空比误差。相似地,当电压Vf 37大于Vmax时,输入占空比小于50%并且模拟校准无法处理如此大的占空比误差。
图10是示出了用于使用如本文所描述的粗略校准部分431以及精确校准部分432校准信号的占空比的示例方法的流程图。当模拟DCC校准接近其操作边界时,延迟器被触发。该方法在步骤S01处开始,此处输入信号Ck4被接收。在步骤S02中,逻辑电路443控制范围检测器405等待足够的时间以确保模拟路径稳定下来,该时间可被设置为约10μs。随后,在步骤S03中,逻辑电路443驱动范围检测器445收集校正电压Vf 37的电压电平并且确定Vf37是否大于Vmax。如果Vf 37大于Vmax,如上文所提到的,则输入占空比小于50%并且模拟校准无法处理如此大的占空比误差。逻辑电路443将向延迟码34加1,在此情况下,延迟的信号32相对于输入信号Ck4的延迟时间将增加,由此使得粗略校准部分431将增加占空比以接近50%。然后,逻辑电路443控制DDC 430返回步骤S02。在步骤S03中,如果Vf 37不大于Vmax,该过程将前进至步骤S04。
在步骤S04中,逻辑电路443确定Vf 37是否小于Vmin。如果Vf 37小于Vmin,如上文所提到的,这意味着输入占空比大于50%并且模拟校准无法处理如此大的占空比误差。逻辑电路443将把延迟码34减1,在此情况下,延迟的信号32相对于输入信号Ck4的延迟时间将减少,由此使得粗略校准部分431将减少占空比以接近50%。然后,逻辑电路443控制DDC430返回步骤S02。通常,粗略校准环路的带宽远小于模拟环路。在若干次迭代后,校正电压Vf 37将会在期望的范围中,这意味着校准完成。
图11是示出了根据本发明的第二实施例的3分频框的构成的框图。3分频上升沿触发框410、“或”门420以及占空比校正430与图4中示出的对应的成分所示出的相同。图10与图4之间的差异在于使用3分频下降沿触发框412替换了3分频上升沿触发框418,并且并不需要差分时钟,输入信号Ck1直接输入3分频下降沿触发框412,其也会导致Ck2与Ck3之间的半周期差异。Ck2以及Ck3的组合操作将产生信号Ck4,其频率为Ck1的频率除以1.5。信号Ck4由DCC 430处理,由此使得输出信号Ck5的占空比是50%。
本发明也可被应用至其他情况以帮助PLL的性能。例如,可能存在一种情况,其中VCO被设计以覆盖感兴趣的频率范围(即,4GHz-8GHz)。为了实现这一点,需要各种添加组件(诸如,电容器组)的技术并且被打开/关闭以允许在过程、温度以及电源变化期间覆盖此频率范围。此外,随后选择变容器的大小来覆盖这些变化以在操作期间始终保持PLL锁定。但是,一旦设计已经完成,则就抖动性能而言,结果可能是次优的。
替代方法可以是使用上述的理念并且转而设计覆盖5.33GHz-8GHz的VCO并且然后放置1.5分频框。该***在8GHz下的抖动性能可因此被优化,因为VCO中获取频率覆盖的寄生组件较少。该架构将如预期地再次提供4GHz-8GHz的总体频率覆盖率,并且其可以通过表3实现。
表3
range_sel(即,利用1.5分频) | VCO频率范围 |
0 | 5.33GHz–8GHz |
1 | 4GHz–5.33GHz |
鉴于本公开内容,可在不进行过度实验的情况下作出和执行本申请中公开和要求保护的所有成分和方法。虽然已经按照优选实施例来描述了本公开的成分和方法,但对于本领域普通技术人员可显而易见的是,可对本申请中描述的成分和方法以及方法的步骤或步骤顺序应用多种变型,而不背离本公开的概念、精神和范围。对本领域技术人员来说显而易见的所有此类类似替代和修改被视为在所附权利要求所定义的公开的精神、范围和概念内。
Claims (18)
1.一种扩展范围的PLL,包括:
反馈分频器,所述反馈分频器产生反馈时钟;
相位频率检测器,所述相位频率检测器确定参考时钟与所述反馈时钟之间的相位误差;
环路滤波器,所述环路滤波器将所述相位误差转换为控制信号;
压控振荡器(VCO),所述压控振荡器(VCO)提供所生成的时钟信号,所生成的时钟信号具有由所述控制信号确定的所生成的时钟频率;
1.5分频框,所述1.5分频框响应于所生成的时钟信号产生降低频率的时钟信号;以及
复用器,所述复用器选择所生成的时钟信号和所述降低频率的时钟信号中的一者作为所选择的时钟信号,
所述1.5分频框包括:
第一分频器,所述第一分频器产生具有第一相位和第一频率的第一时钟信号,所述第一频率是所生成的时钟频率的三分之一;
第二分频器,所述第二分频器产生具有所述第一频率和第二相位的第二时钟信号,所述第二相位与所述第一相位相差180°;
组合器,所述组合器将所述第一时钟信号与所述第二时钟信号组合,以获取具有第二频率的组合时钟信号,所述第二频率是所述第一频率的两倍;以及
占空比校正电路,所述占空比校正电路从所述组合时钟信号导出所述降低频率的时钟信号,所述占空比校正电路具有数字校准部分,所述数字校准部分具有:
延迟元件,所述延迟元件接受输入时钟并产生具有数控延迟的延迟时钟;以及
组合框,所述组合框将所述输入时钟与所述延迟时钟组合,以产生具有比所述输入时钟的占空比更接近50%的占空比的经校准的时钟。
2.如权利要求1所述的扩展范围的PLL,其特征在于,所述组合框包括“或”门。
3.如权利要求1所述的扩展范围的PLL,其特征在于,所述占空比校正电路包括模拟校准部分,所述模拟校准部分具有:
校正放大器,所述校正放大器响应于所述经校准的时钟产生所述降低频率的时钟信号;以及
运算放大器,所述运算放大器调整所述校正放大器的有效阈值,以将所述降低频率的时钟信号的占空比朝向50%调整。
4.如权利要求3所述的扩展范围的PLL,其特征在于,所述数字校准部分和所述模拟校准部分两者都被利用并且是串联的。
5.如权利要求4所述的扩展范围的PLL,其特征在于,所述占空比校正电路进一步包括控制器,当所述模拟校准部分无法将所述降低频率的时钟信号的占空比完全调整到50%时,所述控制器调整所述数控延迟。
6.如权利要求1所述的扩展范围的PLL,其特征在于,所述反馈分频器从所生成的时钟信号导出所述反馈时钟。
7.一种扩展范围的PLL,包括:
反馈分频器,所述反馈分频器产生反馈时钟;
相位频率检测器,所述相位频率检测器确定参考时钟与所述反馈时钟之间的相位误差;
环路滤波器,所述环路滤波器将所述相位误差转换为控制信号;
压控振荡器(VCO),所述压控振荡器(VCO)提供所生成的时钟信号,所生成的时钟信号具有由所述控制信号确定的所生成的时钟频率;
1.5分频框,所述1.5分频框响应于所生成的时钟信号产生降低频率的时钟信号;以及
复用器,所述复用器选择所生成的时钟信号和所述降低频率的时钟信号中的一者作为所选择的时钟信号,
其中所述反馈分频器响应于所选择的时钟信号产生所述反馈时钟。
8.如权利要求7所述的扩展范围的PLL,进一步包括:
后分频器,所述后分频器将所生成的时钟信号转换为具有输出时钟频率的输出时钟信号,所述输出时钟频率是所选择的时钟信号的频率的1/M,M是可选择的正整数。
9.如权利要求8所述的扩展范围的PLL,其特征在于,M的可选择的值仅由2的幂组成。
10.一种时钟生成方法,包括:
确定参考时钟与反馈时钟之间的相位误差;
对所述相位误差滤波以产生控制信号;
使用压控振荡器(VCO)以提供所生成的时钟信号,所生成的时钟信号具有由所述控制信号确定的所生成的时钟频率;
利用1.5分频框从所生成的时钟信号导出降低频率的时钟信号;
将所生成的时钟信号和所述降低频率的时钟信号中所选择的一者复用到所选择的时钟信号线上;以及
通过对所生成的时钟信号和所述降低频率的时钟信号中的所选择的一者进行分频来产生所述反馈时钟。
11.如权利要求10所述的时钟生成方法,其特征在于,所述导出包括:
产生具有第一相位和第一频率的第一时钟信号,所述第一频率是所生成的时钟频率的三分之一;
产生具有所述第一频率和第二相位的第二时钟信号,所述第二相位与所述第一相位相差180°;
将所述第一时钟信号与所述第二时钟信号组合,以获取具有第二频率的组合时钟信号,所述第二频率是所述第一频率的两倍。
12.如权利要求11所述的时钟生成方法,其特征在于,所述导出进一步包括将所述组合时钟信号调整为具有50%占空比。
13.如权利要求12所述的时钟生成方法,其特征在于,所述调整包括以下各项中的至少一项:
对所述组合时钟信号执行数字校准以产生经粗略校准的时钟;以及
对所述粗略校准的时钟执行模拟校准以在所述降低频率的时钟信号中实现50%占空比。
14.如权利要求13所述的时钟生成方法,其特征在于,所述调整进一步包括:
当所述模拟校准无法完全实现所述50%占空比时,修改所述数字校准。
15.一种1.5分频电路,包括:
第一分频器,所述第一分频器产生具有第一相位和第一频率的第一时钟信号,所述第一频率是输入时钟频率的三分之一;
第二分频器,所述第二分频器产生具有所述第一频率和第二相位的第二时钟信号,所述第二相位与所述第一相位相差180°;以及
组合器,所述组合器将所述第一时钟信号与所述第二时钟信号组合,以获取具有第二频率的组合时钟信号,所述第二频率是所述第一频率的两倍;以及
占空比校正电路,所述占空比校正电路从所述组合时钟信号导出所述降低频率的时钟信号,所述占空比校正电路具有数字校准部分,所述数字校准部分具有:
延迟元件,所述延迟元件接受所述组合时钟信号并产生具有数控延迟的延迟时钟信号;以及
组合框,所述组合框将所述组合时钟信号与所述延迟时钟信号组合,以产生具有比所述组合时钟信号的占空比更接近50%的占空比的经校准的时钟信号。
16.如权利要求15所述的1.5分频电路,其特征在于,所述占空比校正电路包括模拟校准部分,所述模拟校准部分具有:
校正放大器,所述校正放大器响应于所述经校准的时钟信号产生所述降低频率的时钟信号;以及
运算放大器,所述运算放大器调整所述校正放大器的有效阈值,以将所述降低频率的时钟信号的占空比朝向50%调整。
17.如权利要求16所述的1.5分频电路,其特征在于,所述占空比校正电路进一步包括控制器,当所述模拟校准部分无法将所述降低频率的时钟信号的占空比完全调整到50%时,所述控制器调整所述数控延迟。
18.如权利要求16所述的1.5分频电路,其特征在于,所述数字校准部分和所述模拟校准部分是串联的。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/240,702 US10778236B2 (en) | 2019-01-04 | 2019-01-04 | PLL with wide frequency coverage |
US16/240,702 | 2019-01-04 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111416616A CN111416616A (zh) | 2020-07-14 |
CN111416616B true CN111416616B (zh) | 2023-09-15 |
Family
ID=71403917
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911220652.5A Active CN111416616B (zh) | 2019-01-04 | 2019-12-03 | 具有宽频率覆盖的pll |
Country Status (2)
Country | Link |
---|---|
US (1) | US10778236B2 (zh) |
CN (1) | CN111416616B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4203313A4 (en) * | 2020-11-16 | 2024-03-20 | Changxin Memory Technologies, Inc. | GENERATION CIRCUIT AND METHOD FOR GENERATION OF PULSE SIGNAL AND MEMORY |
US11770116B1 (en) * | 2022-08-16 | 2023-09-26 | Texas Instruments Incorporated | Duty cycle correction for high-speed clock signals |
CN116260405B (zh) * | 2023-03-30 | 2024-02-13 | 北京安超微电子有限公司 | 一种nfc读写芯片数字功率放大器的实现方法及*** |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5818416A (en) * | 1996-07-02 | 1998-10-06 | Samsung Electronics Co., Ltd. | Image size adjusting apparatus for a digital display monitor |
US6121801A (en) * | 1997-01-08 | 2000-09-19 | Advanced Micro Devices, Inc. | Non-integer clock divider |
CN101335523A (zh) * | 2007-06-25 | 2008-12-31 | 东部高科股份有限公司 | 频率合成器 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2173659B (en) | 1985-02-06 | 1988-06-08 | Plessey Co Plc | Frequency synthesisers |
US5768268A (en) | 1995-07-19 | 1998-06-16 | Watkins Johnson Company | Wideband base station architecture for digital cellular communications system |
US6678842B1 (en) | 1998-12-14 | 2004-01-13 | Agere Systems Inc. | Communications system and associated deskewing methods |
WO2001084702A2 (en) | 2000-04-28 | 2001-11-08 | Broadcom Corporation | High-speed serial data transceiver systems and related methods |
US7088797B2 (en) * | 2002-09-10 | 2006-08-08 | Broadcom Corporation | Phase lock loop with cycle drop and add circuitry |
US7151430B2 (en) | 2004-03-03 | 2006-12-19 | Telefonaktiebolaget Lm Ericsson (Publ) | Method of and inductor layout for reduced VCO coupling |
US7202722B2 (en) * | 2004-05-17 | 2007-04-10 | Agere System Inc. | Duty-cycle correction circuit |
US20070246805A1 (en) | 2006-04-25 | 2007-10-25 | Ligang Zhang | Multi-die inductor |
WO2009125324A1 (en) | 2008-04-10 | 2009-10-15 | Nxp B.V. | 8-shaped inductor |
GB2462885B (en) | 2008-08-29 | 2013-03-27 | Cambridge Silicon Radio Ltd | Inductor structure |
US8058938B2 (en) | 2009-04-30 | 2011-11-15 | Project Ft, Inc. | Voltage controlled oscillator |
EP2421011A1 (en) | 2010-08-19 | 2012-02-22 | Nxp B.V. | Symmetrical inductor |
US8611852B2 (en) | 2011-12-12 | 2013-12-17 | Oracle International Corporation | Advice of promotion for usage based subscribers |
HUE025783T2 (en) | 2012-04-03 | 2016-05-30 | ERICSSON TELEFON AB L M (publ) | Coil arrangement and voltage controlled oscillator (VCO) system |
US9008261B2 (en) * | 2013-01-14 | 2015-04-14 | Liming Xiu | Circuits and methods for using a flying-adder synthesizer as a fractional frequency divider |
US9264270B2 (en) | 2013-06-27 | 2016-02-16 | Intel Corporation | Transition time measurement of PAM4 transmitters |
US9177709B2 (en) | 2013-09-05 | 2015-11-03 | Globalfoundries Inc. | Structure and method for high performance multi-port inductor |
US9385859B2 (en) | 2013-12-27 | 2016-07-05 | Realtek Semiconductor Corp. | Multi-lane serial data link receiver and method thereof |
US10432337B2 (en) | 2015-05-15 | 2019-10-01 | Avago Technologies International Sales Pte. Limited | Apparatus and method for timestamping of data packets |
TWI569582B (zh) * | 2015-09-04 | 2017-02-01 | 晨星半導體股份有限公司 | 時脈資料回復裝置、時脈資料回復方法及相位偵測器 |
US10313105B2 (en) | 2017-09-12 | 2019-06-04 | Credo Technology Group Limited | Fractional-N PLL based clock recovery for SerDes |
-
2019
- 2019-01-04 US US16/240,702 patent/US10778236B2/en active Active
- 2019-12-03 CN CN201911220652.5A patent/CN111416616B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5818416A (en) * | 1996-07-02 | 1998-10-06 | Samsung Electronics Co., Ltd. | Image size adjusting apparatus for a digital display monitor |
US6121801A (en) * | 1997-01-08 | 2000-09-19 | Advanced Micro Devices, Inc. | Non-integer clock divider |
CN101335523A (zh) * | 2007-06-25 | 2008-12-31 | 东部高科股份有限公司 | 频率合成器 |
Also Published As
Publication number | Publication date |
---|---|
US20200220550A1 (en) | 2020-07-09 |
CN111416616A (zh) | 2020-07-14 |
US10778236B2 (en) | 2020-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6147561A (en) | Phase/frequency detector with time-delayed inputs in a charge pump based phase locked loop and a method for enhancing the phase locked loop gain | |
CN111416616B (zh) | 具有宽频率覆盖的pll | |
KR100629285B1 (ko) | 고정밀도의 주파수 변조가 가능한 스펙트럼 확산 방식을이용한 클럭 발생 회로 | |
US7177611B2 (en) | Hybrid control of phase locked loops | |
KR100717103B1 (ko) | 전압제어 발진기의 발진 주파수를 자동 튜닝할 수 있는위상동기루프 회로, 및 지연라인의 지연시간을 자동 튜닝할수 있는 지연동기루프 회로 | |
US7276944B2 (en) | Clock generation circuit and clock generation method | |
US7772930B2 (en) | Calibration techniques for phase-locked loop bandwidth | |
KR20070009749A (ko) | 주파수 합성기의 적응 주파수 조정장치 | |
US6005425A (en) | PLL using pulse width detection for frequency and phase error correction | |
EP0800276A1 (en) | A frequency multiplying circuit having a first stage with greater multiplying ratio than subsequent stages | |
US20070194817A1 (en) | Spread-spectrum clocking | |
WO2014189772A1 (en) | Method and apparatus for generating a reference signal for a fractional-n frequency synthesizer | |
CN108173545B (zh) | 锁相环电路、多锁相环***及其输出相位同步方法 | |
US10333534B1 (en) | Apparatuses and methods for providing frequency divided clocks | |
WO2012162886A1 (en) | Spur suppression in a phase-locked loop | |
KR100303397B1 (ko) | 모든합성주파수구간들에서변하지않는루프특성을가지는주파수합성기 | |
CN109586714B (zh) | 使用锁相环和锁频环对压控振荡器进行校准以修整其增益 | |
US10018970B2 (en) | Time-to-digital system and associated frequency synthesizer | |
US9966963B2 (en) | Frequency synthesizer | |
CN111049518A (zh) | 一种数字延迟锁相环及其锁定方法 | |
KR100531457B1 (ko) | 다 위상 클럭신호 발생을 위한 발진기가 배제된 지연 동기루프 | |
KR20150044617A (ko) | 인젝션 락킹 기반 주파수 체배기의 피브이티 변화 교정을 위한 장치 및 방법 | |
US11757457B2 (en) | Phase synchronization circuit, transmission and reception circuit, and semiconductor integrated circuit | |
CN112994687A (zh) | 一种参考时钟信号注入锁相环电路及消除失调方法 | |
KR100972818B1 (ko) | 디엘엘 기반의 분수체배 주파수 합성 장치 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |