CN111028776B - 像素驱动电路、显示面板以及显示设备和像素驱动方法 - Google Patents
像素驱动电路、显示面板以及显示设备和像素驱动方法 Download PDFInfo
- Publication number
- CN111028776B CN111028776B CN201911379026.0A CN201911379026A CN111028776B CN 111028776 B CN111028776 B CN 111028776B CN 201911379026 A CN201911379026 A CN 201911379026A CN 111028776 B CN111028776 B CN 111028776B
- Authority
- CN
- China
- Prior art keywords
- transistor
- module
- pulse width
- driving
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开一种像素驱动电路、显示面板以及显示设备和像素驱动方法。其中,像素驱动电路包括:幅值设定模块、驱动模块、第一电容器、像素发光单元、开关模块和第一电容器;开关模块用于根据该开关模块的控制端的电位将关断电压传输至驱动模块的控制端,关断电压使驱动模块停止生成驱动电流,开关模块的控制端用于接收第二数据信号;第一电容器包括第一极板和第二极板,第一极板与开关模块的控制端电连接,第二极板用于接收脉冲宽度控制信号;其中,第二数据信号与脉冲宽度控制信号共同用于控制开关模块的导通时长。本发明实施例提供的技术方案,能够在简化脉冲宽度电路的结构的同时实现精准施加脉冲宽度设置电压的目的。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路、显示面板以及显示设备和像素驱动方法。
背景技术
目前OLED显示器中已经广泛采用了脉冲宽度调制(PWM)驱动电路,用于控制像素发光单元的驱动电流的持续时长。
现有技术中的脉冲宽度调制(PWM)驱动电路包括具有连接到驱动晶体管的栅极的反相器,响应于施加到反相器的输入端的脉冲宽度设置电压线性地改变而达到预定阈值电压,反相器的输出端的电压变为接地电压或者电流源的驱动电压,从而达到控制驱动电流的持续时长。
然而,现有技术中基于反相器的脉冲宽度电路的结构复杂且脉冲宽度设置电压和线性变换电压均需要通过电容器的转换作用施加至反相器的输入端。如此设置,受电容器波动特性的影响,实际施加至反相器的输入端的电压与脉冲宽度设置电压存在差异,导致控制驱动电流的持续时长时的稳定性差,亮度均匀性差。
发明内容
本发明实施例提供了一种像素驱动电路、显示面板以及显示设备和像素驱动方法,能够在简化脉冲宽度电路的结构的同时实现精准施加脉冲宽度设置电压的目的。
第一方面,本发明实施例提供一种像素驱动电路,该像素驱动电路包括:幅值设定模块、驱动模块、像素发光单元、开关模块和第一电容器;幅值设定模块用于将第一数据信号传输至驱动模块的控制端;驱动模块用于根据该驱动模块的控制端的电位和第一电平信号生成驱动电流;像素发光单元根据驱动电流发光;开关模块用于根据该开关模块的控制端的电位将关断电压传输至驱动模块的控制端,关断电压使驱动模块停止生成驱动电流,开关模块的控制端用于接收第二数据信号;第一电容器包括第一极板和第二极板,第一极板与开关模块的控制端电连接,第二极板用于接收脉冲宽度控制信号;其中,第二数据信号与脉冲宽度控制信号共同用于控制开关模块的导通时长。
在第一方面的一种可能的实施方式中,开关模块包括第一晶体管,第一晶体管的栅极与第一电容器的第一极板电连接。
在第一方面的一种可能的实施方式中,像素驱动电路还包括第二数据信号写入模块,第二数据信号写入模块用于将第二数据信号传输至第一晶体管的栅极;第二数据信号写入模块包括第二晶体管,第二晶体管的第一端与第二数据信号输入端电连接,第二晶体管的第二端与第一晶体管的栅极电连接。
在第一方面的一种可能的实施方式中,像素驱动电路还包括第二数据信号写入模块,第二数据信号写入模块用于将第二数据信号传输至第一晶体管的栅极;第二数据信号写入模块包括:第三晶体管,其第一端与第二数据信号输入端电连接,其第二端与第一晶体管的第一端电连接;第四晶体管,其第一端与第一晶体管的第二端电连接,其第二端与第一晶体管的栅极电连接。
像素驱动电路,脉冲宽度控制信号为线性变化的电压信号。
在第一方面的一种可能的实施方式中,像素驱动电路还包括脉冲宽度控制信号写入模块,用于将脉冲宽度控制信号传输至第一电容器的第二极板;脉冲宽度控制信号写入模块包括:第五晶体管,其第一端与脉冲宽度控制信号输入端电连接,其第二端与第一电容器的第二极板电连接。
在第一方面的一种可能的实施方式中,像素驱动电路还包括关断电压写入模块,用于将关断电压传输至第一晶体管的第一端;关断电压写入模块包括:第六晶体管,其第一端与关断电压输入端电连接,其第二端与第一晶体管的第一端电连接。
在第一方面的一种可能的实施方式中,像素驱动电路还包括关断电压传输控制模块,用于将关断电压传输至驱动模块的控制端;关断电压传输控制模块包括:第七晶体管,其第一端与第一晶体管的第二端电连接,其第二端与驱动模块的控制端电连接。
在第一方面的一种可能的实施方式中,像素驱动电路还包括复位模块,用于将参考电压传输至开关模块的控制端;复位模块包括:第八晶体管,其第一端与参考电压输入端电连接,其第二端与第一晶体管的栅极电连接。
在第一方面的一种可能的实施方式中,驱动模块包括:驱动晶体管,其第一端用于接收第一电平信号输入端输入的第一电平信号,其栅极为驱动模块的控制端。
第二方面,本发明实施例提供一种显示面板,该显示面板包括本发明任意实施例提供的像素驱动电路。
第三方面,本发明实施例提供一种显示设备,该显示设备包括本发明任意实施例提供的显示面板。
第四方面,本发明实施例提供一种像素驱动方法,可用于驱动本发明任意实施例提供的像素驱动电路。该驱动方法包括:脉冲宽度设定初始阶段,响应第一扫描信号,将第二数据信号传输至开关模块的控制端;第一数据信号写入阶段,响应第二扫描信号,将第一数据信号传输至驱动模块的控制端;发光阶段,脉冲宽度控制信号传输至第一电容器的第二极板,自第一电容器的第二极板接收脉冲宽度控制信号起,开关模块经过第一时长后导通,并将关断电压传输至驱动模块的控制端,关断电压使驱动模块停止生成驱动电流;其中,第一时长由第二数据信号与脉冲宽度控制信号共同决定。
在第一方面的一种可能的实施方式中,在脉冲宽度设定初始阶段之前,该像素驱动方法还包括:复位阶段,响应于第三扫描信号,将参考电压传输至开关模块的控制端。
本发明实施例提供的技术方案,仅采用一个开关模块和第一电容器就构成了脉冲宽度控制电路的基本结构,具有结构简单、性能稳定的优点。基于上述电路结构,在第二数据信号与脉冲宽度控制信号共同用于控制开关模块的导通时长时,第二数据信号不需要通过第一电容器的转换作用,可以直接施加至开关模块的控制端,因此,第二数据信号不受第一电容器的电容特性波动影响,减小了脉冲宽度控制信号的电压浮动范围和信号复杂程度,从而能够实现精准施加脉冲宽度设置电压的目的,进而能够提高控制驱动电流的持续时长时的稳定性,提高亮度均匀性。
附图说明
从下面结合附图对本发明的具体实施方式的描述中可以更好地理解本发明其中,相同或相似的附图标记表示相同或相似的特征。
图1为本发明一个实施例提供的像素驱动电路的结构示意图;
图2为本发明实施例提供的像素驱动方法的流程示意图;
图3为本发明另一实施例提供的像素驱动电路的结构示意图;
图4为本发明实施例提供的脉冲宽度控制信号Sweep的示意图;
图5为本发明另一实施例提供的像素驱动电路的结构示意图;
图6为本发明另一实施例提供的像素驱动电路的结构示意图;
图7为本发明实施例提供的驱动时序图;
图8为本发明实施例提供的对像素发光单元的驱动电流的仿真结果。
具体实施方式
下面将详细描述本发明的各个方面的特征和示例性实施例。在下面的详细描述中,提出了许多具体细节,以便提供对本发明的全面理解。
图1为本发明第一实施例提供的像素驱动电路的结构示意图。
本实施例中的像素驱动电路包括:幅值设定模块101、驱动模块102、像素发光单元103、开关模块104和第一电容器C1。
其中,幅值设定模块101用于将第一数据信号D1传输至驱动模块102的控制端。驱动模块102用于根据该驱动模块102的控制端的电位和第一电平信号V1生成驱动电流。像素发光单元103根据驱动电流发光。开关模块104用于根据该开关模块104的控制端的电位将关断电压Voff传输至驱动模块102的控制端,开关模块104的控制端用于接收第二数据信号D2。第一电容器C1包括第一极板和第二极板,第一极板与开关模块104的控制端电连接,第二极板用于接收脉冲宽度控制信号Sweep。
在图1所示的像素驱动电路中,第二数据信号D2和脉冲宽度控制信号Sweep共同用于控制开关模块104的导通时长,并在开关模块104导通后将关断电压Voff传输至驱动模块102的控制端,使驱动模块102停止生成驱动电流。其中,第二数据信号D2也可以理解为脉冲宽度设置电压。
在本实施例中,仅采用一个开关模块104和第一电容器C1就构成了脉冲宽度控制电路的基本结构,具有结构简单、性能稳定的优点。基于上述电路结构,在第二数据信号与脉冲宽度控制信号共同用于控制开关模块的导通时长时,第二数据信号D2不需要通过第一电容器C1的转换作用,可以直接施加至开关模块104的控制端,因此,第二数据信号不受第一电容器的电容特性波动影响,减小脉冲宽度控制信号的电压浮动范围和信号复杂程度,从而能够实现精准施加脉冲宽度设置电压的目的,进而能够提高控制驱动电流的持续时长时的稳定性,提高亮度均匀性。
在本发明实施例中,驱动电流的大小和发光时长均会影响像素发光单元的亮度。
本发明实施例还提供了一种像素驱动方法,可用于图1中的像素驱动电路。参见图2,该像素驱动方法包括:
步骤201、响应第一扫描信号,将第二数据信号D2传输至开关模块的控制端,该阶段也称为脉冲宽度设定初始阶段。
步骤202、响应第二扫描信号,将第一数据信号D1传输至驱动模块的控制端,该阶段也称为第一数据信号写入阶段。
步骤203、脉冲宽度控制信号Sweep传输至第一电容器C1的第二极板,自第一电容器C1的第二极板接收脉冲宽度控制信号Sweep起,开关模块104经过第一时长后导通,并将关断电压Voff传输至驱动模块102的控制端,关断电压Voff使驱动模块102停止生成驱动电流,该阶段也称为发光阶段。
在一种可实施方式中,在不同帧的显示过程中,可以保持第一数据信号D1不变,而第二数据信号D2为不同帧对应的数据信号,以反映不同帧中像素的亮度。
图3为本发明另一实施例提供的像素驱动电路的结构示意图。
在本实施例中,开关模块104包括第一晶体管T1,第一晶体管T1的栅极与所述第一电容器C1的第一极板电连接。第一晶体管T1的栅极为开关模块104的控制端。这里不对第一晶体管T1的类型做限定,第一晶体管T1可以是N型晶体管,也可以是P型晶体管。
以第一晶体管T1是P型晶体管为例,由于P型晶体管的栅极和源极之间的电压差小于阈值电压时导通,也可以理解为低电平导通,因此,脉冲宽度信号Sweep可以设置为线性下降(参见图4)。
下面结合图4对图3中第一晶体管T1的工作过程进行说明:
由于第一晶体管T1的栅极与第一电容器C1的一个极板连接,因此,当脉冲宽度信号Sweep输入第一电容器C1的另一个极板时,第一晶体管T1的栅极电压会从初始电压以与Sweep的线性变化斜率相同的斜率变化,直到低于第一晶体管T1的阈值电压,使第一晶体管T1由高阻态变为导通,使得关断电压Voff经第一晶体管T1传输至驱动模块102的控制端,并且在关断电压Voff作用下,驱动模块102停止向像素发光单元103输出驱动电流。从上述过程可以看出,像素发光单元103的发光时长由第二数据信号D2和脉冲宽度信号Sweep共同决定。
当第一晶体管T1为N型晶体管时,由于N型晶体管的栅极和源极之间的电压差大于阈值电压时导通,也可以理解为高电平导通,对应地,脉冲宽度信号Sweep可以设置为线性上升。
在一些实施例中,像素驱动电路还包括第二数据信号写入模块105,第二数据信号写入模块105用于将第二数据信号D2传输至第一晶体管T1的栅极。
如图3所示,作为第二数据信号写入模块105的一种实施方式,其具体包括第二晶体管T2,第二晶体管T2的第一端与第二数据信号输入端电连接,第二晶体管T2的第二端与第一晶体管T1的栅极电连接。基于该实施方式,第二晶体管T2导通后,第二数据信号D2被施加至第一晶体管T1的栅极。
图5为本发明另一实施例提供的像素驱动电路的结构示意图。
如图5所示,作为第二数据信号写入模块105另一种实施方式,其具体包括第三晶体管T3和第四晶体管T4,对于第三晶体管T3,其第一端与第二数据信号输入端电连接,其第二端与所述第一晶体管T1的第一端电连接;对于第四晶体管T4,其第一端与所述第一晶体管T1的第二端电连接,其第二端与所述第一晶体管T1的栅极电连接。
为了与图3做区别,图5中标明了第二数据信号写入模块105由105A和105B两部分组成,基于该实施方式,第三晶体管T3导通后,将第二数据信号D2传输至第一晶体管T1的第一端,以及第四晶体管T4同步导通后,使得第一晶体管T1的第二端和栅极形成回路,第一晶体管T1的栅极电压变为D2+Vth,Vth为第一晶体管T1的阈值电压。
需要说明的是,第二数据信号写入模块105不局限于图3和图5中的相关实施方式,而是以第二数据信号D2能够尽可能精准地施加至第一晶体管T1的栅极为准。
在一些实施例中,参见图5,像素驱动电路还包括脉冲宽度控制信号写入模块106,用于将脉冲宽度控制信号Sweep传输至第一电容器C1的第二极板。脉冲宽度控制信号写入模块106具体包括:第五晶体管T5,其第一端与脉冲宽度控制信号输入端电连接,其第二端与第一电容器C1的第二极板电连接。基于该实施方式,只有在第五晶体管T5导通后,脉冲宽度控制信号Sweep才能够被传输至第一电容器C1的第二极板,能够用于实现对脉冲宽度控制信号Sweep的时序控制。
在一些实施例中,参见图5,像素驱动电路还包括关断电压写入模块107,用于将关断电压Voff传输至第一晶体管T1的第一端。关断电压写入模块107具体包括:第六晶体管T6,其第一端与关断电压输入端电连接,其第二端与第一晶体管T1的第一端电连接。基于该实施方式,只有在第六晶体管T6导通后,关断电压Voff才能够被传输至第一晶体管T1的第一端,能够用于实现关断电压Voff的时序控制。
在一些实施例中,参见图5,像素驱动电路还包括关断电压传输控制模块108,用于将关断电压Voff传输至驱动模块102的控制端。关断电压传输控制模块108具体包括:第七晶体管T7,其第一端与第一晶体管T1的第二端电连接,其第二端与驱动模块102的控制端电连接。基于该实施方式,只有在第六晶体管T6和第七晶体管T7全部导通后,关断电压Voff才能够被传输至驱动模块102的控制端,因此,第七晶体管T7也可以理解为PWM脉冲宽度控制电路是否介入控制的总开关。
在一些实施例中,参见图5,像素驱动电路还包括复位模块109,用于将参考电压传输至开关模块104的控制端。复位模块109包括:第八晶体管T8,其第一端与参考电压输入端电连接,其第二端与第一晶体管T1的栅极电连接。基于该实施方式,参考电压Vref可以在当前周期的发光阶段结束或者下一周期的脉冲宽度设定阶段开始之前,将参考电压Vref传输至第一晶体管T1的栅极,以对第一晶体管T1的控制端的电压进行复位,从而提高脉冲宽度控制的精度。
基于图5中的复位模块,在脉冲宽度设定初始阶段之前,像素驱动方法还可以包括复位阶段,用于响应于第三扫描信号,将参考电压Vref传输至第一晶体管T1的栅极,以对第一晶体管T1的栅极的电压进行复位,从而提高脉冲宽度控制的精度。
图6为本发明另一实施例提供的像素驱动电路的结构示意图。
在本实施例中,驱动模块具体包括:驱动晶体管Tq,其第一端用于接收第一电平信号输入端输入的第一电平信号V1,其栅极为驱动模块102的控制端。幅值设定模块101具体包括第九晶体管T9,其第一端与第一数据信号输入端连接,其第二端与驱动晶体管Tq的栅极连接。像素驱动电路还包括第二电容器C2,其第一极板与第一电平信号输入端连接,其第二极板与驱动晶体管Tq的栅极连接。基于该实施方式,第九晶体管T9导通后,第一数据信号D1可以经由第九晶体管T9传输至第二电容器C2,并存储于第二电容器C2中,通过第二电容器C2将第一数据信号D1供给到驱动晶体管Tq的栅极,从而使得驱动晶体管Tq中的驱动电流受控制,将与第一数据信号D1相对应的电流被供给到像素发光单元103,并使像素发光单元103发光从而显示图像。
在一些实施例中,参见图6,像素驱动电路还包括:第十晶体管T10,其第一端与驱动晶体管Tq的第二端连接,其第二端与像素发光单元103的阳极连接。基于该实施方式,只有在第十晶体管T10导通后,像素发光单元103才会有电流通过,因此,第十晶体管T10也可以理解为像素驱动单元103的发光控制开关。
下面以图6中的所有晶体管全部为P型晶体管为例,并结合图7中的对应一个帧周期的时序信号对像素驱动电路的工作过程进行详细说明。图7中示出的一个帧周期中由扫描信号输入阶段和发光阶段组成。
扫描信号(S1、S2、S3)输入阶段,发光控制信号EM位于高电平。
其中,
S1先输入低电平信号,S1输入低电平信号期间,使第八晶体管T8导通,将参考电压Vref传输至第一晶体管T1的栅极,此时第一晶体管T1的栅极电压为Vref,起到对第一晶体管T1的栅极进行复位的作用;
S1使能结束,S2输入低电平信号,S2输入低电平信号期间,使第三晶体管T3导通,将第二数据信号D2传输至第一晶体管T1的源极,此时第四晶体管T4同步导通,使得第一晶体管T1的漏极和栅极形成回路,第一晶体管T1的栅极电压变为D2+Vth;
S2使能结束S3输入低电平信号,S3输入低电平信号期间,使第九晶体管T9导通,将第一数据信号D1传输至驱动晶体管Tq的栅极,并存储于第二电容器C2中,第二电容器C2用于保持驱动晶体管Tq的栅极的电位。
S3使能结束,发光控制信号EM输入低电平信号,发光控制信号EM输入低电平信号期间,使第十晶体管T10导通,驱动晶体管Tq根据第一数据信号D1和第一电平信号V1形成的驱动电流经过像素发光单元103流向第二电平信号端V2,从而使像素发光单元103发光;以及使第七晶体管T7导通,使能脉冲宽度调制功能;以及使第六晶体管T6导通,将关断电压Voff传输至第一晶体管T1的源极。像素发光单元103可以为有机发光二极管,或者像素发光单元可以为微型无机发光二极管。
由于第一晶体管T1的栅极与第一电容器C1的一个极板连接,因此,当脉冲宽度控制信号Sweep输入第一电容器C1的另一个极板时,第一晶体管T1的栅极电压会从D2+Vth会跳变为D2+Vth+Va,然后从D2+Vth+Va开始,以与脉冲宽度控制信号Sweep的线性变化斜率相同的斜率变化,直到低于Vth,使第一晶体管T1由高阻态变为导通,使得关断电压Voff经第一晶体管T1传输至驱动晶体管Tq的栅极,并且在关断电压Voff作用下,驱动晶体管Tq由导通变为高阻态,停止向像素发光单元103输出驱动电流。从上述过程可以看出,驱动晶体管Tq的导通时长由第二数据信号D2和脉冲宽度控制信号Sweep共同决定。
上述各电压信号中,Vref、Voff、V1、V2均为恒定电位。其中,V2<V1,以使驱动电流方向为从V1流向V2,从而能够从像素发光单元103的阳极流入阴极流出,使像素发光103单元发光。
以VGH和VGL分别为高电平信号和低电平信号对应的电位,则Vref和Voff的大小限定如下:
VGL<Vref,以在Vref输入至第一晶体管T1的栅极时,以使第一晶体管T1处于导通状态。
V1<Voff<VGH,以在Voff输入至驱动晶体管Tq的栅极时,能够使驱动晶体管Tq由导通变为高阻态。
参见图8中对流经像素发光单元103的驱动电流的仿真结果,t1为驱动晶体管在D2=3V时的导通时长,t2为驱动晶体管在D2=4V时的导通时长,t3为驱动晶体管在D2=3V时的导通时长,即在脉冲宽度控制信号Sweep的起始电压大小以及线性变化斜率相同的情况下,驱动晶体管Tq的导通时长随着第二数据信号D2的增大而增大。
该实施例中,由于第二数据信号D2未通过第一电容器C1的转换作用,而是经第三晶体管T3和第四晶体管T4的导通后直接施加至第一晶体管T1的栅极,从而能够实现精准施加脉冲宽度设置电压的目的,进而能够提高对驱动电流的持续时长控制时的稳定性,提高亮度均匀性。
本发明实施例还提供一种显示面板,该显示面板包括本发明任意实施例提供的像素驱动电路。
另外,本发明实施例还提供一种显示设备。该显示设备包括本发明任意实施例提供的显示面板。显示设备可以为电脑、手机、平板电脑等。
需要明确的是,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同或相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。对于装置实施例而言,相关之处可以参见方法实施例的说明部分。本发明实施例并不局限于上文所描述并在图中示出的特定步骤和结构。本领域的技术人员可以在领会本发明实施例的精神之后,作出各种改变、修改和添加,或者改变步骤之间的顺序。并且,为了简明起见,这里省略对已知方法技术的详细描述。
以上所述的结构框图中所示的功能块可以实现为硬件、软件、固件或者它们的组合。当以硬件方式实现时,其可以例如是电子电路、专用集成电路(ASIC)、适当的固件、插件、功能卡等等。当以软件方式实现时,本发明实施例的元素是被用于执行所需任务的程序或者代码段。程序或者代码段可以存储在机器可读介质中,或者通过载波中携带的数据信号在传输介质或者通信链路上传送。“机器可读介质”可以包括能够存储或传输信息的任何介质。机器可读介质的例子包括电子电路、半导体存储器设备、ROM、闪存、可擦除ROM(EROM)、软盘、CD-ROM、光盘、硬盘、光纤介质、射频(RF)链路,等等。代码段可以经由诸如因特网、内联网等的计算机网络被下载。
本发明实施例可以以其他的具体形式实现,而不脱离其精神和本质特征。例如,特定实施例中所描述的算法可以被修改,而***体系结构并不脱离本发明实施例的基本精神。因此,当前的实施例在所有方面都被看作是示例性的而非限定性的,本发明实施例的范围由所附权利要求而非上述描述定义,并且,落入权利要求的含义和等同物的范围内的全部改变从而都被包括在本发明实施例的范围之中。
Claims (13)
1.一种像素驱动电路,其特征在于,包括:幅值设定模块、驱动模块、像素发光单元、开关模块和第一电容器;
所述幅值设定模块用于将第一数据信号传输至所述驱动模块的控制端;
所述驱动模块用于根据该驱动模块的控制端的电位和第一电平信号生成驱动电流;
所述像素发光单元根据所述驱动电流发光;
所述开关模块用于根据该开关模块的控制端的电位将关断电压传输至所述驱动模块的控制端,所述关断电压使所述驱动模块停止生成驱动电流,所述开关模块的控制端用于接收第二数据信号;
所述第一电容器包括第一极板和第二极板,所述第一极板与所述开关模块的控制端电连接,所述第二极板用于接收脉冲宽度控制信号;
其中,所述第二数据信号与所述脉冲宽度控制信号共同用于控制所述开关模块的导通时长,所述第二数据信号不通过所述第一电容器的转换作用直接施加至所述开关模块的控制端;
所述开关模块包括第一晶体管,所述第一晶体管的栅极与所述第一电容器的第一极板电连接。
2.根据权利要求1所述的像素驱动电路,其特征在于,还包括第二数据信号写入模块,所述第二数据信号写入模块用于将所述第二数据信号传输至所述第一晶体管的栅极;
所述第二数据信号写入模块包括第二晶体管,所述第二晶体管的第一端与所述第二数据信号输入端电连接,所述第二晶体管的第二端与所述第一晶体管的栅极电连接。
3.根据权利要求1所述的像素驱动电路,其特征在于,还包括第二数据信号写入模块,所述第二数据信号写入模块用于将所述第二数据信号传输至所述第一晶体管的栅极;
所述第二数据信号写入模块包括:
第三晶体管,其第一端与第二数据信号输入端电连接,其第二端与所述第一晶体管的第一端电连接;
第四晶体管,其第一端与所述第一晶体管的第二端电连接,其第二端与所述第一晶体管的栅极电连接。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述脉冲宽度控制信号为线性变化的电压信号。
5.根据权利要求1所述的像素驱动电路,其特征在于,还包括脉冲宽度控制信号写入模块,用于将所述脉冲宽度控制信号传输至所述第一电容器的第二极板;
所述脉冲宽度控制信号写入模块包括:
第五晶体管,其第一端与脉冲宽度控制信号输入端电连接,其第二端与所述第一电容器的第二极板电连接。
6.根据权利要求1所述的像素驱动电路,其特征在于,还包括关断电压写入模块,用于将所述关断电压传输至所述第一晶体管的第一端;
所述关断电压写入模块包括:
第六晶体管,其第一端与关断电压输入端电连接,其第二端与所述第一晶体管的第一端电连接。
7.根据权利要求6所述的像素驱动电路,其特征在于,还包括关断电压传输控制模块,用于将所述关断电压传输至所述驱动模块的控制端;
所述关断电压传输控制模块包括:
第七晶体管,其第一端与所述第一晶体管的第二端电连接,其第二端与所述驱动模块的控制端电连接。
8.根据权利要求1所述的像素驱动电路,其特征在于,还包括复位模块,用于将参考电压传输至所述开关模块的控制端;
所述复位模块包括:
第八晶体管,其第一端与参考电压输入端电连接,其第二端与所述第一晶体管的栅极电连接。
9.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动模块包括:
驱动晶体管,其第一端用于接收第一电平信号输入端输入的所述第一电平信号,其栅极为所述驱动模块的控制端。
10.一种显示面板,其特征在于,包括如权利要求1-9任一项所述像素驱动电路。
11.一种显示设备,其特征在于,包括如权利要求10所述的显示面板。
12.一种用于驱动权利要求1所述的像素驱动电路的像素驱动方法,其特征在于,包括:
脉冲宽度设定初始阶段,响应第一扫描信号,将第二数据信号传输至开关模块的控制端;
第一数据信号写入阶段,响应第二扫描信号,将第一数据信号传输至驱动模块的控制端;
发光阶段,脉冲宽度控制信号传输至第一电容器的第二极板,自所述第一电容器的第二极板接收所述脉冲宽度控制信号起,所述开关模块经过第一时长后导通,并将关断电压传输至所述驱动模块的控制端,所述关断电压使所述驱动模块停止生成驱动电流;
其中,所述第一时长由所述第二数据信号与所述脉冲宽度控制信号共同决定。
13.根据权利要求12所述的像素驱动方法,其特征在于,在所述脉冲宽度设定初始阶段之前,所述像素驱动方法还包括:
复位阶段,响应于第三扫描信号,将参考电压传输至所述开关模块的控制端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911379026.0A CN111028776B (zh) | 2019-12-27 | 2019-12-27 | 像素驱动电路、显示面板以及显示设备和像素驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911379026.0A CN111028776B (zh) | 2019-12-27 | 2019-12-27 | 像素驱动电路、显示面板以及显示设备和像素驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111028776A CN111028776A (zh) | 2020-04-17 |
CN111028776B true CN111028776B (zh) | 2021-06-08 |
Family
ID=70196571
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911379026.0A Active CN111028776B (zh) | 2019-12-27 | 2019-12-27 | 像素驱动电路、显示面板以及显示设备和像素驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111028776B (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111477165A (zh) * | 2020-05-13 | 2020-07-31 | 深圳市华星光电半导体显示技术有限公司 | 显示装置及其驱动方法 |
CN111462685B (zh) * | 2020-05-29 | 2021-08-31 | 上海天马有机发光显示技术有限公司 | 一种像素驱动电路及其驱动方法、显示面板和显示装置 |
TWI722955B (zh) * | 2020-08-17 | 2021-03-21 | 友達光電股份有限公司 | 畫素驅動裝置及畫素驅動方法 |
CN112365843B (zh) * | 2020-12-09 | 2022-02-08 | 武汉天马微电子有限公司 | 像素驱动电路及其驱动方法、显示面板及装置 |
CN114783353A (zh) * | 2021-01-22 | 2022-07-22 | 中国科学院微电子研究所 | 一种μLED单元发光电路、其发光控制方法和显示装置 |
CN114783352A (zh) * | 2021-01-22 | 2022-07-22 | 中国科学院微电子研究所 | 一种μLED单元电路、其发光控制方法和像素装置 |
CN112927651B (zh) * | 2021-02-05 | 2022-05-24 | 华南理工大学 | 一种像素驱动电路、有源电致发光显示器及驱动方法 |
CN113380182B (zh) * | 2021-04-21 | 2022-05-03 | 电子科技大学 | 一种栅控类mos发光led像素驱动电路 |
CN113707079B (zh) * | 2021-09-09 | 2023-03-28 | 武汉华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
US11783760B2 (en) | 2021-09-09 | 2023-10-10 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Pixel circuit and display panel |
CN114170956A (zh) * | 2021-12-09 | 2022-03-11 | 湖北长江新型显示产业创新中心有限公司 | 一种像素驱动电路及其驱动方法、显示面板、显示装置 |
CN114708827A (zh) * | 2022-04-27 | 2022-07-05 | Tcl华星光电技术有限公司 | 驱动电路、显示面板及其驱动方法 |
CN115985249A (zh) * | 2022-05-30 | 2023-04-18 | 成都辰显光电有限公司 | 像素电路及其驱动方法和显示装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3389037B1 (en) * | 2017-04-11 | 2020-12-09 | Samsung Electronics Co., Ltd. | Pixel circuit of display panel |
EP3389039A1 (en) * | 2017-04-13 | 2018-10-17 | Samsung Electronics Co., Ltd. | Display panel and driving method of display panel |
CN110556072B (zh) * | 2018-05-31 | 2024-07-02 | 三星电子株式会社 | 显示面板以及显示面板的驱动方法 |
CN109859682B (zh) * | 2019-03-28 | 2021-01-22 | 京东方科技集团股份有限公司 | 驱动电路及其驱动方法、显示装置 |
CN110010057B (zh) * | 2019-04-25 | 2021-01-22 | 京东方科技集团股份有限公司 | 像素驱动电路、像素驱动方法和显示装置 |
-
2019
- 2019-12-27 CN CN201911379026.0A patent/CN111028776B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN111028776A (zh) | 2020-04-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111028776B (zh) | 像素驱动电路、显示面板以及显示设备和像素驱动方法 | |
CN101978415B (zh) | 具有以矩阵形式布置的像素的显示面板 | |
US11244614B2 (en) | Pixel driver circuit, display device and pixel driving method | |
US9349313B2 (en) | Display device and driving method thereof | |
US11227548B2 (en) | Pixel circuit and display device | |
WO2010041426A1 (ja) | 画像表示装置およびその制御方法 | |
CN107481676B (zh) | 一种像素电路的驱动方法、显示面板以及显示装置 | |
US11551606B2 (en) | LED driving circuit, display panel, and pixel driving device | |
CN113487996B (zh) | 像素驱动电路、显示面板及显示设备 | |
CN102122485B (zh) | 显示装置、光检测方法以及电子设备 | |
JP2006309149A (ja) | 有機電界発光表示装置 | |
CN110232889B (zh) | 像素驱动电路以及显示面板 | |
CN103198793A (zh) | 像素电路及其驱动方法、显示装置 | |
CN113436570B (zh) | 一种像素电路及其驱动方法、显示基板和显示装置 | |
CN115083336A (zh) | 像素驱动电路、像素驱动方法和显示面板 | |
CN113593475B (zh) | 像素电路、驱动方法和显示装置 | |
CN114203103A (zh) | 发光电路、背光模组以及显示面板 | |
CN114093321A (zh) | 像素驱动电路、驱动方法、显示面板及显示装置 | |
CN109448636B (zh) | 一种像素驱动电路、显示装置及像素驱动电路的驱动方法 | |
CN110767156B (zh) | 功率管理装置、功率管理方法及像素电路 | |
CN115482781A (zh) | 像素驱动电路及显示面板 | |
CN110580878A (zh) | 像素电路 | |
CN111081189B (zh) | 像素驱动电路和显示装置 | |
CN110689842A (zh) | 像素电路 | |
CN114446251B (zh) | 驱动电路、背光模组以及显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |