CN110832778B - Pll电路 - Google Patents
Pll电路 Download PDFInfo
- Publication number
- CN110832778B CN110832778B CN201780092689.7A CN201780092689A CN110832778B CN 110832778 B CN110832778 B CN 110832778B CN 201780092689 A CN201780092689 A CN 201780092689A CN 110832778 B CN110832778 B CN 110832778B
- Authority
- CN
- China
- Prior art keywords
- signal
- frequency
- output
- outputs
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000000630 rising effect Effects 0.000 claims abstract description 34
- 238000006243 chemical reaction Methods 0.000 claims description 10
- 238000009499 grossing Methods 0.000 claims description 10
- 238000010586 diagram Methods 0.000 description 11
- 101000806846 Homo sapiens DNA-(apurinic or apyrimidinic site) endonuclease Proteins 0.000 description 10
- 101000835083 Homo sapiens Tissue factor pathway inhibitor 2 Proteins 0.000 description 10
- 102100026134 Tissue factor pathway inhibitor 2 Human genes 0.000 description 10
- 230000000694 effects Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 230000010354 integration Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/087—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/093—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0991—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider
- H03L7/0992—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider comprising a counter or a frequency divider
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/1974—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
- H03L7/1976—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
相位频率比较器(4)对基准信号和可变分频器(3)的输出信号进行比较,输出与比较结果对应的频率的上升信号和下降信号。与门电路(9)进行上升信号与下降信号的逻辑与运算,输出运算结果作为重定时用信号CLKretime。触发器电路(10)在与门电路(9)的输出信号的定时保持频率控制电路(8)的输出信号并进行输出。ΔΣ调制器(7)与触发器电路(10)的输出对应地决定可变分频器(3)的分频比。
Description
技术领域
本发明例如涉及生成用作FMCW(Frequency Modulated Continuous Wave:调频连续波)雷达发送波的线性调频(Chirp)信号的PLL电路。
背景技术
PLL电路是对压控振荡器(以下称作VCO)的输出信号的相位和基准信号的相位进行比较,通过将其结果反馈到VCO的频率控制电压来使VCO的振荡频率稳定的电路。在该PLL电路中,能够通过对VCO频率与基准信号频率之比进行时间控制,从VCO输出相位调制后的信号。由此,例如,能够在PLL电路中生成用作FMCW雷达发送波的线性调频信号。
作为以往的生成线性调频信号的PLL电路,通过用ΔΣ调制器控制用可变分频器对VCO的输出进行分频时的分频比来实现分数的分频比,将VCO的输出设定为基准信号的分数倍的频率。输入到该ΔΣ调制器的数据是与由频率控制电路生成的VCO的输出频率对应的值,例如如果使用随着时间而逐渐增加的数据,则从VCO输出频率随着时间而增加的线性调频信号。
这里,ΔΣ调制器通常需要与可变分频器同步地进行动作,因此,将可变分频器的输出即分频信号(CLKdiv)作为时钟进行动作。另一方面,频率控制电路从外部控制线性调频信号的调制定时,因此,将从外部输入的基准信号(CLKref)作为时钟进行动作。因此,从频率控制电路向ΔΣ调制器在时钟域的不同电路之间转送数据,需要充分考虑定时。以往,作为这种定时的对策,有的电路通过将输入到相位频率比较器的基准信号反转而作为频率控制电路的时钟,稳定地执行数据转送(例如,参照非专利文献1)。
现有技术文献
非专利文献
非专利文献1:Mohammed El-Shennawy,NikoJoram,Frank Ellinger著「Fractional-N PLL Optimization for Highly Linear Wideband Chirp Generation forFMCW Radars」,2015German Micro wave Conference
发明内容
发明要解决的课题
但是,在上述非专利文献1记载的现有电路中,在ΔΣ调制器的变动幅度大的情况或使VCO的输出相位移位的情况下等,仅仅将时钟反转(半时钟的延迟)是不够的,根据情况,存在产生数据转送错误这样的问题。
本发明正是为了解决上述问题而完成的,本发明的目的在于提供一种PLL电路,即使在CLKref与CLKdiv的定时差大的情况下,也能够防止产生数据转送错误。
用于解决课题的手段
本发明的PLL电路具有:压控振荡器,其输出与给定的频率控制电压对应的频率的信号;可变分频器,其与给定的分频比的信号对应地对压控振荡器的输出信号进行分频;相位频率比较器,其对基准信号和可变分频器的输出信号进行比较,输出与比较结果对应的频率的上升信号和下降信号;与门电路,其输出上升信号与下降信号的逻辑与运算结果;频率控制电路,其将基准信号作为时钟进行动作,输出与压控振荡器的输出频率对应的信号;触发器电路,其在与门电路的输出信号的定时保持频率控制电路的输出信号并进行输出;ΔΣ调制器,其将可变分频器的输出作为时钟进行动作,与触发器电路的输出对应地决定可变分频器的分频比;电荷泵,其输出与上升信号和下降信号对应的电流;以及环路滤波器,其将对电荷泵的输出进行电流-电压转换和平滑化后的信号作为频率控制电压而输出到压控振荡器。
发明效果
本发明的PLL电路使用输出相位频率比较器的上升信号和下降信号的逻辑与运算结果的与门电路的输出,进行从频率控制电路输出的频率值Freq_data的重定时。由此,即使在CLKref与CLKdiv的定时差大的情况下,也能够防止产生数据转送错误。
附图说明
图1是示出本发明的实施方式1的PLL电路的结构图。
图2是示出本发明的实施方式1的PLL电路的各部的动作波形的时序图。
图3A是示出本发明的实施方式2的PLL电路的结构图,图3B是相位频率比较器的结构图。
图4是示出本发明的实施方式2的PLL电路的各部的动作波形的时序图。
图5是示出本发明的实施方式3的PLL电路的结构图。
图6是示出本发明的实施方式3的PLL电路的各部的动作波形的时序图。
图7是示出本发明的实施方式4的PLL电路的结构图。
具体实施方式
以下,为了更详细地说明本发明,按照附图对用于实施本发明的方式进行说明。
实施方式1
图1是本实施方式的PLL电路的结构图。
本实施方式的PLL电路具有基准信号源(REF)1、压控振荡器(VCO)2、可变分频器3、相位频率比较器4、电荷泵5、环路滤波器6、ΔΣ调制器7、频率控制电路8、与门电路9以及触发器电路(FF)10。另外,以下,设基准信号源1为REF1,压控振荡器2为VCO2,触发器电路10为FF10进行说明。
REF1是产生并输出作为基准信号CLKref的时钟的信号源。VCO2是输出与从环路滤波器6提供的频率控制电压对应的频率的信号的振荡器。可变分频器3是根据从ΔΣ调制器7提供的分频比的信号对VCO2的输出信号进行分频的处理部。相位频率比较器4是进行来自REF1的基准信号CLKref和从可变分频器3输出的分频信号CLKdiv的相位和频率的比较,输出与比较结果对应的频率的上升信号(UP)和下降信号(DN)的处理部。电荷泵5是将由来自相位频率比较器4的上升信号和下降信号构成的数字信号转换为模拟信号的电流值的处理部。环路滤波器6是对从电荷泵5输出的模拟信号进行电流-电压转换和平滑化(积分)的处理部。ΔΣ调制器7是将可变分频器3的输出即分频信号CLKdiv作为时钟进行动作,生成与从FF10输出的频率值Freq_data对应的分频比模式的处理部。频率控制电路8是将REF1输出的基准信号CLKref作为时钟进行动作,输出与VCO2的输出频率对应的频率值Freq_data的信号的电路。与门电路9是进行从相位频率比较器4输出的上升信号和下降信号的逻辑与运算并作为重定时用信号CLKretime而输出的电路。FF10是将从与门电路9输出的重定时用信号CLKretime作为时钟进行动作,在时钟的上升沿保持来自频率控制电路8的频率值Freq_data,并且输出该保持的频率值Freq_data的电路。
接下来,对实施方式1的PLL电路的动作进行说明。
还作为本PLL电路的输出信号的从VCO2输出的信号由可变分频器3进行分频并提供给相位频率比较器4。相位频率比较器4对REF1的输出和可变分频器3的输出进行比较,作为其比较结果输出上升信号(UP)或下降信号(DN)。电荷泵5输出与相位频率比较器4的上升信号或下降信号对应的电流,该输出电流被环路滤波器6进行电流-电压转换和平滑化(积分),并施加到VCO2的频率控制端子。其结果是,VCO2的输出频率由REF1的频率和可变分频器3的分频比决定,使VCO2的输出频率稳定化。这里,可变分频器3的分频比被控制成使本PLL电路的输出为期望的调制波。控制分频比的是ΔΣ调制器7,生成与从频率控制电路8输出的频率值Freq_data对应的分频比模式,并输出到可变分频器3。从频率控制电路8输出的频率值Freq_data暂时通过重定时用的FF10由ΔΣ调制器7取得。
这里,ΔΣ调制器7是将从可变分频器3输出的分频信号CLKdiv作为时钟进行动作的CLKdiv域,频率控制电路8是将从REF1输出的基准信号CLKref作为时钟进行动作的CLKref域。
接下来,作为本PLL电路的动作,对从输出频率值Freq_data的信号的频率控制电路8向ΔΣ调制器7的数据转送进行说明。在图2中示出实施方式1的PLL电路中的各部的波形。
频率控制电路8将CLKref作为时钟进行动作,作为其输出的Freq_data的值在CLKref上升时(时刻T1、T2、…)发生变化。在电路收敛时,PLL电路以使CLKdiv和CLKref的上升沿一致的方式进行动作,但实际上可变分频器3的分频数因分数动作而随时间变动,因此,作为可变分频器3的输出的CLKdiv的上升沿(时刻t1、t2、…)的定时分散在CLKref的上升沿前后。因此,如果在CLKdiv的上升沿对Freq_data进行重定时,则根据情况会取入2次Freq_data的相同值,发生漏取1个值的现象。例如,在图2所示的动作的情况下,如果在CLKdiv的上升沿对Freq_data进行重定时,则会漏取Freq_data(D1~D4)中的Freq_data(D1、D3)的值而取入2次Freq_data(D2)的值。
因此,在本实施方式中,使用相位频率比较器4的输出信号进行Freq_data的重定时。作为相位频率比较器4的输出的上升信号和下降信号分别在CLKdiv和CLKref的上升沿的定时同时上升、下降。由此,上升信号的上升沿-下降信号的上升沿表现CLKdiv与CLKref的相位差。作为本PLL电路的与门电路9的输出的重定时用信号CLKretime在CLKdiv和CLKref的上升沿内在时间上延迟的上升沿之后上升。即,通过在与门电路9输出的上升沿对Freq_data进行重定时,总是在Freq_data变化后并且CLKdiv的上升沿进入后,能够取入下一个Freq_data。这就是本PLL电路的工作原理。
由此,例如即使在由ΔΣ调制引起的分频比的变动幅度大且CLKdiv的上升沿的时间变动幅度大的情况下,也能够稳定地进行Freq_data的传送。另外,例如在进行了对电荷泵5的输出提供偏置电流的动作的情况下,CLKref和CLKdiv的上升沿产生时间差而不一致,但此时也能够稳定地进行Freq_data的传送。
如上所述,根据实施方式1的PLL电路,该PLL电路具有:压控振荡器,其输出与给定的频率控制电压对应的频率的信号;可变分频器,其与给定的分频比的信号对应地对压控振荡器的输出信号进行分频;相位频率比较器,其对基准信号和可变分频器的输出信号进行比较,输出与比较结果对应的频率的上升信号和下降信号;与门电路,其输出上升信号与下降信号的逻辑与运算结果;频率控制电路,其将基准信号作为时钟进行动作,输出与压控振荡器的输出频率对应的信号;触发器电路,其在与门电路的输出信号的定时保持频率控制电路的输出信号并进行输出;ΔΣ调制器,其将可变分频器的输出作为时钟进行动作,与触发器电路的输出对应地决定可变分频器的分频比;电荷泵,其输出与上升信号和下降信号对应的电流;以及环路滤波器,其将对电荷泵的输出进行电流-电压转换和平滑化后的信号作为频率控制电压而输出到压控振荡器。因此,即使在CLKref与CLKdiv的定时差大的情况下,也能够防止产生数据转送错误。
实施方式2
在实施方式2中,使用相位频率比较器4内部的触发器的复位信号以代替实施方式1中的与门电路9的输出。
图3A是示出实施方式2的PLL电路的结构图,图3B是相位频率比较器4内部的结构图。如图3A所示,实施方式2的PLL电路具有REF1、VCO2、可变分频器3、相位频率比较器4、电荷泵5、环路滤波器6、ΔΣ调制器7、频率控制电路8以及FF10,这些结构除了从相位频率比较器4输出成为向FF10的输入的重定时用信号CLKretime以外,与图1所示的实施方式1的结构相同。因此,对对应的部分标注相同的标号并省略其说明。
如图3B所示,相位频率比较器4是使用第1触发器401a和第2触发器401b的三态型。另外,该相位频率比较器4具有与门电路402,该与门电路402输出用于对这些第1触发器401a和第2触发器401b进行复位的复位信号。与门电路402是将作为第1触发器401a的输出的上升信号和作为第2触发器401b的输出的下降信号作为输入而进行逻辑与运算的运算电路。即,与门电路402在同时输出了上升信号和下降信号的情况下输出复位信号。
图4是示出实施方式2的各部的波形的说明图。
图4中的重定时用信号CLKretime是从与门电路402输出的复位信号。这里,与门电路402的复位信号的定时与实施方式1中的与门电路9的输出信号的定时相同,因此,在实施方式2中,也能够得到与实施方式1相同的效果。
如以上说明的那样,根据实施方式2的PLL电路,该PLL电路具有:压控振荡器,其输出与给定的频率控制电压对应的频率的信号;可变分频器,其与给定的分频比的信号对应地对压控振荡器的输出信号进行分频;相位频率比较器,其对基准信号和可变分频器的输出信号进行比较,输出与比较结果对应的频率的上升信号和下降信号;频率控制电路,其将基准信号作为时钟进行动作,输出与压控振荡器的输出频率对应的信号;触发器电路,其在相位频率比较器内部的触发器的复位信号的定时保持频率控制电路的输出信号并进行输出;ΔΣ调制器,其将可变分频器的输出作为时钟进行动作,与触发器电路的输出对应地决定可变分频器的分频比;电荷泵,其输出与上升信号和下降信号对应的电流;以及环路滤波器,其将对电荷泵的输出进行电流-电压转换和平滑化后的信号作为频率控制电压而输出到压控振荡器。因此,即使在CLKref与CLKdiv的定时差大的情况下,也能够防止产生数据转送错误。
实施方式3
在实施方式3中设置有第2相位频率比较器,将来自该第2相位频率比较器的复位信号用作重定时用信号。
图5是示出实施方式3的PLL电路的结构图。如图5所示,实施方式3的PLL电路具有REF1、VCO2、可变分频器3、相位频率比较器4、电荷泵5、环路滤波器6、ΔΣ调制器7、频率控制电路8、FF10以及第2相位频率比较器40。这里,除了追加第2相位频率比较器40,并且使用来自第2相位频率比较器40的输出信号作为成为向FF10的输入的重定时用信号CLKretime以外,与图3所示的实施方式2的结构相同。
第2相位频率比较器40由第1触发器401a、第2触发器401b、与门电路402以及延迟电路(Delay)403构成。这里,第1触发器401a、第2触发器401b以及与门电路402的结构与图3B所示的实施方式2的相位频率比较器4的基本结构相同。但是,从第1触发器401a和第2触发器401b输出的上升信号和下降信号不输出到外部,仅成为与门电路402的输入。另外,延迟电路403是用于以设定时间量的脉宽输出与门电路402的输出信号的延迟电路。
在图6中示出各部的波形。通过延迟电路403,重定时用信号CLKretime的脉宽比实施方式2的重定时用信号CLKretime的脉宽大。在CLKretime的脉宽较小的情况下,有时难以用FF10可靠地进行重定时动作,但当如实施方式3所示为较大的脉宽时,能够用FF10可靠地进行重定时动作。
如以上说明的那样,根据实施方式3的PLL电路,设置有对基准信号和可变分频器的输出信号进行比较的第2相位频率比较器,第2相位频率比较器具有以设定时间量的脉宽输出内部的触发器的复位信号的延迟电路,触发器电路使用第2相位频率比较器的复位信号以代替相位频率比较器的复位信号,因此,除了实施方式1的效果之外,还能够更可靠地进行重定时。
实施方式4
在实施方式4中,将重定时用信号CLKretime直接作为使ΔΣ调制器7进行动作的时钟。
图7是示出实施方式4的PLL电路的结构图。
实施方式4的PLL电路具有REF1、VCO2、可变分频器3、相位频率比较器4、电荷泵5、环路滤波器6、ΔΣ调制器7、频率控制电路8以及第2相位频率比较器40。即,在实施方式4中,没有实施方式3的FF10,将来自第2相位频率比较器40的重定时用信号CLKretime直接作为ΔΣ调制器7的输入。
通过这样的结构,各部的动作波形与实施方式3的图6相同。ΔΣ调制器7不使用来自可变分频器3的输出CLKdiv而使用重定时用信号CLKretime作为时钟,因此,能够可靠地取得作为来自频率控制电路8的输出的频率值Freq_data。
如以上说明的那样,根据实施方式4的PLL电路,该PLL电路具有:压控振荡器,其输出与给定的频率控制电压对应的频率的信号;可变分频器,其与给定的分频比的信号对应地对压控振荡器的输出信号进行分频;相位频率比较器,其对基准信号和可变分频器的输出信号进行比较,输出与比较结果对应的频率的上升信号和下降信号;第2相位频率比较器,其对基准信号和可变分频器的输出信号进行比较,并且具有以设定时间量的脉宽输出内部的触发器的复位信号的延迟电路;频率控制电路,其将基准信号作为时钟进行动作,输出与压控振荡器的输出频率对应的信号;ΔΣ调制器,其将来自第2相位频率比较器的复位信号作为时钟进行动作,与频率控制电路的输出对应地决定可变分频器的分频比;电荷泵,其输出与相位频率比较器的上升信号和下降信号对应的电流;以及环路滤波器,其将对电荷泵的输出进行电流-电压转换和平滑化后的信号作为频率控制电压而输出到压控振荡器。因此,除了实施方式1的效果之外,不需要触发器电路,能够减少电路面积,并且能够实现功耗的降低。
另外,本申请能够在其发明的范围内进行各实施方式的自由组合或各实施方式的任意构成要素的变形,或者在各实施方式中省略任意构成要素。
产业上的可利用性
如上所述,本发明的PLL电路涉及控制在时钟域不同的电路之间转送数据时的定时的结构,例如,适合用于生成用作FMCW雷达发送波的线性调频信号的PLL电路。
标号说明
1:基准信号源(REF);2:压控振荡器(VCO);3:可变分频器;4:相位频率比较器;5:电荷泵;6:环路滤波器;7:ΔΣ调制器;8:频率控制电路;9:与门电路;10:触发器电路(FF);40:第2相位频率比较器;401a:第1触发器;401b:第2触发器;402:与门电路;403:延迟电路。
Claims (4)
1.一种PLL电路,其特征在于,
该PLL电路具有:
压控振荡器,其输出与给定的频率控制电压对应的频率的信号;
可变分频器,其与提供的分频比的信号对应地对所述压控振荡器的输出信号进行分频;
相位频率比较器,其对基准信号和所述可变分频器的输出信号进行比较,输出与比较结果对应的频率的上升信号和下降信号;
与门电路,其输出所述上升信号与所述下降信号的逻辑与运算结果;
频率控制电路,其将所述基准信号作为时钟进行动作,输出与所述压控振荡器的输出频率对应的信号;
触发器电路,其在所述与门电路的输出信号的定时保持所述频率控制电路的输出信号并进行输出;
ΔΣ调制器,其将所述可变分频器的输出作为时钟进行动作,与所述触发器电路的输出对应地决定所述可变分频器的所述提供的分频比;
电荷泵,其输出与所述上升信号和所述下降信号对应的电流;以及
环路滤波器,其将对所述电荷泵的输出进行电流-电压转换和平滑化后的信号作为所述频率控制电压而输出到所述压控振荡器。
2.一种PLL电路,其特征在于,
该PLL电路具有:
压控振荡器,其输出与给定的频率控制电压对应的频率的信号;
可变分频器,其与提供的分频比的信号对应地对所述压控振荡器的输出信号进行分频;
相位频率比较器,其对基准信号和所述可变分频器的输出信号进行比较,输出与比较结果对应的频率的上升信号和下降信号;
频率控制电路,其将所述基准信号作为时钟进行动作,输出与所述压控振荡器的输出频率对应的信号;
触发器电路,其在所述相位频率比较器内部的触发器的复位信号的定时保持所述频率控制电路的输出信号并进行输出;
ΔΣ调制器,其将所述可变分频器的输出作为时钟进行动作,与所述触发器电路的输出对应地决定所述可变分频器的所述提供的分频比;
电荷泵,其输出与所述上升信号和所述下降信号对应的电流;以及
环路滤波器,其将对所述电荷泵的输出进行电流-电压转换和平滑化后的信号作为所述频率控制电压而输出到所述压控振荡器。
3.一种PLL电路,其特征在于,
该PLL电路具有
压控振荡器,其输出与给定的频率控制电压对应的频率的信号;
可变分频器,其与提供的分频比的信号对应地对所述压控振荡器的输出信号进行分频;
相位频率比较器,其对基准信号和所述可变分频器的输出信号进行比较,输出与比较结果对应的频率的上升信号和下降信号;
频率控制电路,其将所述基准信号作为时钟进行动作,输出与所述压控振荡器的输出频率对应的信号;
第2相位频率比较器,其对所述基准信号和所述可变分频器的输出信号进行比较,并且具有以设定时间量的脉宽输出内部的触发器的复位信号的延迟电路;
触发器电路,其在所述延迟电路输出的内部的触发器的复位信号的定时保持所述频率控制电路的输出信号并进行输出;
ΔΣ调制器,其将所述可变分频器的输出作为时钟进行动作,与所述触发器电路的输出对应地决定所述可变分频器的所述提供的分频比;
电荷泵,其输出与所述上升信号和所述下降信号对应的电流;以及
环路滤波器,其将对所述电荷泵的输出进行电流-电压转换和平滑化后的信号作为所述频率控制电压而输出到所述压控振荡器。
4.一种PLL电路,其特征在于,
该PLL电路具有:
压控振荡器,其输出与给定的频率控制电压对应的频率的信号;
可变分频器,其与提供的分频比的信号对应地对所述压控振荡器的输出信号进行分频;
相位频率比较器,其对基准信号和所述可变分频器的输出信号进行比较,输出与比较结果对应的频率的上升信号和下降信号;
第2相位频率比较器,其对所述基准信号和所述可变分频器的输出信号进行比较,并且具有以设定时间量的脉宽输出内部的触发器的复位信号的延迟电路;
频率控制电路,其将所述基准信号作为时钟进行动作,输出与所述压控振荡器的输出频率对应的信号;
ΔΣ调制器,其将来自所述第2相位频率比较器的复位信号作为时钟进行动作,与所述频率控制电路的输出对应地决定所述可变分频器的所述提供的分频比;
电荷泵,其输出与所述相位频率比较器的上升信号和下降信号对应的电流;以及
环路滤波器,其将对所述电荷泵的输出进行电流-电压转换和平滑化后的信号作为所述频率控制电压而输出到所述压控振荡器。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2017/024498 WO2019008672A1 (ja) | 2017-07-04 | 2017-07-04 | Pll回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110832778A CN110832778A (zh) | 2020-02-21 |
CN110832778B true CN110832778B (zh) | 2023-07-07 |
Family
ID=64950656
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201780092689.7A Active CN110832778B (zh) | 2017-07-04 | 2017-07-04 | Pll电路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11088697B2 (zh) |
EP (1) | EP3624344B1 (zh) |
JP (1) | JP6615418B2 (zh) |
CN (1) | CN110832778B (zh) |
WO (1) | WO2019008672A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7113987B2 (ja) * | 2020-02-19 | 2022-08-05 | 三菱電機株式会社 | 無線電力伝送装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1476171A (zh) * | 2002-08-14 | 2004-02-18 | 联发科技股份有限公司 | 锁相环频率合成器 |
CN102377427A (zh) * | 2010-08-11 | 2012-03-14 | 索尼公司 | Pll频率合成器、无线通信装置和pll频率合成器控制方法 |
CN103348596A (zh) * | 2011-02-04 | 2013-10-09 | 马维尔国际贸易有限公司 | 用于分数-n锁相环(pll)的参考时钟补偿 |
JP2015100081A (ja) * | 2013-11-20 | 2015-05-28 | 旭化成エレクトロニクス株式会社 | スペクトラム拡散クロックジェネレータ及びその制御方法 |
US9219487B1 (en) * | 2014-08-29 | 2015-12-22 | Infineon Technologies Ag | Frequency ramp generation in PLL based RF frontend |
CN105429639A (zh) * | 2014-09-12 | 2016-03-23 | 精工爱普生株式会社 | 分数n分频pll电路、振荡器、电子设备以及移动体 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100571040C (zh) * | 2003-11-28 | 2009-12-16 | 富士通微电子株式会社 | Pll电路的σ△调制器 |
US7535977B2 (en) * | 2004-09-30 | 2009-05-19 | Gct Semiconductor, Inc. | Sigma-delta based phase lock loop |
FI20075478A0 (fi) * | 2007-06-21 | 2007-06-21 | Nokia Corp | Vaihelukitun silmukan hallinta |
US20100097150A1 (en) * | 2008-10-16 | 2010-04-22 | Keisuke Ueda | Pll circuit |
TWI362835B (en) * | 2010-03-11 | 2012-04-21 | Ind Tech Res Inst | Automatic frequency calibration circuit and method for frequency synthesizer |
WO2012143970A1 (ja) * | 2011-04-19 | 2012-10-26 | 三菱電機株式会社 | 周波数シンセサイザ |
TW201424271A (zh) * | 2012-12-12 | 2014-06-16 | Novatek Microelectronics Corp | 展頻時脈產生器 |
WO2018109898A1 (ja) * | 2016-12-15 | 2018-06-21 | 三菱電機株式会社 | Pll回路 |
WO2018116347A1 (ja) * | 2016-12-19 | 2018-06-28 | 三菱電機株式会社 | Pll回路 |
-
2017
- 2017-07-04 WO PCT/JP2017/024498 patent/WO2019008672A1/ja unknown
- 2017-07-04 CN CN201780092689.7A patent/CN110832778B/zh active Active
- 2017-07-04 US US16/615,471 patent/US11088697B2/en active Active
- 2017-07-04 EP EP17916936.2A patent/EP3624344B1/en active Active
- 2017-07-04 JP JP2019528234A patent/JP6615418B2/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1476171A (zh) * | 2002-08-14 | 2004-02-18 | 联发科技股份有限公司 | 锁相环频率合成器 |
CN102377427A (zh) * | 2010-08-11 | 2012-03-14 | 索尼公司 | Pll频率合成器、无线通信装置和pll频率合成器控制方法 |
CN103348596A (zh) * | 2011-02-04 | 2013-10-09 | 马维尔国际贸易有限公司 | 用于分数-n锁相环(pll)的参考时钟补偿 |
JP2015100081A (ja) * | 2013-11-20 | 2015-05-28 | 旭化成エレクトロニクス株式会社 | スペクトラム拡散クロックジェネレータ及びその制御方法 |
US9219487B1 (en) * | 2014-08-29 | 2015-12-22 | Infineon Technologies Ag | Frequency ramp generation in PLL based RF frontend |
CN105429639A (zh) * | 2014-09-12 | 2016-03-23 | 精工爱普生株式会社 | 分数n分频pll电路、振荡器、电子设备以及移动体 |
Also Published As
Publication number | Publication date |
---|---|
EP3624344A1 (en) | 2020-03-18 |
JP6615418B2 (ja) | 2019-12-04 |
JPWO2019008672A1 (ja) | 2019-12-19 |
CN110832778A (zh) | 2020-02-21 |
EP3624344A4 (en) | 2020-05-27 |
EP3624344B1 (en) | 2021-08-25 |
US11088697B2 (en) | 2021-08-10 |
US20200083894A1 (en) | 2020-03-12 |
WO2019008672A1 (ja) | 2019-01-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9851696B2 (en) | Circuit, a time-to-digital converter, an integrated circuit, a transmitter, a receiver and a transceiver | |
US9007105B2 (en) | Hitless switching phase-locked loop | |
US7800451B2 (en) | Frequency adjustment for clock generator | |
US10951216B1 (en) | Synchronization of clock signals generated using output dividers | |
JP6911046B2 (ja) | デジタルフラクショナルn乗算注入同期発振器 | |
EP3493405A2 (en) | Chirp signal synthesizer using plls | |
KR20140112656A (ko) | 디지털 위상 고정 루프 | |
US8994420B2 (en) | Higher-order phase noise modulator to reduce spurs and quantization noise | |
US10784844B2 (en) | Fractional frequency divider and frequency synthesizer | |
US6943598B2 (en) | Reduced-size integrated phase-locked loop | |
KR20070065414A (ko) | 시그마-델타 기반 위상 고정 루프 | |
US7420485B2 (en) | Sigma-delta modulator and method for sigma-delta modulation | |
CN110832778B (zh) | Pll电路 | |
EP3190705B1 (en) | A fractional pll using a linear pfd with adjustable delay | |
EP4175180A1 (en) | Circuitry and methods for fractional division of high-frequency clock signals | |
US11418200B2 (en) | Fractional-N phase lock loop (PLL) with noise cancelation | |
US6181758B1 (en) | Phase-locked loop with small phase error | |
US9742414B2 (en) | Reducing errors due to non-linearities caused by a phase frequency detector of a phase locked loop | |
JP2018186505A (ja) | パルス幅変調信号周波数の生成 | |
US8422536B2 (en) | Spread spectrum clock signal generator method and system | |
US9391624B1 (en) | Method and apparatus for avoiding dead zone effects in digital phase locked loops | |
JP2015222918A (ja) | フラクショナルpll回路 | |
KR102430593B1 (ko) | 주파수 합성 회로 | |
US10498318B1 (en) | Electrical circuits and methods to correct duty cycle error | |
WO2009027717A1 (en) | Phase detector and phase locked loop |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |